CN110875284B - 具有部分emi屏蔽的半导体器件以及制作其的方法 - Google Patents
具有部分emi屏蔽的半导体器件以及制作其的方法 Download PDFInfo
- Publication number
- CN110875284B CN110875284B CN201910806462.5A CN201910806462A CN110875284B CN 110875284 B CN110875284 B CN 110875284B CN 201910806462 A CN201910806462 A CN 201910806462A CN 110875284 B CN110875284 B CN 110875284B
- Authority
- CN
- China
- Prior art keywords
- sip device
- thin film
- film mask
- sip
- over
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 190
- 238000004519 manufacturing process Methods 0.000 title claims description 13
- 239000010409 thin film Substances 0.000 claims abstract description 143
- 239000000758 substrate Substances 0.000 claims abstract description 95
- 239000010408 film Substances 0.000 claims abstract description 75
- 239000008393 encapsulating agent Substances 0.000 claims abstract description 48
- 238000000034 method Methods 0.000 claims abstract description 25
- 239000000565 sealant Substances 0.000 claims abstract description 8
- 230000008878 coupling Effects 0.000 claims description 17
- 238000010168 coupling process Methods 0.000 claims description 17
- 238000005859 coupling reaction Methods 0.000 claims description 17
- 238000000151 deposition Methods 0.000 claims description 14
- 238000005520 cutting process Methods 0.000 claims description 10
- 239000004020 conductor Substances 0.000 claims description 9
- 230000005670 electromagnetic radiation Effects 0.000 claims description 7
- 239000000463 material Substances 0.000 claims description 6
- 238000004544 sputter deposition Methods 0.000 claims description 5
- 239000011888 foil Substances 0.000 claims description 4
- 229920001721 polyimide Polymers 0.000 claims description 3
- 239000012528 membrane Substances 0.000 description 11
- 230000008569 process Effects 0.000 description 9
- 230000006870 function Effects 0.000 description 8
- 229910000679 solder Inorganic materials 0.000 description 8
- 238000000608 laser ablation Methods 0.000 description 7
- 238000012545 processing Methods 0.000 description 7
- 230000015572 biosynthetic process Effects 0.000 description 6
- 239000011248 coating agent Substances 0.000 description 6
- 238000000576 coating method Methods 0.000 description 6
- 229910052751 metal Inorganic materials 0.000 description 6
- 239000002184 metal Substances 0.000 description 6
- 230000005855 radiation Effects 0.000 description 6
- 238000004891 communication Methods 0.000 description 4
- 238000009713 electroplating Methods 0.000 description 4
- 239000000853 adhesive Substances 0.000 description 3
- 230000001070 adhesive effect Effects 0.000 description 3
- 230000008901 benefit Effects 0.000 description 3
- 230000010354 integration Effects 0.000 description 3
- 238000001465 metallisation Methods 0.000 description 3
- XEEYBQQBJWHFJM-UHFFFAOYSA-N Iron Chemical compound [Fe] XEEYBQQBJWHFJM-UHFFFAOYSA-N 0.000 description 2
- 230000008021 deposition Effects 0.000 description 2
- 230000000873 masking effect Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000000465 moulding Methods 0.000 description 2
- 238000004806 packaging method and process Methods 0.000 description 2
- 238000007747 plating Methods 0.000 description 2
- 229920000642 polymer Polymers 0.000 description 2
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 239000004593 Epoxy Substances 0.000 description 1
- 230000006978 adaptation Effects 0.000 description 1
- 239000002390 adhesive tape Substances 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 230000004888 barrier function Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 230000001413 cellular effect Effects 0.000 description 1
- 238000003486 chemical etching Methods 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 239000002131 composite material Substances 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 230000006835 compression Effects 0.000 description 1
- 238000007906 compression Methods 0.000 description 1
- 238000000748 compression moulding Methods 0.000 description 1
- 239000000356 contaminant Substances 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 238000007772 electroless plating Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000001704 evaporation Methods 0.000 description 1
- 230000008020 evaporation Effects 0.000 description 1
- 239000000945 filler Substances 0.000 description 1
- 238000011049 filling Methods 0.000 description 1
- 238000010348 incorporation Methods 0.000 description 1
- 229910052742 iron Inorganic materials 0.000 description 1
- 238000003475 lamination Methods 0.000 description 1
- 238000003698 laser cutting Methods 0.000 description 1
- 238000010329 laser etching Methods 0.000 description 1
- 239000007788 liquid Substances 0.000 description 1
- 230000006855 networking Effects 0.000 description 1
- 238000002161 passivation Methods 0.000 description 1
- 229920002120 photoresistant polymer Polymers 0.000 description 1
- 238000001020 plasma etching Methods 0.000 description 1
- 239000004033 plastic Substances 0.000 description 1
- 229920001296 polysiloxane Polymers 0.000 description 1
- 238000003825 pressing Methods 0.000 description 1
- 238000007639 printing Methods 0.000 description 1
- 238000003672 processing method Methods 0.000 description 1
- KCTAWXVAICEBSD-UHFFFAOYSA-N prop-2-enoyloxy prop-2-eneperoxoate Chemical compound C=CC(=O)OOOC(=O)C=C KCTAWXVAICEBSD-UHFFFAOYSA-N 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 238000007650 screen-printing Methods 0.000 description 1
- 125000006850 spacer group Chemical group 0.000 description 1
- 238000004528 spin coating Methods 0.000 description 1
- 238000005507 spraying Methods 0.000 description 1
- 238000001721 transfer moulding Methods 0.000 description 1
- 230000000007 visual effect Effects 0.000 description 1
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/561—Batch processing
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/552—Protection against radiation, e.g. light or electromagnetic waves
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/02—Containers; Seals
- H01L23/04—Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3121—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/58—Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
- H01L23/64—Impedance arrangements
- H01L23/66—High-frequency adaptations
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L24/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L25/0655—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next to each other
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/50—Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01Q—ANTENNAS, i.e. RADIO AERIALS
- H01Q1/00—Details of, or arrangements associated with, antennas
- H01Q1/12—Supports; Mounting means
- H01Q1/22—Supports; Mounting means by structural association with other equipment or articles
- H01Q1/2283—Supports; Mounting means by structural association with other equipment or articles mounted in or on the surface of a semiconductor substrate as a chip-type antenna or integrated with other components into an IC package
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01Q—ANTENNAS, i.e. RADIO AERIALS
- H01Q1/00—Details of, or arrangements associated with, antennas
- H01Q1/52—Means for reducing coupling between antennas; Means for reducing coupling between an antenna and another structure
- H01Q1/526—Electromagnetic shields
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2223/00—Details relating to semiconductor or other solid state devices covered by the group H01L23/00
- H01L2223/58—Structural electrical arrangements for semiconductor devices not otherwise provided for
- H01L2223/64—Impedance arrangements
- H01L2223/66—High-frequency adaptations
- H01L2223/6661—High-frequency adaptations for passive devices
- H01L2223/6677—High-frequency adaptations for passive devices for antenna, e.g. antenna included within housing of semiconductor device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/1302—Disposition
- H01L2224/13025—Disposition the bump connector being disposed on a via connection of the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13101—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/16227—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/16235—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a via metallisation of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32245—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48247—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3121—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
- H01L23/3128—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L24/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L24/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L24/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/3025—Electromagnetic shielding
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Manufacturing & Machinery (AREA)
- Electromagnetism (AREA)
- Health & Medical Sciences (AREA)
- Toxicology (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
- Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)
- Geometry (AREA)
Abstract
本发明涉及具有部分EMI屏蔽的半导体器件以及制作其的方法。半导体器件具有衬底。在衬底上设置盖。在衬底上沉积密封剂。将薄膜掩模设置在密封剂上,其中盖从薄膜掩模和密封剂露出。在薄膜掩模、密封剂和盖上形成导电层。在形成导电层之后去除薄膜掩模。
Description
技术领域
本发明一般涉及半导体器件,并且更具体地涉及具有针对电磁干扰(EMI)的部分屏蔽的半导体器件和形成半导体器件的方法。
背景技术
半导体器件常见于现代电子产品中。半导体器件执行广泛范围的功能,诸如信号处理、高速计算、发送和接收电磁信号、控制电子设备、将太阳光变换为电力、以及创建用于电视显示器的视觉图像。半导体器件存在于通信、功率转换、网络、计算机、娱乐和消费者产品的领域中。半导体器件也存在于军事应用、航空、汽车、工业控制器和办公设备中。
半导体器件通常包括处理射频(RF)信号的一些电路。最近的技术进步允许使用系统级封装(SiP)技术以小尺寸、低高度、高时钟频率和良好便携性集成的高速数字和RF半导体封装。SiP器件包括在单个半导体封装中集成在一起的多个半导体组件,例如半导体管芯、半导体封装、集成无源器件和分立有源或无源电气组件。
图1图示了现有技术的SiP器件30。SiP器件30包括设置在PCB或其他衬底32上的多个组件。衬底32包括一个或多个绝缘层34,其中导电层36形成在绝缘层34之上、形成在绝缘层34之间和形成为通过绝缘层34。
半导体管芯40集成为SiP器件30的一部分。半导体管芯40包括有源表面42,其中接触焊盘44形成在有源表面之上。焊料凸块46用于将半导体管芯40的接触焊盘44电气和机械地耦合到衬底32的导电层36。半导体管芯40通过导电层36电气耦合到半导体封装50。
半导体封装50包括半导体管芯52以提供有源功能。半导体管芯52在半导体管芯的有源表面上具有接触焊盘54。半导体管芯52设置在引线框架56的管芯焊盘上并通过接合线57耦合到引线框架的触点或引线。半导体管芯52、接合线57和引线框架56在集成到SiP器件30中之前模塑在密封剂58中。一旦完成,半导体封装50安装在衬底32上,其中焊料59用于机械和电气耦合。在一个实施例中,焊料59是在安装半导体封装50之前印刷到衬底32上的焊膏。
第二密封剂60在集成之后沉积在半导体管芯40、半导体封装50和衬底32上以环境保护SiP器件30。焊料凸块62设置在衬底32的与半导体管芯40和半导体封装50相对的一侧上。随后使用凸块62将SiP器件30安装到更大的电子设备的衬底上。SiP器件30包括多个半导体器件,它们一起操作以实现期望的电气功能。
由于SiP器件30中的高速数字和RF电路,屏蔽电磁干扰是重要的。共形EMI屏蔽已成为减少电磁干扰(EMI)的优选方法。撞击SiP器件30的来自附近器件的EMI可能导致SiP器件的组件内的故障。来自SiP器件30的EMI也可能导致附近器件中的故障。图1图示了共形EMI屏蔽64。EMI屏蔽64是通过溅射形成的薄金属层,其在沉积密封剂60之后共形地涂布在SiP器件30的顶表面和侧表面上。EMI屏蔽64减小了进入和离开SiP器件30的EMI辐射的量值,以减少干扰。在一些实施例中,EMI屏蔽64通过延伸到衬底的边缘的衬底32中的导电层36耦合到接地。
EMI屏蔽64提供EMI干扰的减少。然而,在整个SiP器件30上的保形涂布EMI屏蔽64导致需要充当收发器天线的SiP器件中的器件或模块的问题。EMI屏蔽64降低了所有电磁辐射的量值,包括通信或其他目的所需的辐射。为了使用天线进行发送和接收,半导体管芯40或半导体封装50必须通过EMI屏蔽64外部的天线耦合到电子设备的单独元件。然而,具有集成在SiP器件内的收发器组件以及受益于EMI保护的其他组件将允许进一步改进电子设备的速度、尺寸和功率要求。因此,存在针对半导体封装的部分EMI屏蔽的需要。
发明内容
根据本公开的一个方面,提供了一种制作半导体器件的方法,包括:提供衬底,所述衬底包括绝缘芯、设置在衬底的第一表面之上的第一导电层、设置在所述衬底的第二表面之上的第二导电层、以及通过所述绝缘芯从所述第一导电层延伸到所述第二导电层的第一导电通孔;在所述衬底的第一表面上安装第一组件,其中第一组件是第一半导体管芯,所述第一半导体管芯具有形成在第一半导体管芯的非有源表面上的第一天线以及将第一天线电耦合到第一半导体管芯的有源表面的第二导电通孔,并且其中第一半导体管芯是收发器器件,其使用第一天线在通过电波发送或接收的电磁辐射信号与第一半导体管芯内的电信号之间转换;在衬底的第一表面上安装第二组件,其中第二组件是第一半导体封装,所述第一半导体封装包括第一引线框、设置在第一引线框之上的第二半导体管芯、将第二半导体管芯的有源表面上的接触焊盘电耦合到第一引线框的触点的第一接合线、以及沉积在第一引线框、第二半导体管芯和第一接合线之上的第一密封剂;在所述衬底的第一表面上安装第三组件,其中第三组件是第三半导体管芯,所述第三半导体管芯具有形成在第三半导体管芯的非有源表面上的第二天线以及将第二天线电耦合到第三半导体管芯的有源表面的第三导电通孔,并且其中第三半导体管芯是收发器器件,其使用第二天线在通过电波发送或接收的电磁辐射信号与第三半导体管芯内的电信号之间转换;在衬底的第一表面上安装第四组件,其中第四组件是第二半导体封装,所述第二半导体封装包括第二引线框、设置在第二引线框之上的第四半导体管芯、将第四半导体管芯的有源表面上的接触焊盘电耦合到第二引线框的触点的第二接合线、以及沉积在第二引线框、第四半导体管芯和第二接合线之上的第二密封剂;在所述衬底之上设置EMI屏蔽,其中EMI屏蔽设置有在EMI屏蔽的第一侧的第一组件和第三组件并且在EMI屏蔽的与第一侧相对的第二侧设置第二组件和第四组件,其中EMI屏蔽在将EMI屏蔽设置在衬底之上之前形成,并且其中EMI屏蔽横跨衬底线性地延伸;在所述衬底之上沉积第三密封剂以覆盖第一组件、第二组件、第三组件、第四组件和EMI屏蔽;平坦化第三密封剂以暴露EMI屏蔽;单个化所述衬底、第三密封剂和EMI屏蔽以将第一组件、第三组件和EMI屏蔽的第一部分分离成第一SiP器件并且将第二组件、第四组件和EMI屏蔽的第二部分分离成第二SiP器件,其中EMI屏蔽的第一部分在第一SiP器件的顶表面和两个侧表面处暴露,并且EMI屏蔽的第二部分在第二SiP器件的顶表面和两个侧表面处暴露;在单个化之后在载体之上设置第一SiP器件和第二SiP器件,其中在第一SiP器件和第二SiP器件之间有间隙并且其中第一SiP器件设置成第一组件朝向第二SiP器件取向而第二SiP器件设置成第三组件朝向第一SiP器件取向;在载体之上设置第一SiP器件和第二SiP器件之后,在第一组件和第三组件之上设置薄膜掩模,其中所述薄膜掩模在第一SiP器件和第二SiP器件之间的所述间隙之上从第一SiP器件的顶表面直接地且线性地延伸到第二SiP器件的顶表面而不直接地在第一SiP器件和第二SiP器件之间延伸,并且其中所述薄膜掩模不在第二组件或第四组件之上延伸;在所述薄膜掩模、第三密封剂和EMI屏蔽之上形成第三导电层,同时所述薄膜掩模保持从第一SiP器件的顶表面线性地延伸到第二SiP器件的顶表面,其中所述薄膜掩模阻止所述第三导电层形成在第一SiP器件的第一侧表面和第二SiP器件的第一侧表面之上而所述薄膜掩模没有物理地接触第一SiP器件的第一侧表面或第二SiP器件的第一侧表面,同时所述第三导电层形成在第一SiP器件的第二侧表面和第二SiP器件的第二侧表面上;以及在形成所述第三导电层之后去除所述薄膜掩模,其中去除所述薄膜掩模去除沉积在第一组件和第三组件之上的第三导电层的部分,从而使第一SiP器件的顶表面的部分没有第三导电层,其中顶表面的所述部分与第一SiP器件的第一侧表面连续。
根据本公开的另一个方面,提供了一种制造半导体器件的方法,包括:提供衬底;在所述衬底之上沉积密封剂;在所述密封剂中形成沟槽,其中所述沟槽使所述衬底从所述密封剂露出;将导电材料沉积到所述沟槽中以形成EMI屏蔽,其中密封剂的顶面与EMI屏蔽的顶表面共面;将所述衬底、密封剂和导电材料单个化成包括第一天线和EMI屏蔽的第一部分的第一SiP器件、包括第二天线和EMI屏蔽的第二部分的第二SiP器件、以及包括第三天线和EMI屏蔽的第三部分的第三SiP器件;在单个化之后在载体之上设置第一SiP器件、第二SiP器件和第三SiP器件,包括在第一SiP器件和第三SiP器件之间的第一间隙以及在第一SiP器件和第二SiP器件之间的第二间隙,其中第一SiP器件和第二SiP器件被取向为第一天线和第二天线被取向在第一方向上,并且第三SiP器件被取向为第三天线被取向在与第一方向相反的第二方向上,其中第一SiP器件被设置为第一天线直接朝向第三SiP器件取向,并且其中第三SiP器件被设置为第三天线直接朝向第一SiP器件取向;在第一SiP器件、第二SiP器件和第三SiP器件之上设置薄膜掩模,其中所述薄膜掩模在第一SiP器件的顶表面、第二SiP器件的顶表面和第三SiP器件的顶表面之间的第一平面中延伸,同时第一SiP器件、第二SiP器件和第三SiP器件保持设置在载体之上,其中薄膜掩模直接在第一天线、第二天线和第三天线之上延伸;在第一SiP器件和第二SiP器件之间切割所述薄膜掩模,同时所述薄膜掩模保持从第一SiP器件的顶表面延伸到第三SiP器件的顶表面;将薄膜掩模直接向下折叠到第一SiP器件的第一侧表面和第三SiP器件的第一侧表面上并物理地接触第一SiP器件的第一侧表面和第三SiP器件的第一侧表面,其中薄膜掩模从第一SiP器件的第一侧表面直接地且线性地延伸到第三SiP器件的第一侧表面,并且其中薄膜掩模折叠成第一平面和第二平面,第一平面和第二平面围绕第一间隙以相对于彼此成90度角取向,其中第一平面从第一SiP器件的顶表面延伸到到第三SiP器件的顶表面并且第二平面从第一SiP器件的第一侧表面延伸到第三SiP器件的第一侧表面;将薄膜掩模直接向下折叠到第一SiP器件的与第一SiP器件的第一侧表面相对的第三侧表面和第三SiP器件的与第三SiP器件的第一侧表面相对的第三侧表面上并物理地接触第一SiP器件的与第一SiP器件的第一侧表面相对的第三侧表面和第三SiP器件的与第三SiP器件的第一侧表面相对的第三侧表面,其中薄膜掩模的单个部分物理地接触第一SiP器件的第一侧表面、第一SiP器件的顶表面、第一SiP器件的第三侧表面、第三SiP器件的第一侧表面、第三SiP器件的顶表面和第三SiP器件的第三侧表面而不接触第一SiP器件的第二侧表面或第三SiP器件的第二侧表面,并且其中薄膜掩模通过在第一间隙之上延伸而阻止导电层与第一SiP器件的第二侧表面和第三SiP器件的第二侧表面;在第一SiP器件、第二SiP器件、第三SiP器件和薄膜掩模之上形成导电层,同时所述薄膜掩模保持从第一SiP器件的顶表面延伸到第三SiP器件的顶表面,其中所述薄膜掩模阻止所述导电层形成在第一SiP器件的第一侧表面和第二侧表面以及第三SiP器件的第一侧表面和第二侧表面上,而不物理地接触第一SiP器件的第二侧表面或者第三SiP器件的第二侧表面;以及在形成所述导电层之后去除所述薄膜掩模,其中去除所述薄膜掩模去除形成在第一天线和第三天线之上的导电层的部分以使第一SiP器件没有在第一天线之上的导电层并且使第三SiP器件没有在第三天线之上的导电层。
根据本公开的另一个方面,提供了一种制造半导体器件的方法,包括:提供第一SiP器件、第二SiP器件和第三SiP器件,其中第一、第二和第三SiP器件中的每一个包括:第一半导体管芯,包括有源表面和在第一半导体管芯之上形成的与有源表面相对的天线;半导体封装,包括第二半导体管芯和引线框;以及电磁干扰(EMI)屏蔽,设置在第一半导体管芯和半导体封装之间;单个化所述第一SiP器件、第二SiP器件和第三SiP器件;在载体之上设置第一SiP器件、第二SiP器件和第三SiP器件,其中第一SiP器件的第一半导体管芯朝向第三SiP器件取向并且第三SiP器件的第一半导体管芯朝向第一SiP器件取向;在单个化之后在所述第一SiP器件、第二SiP器件和第三SiP器件之上设置薄膜掩模,其中所述薄膜掩模是在所述第一SiP器件、第二SiP器件和第三SiP器件之间的间隙之上延伸的胶带、金属箔膜、金属箔带或者聚酰亚胺膜,并且其中薄膜掩模直接在第一SiP器件、第二SiP器件和第三SiP器件的第一半导体管芯之上延伸而不在第一SiP器件、第二SiP器件或第三SiP器件的半导体封装之上延伸;在第一SiP器件和第二SiP器件之间切割所述薄膜掩模,同时所述薄膜掩模保持在第一SiP器件和第三SiP器件之间的间隙之上延伸,其中第一SiP器件的第一侧表面和第三SiP器件的第一侧表面设置在所述薄膜掩模下方而不由所述薄膜掩模物理地接触;在切割所述薄膜掩模之后,将所述薄膜掩模向下折叠到第一SiP器件的第二侧表面和第三SiP器件的第二侧表面上,其中第一SiP器件的第一侧表面和第三SiP器件的第一侧表面保持在所述薄膜掩模下方而不由所述薄膜掩模物理地接触;在所述第一SiP器件、第二SiP器件、第三SiP器件和所述薄膜掩模之上形成导电层,其中所述薄膜掩模阻止所述导电层形成在第一SiP器件的第一侧表面和第三SiP器件的第一侧表面上,其中第一SiP器件的第一侧表面和第三SiP器件的第一侧表面保持在所述薄膜掩模下方而不由所述薄膜掩模物理地接触;以及在形成所述导电层之后去除所述薄膜掩模。
根据本公开的另一个方面,提供了一种制造半导体器件的方法,包括:提供衬底;在所述衬底上安装第一组件,其中第一组件是第一半导体管芯,所述第一半导体管芯具有形成在第一半导体管芯的非有源表面上的第一天线以及将第一天线电耦合到第一半导体管芯的有源表面的第二导电通孔;在衬底上安装第二组件,其中第二组件是第一半导体封装,所述第一半导体封装包括第一引线框、设置在第一引线框之上的第二半导体管芯、将第二半导体管芯的有源表面上的接触焊盘电耦合到第一引线框的触点的第一接合线、以及沉积在第一引线框、第二半导体管芯和第一接合线之上的第一密封剂;在所述衬底上安装第三组件,其中第三组件是第三半导体管芯,所述第三半导体管芯具有形成在第三半导体管芯的非有源表面上的第二天线以及将第二天线电耦合到第三半导体管芯的有源表面的第三导电通孔;在衬底上安装第四组件,其中第四组件是第二半导体封装,所述第二半导体封装包括第二引线框、设置在第二引线框之上的第四半导体管芯、将第四半导体管芯的有源表面上的接触焊盘电耦合到第二引线框的触点的第二接合线、以及沉积在第二引线框、第四半导体管芯和第二接合线之上的第二密封剂;在所述衬底之上设置电磁干扰(EMI)屏蔽,其中EMI屏蔽设置有在EMI屏蔽的第一侧的第一组件和第三组件并且在EMI屏蔽的与第一侧相对的第二侧设置第二组件和第四组件;在所述衬底之上并且在EMI屏蔽周围沉积第三密封剂;单个化所述衬底、EMI屏蔽和第三密封剂以将第一SiP器件与第二SiP器件分离;提供包括第一开口和第二开口的薄膜掩模,所述第一开口和第二开口形成穿过所述薄膜掩模,其中所述薄膜掩模是平板材料;在所述薄膜掩模之上设置第一SiP器件,其中第一SiP器件的表面的第一部分接触所述薄膜掩模并且第一SiP器件的表面的第二部分与所述薄膜掩模的第一开口对准,其中在穿过薄膜掩模形成第一开口之后,将第一SiP器件翻转加载到薄膜掩模上,其中第一天线与薄膜掩模中的第一开口对准,并且其中薄膜掩模物理地支撑第一SiP器件的全部重量;在所述薄膜掩模之上设置第二SiP器件,其中第二SiP器件的表面的第一部分接触所述薄膜掩模并且第二SiP器件的表面的第二部分与所述薄膜掩模的第二开口对准,其中在穿过薄膜掩模形成第二口之后,将第二SiP器件翻转加载到薄膜掩模上,其中第二天线与薄膜掩模中的第二开口对准,其中EMI屏蔽的一部分暴露在第二开口内,并且其中薄膜掩模物理地支撑第二SiP器件的全部重量;以及穿过所述薄膜掩模的第一开口在第一SiP器件上以及穿过所述薄膜掩模的第二开口在第二SiP器件上形成导电层,其中所述薄膜掩模保持为平板材料。
附图说明
图1图示了具有共形涂覆的EMI屏蔽层的SiP器件;
图2a-2l图示了在SiP器件的顶表面和侧表面上形成具有部分EMI屏蔽的SiP器件的过程;
图3a-3f图示了在SiP器件的顶表面上形成具有部分EMI屏蔽的SiP器件的过程;
图4a-4f图示了仅在SiP器件的一部分上形成EMI屏蔽的各种替代方案;
图5a-5c图示了使用夹具(jig)将薄膜掩模涂覆到SiP器件的侧表面;
图6图示了将SiP器件安装到薄膜片材,其中在片材中具有开口以形成部分EMI屏蔽;
图7a和7b图示了使用激光烧蚀去除EMI屏蔽层的一部分;
图8a-8f图示了形成部分EMI屏蔽,其中金属盖或柱包围受保护的组件;
图9a和9b图示了用于形成部分EMI屏蔽的步骤的替代次序;和
图10a和10b图示了将SiP器件集成到电子设备中。
具体实施方式
在下面的描述中参考附图在一个或多个实施例中描述了本发明,其中相同的数字表示相同或相似的元件。虽然根据用于实现本发明的目的的最佳模式描述了本发明,但是本领域技术人员将理解,其旨在覆盖可以包括在以下公开内容和附图所支持的所附权利要求及其等同物所限定的本发明的精神和范围内的替代方案、修改和等同物。本文使用的术语“半导体管芯”是指词语的单数和复数形式,并且因此,可以指单个半导体器件和多个半导体器件两者。
图2a是在形成部分EMI屏蔽并单个化成单独的SiP器件之前通过锯道102分开的SiP器件的面板100的横截面图。图示了两个SiP器件,但是通常在单个面板中形成多达数百或数千个SiP器件。面板100形成在类似于现有技术中的衬底32的衬底110上。衬底110包括与一个或多个导电层114交错的一个或多个绝缘层112。在一个实施例中,绝缘层112是芯绝缘板,其中导电层114在顶表面和底表面上图案化,例如覆铜层压衬底。导电层114还包括通过绝缘层112电气耦合的导电通孔。衬底110可以包括在彼此上交错的任何数量的导电层和绝缘层。可以在衬底110的任一侧上形成焊料掩模层。
在衬底110的底表面之上的导电层114的接触焊盘上形成焊料凸块116。凸块116可选地在稍后的处理步骤处形成。在其他实施例中,其他类型的互连结构用于将SiP器件集成到电子设备中,诸如柱形凸块、导电引脚、触点阵列封装(LGA)焊盘、或线接合。
在其他实施例中使用任何合适类型的衬底或引线框架。在一个实施例中,在完成SiP器件之前去除的牺牲衬底上形成面板100。去除牺牲衬底露出用于随后互连到更大的系统中的封装器件上的互连结构。
期望实现SiP器件的预期功能的任何组件安装到或设置在衬底110上并电连接到导电层114。图2a图示了安装在衬底110上的半导体管芯124和半导体封装50作为示例。半导体管芯124是收发器设备,其使用天线128在通过无线电波发送或接收的电磁辐射信号与半导体管芯内的电气信号之间进行转换。通过不在天线128上形成可能阻挡期望的信号的共形EMI屏蔽层将有助于半导体管芯124的收发器功能。另一方面,半导体封装50是受益于EMI屏蔽层的示例性器件。
在一个实施例中,半导体管芯124是用于自驱动车辆中的物体检测的雷达设备,并且半导体封装50包括用于支持雷达功能的存储器和逻辑电路。在其他实施例中,可以将任何期望的组件并入到SiP器件中。这些组件可以包括任何类型的半导体封装、半导体管芯、集成无源器件、分立有源或无源组件或其他电气组件的任何组合。
每个SiP器件中的组件(例如半导体管芯124和半导体封装50)通过合适的互连结构(例如焊料凸块46)安装在衬底110上并连接到衬底110,然后被封装。使用浆料印刷、压缩模塑、传递模塑、液体密封剂模塑、真空层压、旋涂或其他合适的涂覆器在半导体管芯124、半导体封装50和衬底110上沉积密封剂或模塑料130。密封剂130可以是聚合物复合材料,诸如环氧树脂、环氧丙烯酸酯、或具有或不具有填料的任何合适的聚合物。密封剂130是非导电的,提供结构支承,并且从外部元件和污染物环境保护SiP器件。
在图2b中,穿过半导体管芯124和半导体封装50之间的每个SiP器件形成沟槽140。沟槽140通过利用光刻掩模的化学蚀刻、激光烧蚀、锯切、反应离子蚀刻、或另一合适的成槽过程来形成。在一个实施例中,沟槽140连续延伸整个面板100长度进出图2b的页面。在其他实施例中,沟槽140较短,例如,仅直接形成在半导体管芯124和半导体封装50之间,并且不延伸到SiP器件的边缘。沟槽140完全穿过密封剂130向下形成到衬底110。导电层114的一部分露出在沟槽140内。导电层114可以被图案化以包括延伸沟槽140的长度的条带以减小导电层和随后沉积的导电材料之间的电阻。
图2c图示了面板100的部分横截面。沟槽140填充有导电材料以形成盖150。使用任何合适的金属沉积技术来形成盖150。可以通过用导电墨水或浆料填充沟槽140或者在沟槽内电镀导电材料来形成盖150。在其他实施例中,盖150被预先形成并插入到沟槽140中。盖150是在半导体管芯124和封装50之间延伸以减小直接从天线128向封装50辐射的EMI的量值(反之亦然)的金属层。在一些实施例中,盖150通过导电层114和凸块116电气耦合到接地节点,以帮助EMI阻挡能力。在其他实施例中,盖150在不连接到导电层114或接地节点的情况下降低EMI。
图2d图示了具有一次形成的八个SiP器件的面板100的一部分的透视图。八个SiP器件中的每个包括盖150,其将器件分成两个不同的区域。盖150被示为在相邻的锯道102之间的中途。然而,盖可以形成用于EMI屏蔽的任何期望尺寸和形状的隔离物。每列或每行的器件共同地共享盖150,因为在面板100的整个宽度或长度形成沟槽140和盖150。在其他实施例中,每个器件具有可以或可以不延伸到锯道102的单独的盖150。
图2e和2f分别示出了面板100的横截面和透视图,其中薄膜152设置在每个SiP器件的一半之上。薄膜152是胶带、金属箔膜、金属箔带、聚酰亚胺膜或任何其他合适的薄膜掩模。在其他实施例中,金属、塑料或硅树脂掩模用于薄膜152。任何薄膜152选项可以包括粘合剂以提供薄膜与密封剂130的机械附接。粘合剂可以是紫外(UV)释放、热释放、或以其他方式配置成允许方便去除薄膜152。薄膜152也可以是通过任何适当的薄膜沉积技术而沉积的任何合适的绝缘、钝化或光致抗蚀剂层。薄膜152涂覆在直接在密封剂130上的面板100的顶表面上,并与盖150平行地延伸。盖150保持从薄膜152露出,使得随后涂覆的屏蔽层将接触盖以形成连续的EMI屏蔽。
薄膜152以条带涂覆在半导体管芯124上。薄膜152沿着面板100的整个长度平行于盖150延伸,并且从每个盖到相邻的锯道102垂直地跨越面板100。因此,具有半导体管芯124的每个SiP器件的侧完全被薄膜152覆盖。在其他实施例中,具有半导体管芯124的侧的仅一部分被薄膜152覆盖。薄膜152可以作为小片薄膜直接涂覆在每个半导体管芯124上而不延伸到盖150或任何锯道102。
在图2g中,使用锯条、水射流或激光切割工具154来切穿密封剂130和衬底110并将每个器件分离成单独的SiP器件156而在锯道102处单个化面板100,如图2h中所示。每个SiP器件156通过盖150分成两侧。开放侧156a在开放侧上具有薄膜152,并且屏蔽侧156b没有薄膜。开放侧156a被称为开放侧,因为当形成后续屏蔽层时薄膜152操作为掩模以使开放侧至少部分地没有屏蔽层。理想地发射或接收电磁辐射的任何器件(例如半导体管芯124)放置在薄膜152下面的开放侧156a内。通过屏蔽被保护免受EMI的任何器件(例如半导体封装50)放置在屏蔽侧156b内。开放侧156a和屏蔽侧156b上的器件可以通过导电层114跨越由盖150创建的边界彼此电气耦合,或者通过SiP器件156集成到的更大电子设备的下层衬底彼此电气耦合。
在示出了相同处理步骤的两个不同视图的图2i和2j中,在SiP器件156上形成共形屏蔽层160。通过喷涂、电镀、溅射或任何其他合适的金属沉积过程来形成屏蔽层160。屏蔽层160可以由铜、铝、铁或用于EMI屏蔽的任何其他合适材料来形成。在一些实施例中,在图2g中的单个化期间,面板100被放置在具有可选的热释放或界面层的载体上。单个化的SiP器件156保留在用于涂覆屏蔽层160的相同的载体上。因此,形成屏蔽层160期间的相邻SiP器件156之间的空间等同于切割工具154的锯缝的宽度。然而,屏蔽层160的厚度足够低,使得相邻SiP器件156的屏蔽层不会接触,并且封装保持单个化在载体上。在其他实施例中,SiP器件156在单个化之后并且在形成屏蔽层160之前设置在单独的载体上。
屏蔽层160完全覆盖SiP器件156的每个露出表面,包括顶表面和所有四个侧表面。在形成屏蔽层160时用导电材料涂布密封剂130的所有露出表面,薄膜152也是如此。具有衬底110和凸块116的SiP器件156的底表面通常不被屏蔽层160覆盖,这是因为溅射方法是从上到下并且仅覆盖侧向的或面向上的表面,或者因为载体上的界面层完全覆盖底表面并且操作为一种掩模。
在沉积屏蔽层160之后,去除薄膜152,如图2k和2l所示,其是相同处理步骤的两个不同视图。去除薄膜152还去除薄膜上的屏蔽层160的部分并且使密封剂130露出在封装的开放侧156a上。
SiP器件156包括具有封装50的屏蔽侧156b,其具有完全包围屏蔽侧的EMI屏蔽。屏蔽层160和盖150组合地在屏蔽侧156b的侧周围和在其顶部之上完全且连续地延伸。半导体封装50通过导电层114和凸块116保持电气耦合到半导体管芯124、开放侧156a的其他器件和外部世界。
开放侧156a完全被在开放侧的各侧(类似于屏蔽侧156b)周围的EMI屏蔽包围。然而,由于薄膜152已用作掩模,开放侧156a的顶部没有屏蔽层160。半导体管芯124上的屏蔽层160中的开口允许天线128发送和接收电磁信号,而信号不会被屏蔽层显著地抑制或阻挡。盖150允许屏蔽层160具有用于天线128的开口而不会损害半导体封装50的EMI屏蔽,因为屏蔽侧156b中的半导体封装仍然被EMI屏蔽完全包围。
图3a-3f图示了用于形成具有部分EMI屏蔽的半导体封装的替代方法。继续图2f,图3a和3b示出了在涂覆薄膜152之后但在单个化面板之前在面板100上形成的屏蔽层170。正如屏蔽层160一样,屏蔽层170直接形成在盖150的顶表面上以形成连续的屏蔽层。与屏蔽层160不同,屏蔽层170不覆盖最终封装的侧表面,因为层170是以面板级别而不是以单元级别形成。锯道102仍然被密封剂130占据,密封剂130阻挡屏蔽层170在单独的器件的侧表面上形成。图3a和3b仅图示了面板100的一部分。面板100的未图示部分导致屏蔽层170不形成在图3a和3b中的可见侧表面上。屏蔽层170通过任何方法形成,并且由上面针对屏蔽层160提到的任何材料形成。
在图3c和3d中,从面板100去除薄膜152,其还去除半导体管芯124上的屏蔽层170的部分。图3e示出了在形成屏蔽层170之后而不是如上所述在形成屏蔽层160之前通过切割工具172单个化面板100。单个化产生如图3f所示的SiP器件176。SiP器件176包括盖150,以保护屏蔽侧176b免受直接来自天线128或开放侧176a中的其他器件的辐射。屏蔽层170保护屏蔽侧176b免受从上方指向SiP器件176的辐射。
虽然屏蔽侧176b没有像屏蔽层160那样在所有侧上完全受到保护,但是SiP器件176的部分屏蔽在其中主要关注点是来自开放侧176a和从上方的辐射的实施例中是有用的。例如,具有SiP器件176的电子设备可以为SiP器件的侧提供足够的屏蔽,但是由于期望使半导体管芯124发送和接收信号,所以不完全保护顶部。作为另一示例,封装50的主要EMI关注点可以是由天线128广播的雷达或类似信号,其进行反射然后由天线接收。这种反射信号将主要从上方接收,并被屏蔽层170充分阻挡。
图4a-4f图示了在涂覆薄膜152之前单个化面板100然后形成部分屏蔽的各种方式。从图2c和2d继续,在顶表面上不形成薄膜和任何屏蔽层的情况下使用切割工具178沿着锯道102将面板100切割成多个SiP器件180(图4b中所示)。SiP器件180确实具有盖150,其将封装分成开放侧180a和屏蔽侧180b。
在图4c中,多个SiP器件180成行地设置在合适的衬底或载体上,其中每个封装的开放侧180a彼此对准。封装可以在任何方向上定向,即,一行封装可以在开放侧180a朝向左侧的情况下定向,而另一行使开放侧朝向右侧定向,或者一行内的封装可以定向在不同的方向上,如果期望的话,只要开放侧180a被对准用于作为带或其他条带的长度的薄膜190的涂覆。
一旦SiP器件180布置成具有对准的开放侧180a,则在开放侧上涂覆膜190,其中每行共同地共享薄膜的条带。薄膜190类似于上面的薄膜152,但是以单元级别而不是在面板100上涂覆。一片薄膜190覆盖整行开放侧180a。
当SiP器件180处于如图4c所示的状态时,可以涂覆屏蔽层。取决于所使用的电镀方法,一旦去除薄膜190,最终屏蔽层可以看起来像屏蔽层160(图2l中),其中所有侧面都被完全覆盖,或者薄膜190可以操作为阴影掩模并且部分地阻挡侧表面免于被覆盖。
替代地,可以在涂覆屏蔽层之前使用激光或其他切割工具来去除SiP器件180之间的薄膜190,如图4d所示。薄膜190也可以作为单独件涂覆在每个SiP器件180上以直接达到图4d中所示的状态,而不首先跨整行器件涂覆薄膜作为带的条带(如图4c所示)。薄膜190件可以完全覆盖开放侧180a,如图4d所示,或者可以是仅部分覆盖开放侧的更小的件。当薄膜190作为单独件涂覆在每个SiP器件180上时,开放侧180a可以不对准。电镀屏蔽层导致看起来非常类似于图2l的最终设备,其中由于存在薄膜190,仅开放侧180a的顶表面没有屏蔽层。薄膜190使盖150的顶部露出,因此屏蔽层直接形成在盖上以形成连续的EMI屏蔽。
图4e示出了使用薄膜200,其类似于上面的薄膜152和190,但是被形成为可以覆盖两行封装的开放侧180a的较宽条带。每行SiP器件180沿与相邻行相反的方向定向,使得一行中的器件具有面向另一行的开放侧180a的开放侧180a。薄膜200足够宽以覆盖两行的开放侧180a,其中行的开放侧朝向彼此定向。屏蔽层可以镀有如图4e所示那样配置的薄膜200,在这种情况下,开放侧180a的侧表面可以保持没有屏蔽。
替代地,切割工具202可以用于去除器件之间的过量的薄膜200,如图4f所示。薄膜200保持延伸在相邻行中的对应SiP器件180之间。薄膜200可以保护在薄膜下面彼此面对的SiP器件180的侧表面,同时允许开放侧180a的面向和远离观察者的侧表面在屏蔽层中被覆盖。切割工具202还可以用于去除其中开放侧180a面对彼此的直接相邻器件之间的薄膜200的部分。在其他实施例中,薄膜200直接以图4f所示的配置涂覆,即,作为单独的件,每个件跨两个相邻器件延伸,而不必在涂覆薄膜200之后切割。
图5a-5c图示了使用夹具将薄膜200涂覆到SiP器件180。从图4e继续的一个选项是在每对器件之间中途切割薄膜200,然后使用夹具204来按压薄膜200向下到SiP器件180的侧表面上,如图5a所示。图5b图示了使用夹具204成对地按压薄膜200向下到SiP器件180上,同时在首先位置(first place)中涂覆薄膜。薄膜200保持为未切割的条带。薄膜200包括从卷轴或薄膜的其他源脱落的尾部210。尾部210保持相对拉紧并且在由处理设备的控制下。薄膜200的源从一对器件移动到下一对,而夹具204将薄膜向下按压到每对器件上。
一旦通过夹具204将薄膜200按压在每个SiP器件180上,就在封装上沉积屏蔽层212,如图5c所示。薄膜200保护开放侧180a的顶表面和所有三个侧表面,使得开放侧在SiP器件180的任何外表面上没有屏蔽层212。薄膜200不在屏蔽侧180b上延伸,因此屏蔽侧具有在所有三个外侧表面上的屏蔽层212。如在上面的其他实施例中,盖150覆盖屏蔽侧180b的第四侧表面,以给予屏蔽侧EMI屏蔽,其在所有侧表面和顶表面上连续延伸。
图6图示了用于掩蔽多个SiP器件180的薄膜220。薄膜220包括对应于屏蔽侧180b的顶部的开口或口袋。将SiP器件180翻转(flip)加载到薄膜220上,使得盖150的顶部和屏蔽侧180b通过薄膜开口而露出。薄膜220可以是任何合适的尺寸并容纳任何数量的SiP器件180。在薄膜220中以任何期望的位置和定向形成开口,以容纳期望数量的封装。替代地,可以在使用激光烧蚀或另一合适过程将SiP器件180安装到薄膜上之后穿过薄膜220形成开口。
通过薄膜220中的开口将屏蔽层电镀到SiP器件180上。如图3f所示,如果开口是小于那些表面的相同尺寸,则屏蔽层仅限于盖150的顶表面和屏蔽侧180b。在其他实施例中,穿过薄膜220的开口足够大以允许电镀屏蔽侧180b的侧表面。在一些实施例中,一旦安装SiP器件180,就翻转薄膜220,使得从上方发生屏蔽层的溅射。
图7a-7b图示了使用激光烧蚀而不是使用薄膜掩模去除屏蔽层的一部分。在图7a中,SiP器件180在顶部和所有侧表面上被屏蔽层230完全覆盖,类似于图2j。然而,与图2j不同,在屏蔽层230下面没有薄膜掩模。在图7b中用激光器232通过激光烧蚀去除开放侧180a上的屏蔽层230。可以在开放侧180a上完全或部分地去除屏蔽层230。激光烧蚀也可以用于去除开放侧180a的一些或所有侧表面上的屏蔽层230。屏蔽层230保持延伸在盖150的顶部上,使得屏蔽侧180b被顶部和侧面上的EMI屏蔽完全且连续地围绕。
图8a-8f图示了形成SiP器件,其具有包围要从EMI被保护的组件的盖,而不是仅将SiP器件分成两个部分,如上面的盖150的情况那样。图8a开始说明制造过程,其中面板240处于与图2b所示的类似状态。受益于EMI保护的一些组件(例如封装50)与其他组件(例如半导体管芯124)一起设置在衬底110上,其将EMI辐射用于其预期功能。不是如图2b所示在两者之间形成沟槽140,图8a示出了完全在每个半导体封装50周围形成的沟槽242。沟槽242在其他方面类似于沟槽140,并向下延伸到衬底110以露出接触焊盘或衬底的导电层。沟槽242可以是不仅仅是正方形或矩形的任何合适的形状以及任何合适的尺寸,包括包围每个器件的整个侧面以被屏蔽并与锯道102重叠。在一个实施例中,沟槽242与沟槽140一样沿每个器件的中部向下延伸,并且还沿着锯道102完全在器件的一侧周围。当器件被单个化时,单个化部分地穿过形成在沟槽242中的盖。
在图8b中,盖250被形成或设置在沟槽242内。盖250类似于盖150,并且可以通过在沟槽242内沉积导电膏、导电墨水或另一导电材料来形成。替代地,盖250可以单独形成,然后插入沟槽中。
在图8c中,在面板240的顶表面上涂覆薄膜256。薄膜256类似于上面的薄膜152,并且覆盖除了盖250和盖所围绕的区域之外的面板240的所有顶表面。薄膜256可以具有预先切割的与盖250的形状对应的开口,或者薄膜可以完全覆盖面板240,然后通过激光烧蚀、蚀刻或另一合适过程来形成开口。
在图8d中,屏蔽层260形成在面板240上,包括薄膜256。屏蔽层260类似于上面的屏蔽层160。在图8e中去除薄膜256以仅在盖250和盖250所围绕的区域上方留下屏蔽层260。沿锯道102的单个化产生如图8f所示的SiP器件266。SiP器件266的屏蔽区域被盖250完全包围并被屏蔽层260覆盖。盖250内的器件(例如半导体封装50)被很好地保护免受EMI,而盖250外部的器件能够广播和接收电磁信号。
使用包围要屏蔽的区域的盖250而不是盖150以将半导体封装分成两个区域与以上说明的处理方法兼容。例如,SiP器件266可以在涂覆薄膜256之前被单个化,然后如图6中那样翻转加载到薄膜上。在一些实施例中,薄膜256形成在盖250所围绕的区域外部,而不是在盖250内。然后,当去除薄膜256时,盖250外部的区域保持被屏蔽,而盖250内的器件在其上方没有屏蔽,从而允许传输电磁信号。在封装的侧表面上形成的屏蔽层(诸如图2l中的屏蔽层160)将导致盖250外部的区域在顶部和所有侧面上被完全包围,而由盖250包围的组件在上方没有盖。
图9a和9b图示了其中在沉积密封剂之前形成盖的处理步骤的替代次序。在图9a中,盖270被形成、设置或安装在半导体管芯124和半导体封装50之间的衬底110上。盖270可以在其他组件安装在衬底110上之前或之后提供。盖270可以单独形成并且设置在衬底110上或者直接形成在衬底110上,这例如通过使用掩模层。盖270可以是线性的并且如上面的盖150那样将每个器件分成两个,或者可以像盖250一样包围要保护的区域。
在图9b中,密封剂130沉积在半导体管芯124、封装50、盖270和衬底110上。在一些实施例中,密封剂130的顶表面被平坦化以露出盖270。一旦沉积密封剂130,则可以执行上述过程中的任何一个以在封装上形成部分屏蔽层。图9b与上面的图2c或图8b处于相同的状态。任何上述器件都可以在沉积密封剂130之前形成盖150或250。
图10a和10b图示了将任何上述SiP器件(例如,SiP器件156)并入电子设备中。图10a图示了作为电子设备的一部分安装到PCB或其他衬底342上的来自图2l的SiP器件156的部分横截面。凸块116回流到PCB 342的导电层344上,以将SiP器件156物理地附接并电气连接到PCB。在其他实施例中,使用热压缩或其他合适的附接和连接方法。可以通过柱形凸块、焊区(land)、引脚、接合线或任何其他合适的结构来提供互连,而不是凸块。在一些实施例中,在SiP器件156和PCB 342之间使用粘合剂或底部填充层(underfill layer)。半导体管芯124和封装50通过导电层114和凸块116电气耦合到导电层344并且彼此电气耦合。
图10b图示了包括PCB 342的电子设备340,其中多个半导体封装安装在PCB的表面上,包括SiP器件156。电子设备340可以具有一种类型的半导体封装,或者多种类型的半导体封装,这取决于涂覆。
电子设备340可以是使用半导体封装来执行一个或多个电气功能的独立系统。替代地,电子设备340可以是更大系统的子组件。例如,电子设备340可以是平板计算机、蜂窝电话、数字相机、通信系统或其他电子设备的一部分。电子设备340也可以是图形卡、网络接口卡或插入计算机中的其他信号处理卡。半导体封装可以包括微处理器、存储器、ASIC、逻辑电路、模拟电路、RF电路、分立有源或无源器件、或其他半导体管芯或电气组件。
在图10b中,PCB 342提供用于安装在PCB上的半导体封装的结构支承和电气互连的通用衬底。使用蒸发、电解电镀、无电电镀、丝网印刷或其他合适的金属沉积过程来在PCB342的表面上或层内形成导电信号迹线344。信号迹线344提供半导体封装、安装的组件和其他外部系统或组件之间的电气通信。迹线344还根据需要提供到半导体封装的电源和接地连接。
在一些实施例中,半导体器件具有两个封装级别。第一级别封装是用于将半导体管芯机械地和电气地附接到中间衬底的技术。第二级别封装涉及将中间衬底机械地和电气地附接到PCB 342。在其他实施例中,半导体器件可以仅具有第一级别封装,其中管芯机械地和电气地直接安装到PCB 342。
出于说明的目的,在PCB 342上示出了几种类型的第一级别封装,包括接合线封装346和倒装芯片348。另外,包括球栅阵列(BGA)350、凸块芯片载体(BCC)352、LGA 356、多芯片模块(MCM)358、四方扁平无引线封装(QFN)360和晶片级别芯片规模封装(WLCSP)366的几种类型的第二级别封装被示出与SiP器件156一起安装在PCB 342上。导电迹线344将设置在PCB 342上的各种封装和组件电气耦合到SiP器件156,从而将SiP器件内的组件用于PCB上的其他组件。
取决于系统要求,配置有第一和第二级别封装类型的任何组合的半导体封装的任何组合以及其他电子组件可以连接到PCB 342。在一些实施例中,电子设备340包括单个附接的半导体封装,而其他实施例要求多个互连的封装。通过在单个衬底上组合一个或多个半导体封装,制造商可以将预制组件并入到电子设备和系统中。因为半导体封装包括复杂的功能,所以可以使用较便宜的组件和简化的制造过程来制造电子设备。由此产生的器件不太可能发生故障并且制造得更便宜,从而导致消费者的更低成本。
虽然已经详细说明了本发明的一个或多个实施例,但是本领域技术人员将理解,在不脱离以下权利要求中所阐述的本发明的范围的情况下,可以对那些实施例进行修改和改编。
Claims (11)
1.一种制作半导体器件的方法,包括:
提供衬底,所述衬底包括绝缘芯、设置在衬底的第一表面之上的第一导电层、设置在所述衬底的第二表面之上的第二导电层、以及通过所述绝缘芯从所述第一导电层延伸到所述第二导电层的第一导电通孔;
在所述衬底的第一表面上安装第一组件,其中第一组件是第一半导体管芯,所述第一半导体管芯具有形成在第一半导体管芯的非有源表面上的第一天线以及将第一天线电耦合到第一半导体管芯的有源表面的第二导电通孔,并且其中第一半导体管芯是收发器器件,其使用第一天线在通过电波发送或接收的电磁辐射信号与第一半导体管芯内的电信号之间转换;
在衬底的第一表面上安装第二组件,其中第二组件是第一半导体封装,所述第一半导体封装包括第一引线框、设置在第一引线框之上的第二半导体管芯、将第二半导体管芯的有源表面上的接触焊盘电耦合到第一引线框的触点的第一接合线、以及沉积在第一引线框、第二半导体管芯和第一接合线之上的第一密封剂;
在所述衬底的第一表面上安装第三组件,其中第三组件是第三半导体管芯,所述第三半导体管芯具有形成在第三半导体管芯的非有源表面上的第二天线以及将第二天线电耦合到第三半导体管芯的有源表面的第三导电通孔,并且其中第三半导体管芯是收发器器件,其使用第二天线在通过电波发送或接收的电磁辐射信号与第三半导体管芯内的电信号之间转换;
在衬底的第一表面上安装第四组件,其中第四组件是第二半导体封装,所述第二半导体封装包括第二引线框、设置在第二引线框之上的第四半导体管芯、将第四半导体管芯的有源表面上的接触焊盘电耦合到第二引线框的触点的第二接合线、以及沉积在第二引线框、第四半导体管芯和第二接合线之上的第二密封剂;
在所述衬底之上设置EMI屏蔽,其中EMI屏蔽设置有在EMI屏蔽的第一侧的第一组件和第三组件并且在EMI屏蔽的与第一侧相对的第二侧设置第二组件和第四组件,其中EMI屏蔽在将EMI屏蔽设置在衬底之上之前形成,并且其中EMI屏蔽横跨衬底线性地延伸;
在所述衬底之上沉积第三密封剂以覆盖第一组件、第二组件、第三组件、第四组件和EMI屏蔽;
平坦化第三密封剂以暴露EMI屏蔽;
单个化所述衬底、第三密封剂和EMI屏蔽以将第一组件、第三组件和EMI屏蔽的第一部分分离成第一SiP器件并且将第二组件、第四组件和EMI屏蔽的第二部分分离成第二SiP器件,其中EMI屏蔽的第一部分在第一SiP器件的顶表面和两个侧表面处暴露,并且EMI屏蔽的第二部分在第二SiP器件的顶表面和两个侧表面处暴露;
在单个化之后在载体之上设置第一SiP器件和第二SiP器件,其中在第一SiP器件和第二SiP器件之间有间隙并且其中第一SiP器件设置成第一组件朝向第二SiP器件取向而第二SiP器件设置成第三组件朝向第一SiP器件取向;
在载体之上设置第一SiP器件和第二SiP器件之后,在第一组件和第三组件之上设置薄膜掩模,其中所述薄膜掩模在第一SiP器件和第二SiP器件之间的所述间隙之上从第一SiP器件的顶表面直接地且线性地延伸到第二SiP器件的顶表面而不直接地在第一SiP器件和第二SiP器件之间延伸,并且其中所述薄膜掩模不在第二组件或第四组件之上延伸;
在所述薄膜掩模、第三密封剂和EMI屏蔽之上形成第三导电层,同时所述薄膜掩模保持从第一SiP器件的顶表面线性地延伸到第二SiP器件的顶表面,其中所述薄膜掩模阻止所述第三导电层形成在第一SiP器件的第一侧表面和第二SiP器件的第一侧表面之上而所述薄膜掩模没有物理地接触第一SiP器件的第一侧表面或第二SiP器件的第一侧表面,同时所述第三导电层形成在第一SiP器件的第二侧表面和第二SiP器件的第二侧表面上;以及
在形成所述第三导电层之后去除所述薄膜掩模,其中去除所述薄膜掩模去除沉积在第一组件和第三组件之上的第三导电层的部分,从而使第一SiP器件的顶表面的部分没有第三导电层,其中顶表面的所述部分与第一SiP器件的第一侧表面连续。
2.一种制造半导体器件的方法,包括:
提供衬底;
在所述衬底之上沉积密封剂;
在所述密封剂中形成沟槽,其中所述沟槽使所述衬底从所述密封剂露出;
将导电材料沉积到所述沟槽中以形成EMI屏蔽,其中密封剂的顶面与EMI屏蔽的顶表面共面;
将所述衬底、密封剂和导电材料单个化成包括第一天线和EMI屏蔽的第一部分的第一SiP器件、包括第二天线和EMI屏蔽的第二部分的第二SiP器件、以及包括第三天线和EMI屏蔽的第三部分的第三SiP器件;
在单个化之后在载体之上设置第一SiP器件、第二SiP器件和第三SiP器件,包括在第一SiP器件和第三SiP器件之间的第一间隙以及在第一SiP器件和第二SiP器件之间的第二间隙,其中第一SiP器件和第二SiP器件被取向为第一天线和第二天线被取向在第一方向上,并且第三SiP器件被取向为第三天线被取向在与第一方向相反的第二方向上,其中第一SiP器件被设置为第一天线直接朝向第三SiP器件取向,并且其中第三SiP器件被设置为第三天线直接朝向第一SiP器件取向;
在第一SiP器件、第二SiP器件和第三SiP器件之上设置薄膜掩模,其中所述薄膜掩模在第一SiP器件的顶表面、第二SiP器件的顶表面和第三SiP器件的顶表面之间的第一平面中延伸,同时第一SiP器件、第二SiP器件和第三SiP器件保持设置在载体之上,其中薄膜掩模直接在第一天线、第二天线和第三天线之上延伸;
在第一SiP器件和第二SiP器件之间切割所述薄膜掩模,同时所述薄膜掩模保持从第一SiP器件的顶表面延伸到第三SiP器件的顶表面;
将薄膜掩模直接向下折叠到第一SiP器件的第一侧表面和第三SiP器件的第一侧表面上并物理地接触第一SiP器件的第一侧表面和第三SiP器件的第一侧表面,其中薄膜掩模从第一SiP器件的第一侧表面直接地且线性地延伸到第三SiP器件的第一侧表面,并且其中薄膜掩模折叠成第一平面和第二平面,第一平面和第二平面围绕第一间隙以相对于彼此成90度角取向,其中第一平面从第一SiP器件的顶表面延伸到到第三SiP器件的顶表面并且第二平面从第一SiP器件的第一侧表面延伸到第三SiP器件的第一侧表面;
将薄膜掩模直接向下折叠到第一SiP器件的与第一SiP器件的第一侧表面相对的第三侧表面和第三SiP器件的与第三SiP器件的第一侧表面相对的第三侧表面上并物理地接触第一SiP器件的与第一SiP器件的第一侧表面相对的第三侧表面和第三SiP器件的与第三SiP器件的第一侧表面相对的第三侧表面,其中薄膜掩模的单个部分物理地接触第一SiP器件的第一侧表面、第一SiP器件的顶表面、第一SiP器件的第三侧表面、第三SiP器件的第一侧表面、第三SiP器件的顶表面和第三SiP器件的第三侧表面而不接触第一SiP器件的第二侧表面或第三SiP器件的第二侧表面,并且其中薄膜掩模通过在第一间隙之上延伸而阻止导电层与第一SiP器件的第二侧表面和第三SiP器件的第二侧表面;
在第一SiP器件、第二SiP器件、第三SiP器件和薄膜掩模之上形成导电层,同时所述薄膜掩模保持从第一SiP器件的顶表面延伸到第三SiP器件的顶表面,其中所述薄膜掩模阻止所述导电层形成在第一SiP器件的第一侧表面和第二侧表面以及第三SiP器件的第一侧表面和第二侧表面上,而不物理地接触第一SiP器件的第二侧表面或者第三SiP器件的第二侧表面;以及
在形成所述导电层之后去除所述薄膜掩模,其中去除所述薄膜掩模去除形成在第一天线和第三天线之上的导电层的部分以使第一SiP器件没有在第一天线之上的导电层并且使第三SiP器件没有在第三天线之上的导电层。
3.根据权利要求2所述的方法,还包括将所述薄膜掩模设置在所述密封剂之上,其中所述EMI屏蔽从所述密封剂和薄膜掩模露出。
4.根据权利要求2所述的方法,还包括:
将第四SiP器件设置在载体之上;以及
设置延伸至第四SiP器件的薄膜掩模。
5.一种制造半导体器件的方法,包括:
提供第一SiP器件、第二SiP器件和第三SiP器件,其中第一、第二和第三SiP器件中的每一个包括:第一半导体管芯,包括有源表面和在第一半导体管芯之上形成的与有源表面相对的天线;半导体封装,包括第二半导体管芯和引线框;以及电磁干扰(EMI)屏蔽,设置在第一半导体管芯和半导体封装之间;
单个化所述第一SiP器件、第二SiP器件和第三SiP器件;
在载体之上设置第一SiP器件、第二SiP器件和第三SiP器件,其中第一SiP器件的第一半导体管芯朝向第三SiP器件取向并且第三SiP器件的第一半导体管芯朝向第一SiP器件取向;
在单个化之后在所述第一SiP器件、第二SiP器件和第三SiP器件之上设置薄膜掩模,其中所述薄膜掩模是在所述第一SiP器件、第二SiP器件和第三SiP器件之间的间隙之上延伸的胶带、金属箔膜、金属箔带或者聚酰亚胺膜,并且其中薄膜掩模直接在第一SiP器件、第二SiP器件和第三SiP器件的第一半导体管芯之上延伸而不在第一SiP器件、第二SiP器件或第三SiP器件的半导体封装之上延伸;
在第一SiP器件和第二SiP器件之间切割所述薄膜掩模,同时所述薄膜掩模保持在第一SiP器件和第三SiP器件之间的间隙之上延伸,其中第一SiP器件的第一侧表面和第三SiP器件的第一侧表面设置在所述薄膜掩模下方而不由所述薄膜掩模物理地接触;
在切割所述薄膜掩模之后,将所述薄膜掩模向下折叠到第一SiP器件的第二侧表面和第三SiP器件的第二侧表面上,其中第一SiP器件的第一侧表面和第三SiP器件的第一侧表面保持在所述薄膜掩模下方而不由所述薄膜掩模物理地接触;
在所述第一SiP器件、第二SiP器件、第三SiP器件和所述薄膜掩模之上形成导电层,其中所述薄膜掩模阻止所述导电层形成在第一SiP器件的第一侧表面和第三SiP器件的第一侧表面上,其中第一SiP器件的第一侧表面和第三SiP器件的第一侧表面保持在所述薄膜掩模下方而不由所述薄膜掩模物理地接触;以及
在形成所述导电层之后去除所述薄膜掩模。
6.根据权利要求5所述的方法,还包括使用夹具来向下折叠所述薄膜掩模。
7.一种制造半导体器件的方法,包括:
提供衬底;
在所述衬底上安装第一组件,其中第一组件是第一半导体管芯,所述第一半导体管芯具有形成在第一半导体管芯的非有源表面上的第一天线以及将第一天线电耦合到第一半导体管芯的有源表面的第二导电通孔;
在衬底上安装第二组件,其中第二组件是第一半导体封装,所述第一半导体封装包括第一引线框、设置在第一引线框之上的第二半导体管芯、将第二半导体管芯的有源表面上的接触焊盘电耦合到第一引线框的触点的第一接合线、以及沉积在第一引线框、第二半导体管芯和第一接合线之上的第一密封剂;
在所述衬底上安装第三组件,其中第三组件是第三半导体管芯,所述第三半导体管芯具有形成在第三半导体管芯的非有源表面上的第二天线以及将第二天线电耦合到第三半导体管芯的有源表面的第三导电通孔;
在衬底上安装第四组件,其中第四组件是第二半导体封装,所述第二半导体封装包括第二引线框、设置在第二引线框之上的第四半导体管芯、将第四半导体管芯的有源表面上的接触焊盘电耦合到第二引线框的触点的第二接合线、以及沉积在第二引线框、第四半导体管芯和第二接合线之上的第二密封剂;
在所述衬底之上设置电磁干扰(EMI)屏蔽,其中EMI屏蔽设置有在EMI屏蔽的第一侧的第一组件和第三组件并且在EMI屏蔽的与第一侧相对的第二侧设置第二组件和第四组件;
在所述衬底之上并且在EMI屏蔽周围沉积第三密封剂;
单个化所述衬底、EMI屏蔽和第三密封剂以将第一SiP器件与第二SiP器件分离;
提供包括第一开口和第二开口的薄膜掩模,所述第一开口和第二开口形成穿过所述薄膜掩模,其中所述薄膜掩模是平板材料;
在所述薄膜掩模之上设置第一SiP器件,其中第一SiP器件的表面的第一部分接触所述薄膜掩模并且第一SiP器件的表面的第二部分与所述薄膜掩模的第一开口对准,其中在穿过薄膜掩模形成第一开口之后,将第一SiP器件翻转加载到薄膜掩模上,其中第一天线与薄膜掩模中的第一开口对准,并且其中薄膜掩模物理地支撑第一SiP器件的全部重量;
在所述薄膜掩模之上设置第二SiP器件,其中第二SiP器件的表面的第一部分接触所述薄膜掩模并且第二SiP器件的表面的第二部分与所述薄膜掩模的第二开口对准,其中在穿过薄膜掩模形成第二口之后,将第二SiP器件翻转加载到薄膜掩模上,其中第二天线与薄膜掩模中的第二开口对准,其中EMI屏蔽的一部分暴露在第二开口内,并且其中薄膜掩模物理地支撑第二SiP器件的全部重量;以及
穿过所述薄膜掩模的第一开口在第一SiP器件上以及穿过所述薄膜掩模的第二开口在第二SiP器件上形成导电层,其中所述薄膜掩模保持为平板材料。
8.根据权利要求7所述的方法,还包括形成与所述EMI屏蔽接触的所述导电层。
9.根据权利要求7所述的方法,其中,第一SiP器件的表面的第一部分没有所述导电层。
10.根据权利要求7所述的方法,其中,所述EMI屏蔽围绕设置在所述衬底上的组件。
11.根据权利要求7所述的方法,还包括在将每个SiP器件设置在薄膜掩模上之后翻转薄膜掩模,使得薄膜掩模在SiP器件之上并且可以通过从上方通过第一开口和第二开口进行溅射来执行形成导电层。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202311295221.1A CN117276089A (zh) | 2018-08-29 | 2019-08-29 | 具有部分emi屏蔽的半导体器件以及制作其的方法 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US16/116485 | 2018-08-29 | ||
US16/116,485 US11088082B2 (en) | 2018-08-29 | 2018-08-29 | Semiconductor device with partial EMI shielding and method of making the same |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202311295221.1A Division CN117276089A (zh) | 2018-08-29 | 2019-08-29 | 具有部分emi屏蔽的半导体器件以及制作其的方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110875284A CN110875284A (zh) | 2020-03-10 |
CN110875284B true CN110875284B (zh) | 2023-10-27 |
Family
ID=69641590
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910806462.5A Active CN110875284B (zh) | 2018-08-29 | 2019-08-29 | 具有部分emi屏蔽的半导体器件以及制作其的方法 |
CN202311295221.1A Pending CN117276089A (zh) | 2018-08-29 | 2019-08-29 | 具有部分emi屏蔽的半导体器件以及制作其的方法 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202311295221.1A Pending CN117276089A (zh) | 2018-08-29 | 2019-08-29 | 具有部分emi屏蔽的半导体器件以及制作其的方法 |
Country Status (3)
Country | Link |
---|---|
US (2) | US11088082B2 (zh) |
KR (2) | KR102361804B1 (zh) |
CN (2) | CN110875284B (zh) |
Families Citing this family (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10910322B2 (en) * | 2018-12-14 | 2021-02-02 | STATS ChipPAC Pte. Ltd. | Shielded semiconductor package with open terminal and methods of making |
US10784210B2 (en) | 2018-12-27 | 2020-09-22 | STATS ChipPAC Pte. Ltd. | Semiconductor device with partial EMI shielding removal using laser ablation |
EP3817043A1 (en) * | 2019-10-31 | 2021-05-05 | Heraeus Deutschland GmbH & Co KG | Electromagnetic interference shielding in recesses of electronic modules |
CN111755424A (zh) * | 2020-06-15 | 2020-10-09 | 深圳泰研半导体装备有限公司 | 一种在系统级封装实现选择性电磁屏蔽的工艺 |
KR20220014685A (ko) | 2020-07-29 | 2022-02-07 | 삼성전기주식회사 | 전자 소자 패키지 및 이의 제조방법 |
WO2022065255A1 (ja) * | 2020-09-28 | 2022-03-31 | 株式会社村田製作所 | 電子部品モジュール及びその製造方法 |
CN114375111B (zh) * | 2020-10-14 | 2023-06-02 | 华为技术有限公司 | 一种封装模块、封装方法及电子设备 |
US11664327B2 (en) * | 2020-11-17 | 2023-05-30 | STATS ChipPAC Pte. Ltd. | Selective EMI shielding using preformed mask |
US11616025B2 (en) | 2020-12-18 | 2023-03-28 | STATS ChipPAC Pte. Ltd. | Selective EMI shielding using preformed mask with fang design |
US11393698B2 (en) | 2020-12-18 | 2022-07-19 | STATS ChipPAC Pte. Ltd. | Mask design for improved attach position |
CN114220795B (zh) * | 2021-11-30 | 2024-07-09 | 展讯通信(上海)有限公司 | Sip封装组件及其封装方法、制作方法 |
FR3133480A1 (fr) * | 2022-03-14 | 2023-09-15 | Stmicroelectronics (Grenoble 2) Sas | Dispositif électronique |
CN115020971A (zh) * | 2022-05-31 | 2022-09-06 | 复旦大学 | 用于芯片间无线互连的集成天线及其制造方法 |
CN115020970A (zh) * | 2022-05-31 | 2022-09-06 | 复旦大学 | 芯片间无线互连的天线系统及其制造方法 |
DE102023201690A1 (de) | 2023-02-24 | 2024-08-29 | Infineon Technologies Ag | Halbleiterpackages mit Abschirmstrukturen |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20170186699A1 (en) * | 2015-12-26 | 2017-06-29 | Intel Corporation | Electromagnetic interference shielding for system-in-package technology |
CN106972005A (zh) * | 2015-09-10 | 2017-07-21 | 日月光半导体制造股份有限公司 | 半导体封装装置及其制造方法 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH10305420A (ja) * | 1997-03-04 | 1998-11-17 | Ngk Insulators Ltd | 酸化物単結晶からなる母材の加工方法、機能性デバイスの製造方法 |
US20090237306A1 (en) * | 2005-12-02 | 2009-09-24 | University Of Florida Research Foundation, Inc | Compact integrated monopole antennas |
US7619901B2 (en) * | 2007-06-25 | 2009-11-17 | Epic Technologies, Inc. | Integrated structures and fabrication methods thereof implementing a cell phone or other electronic system |
US20090072357A1 (en) * | 2007-09-13 | 2009-03-19 | Jinbang Tang | Integrated shielding process for precision high density module packaging |
US8115117B2 (en) * | 2009-06-22 | 2012-02-14 | General Electric Company | System and method of forming isolated conformal shielding areas |
US8952552B2 (en) | 2009-11-19 | 2015-02-10 | Qualcomm Incorporated | Semiconductor package assembly systems and methods using DAM and trench structures |
KR20120008356A (ko) * | 2010-07-16 | 2012-01-30 | 삼성테크윈 주식회사 | 레이저 가공 장치 |
TWI502733B (zh) | 2012-11-02 | 2015-10-01 | 環旭電子股份有限公司 | 電子封裝模組及其製造方法 |
US9768037B2 (en) * | 2014-05-16 | 2017-09-19 | Infineon Technologies Ag | Electronic device package including metal blocks |
US9583842B2 (en) * | 2014-07-01 | 2017-02-28 | Qualcomm Incorporated | System and method for attaching solder balls and posts in antenna areas |
KR101762627B1 (ko) * | 2015-11-17 | 2017-08-14 | 하나 마이크론(주) | 반도체 패키지 및 그 제조 방법 |
JP5988004B1 (ja) * | 2016-04-12 | 2016-09-07 | Tdk株式会社 | 電子回路パッケージ |
KR102629723B1 (ko) * | 2016-04-19 | 2024-01-30 | 스카이워크스 솔루션즈, 인코포레이티드 | 무선 주파수 모듈의 선택적 차폐 |
US10418332B2 (en) * | 2017-03-13 | 2019-09-17 | STATS ChipPAC Pte. Ltd. | Semiconductor device and method of forming partition fence and shielding layer around semiconductor components |
US10177095B2 (en) * | 2017-03-24 | 2019-01-08 | Amkor Technology, Inc. | Semiconductor device and method of manufacturing thereof |
-
2018
- 2018-08-29 US US16/116,485 patent/US11088082B2/en active Active
-
2019
- 2019-08-29 KR KR1020190106740A patent/KR102361804B1/ko active IP Right Grant
- 2019-08-29 CN CN201910806462.5A patent/CN110875284B/zh active Active
- 2019-08-29 CN CN202311295221.1A patent/CN117276089A/zh active Pending
-
2021
- 2021-07-07 US US17/369,654 patent/US20210335724A1/en active Pending
-
2022
- 2022-02-07 KR KR1020220015429A patent/KR102679801B1/ko active IP Right Grant
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106972005A (zh) * | 2015-09-10 | 2017-07-21 | 日月光半导体制造股份有限公司 | 半导体封装装置及其制造方法 |
US20170186699A1 (en) * | 2015-12-26 | 2017-06-29 | Intel Corporation | Electromagnetic interference shielding for system-in-package technology |
Also Published As
Publication number | Publication date |
---|---|
US20210335724A1 (en) | 2021-10-28 |
CN117276089A (zh) | 2023-12-22 |
KR102361804B1 (ko) | 2022-02-11 |
CN110875284A (zh) | 2020-03-10 |
KR102679801B1 (ko) | 2024-07-02 |
US20200075502A1 (en) | 2020-03-05 |
US11088082B2 (en) | 2021-08-10 |
KR20200026734A (ko) | 2020-03-11 |
KR20220026541A (ko) | 2022-03-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110875284B (zh) | 具有部分emi屏蔽的半导体器件以及制作其的方法 | |
CN111383924B (zh) | 具有使用激光烧蚀的部分emi屏蔽去除的半导体器件 | |
CN211578748U (zh) | 半导体装置 | |
CN111326428B (zh) | 具有开放端子的屏蔽半导体封装及制造的方法 | |
US11862572B2 (en) | Laser-based redistribution and multi-stacked packages | |
CN211404495U (zh) | 半导体装置和半导体基底 | |
KR20240023415A (ko) | 사전 형성된 마스크를 이용한 선택적 emi 차폐 | |
KR20230036986A (ko) | 양면 부분 몰딩된 sip 모듈 | |
CN117501442A (zh) | 一种封装结构、电路板组件及电子设备 | |
US20230215813A1 (en) | Semiconductor Device and Method for Selective EMI Shielding Using a Mask | |
US20240096770A1 (en) | Integrated Antenna-In-Package Structure | |
CN117637703A (zh) | 用于为电子组件形成部分屏蔽的方法 | |
CN117334678A (zh) | 形成嵌入式磁屏蔽的半导体器件和方法 | |
CN116403917A (zh) | 用开槽衬底形成选择性emi屏蔽的半导体器件和方法 | |
CN117594456A (zh) | 用于部分emi屏蔽的半导体器件和方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
CB02 | Change of applicant information | ||
CB02 | Change of applicant information |
Address after: Singapore, Singapore Applicant after: Stats Chippac Ltd. Address before: Singapore, Singapore Applicant before: STATS ChipPAC Pte. Ltd. |
|
GR01 | Patent grant | ||
GR01 | Patent grant |