CN110868791A - 电路板组件及其制造方法和应用 - Google Patents

电路板组件及其制造方法和应用 Download PDF

Info

Publication number
CN110868791A
CN110868791A CN201810980011.9A CN201810980011A CN110868791A CN 110868791 A CN110868791 A CN 110868791A CN 201810980011 A CN201810980011 A CN 201810980011A CN 110868791 A CN110868791 A CN 110868791A
Authority
CN
China
Prior art keywords
layer
circuit board
conductive layer
circuit
forming
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201810980011.9A
Other languages
English (en)
Inventor
陈飞帆
曾俊杰
戴蓓蓓
王晓锋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ningbo Sunny Opotech Co Ltd
Original Assignee
Ningbo Sunny Opotech Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ningbo Sunny Opotech Co Ltd filed Critical Ningbo Sunny Opotech Co Ltd
Priority to CN201810980011.9A priority Critical patent/CN110868791A/zh
Priority to PCT/CN2019/097758 priority patent/WO2020042840A1/zh
Publication of CN110868791A publication Critical patent/CN110868791A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0201Thermal arrangements, e.g. for cooling, heating or preventing overheating
    • H05K1/0203Cooling of mounted components
    • H05K1/0204Cooling of mounted components using means for thermal conduction connection in the thickness direction of the substrate
    • FMECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
    • F21LIGHTING
    • F21VFUNCTIONAL FEATURES OR DETAILS OF LIGHTING DEVICES OR SYSTEMS THEREOF; STRUCTURAL COMBINATIONS OF LIGHTING DEVICES WITH OTHER ARTICLES, NOT OTHERWISE PROVIDED FOR
    • F21V23/00Arrangement of electric circuit elements in or on lighting devices

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Structure Of Printed Boards (AREA)

Abstract

本发明提供了一电路板组件及其制造方法和应用,其中所述电路板组件的制造方法包括如下步骤:在一基板的一上表面形成一第一线路层;在至少部分所述第一线路层的一上表面形成一第一导电层;以及在所述第一线路层和所述第一导电层一体成型一第一绝缘部,其中所述第一导电层在高度方向贯通所述第一绝缘部。

Description

电路板组件及其制造方法和应用
技术领域
本发明涉及到电路板领域,尤其涉及到一电路板组件及其制造方法和应用。
背景技术
随着市场的发展,TOF摄像模组开始被逐渐应用到手机等小型的移动设备中,然而对于TOF摄像模组来说,所述TOF摄像模组包括一光源单元和一接收单元,其中所述光源单元在朝外发出光线时能够发出大量的热量,当热量积累在所述光源单元位置时,所述光源单元的工作质量和工作效率会受到影响,从而影响到整个所述TOF摄像模组的成像精度。
所述光源单元一般包括一发光元件和一电路板,其中所述发光元件被支持于所述电路板,并且通过所述电路板散热。一般市场上的常用的电路板有普通的软硬结合板,但是其本身的散热性能较差。
进一步地,软硬结合板由于本身散热性能较差,并且对于多层电路板来说,由于过孔(vias)的存在,限制了整个电路板在厚度尺寸上的缩小。过孔的尺寸越小,对于整个工艺的要求越高,从而电路板的成本也越高。也就是说,一般的软硬结合板难以满足目前电子设备对于散热性能的要求,和电子设备的轻薄化要求。
目前的陶瓷基板具有较好的散热性能,但是对于其成本较高,并且目前相关拥有生产相关陶瓷基板能力的企业的生产能力有限,无法满足当前手机或者是其他电子设备市场大规模的需求。
发明内容
本发明的一目的在于提供一电路板组件及其制造方法和应用,其中所述电路板组件能够提供一较好的散热性能。
本发明的另一目的在于提供一电路板组件及其制造方法和应用,其中所述电路板组件能够在提供较好散热性能的同时具有良好的导电性能。
本发明的另一目的在于提供一电路板组件及其制造方法和应用,其中所述电路板的制造方法能够便于制造小型化的所述电路板组件。
本发明的另一目的在于提供一电路板组件及其制造方法和应用,其中通过所述制造方法制作的所述电路板具有一较好的制作精度。
本发明的另一目的在于提供一电路板组件及其制造方法和应用,其中具有较好精度的所述电路板能够减小后续组装过程中的组装公差。
本发明的另一目的在于提供一电路板组件及其制造方法和应用,其中所述电路板制造成本低。
本发明的另一目的在于提供一电路板组件及其制造方法和应用,其中所述电路板组件是一多层结构,各层之间无需结构配合,以减少装配公差。
根据本发明的另一目的在于提供一电路板组件及其制造方法和应用,其中所述电路板组件的各层之间无需结构配合,无需为一连接件预留空间,从而有利于所述电路板组件的小型化。
本发明的另一目的在于提供一电路板组件及其制造方法和应用,其中所述电路板组件在制造过程中,无需对于每一层进行逐步拼装和对准,有利于提高生产效率。
本发明的另一目的在于提供一电路板组件及其制造方法和应用,其中通过所述制造方法,所述电路板组件结构设计的灵活性能够被提高。
本发明的另一目的在于提供一电路板组件及其制造方法和应用,其中通过所述制造方法,所述电路板组件具有一较好的结构强度。
本发明的另一目的在于提供一电路板组件及其制造方法和应用,其中所述电路板能够被应用于追求轻薄化的TOF摄像模组。
根据本发明的一方面,本发明提供了一电路板组件的制造方法,其包括如下步骤:
在一基板的一上表面形成一第一线路层;
以在所述第一线路层上侧形成一第一导电层的方式形成可被导通的一散热部,其中所述第一导电层成型于多个第二成型通道,所述散热部形成于至少一所述第二成型通道,其中形成所述散热部的所述第二成型通道对应的所述第一导电层部分的横截面大于其他所述第二成型通道对应的所述第一导电层部分的横截面,其中所述散热部具有一第一表面和一第二表面,其中所述第一表面被暴露在外,用于支撑一电子元件,所述第二表面能够被暴露在外,用于散失热量;以及
在所述第一线路层和所述第一导电层一体成型一第一绝缘部,其中至少所述第一导电层在高度方向贯通于所述第一绝缘部。
根据本发明的一些实施例,所述散热部形成于至少部分所述第一导电层和至少部分所述第一线路层。
根据本发明的一些实施例,至少部分所述第一导电层被重叠于至少部分所述第一线路层。
根据本发明的一些实施例,在上述方法中,进一步包括一步骤:
去除所述基板以暴露所述第一线路层的一下表面。
根据本发明的一些实施例,在上述方法中,进一步包括如下步骤:
形成一隔离层于所述基板的一上表面;
形成一第一结合层于所述隔离层的一上表面;以及
在所述第一结合层的一上表面形成所述第一线路层。
根据本发明的一些实施例,在上述方法中,进一步包括如下步骤:
设置一第一干膜于所述第一结合层的所述上表面;
通过一第一掩膜对于部分所述第一干膜进行曝光;
去除被曝光的所述第一干膜以在未曝光的所述第一干膜之间形成至少一第一成型通道;以及
在所述第一成型通道内形成所述第一线路层。
根据本发明的一些实施例,在上述方法中,进一步包括如下步骤:
在所述第一干膜的所述上表面和所述第一线路层的所述上表面设置一所述第二干膜;
通过一所述第二掩膜对于至少部分所述第二干膜进行曝光;
去除被曝光的所述第二干膜以在未曝光的所述第二干膜之间形成所述第二成型通道;以及
在所述第二成型通道之间形成所述第一导电层。
根据本发明的一些实施例,在上述方法中,进一步包括如下步骤:
在所述第一线路层和所述第一导电层一体成型所述第一绝缘部,其中所述第一绝缘部覆盖所述第一导电层的一上表面;和
降低所述第一绝缘层的高度至所述第一导电层的所述上表面露出。
根据本发明的一些实施例,进一步包括如下步骤:
以在所述第一导电层上侧形成一第二线路层的方式形成所述散热部,其中所述散热部形成于至少部分所述第二线路层和至少部分所述第一导电层,其中所述第二线路层成型于多个第三成型通道,至少部分所述散热部形成于至少一所述第三成型通道,其中形成所述散热部的所述第三成型通道对应的所述第二线路层部分的横截面大于其他所述第三成型通道对应的所述第二线路层部分的横截面。
根据本发明的一些实施例,所述散热部形成于至少部分所述第二线路层,至少部分所述第一导电层以及至少部分所述第一线路层。
根据本发明的一些实施例,所述第一线路层,所述第一导电层以及所述第二线路层至少部分相互重叠。
根据本发明的一些实施例,在上述方法中,进一步包括如下步骤:
在至少部分所述第一导电层的所述上表面和至少部分所述第一绝缘部的所述上表面形成一第二结合层;和
在所述第二结合层的一上表面形成所述第二线路层,其中所述第二线路层被至少部分可导通地连接于所述第一导电层。
根据本发明的一些实施例,进一步包括如下步骤:
以在所述第二线路层上侧成一第二导电层的方式形成所述散热部,其中所述第二导电层成型于多个第四成型通道,至少部分所述散热部形成于至少一所述第四成型通道,其中形成所述散热部的所述第四成型通道对应的所述第二导电层部分的横截面大于其他所述第四成型通道对应的所述第二导电层部分的横截面;和
在所述第二线路层和所述第二导电层一体成型一第二绝缘部,其中至少部分所述第二导电层在高度方向贯通所述第二绝缘部。
根据本发明的一些实施例,至少部分所述第一线路层,至少部分所述第一导电层,至少部分所述第二线路层以及至少部分所述第二导电层在高度方向相互重叠,所述散热部形成于相互重叠的所述第一线路层,所述第一导电层,第二线路层以及第二导电层部分。
根据本发明的一些实施例,进一步包括如下步骤:
以在所述第二导电层的一上表面形成至少部分一第三线路层的方式形成所述散热部,其中所述散热部形成于至少部分所述第二导电层和至少部分所述第三线路层,其中所述第三线路层成型于多个第五成型通道,至少部分所述散热部形成于至少一所述第五成型通道,其中形成所述散热部的所述第五成型通道对应的所述第三线路层部分的横截面大于其他所述第五成型通道对应的所述第三线路层部分的横截面
根据本发明的一些实施例,至少部分所述第一导电层,至少部分所述第二线路层,至少部分第二导电层以及至少部分所述第三线路层在高度方向相互重叠。
根据本发明的一些实施例,进一步包括如下步骤:
形成覆盖于所述第三线路层和所述第二绝缘层的一保护层;和
在去除所述基板之后去除所述保护层。
根据本发明的另一方面,本发明提供了一电路板组件,其通过上述的一制造方法制造而成。
根据本发明的一些实施例,所述电路板组件的一线宽A和一线距B分别满足下列条件:
30μm≤A≤150μm;和30μm≤B≤150μm。
根据本发明的另一方面,本发明提供了一TOF摄像模组,其包括:
一泛光灯,其中所述泛光灯用于发射一光线至一被拍摄对象;和
一接收单元,其中所述接收单元用于接收被所述被拍摄对象反射的一反射光线,基于所述发射光线和所述反射光线的信息获得所述被拍摄对象的深度信息,其中所述泛光灯包括一发光元件和根据上述的制造方法的一电路板组件,其中所述发光元件被可导通地连接于所述电路板组件的所述散热部。
根据本发明的另一方面,本发明提供了一电子设备,其包括:
一电子设备本体和根据上述的一摄像模组,其中所述摄像模组被设置于所述电子设备本体。
根据本发明的一些实施例,所述电子设备包括一摄像模组,一接收单元以及一组装体,其中通过所述组装体被组装成一整体的所述摄像模组,所述泛光灯以及所述摄像模组被共同安装于所述电子设备本体。
根据本发明的另一方面,本发明提供了一泛光灯,其包括:
一发光元件;
通过上述的一制造方法制造而成的一电路板组件;以及
一支架,其中所述支架形成一光窗,所述发光元件被可导通地连接于所述电路板组件,所述支架被连接于所述电路板组件。
根据本发明的另一方面,本发明提供了一TOF摄像模组,其包括:
根据上述的泛光灯;和
带有一柔性线路板的一接收单元,其中所述接收单元包括一镜头组件,一感光元件,一电路板以及一柔性线路板,其中所述镜头组件为光线提供一光学通路以使光线达到所述感光元件进行光电转换,其中所述感光元件被可导通地连接于所述电路板,其中所述电路板被可导通地连接于所述柔性线路板,其中所述泛光灯被可导通地连接于所述柔性线路板。
根据本发明的另一方面,本发明提供了一电子设备,其包括:
根据上述的泛光灯;
一电子设备本体;以及
一主线路板,其中所述主线路板被设置于所述电子设备本体,其中在所述泛光灯被安装于所述主线路板,所述泛光灯的所述电路板组件被可导通地连接于所述主线路板。
根据本发明的一些实施例,所述电子设备包括一摄像模组,一接收单元以及一组装体,其中通过所述组装体被组装成一整体的所述摄像模组,所述泛光灯以及所述摄像模组被共同安装于所述电子设备本体。
根据本发明的另一方面,本发明提供了一泛光灯,其包括:
一发光元件;
通过上述的一制造方法制造而成的一电路板组件;
一支架,其中所述支架形成一光窗,所述发光元件被可导通地连接于所述电路板组件,所述支架被连接于所述电路板组件;以及
一柔性线路板,其中所述柔性线路板被可导通地连接于所述电路板组件。
根据本发明的另一方面,本发明提供了一TOF摄像模组,其包括:
根据上述的一泛光灯;和
一接收单元,其中所述接收单元包括一镜头组件,一感光组件以及一电路板,其中所述镜头组件提供一光学通路以使光线达到所述感光元件进行光电转换,所述感光元件被可导通地连接于所述电路板,其中所述泛光灯的所述柔性线路板被可导通地连接于所述接收单元的所述电路板。
根据本发明的另一方面,本发明提供了一电路板组件,其包括一第一线路层,一第一导电层,一第一绝缘层,一可导通的散热部以及具有至少二第二成型位置,其中所述第一导电层形成于所述第一线路层上侧,所述第一绝缘层一体成型于所述第一线路层和所述第一导电层,其中所述第一导电层成型于所述第二成型位置,至少一所述第二成型位置形成至少部分所述散热部,其中形成所述散热部的所述第二成型位置对应的所述第一导电层部分的横截面大于其他所述第二成型位置对应的所述第一导电层部分的横截面,其中所述散热部具有一第一表面和一第二表面,其中所述第一表面被暴露在外,用于支撑一电子元件,所述第二表面能够被暴露在外,用于散失热量。
根据本发明的一些实施例,所述散热部形成于所述第一导电层和所述第一线路层。
根据本发明的一些实施例,所述电路板组件进一步包括一第二线路层和具有至少二第三成型位置,其中所述第二线路层形成于所述第一导电层上侧并且成型于所述第三成型位置,至少一所述第三成型位置形成至少部分所述散热部,其中形成所述散热部的所述第三成型位置对应的所述第二线路层部分的横截面大于其他所述第三成型位置对应的所述第二线路层部分的横截面。
根据本发明的一些实施例,所述散热部形成于在高度方向重叠的所述第二线路层,所述第一导电层和所述第一线路层部分;或者是,所述散热部形成于在高度方向重叠的所述第二线路层和所述第一导电层部分。
根据本发明的一些实施例,所述电路板组件进一步包括一第二导电层和具有至少二第四成型位置,其中所述第二导电层形成于所述第二线路层上侧并且成型于所述第四成型位置,至少一所述第四成型位置形成至少部分所述散热部,其中形成所述散热部的所述第四成型位置对应的所述第二导电层部分的横截面大于其他所述第四成型位置对应的所述第二导电层部分的横截面。
根据本发明的一些实施例,所述散热部形成于在高度方向重叠的所述第一导电层,所述第二线路层以及所述第二导电层部分。
根据本发明的一些实施例,所述电路板组件进一步包括一第三线路层和具有至少二第五成型位置,其中所述第三线路层形成于所述第二导电层上侧并且成型于所述第五成型位置,至少一所述第五成型位置形成至少部分所述散热部,其中形成所述散热部的所述第五成型位置对应的所述第三线路层部分的横截面大于其他所述第五成型位置对应的所述第三线路层部分的横截面。
根据本发明的一些实施例,所述散热部形成于在高度方向重叠的所述第一导电层,所述第二线路层,所述第二导电层以及所述第三线路层部位。
根据本发明的一些实施例,所述电路板组件进一步具有至少二第一成型位置,其中所述第一线路层成型于所述第一成型位置,至少一所述第一成型位置形成至少部分所述散热部,其中形成所述散热部的所述第一成型位置对应的所述第一线路层部分的横截面大于其他所述第一成型位置对应的所述第一线路层部分的横截面。
根据本发明的一些实施例,所述电路板组件进一步包括一第二阻焊层,其中所述第二阻焊层覆盖于至少部分所述第二绝缘部。
根据本发明的一些实施例,所述电路板组件进一步包括一第一阻焊层,其中所述第一阻焊层覆盖于至少部分所述第一绝缘部。
根据本发明的一些实施例,所述电路板组件的一线宽A和一线距B分别满足下列条件:
30μm≤A≤150μm;和30μm≤B≤150μm。
根据本发明的另一方面,本发明提供了一TOF摄像模组,其包括:
一泛光灯,其中所述泛光灯用于发射一光线至一被拍摄对象;和
一接收单元,其中所述接收单元用于接收被所述被拍摄对象反射的一反射光线,基于所述发射光线和所述反射光线的信息获得所述被拍摄对象的深度信息,其中所述泛光灯包括一发光元件和根据上述的一电路板组件,其中所述发光元件被可导通地连接于所述电路板组件的所述散热部。。
根据本发明的另一方面,本发明提供了一电子设备,其包括:
一电子设备本体和根据上述的一TOF摄像模组,其中所述TOF摄像模组被设置于所述电子设备本体。
根据本发明的一些实施例,所述电子设备包括一摄像模组,一接收单元以及一组装体,其中通过所述组装体被组装成一整体的所述摄像模组,所述泛光灯以及所述摄像模组被共同安装于所述电子设备本体。
根据本发明的另一方面,本发明提供了一泛光灯,其包括:
一发光元件;
根据上述的一电路板组件,以及
一支架,其中所述支架形成一光窗,所述发光元件被支撑于所述电路板组件的一第一导电部,所述支架被连接于所述电路板组件。
根据本发明的另一方面,本发明提供了一TOF摄像模组,其包括:
根据上述的一泛光灯;和
带有一柔性线路板的一接收单元,其中所述接收单元包括一镜头组件,一感光元件,一电路板以及一柔性线路板,其中所述镜头组件为光线提供一光学通路以使光线达到所述感光元件进行光电转换,其中所述感光元件被可导通地连接于所述电路板,其中所述电路板被可导通地连接于所述柔性线路板,其中所述泛光灯被可导通地连接于所述柔性线路板。
根据本发明的另一方面,本发明提供了一电子设备,其包括:
根据上述的一泛光灯;
一电子设备本体;以及
一主线路板,其中所述主线路板被设置于所述电子设备本体,其中在所述泛光灯被安装于所述主线路板,所述泛光灯的所述电路板组件的所述导电部被可导通地连接于所述主线路板。
根据本发明的一些实施例,所述电子设备包括一摄像模组,一接收单元以及一组装体,其中通过所述组装体被组装成一整体的所述摄像模组,所述泛光灯以及所述摄像模组被共同安装于所述电子设备本体。
根据本发明的另一方面,本发明提供了一泛光灯,其包括:
一发光元件;
根据上述的一电路板组件;
一支架,其中所述支架形成一光窗,所述发光元件被支撑于所述电路板组件的一第一导电部,所述支架被连接于所述电路板组件;以及
一柔性线路板,其中所述柔性线路板被可导通地连接于所述电路板组件的所述导电部。
根据本发明的另一方面,本发明提供了一TOF摄像模组,其包括:
根据上述的一泛光灯;和
一接收单元,其中所述接收单元包括一镜头组件,一感光元件以及一电路板,其中所述镜头组件提供一光学通路以使光线达到所述感光元件进行光电转换,所述感光元件被可导通地连接于所述电路板,其中所述泛光灯的所述柔性线路板被可导通地连接于所述接收单元的所述电路板。
附图说明
图1是根据本发明的一较佳实施例的一电路板组件的剖面示意图。
图2A、图2B、图2C、图2D、图2E、图2F、图2G、图2H、图2I、图2J 图2K、图2L、图2M、图2N、图2O、图2P、图2Q分别是本发明的一较佳实施例的一电路板组件的一制作流程示意图。
图3是根据本发明的一较佳实施例的一电路板组件的剖面示意图。
图4是根据本发明的一较佳实施例的带有所述电路板组件的一TOF摄像模组。
图5是根据本发明的一较佳实施例的带有所述TOF摄像模组的一电子设备的示意图。
图6A是根据本发明的一较佳实施例的一泛光灯的应用示意图。
图6B是根据本发明的一较佳实施例的一泛光灯的应用示意图。
具体实施方式
以下描述用于揭露本发明以使本领域技术人员能够实现本发明。以下描述中的优选实施例只作为举例,本领域技术人员可以想到其他显而易见的变型。在以下描述中界定的本发明的基本原理可以应用于其他实施方案、变形方案、改进方案、等同方案以及没有背离本发明的精神和范围的其他技术方案。
本领域技术人员应理解的是,在本发明的揭露中,术语“纵向”、“横向”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”等指示的方位或位置关系是基于附图所示的方位或位置关系,其仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此上述术语不能理解为对本发明的限制。
可以理解的是,术语“一”应理解为“至少一”或“一个或多个”,即在一个实施例中,一个元件的数量可以为一个,而在另外的实施例中,该元件的数量可以为多个,术语“一”不能理解为对数量的限制。
参考附图1所示,是根据本发明的一电路板组件1的一较佳实施例方式。
附图1中以多层的所述电路板组件1为例,本领域技术人员可以理解的是,所述电路板组件1可以是一单层板也可以是一多层板。所述电路板组件1具有一上表面,其中所述电路板组件1的所述上表面可用于支撑至少一电子元件,所述电子元件藉由所述电路板组件1可以传递电信号,也可以通过所述电路板组件1 散失热量,以避免热量堆积在所述电子元件,对于所述电子元件的正常工作造成影响。
所述电路板组件1具有一较好的散热性能。
所述电路板组件1包括至少一线路层10,一导电层20,一绝缘部30和一散热部40,其中所述绝缘部30一体成型于所述线路层10和所述导电层20,所述绝缘层30在所述线路层10和所述导电层20起到绝缘作用,以避免所述线路层 10和所述导电层20在工作过程中发生短路。
所述散热部40是一可导通的,所述散热部40具有一第一表面和一第二表面,其中所述第一表面位置的热量能够被传导至所述第二表面位置。所述第一表面被放置一电子元件,以在所述电子元件工作时将热量传递至所述第二表面,然后第二表面传递热量至外界。
所述散热部40形成于所述导电层20,或者是所述线路层10,或者是所述线路层10和所述导电层20。所述第一表面被暴露在外,用于支撑所述电子元件,所述第二表面被暴露在外,用于朝外散失热量。
所述线路层10被可导通地连接于所述导电层20。
在本发明的一些示例中,所述散热部40的所述第一表面是所述导电层20的一上表面,至少部分所述导电层20在高度方向贯通于所述绝缘部30,也就是说,所述导电层20的一上表面和一下表面至少部分没有被所述绝缘部30覆盖以以使从外界的热量能够被传递至所述导电层20的所述上表面,然后被传递至所述导电层20的所述下表面,再朝所述导电层20外传递。也就是说,所述散热部40 的一第一表面为所述导电层20的所述上表面,所述散热部40的一第二表面为所述线路层10的一下表面,也可以是所述散热部40的所述第一表面是所述导电层 20的所述上表面,所述散热部40的所述第二表面是所述导电层20的所述下表面,比如说所述导电层20分别位于所述线路层10的上下两侧时,也可以是所述散热部40的所述第一表面是所述线路层10的所述上表面,所述散热部40的所述第二表面是所述线路层10的所述下表面,比如说所述线路层10分别位于所述导电层20的上下两侧时。
在本发明的另一些示例中,所述散热部40的所述第一表面是所述导电层20 的所述上表面,所述散热部40的所述第二表面是所述导电层20的一侧面。
在本发明的另一些示例中,所述散热部40的所述第一表面是所述导电层20 的所述上表面,所述散热部40的所述第二表面是所述线路层的一侧面。
在本发明的另一些示例中,所述散热部40的所述第一表面是所述线路层10 的所述上表面,所述散热部40的所述第二表面是另一所述线路层10的所述下表面。
优选地,所述散热部40贯通于所述绝缘部30,也就是说,至少部分所述线路层10和至少部分所述导电层20在高度方向相互重叠,所述散热部40形成于相互重叠的所述线路层10和所述导电层20部分。
在本示例中,所述电路板组件1包括一第一线路层10A,一第一导电层20A 以及一第一绝缘部30A,其中所述第一线路层10A具有一上表面,所述第一导电层20A形成于所述第一线路层10A的所述上表面,所述第一绝缘部30A一体成型于所述第一线路层10A和所述第一导电层20A。所述第一绝缘部30A能够避免在宽度方向的所述第一线路层10A部分相互短路或者是在宽度方向的所述第一导电层20A部分之间的相互短路。所述第一绝缘部30A一体成型于所述第一线路层10A和所述第一导电层20A有利于三者之间的结构强度。
可以理解的是,所述第一绝缘部30A被同时连接于所述第一线路层10A和所述第一导电层20A,可以是部分所述第一绝缘部30A可以先一体成型于所述第一线路层10A,部分所述第一绝缘部30A一体成型在先的所述第一绝缘部30A 部分和所述第一导电层20A。也可以是,所述第一绝缘部30A一次一体成型于所述第一线路层10A和所述第一导电层20A。
所述第一线路层10A用于传递电信号,所述第一导电层20A能够导电并且能够起到散热作用,所述第一绝缘部30A能够隔绝电信号。
也就是说,在宽度方向不同位置的各所述第一线路层10A的导电部分被所述第一绝缘部30A分隔,在宽度方向不同位置的各所述第一导电层20A的导电部分被所述第一绝缘部30A分分隔。
所述第一线路层10A和所述第一导电层20A位于不同的高度。至少部分所述第一线路层10A被可连通于连接于所述第一导电层20A,并且,更加具体地,在高度方向上,至少部分所述第一线路层10A的所述上表面贴附有所述第一导电层20A。换句话说,至少所述第一线路层10A被重叠有所述第一导电层20A,并且重叠的部位可以相互导通。
进一步地,至少部分所述第一导电层20A的所述上表面被暴露在外,也就是说,所述导电层20的至少部分所述上表面并没有被所述第一绝缘部30A覆盖。
所述电路板组件1进一步包括所述散热部40,其中所述散热部40形成于相互重叠的所述第一导电层20A和所述第一线路层10A,所述散热部40具有一第一表面和一第二表面,所述散热部40的所述第一表面就是所述第一导电层20A 的所述上表面,所述散热部40的所述第二表面就是所述第一线路层10A的至少部分所述下表面。所述散热部40的所述上表面和所述下表面皆为暴露在外,当所述电子元件被安装在所述散热部40的所述上表面,也就是所述第一导电层20A 的所述上表面,来自于所述电子元件工作中产生的热量被传递至所述散热部40 的所述第一导电层20A,然后被传递至被导通于所述第一导电层20A的所述第一线路层10A部分,然后通过所述第一线路层10A的所述下表面被传递至外界,从而避免了热量在直接接触于所述电子元件的所述第一导电层20A位置积聚,避免了大部分热量在所述第一导电层20A的所述上表面散失,进而使得所述电子元件所在环境的温度升高。值得一说的是,所述电子元件可以直接贴附于所述散热部40,通过所述散热部40直接散热,即所述电子元件贴附于所述散热部上表面,产生的热量由所述散热部40的所述第一表面传递至所述散热部40的所述第二表面,再传递至外部环境。
从另一方面而言,所述电路板组件1具有至少二第一成型位置,其中所述第一线路层10A成型于所述第一成型位置。在至少一所述第一成型位置形成至少部分所述散热部40。形成所述散热部的所述第一成型位置对应的所述第一线路层10A部分的横截面大于其他所述第一成型位置对应的所述第一线路层10A部分的横截面。也就是说,所述第一线路层10A在表面提供多个导通位置,其中一所述导通位置的导通能力强于其他所述导通位置的导通能力。
进一步地,所述电路板组件1具有至少二第二成型位置,其中所述第一导电层20A成型于所述第二成型位置。在至少一所述第二成型位置形成至少部分所述散热部40。形成所述散热部40的所述第二成型位置对应的所述第一导电层 20A部分的横截面大于其他所述第二成型位置对应的所述第一导电层20A部分的横截面。也就是说,所述第一导电层20A在其表面提供多个导通位置,其中一所述导通位置的导通能力强于其他所述导通位置的导通能力。
进一步地,形成所述散热部40的所述第一成型位置和所述第二成型位置对应的所述第一导电层20A部分和所述第二导电层20B部分的横截面大于其他形成所述散热部40的所述第一成型位置和所述第二成型位置对应的所述第一导电层20A部分和所述第二导电层20B部分的横截面。也就是说,所述散热部40的导通能力强于其他第一成型位置和所述第二成型位置对应的所述第一导电层 20A部分和所述第二导电层20B部分。
从另一方面而言,所述电路板组件1具有至少二第一位置,其中所述第一位置用于成型所述第一绝缘部30A。部分所述第一位置位于所述第一线路层10A,部分所述第一位置位于所述第一导电层20A,也就是说,所述第一线路层10A 和所述第一导电层20A分别提供了空间供填充所述第一绝缘部30A。
所述第一位置在高度方向贯通第一线路层10A和所述第一导电层20A,也就是说,所述第一位置在上方可被注入流体材料,所述第一位置在下方没有完全被所述第一线路层10A覆盖。所述第一绝缘部30A填充至少部分所述第一位置。
进一步地,所述电路板组件1还可以包括一第二线路层10B,其中所述第二线路层10B形成于所述第一导电层20A的所述上表面和所述第一绝缘部30A的所述上表面。优选地,所述第一导电层20A的所述上、下表面皆为一平面,所述第一绝缘部30A的所述上表面为一平面。
至少部分所述第二线路层10B重叠于所述第一导电层20A,也就是说,至少部分所述第二线路层10B被可导通地连接于所述第一导电层20A。进一步,使得所述第一线路层10A分别和对应的第二线路层10B通过对应的所述第一导电层20A导通。
所述散热部40进一步包括至少部分所述第二线路层10B,其中所述散热部 40形成于在高度方向重叠的至少部分第二线路层10B,所述第一导电层20A和至少部分所述第一线路层10A。当所述电子元件被贴装在所述散热部40的所述上表面,也就是所述第二线路层10B的至少部分所述上表面,所述电子元件在工作过程中产生的热量首先被传递中所述散热部40的所述第一表面,也就是所述第二线路层10B的至少部分所述上表面,然后通过所述第二线路层10B的所述下表面被传递至所述第一导电层20A的所述上表面,然后通过所述第一导电层20A的所述下表面被传递至所述第一线路层10A的所述上表面,然后通过所述第一线路层10A的所述下表面被传递至外界。
可以理解的是,在本发明的一些实施例中,所述散热部40可以形成于所述第二线路层10B,所述散热部40的所述第一表面是所述第二线路层10B的所述上表面,所述散热部40的所述第二表面是所述第二线路层10B的一侧面。
在本发明的另一些示例中,所述散热部40可以形成于所述第二线路层10B 和所述第一导电层10A,所述散热部40的所述第一表面是所述第二线路层10B 的所述上表面,所述散热部40的所述第二表面是所述第一导电层20A的一侧面。
优选地,所述散热部40形成于在高度方向相互重叠的所述第二线路层10B,所述第一导电层20A和所述第一线路层10A部分,以使热量直接在高度方向被朝外传导。
进一步地,所述电路板组件1进一步包括一第二导电层20B和一第二绝缘部 30B,其中所述第二导电层20B形成于所述第二线路层10B的至少部分所述上表面。所述第二绝缘部30B位于一体成型于所述第二导电层20B和所述第二线路层10B。
所述第二绝缘部30B一体成型于所述第二导电层20B和所述第二线路层10B 有利于三者之间的结构强度。值得一提的是,所述第二绝缘部30B具有一下表面,其中至少部分所述下表面一体成型于所述第一绝缘部30A的至少部分所述上表面,以有利于各层之间的结构强度,从而有利于整个所述电路板组件1的结构强度。
部分所述第二绝缘部30B在宽度方向分隔所述第二线路层10B,以避免在同一平面的所述第二线路层10B部分相互被导通,从而造成短路。具体地说,在俯视角度来说,所述第二线路层10B的线路可以是一定形状排布的线状,比如说S形,所述第二绝缘部30B填充了所述第二线路层10B之间的空间以避免污染物进入到所述第二线路层10B或者是所述第二线路层10B在使用过程中或者是制造过程中产生形变从而所述第二线路层10B的线路被相互连通,进而造成短路。
部分所述第二绝缘部30B在宽度方向分隔所述第二导电层20B,以避免在同一平面的所述第二导电层20B部分相互被导通,从而造成短路。具体地说,在俯视角度来说,所述第二导电层20B的线路可以是一定形状排布的线状,比如说U形,所述第二绝缘部30B填充了所述第二导电层20B之间的空间以避免污染物进入到所述第二导电层20B或者是所述第二导电层20B在使用过程中或者是制造过程中产生形变从而所述第二导电层20B的线路被相互连通,进而造成短路。
进一步地,所述第二导电层20B的至少部分所述上表面被暴露在外,也就是说,所述第二绝缘部30B没有覆盖所述第二导电层20B的至少部分所述上表面。、从另一方面而言,所述电路板组件1具有至少二第三成型位置,其中所述第二线路层10B成型于所述第三成型位置。在至少一所述第三成型位置形成至少部分所述散热部40。形成所述散热部的所述第三成型位置对应的所述第二线路层10B部分的横截面大于其他所述第三成型位置对应的所述第二线路层10B部分的横截面。也就是说,所述第二线路层10B在表面提供多个导通位置,其中一所述导通位置的导通能力强于其他所述导通位置的导通能力。
进一步地,所述电路板组件1具有至少二第四成型位置,其中所述第二导电层20A成型于所述第四成型位置。在至少一所述第四成型位置形成至少部分所述散热部40。形成所述散热部40的所述第四成型位置对应的所述第二导电层 20B部分的横截面大于其他所述第四成型位置对应的所述第二导电层20B部分的横截面。也就是说,所述第二导电层20B在其表面提供多个导通位置,其中一所述导通位置的导通能力强于其他所述导通位置的导通能力。
进一步地,形成所述散热部40的所述第三成型位置和所述第四成型位置对应的所述第二线路层10B部分和所述第二导电层20B部分的横截面大于其他形成所述散热部40的所述第三成型位置和所述第四成型位置对应的所述第二线路层10B部分和所述第二导电层20B部分的横截面。也就是说,所述散热部40的导通能力强于其他第一成型位置和所述第二成型位置对应的所述第二线路层 10B部分和所述第二导电层20B部分。
优选地,所述散热部40形成于所述第一线路层10A,第一导电层20A,第二线路层10B以及所述第二导电层20B在高度方向重叠部分。进一步地,所述散热部40对应的所述第一成型位置,所述第二成型位置,所述第三成型位置以及所述第四成型位置各自的横截面积大于其他的所述第一成型位置,所述第二成型位置,所述第三成型位置以及所述第四成型位置的横截面积。
从另一方面来说,所述电路板组件1具有至少二第二位置,其中所述第二位置用于成型所述第一绝缘部30A和所述第二绝缘部30B。部分所述第二位置位于所述第一线路层10A,部分所述第二位置位于所述第一导电层20A,部分所述第二位置位于所述第二线路层10B,也就是说,所述第一线路层10A和所述第一导电层20A以及所述第二线路层10B在高度方向分别提供了空间供填充所述第一绝缘部30A和所述第二绝缘部30B。
二所述第二位置被至少部分所述第一线路层10A和至少部分所述第一导电层20A以及至少部分所述第二线路层10B分隔,其中每一所述第二位置在高度方向贯通第一线路层10A和所述第一导电层20A以及所述第二线路层10B,也就是说,所述第一位置在上方没有完全被所述第二线路层10B覆盖,从而可被注入流体材料,所述第一位置在下方没有完全被所述第一线路层10A覆盖。所述第二绝缘部30B和所述地绝缘部30填充至少部分所述第二位置。
所述第一位置和至少部分所述第二位置重合。
所述散热部40进一步包括所述第二导电层20B,其中所述第二导电层20B 被重叠于至少部分所述第二线路层10B。所述散热部40形成于相互重叠的所述第二导电层20B,至少部分所述第二线路层10B,所述第一导电层20A以及至少部分所述第一线路层10A。所述散热部40的所述上表面为所述第二导电层20B 的所述上表面,所述散热部40的所述下表面为所述第一线路层10A的至少部分所述下表面。
当所述电子元件被支撑于所述散热部40的所述上表面,所述电子元件在工作时产生的热量首先被传递至所述第二导电层20B的所述上表面,然后经过所述第二导电层20B的所述下表面被传递至所述第二线路层10B的所述上表面,然后经过所述第二线路层10B的所述下表面被传递至所述第一导电层20A的所述上表面,然后经过所述第一导电层20A的所述下表面被传递至所述第一线路层10A的所述上表面,然后经过所述第一线路层10A的所述上表面被热传导至所述第一线路层10A的所述下表面,然后被散失至外界。
从另一方面来说,所述电路板组件1具有至少二第三位置,其中所述第三位置用于成型所述第一绝缘部30A和所述第二绝缘部30B。部分所述第三位置位于所述第一线路层10A,部分所述第三位置位于所述第一导电层20A,部分所述第三位置位于所述第二线路层10B,部分所述第三位置位于所述第二导电层20B,也就是说,所述第一线路层10A、所述第一导电层20A、所述第二线路层10B 以及所述第二导电层20B在高度方向分别提供了空间供填充一流体材料。
二所述第三位置被至少部分所述第一线路层10A、至少部分所述第一导电层20A、至少部分所述第二线路层10B以及至少部分所述第二导电层20B分隔,其中每一所述第三位置在高度方向贯通第一线路层10A、所述第一导电层20A、所述第二线路层10B以及所述第二导电层20B,也就是说,所述第三位置在上方没有完全被所述第二导电层20B覆盖,从而可被注入流体材料,所述第一成型位置在下方没有完全被所述第一线路层10A覆盖。一绝缘材料可以填充至少部分所述第三位置。
所述第二位置和至少部分所述第三位置重合。
进一步地,所述电路板组件1还可以包括一第三线路层10C,其中所述第三线路层10C形成于所述第二导电层20B的所述上表面和所述第二绝缘部30B的所述上表面。优选地,所述第二导电层20B的所述上、下表面皆为一平面,所述第二绝缘部30B的所述上表面为一平面。
至少部分所述第三线路层10C重叠于所述第二导电层20B,也就是说,至少部分所述第三线路层10C被可导通地连接于所述第二导电层20B。
所述电路板组件1具有至少二第四位置,其中所述第四位置提供一成型位置,部分所述第四位置位于所述第一线路层10A,部分所述第四位置位于所述第一导电层20A,部分所述第四位置位于所述第二线路层10B,部分所述第四位置位于所述第二导电层20B,部分所述第四位置位于所述第三线路层10C,也就是说,所述第一线路层10A、所述第一导电层20A、所述第二线路层10B、所述第二导电层20B以及所述第三线路层10C在高度方向分别提供了空间供填充一流体材料。
二所述第四位置被至少部分所述第一线路层10A、至少部分所述第一导电层 20A、至少部分所述第二线路层10B以及至少部分所述第二导电层20B分隔,其中每一所述第四位置在高度方向贯通第一线路层10A、所述第一导电层20A、所述第二线路层10B、所述第二导电层20B以及所述第三线路层10C,也就是说,所述第四位置在上方没有完全被所述第三线路层10C覆盖,从而可被注入流体材料,所述第四位置在下方没有完全被所述第三线路层10C覆盖。一绝缘材料可以填充至少部分所述第四位置。
所述第二位置和至少部分所述第三位置重合。
所述散热部40进一步包括至少部分所述第三线路层10C,其中所述散热部 40形成于在高度方向重叠的至少部分第三线路层10C,至少部分所述第二导电层20B,至少部分所述第二线路层10B,至少部分所述第一导电层20A以及至少部分所述第一线路层10A。当所述电子元件被贴装在所述散热部40的所述第一表面,也就是所述第三线路层10C的至少部分所述上表面,所述电子元件在工作过程中产生的热量首先被传递中所述散热部40的所述第一表面,也就是所述第三线路层10C的至少部分所述上表面,然后通过所述第三线路层10C的所述下表面被传递至所述第二导电层20B的所述上表面,然后通过所述第二导电层 20B的所述下表面被传递至所述第二线路层10B的所述上表面,然后通过所述第二线路层10B的所述下表面被传递至所述第一导电层20A的所述上表面,然后通过所述第一导电层20A的所述上表面被传递至所述第一线路层10A的所述上表面,然后通过所述第一线路层10A的所述下表面被传递至外界。
从另一方面而言,所述电路板组件1具有至少二第五成型位置,其中所述第三线路层10C成型于所述第五成型位置。在至少一所述第五成型位置形成至少部分所述散热部40。形成所述散热部40的所述第五成型位置对应的所述第三线路层10C部分的横截面大于其他所述第五成型位置对应的所述第三线路层10C 部分的横截面。也就是说,所述第三线路层10C在表面提供多个导通位置,其中一所述导通位置的导通能力强于其他所述导通位置的导通能力。
换句话说,所述散热部对应的所述第一成型位置,所述第二成型位置,所述第三成型位置,所述第四成型位置以及所述第五成型位置的横截面积大于其他的所述第一成型位置,所述第二成型位置,所述第三成型位置,所述第四成型位置以及所述第五成型位置的横截面积。
所述电子元件具有一正面和一背面,其中所述电子元件的所述背面被可连通地连接于所述散热部40的所述上表面,所述电子元件的所述正面可以被连接于其他的可导通部位。
可以理解的是,所述散热部40能够被设计为一较大的面积尺寸以有利于散热,同时也有利于导电。
可选地,所述电子元件可以是一发光元件。
所述散热部40的所述第一表面为所述第三线路层10C的所述上表面,所述散热部40的所述第二表面为所述第一线路层
参考附图2A至附图2Q所示,是根据本发明的所述电路板组件1的一制造方法的一较佳实施方式。
通过所述制造方法制造的所述电路板组件1,不仅具有较好的散热性能和导电性能,还有适用于制造小型化的所述电路板组件1。也就是说,通过所述电路板组件1,适于制造具有更小尺寸的所述电路板组件1。
进一步地,通过所述制作方法制作的所述电路板组件1具有一较好的制作精度,一方面有利于所述电路板组件1本身的性能,另一方面有利于在后续组装中减少组装公差。
更值得一提的是,在所述电路板组件1是一多层结构时,各层之间无需结构配合,以减少装配公差,也无需为各层之间的连接件预留一空间,从而有利于所述电路板组件1的小型化。
更进一步地,在所述电路板组件1是一多层结构时,无需对于每一层进行逐步的拼装和对准,以有利于提高生产效率和整个产品良率。
具体地说,所述电路板组件1的制造方法包括如下步骤:
(a)在一基板110形成一第一线路层10A;
(b)在至少部分所述第一线路层10A的一上表面形成一第一导电层20A;以及
(c)在所述第一线路层10A和所述第一导电层20A一体成型一第一绝缘部 30A,并且所述第一导电层20A在高度方向贯通于所述第一绝缘部30A。
可以理解是,部分所述第一绝缘部30A可以先一体成型于部分所述第一线路层10A,然后部分所述第一绝缘部30A一体成型于在先的所述第一绝缘部30A 部分和所述第一导电层20A。也就说,所述第一绝缘部30A可以单次一体成型于所述第一线路层10A和所述第一导电层20A,也可以分次一体成型于所述第一线路层10A和所述第一导电层20A。
根据本发明的一实施例,进一步包括一步骤(d):
去除所述基板110至重叠于所述第一导电层20A的所述第一线路层10A部分被暴露以得到一电路板组件1。
至少部分所述电路板组件1的导电部分在高度方向上的可以直接将来自于贴附于所述电路板组件1的一上表面的一电子元件的热量通过热传导的方式传递至所述电路板组件1的一下表面,然后散失到外界。
参考附图2A,在所述步骤(a)中,进一步包括如下步骤:
形成一隔离层120于所述基板110的一上表面;
形成一第一结合层130于所述隔离层120的一上表面;以及
在所述第一结合层130的一上表面形成所述第一线路层10A。
所述基板110可以是一铜基板110,其中所述铜基板110为在整个制作过程中提供了基准面。优选地,所述基板110的所述上表面是一平面。
所述隔离层120能够隔离所述基板110和所述第一结合层130,避免后续的操作对于所述基板110造成影响,使所述基板110在制造过程中始终能够提供一基准面。所述隔离层120可以是一镍金属层。所述第一结合层130主要起到种子层的作用,可以是铜或是钛铜,所述第一结合层130能够保证在后续中形成所述第一线路层10A。可以理解的是,此处所述基板110,所述隔离层120以及所述第一结合层130的材料并不限制于上述的材料。
所述隔离层120覆盖至少部分所述基板110的所述上表面,所述第一结合层 130覆盖至少部分所述隔离层120的所述上表面。在所述第一结合层130通过压膜、曝光、显影、电镀的方式形成于所述第一线路层10A。
进一步地,参考附图2B,在上述方法中,进一步包括如下步骤:
形成一第一干膜140于所述第一结合层130的所述上表面;
通过一第一掩膜对于部分所述第一干膜140进行曝光;
去除被曝光的所述第一干膜140以在未曝光的所述第一干膜140之间形成一第一成型通道100;以及
在所述第一成型通道100内形成所述第一线路层10A。
可以理解的是,所述第一干膜140可以被实施为一光刻胶,然后通过所述第一掩膜对于所述光刻胶的部分区域进行曝光,再显影去除被曝光的所述第一干膜 140以在未曝光的所述第一干膜140部分之间形成所述第一成型通道100,然后通过电镀工艺在所述第一成型通道100内形成所述第一线路层10A。在本示例中,所述第一线路层10A的材质是铜。可以理解的是,上述的形成所述第一线路层 10A的方式并不对本发明造成限制。所述第一线路层10A的形成方式还可以是化学镀,热喷涂,堆焊,化学气相沉积等方式。
所述第一成型通道100对应于所述第一成型位置。
可以理解的是,所述第一线路层10A可以被灵活设计,然后通过控制所述第一干膜140的曝光区域来控制所述第一线路层10A的结构和形状。因为被曝光的所述第一干膜140为所述第一线路层10A提供了成型的空间。本领域人员可以理解的是,所述第一干膜140和所述第一线路层10A并不限制于上述的材料。
进一步地,参考附图2C和附图2D,形成所述第一导电层20A的方式可以是,首先未曝光的所述第一干膜140的一上表面的所述第一线路层10A的一上表面和所述第一线路层10A的一上表面设置一第二干膜240,通过一第二掩膜对于至少部分所述第二干膜240进行曝光,然后去除被曝光的所述第二干膜240以在未曝光的所述第二干膜240之间形成一第二成型通道200,然后在所述第二成型通道200内形成所述第一导电层20A。所述第一导电层20A重叠于至少部分所述第一线路层10A以使所述第一导电层20A和至少部分所述第一线路层10A能够相互导通。
所述第一导电层20A的形状和结构被所述第二成型通道200所限制,也就是说,可以通过控制在曝光过程中所述第二干膜240的曝光区域来控制所述第二成型通道200。
所述第一导电层20A可以以电镀或溅镀的方式形成于所述第二成型通道200。所述第一导电层20A的材料可以是铜金属材料等具有导电性能和高导热性能的金属材料,也可以是其他具有导电、散热功能材料。当然,本领域技术人员可以理解的是,所述第一导电层20A的制作材料和制作方式并不限制上述的制作材料和制作方式。
所述第二干膜240可以被实施为一光刻胶,然后通过所述第二掩膜对于所述光刻胶的部分区域进行曝光,再显影去除被曝光的所述第二干膜240以在未曝光的所述第二干膜240部分之间形成所述第二成型通道200,然后通过电镀工艺在所述第二成型通道200内形成所述第一导电层20A。所述第一线路层10A的形成方式还可以是化学镀,热喷涂,堆焊,化学气相沉积等方式。
进一步地,在上述制作方法中,进一步包括如下步骤:
在所述第一干膜140的所述上表面和所述第一线路层10A的所述上表面设置一所述第二干膜240;
通过一所述第二掩膜对于至少部分所述第二干膜240进行曝光;
去除被曝光的所述第二干膜240以在未曝光的所述第二干膜240之间形成一第二成型通道200;以及
在所述第二成型通道200之间形成重叠于至少部分所述第一线路层10A的所述第一导电层20A。
优选地,所述第一干膜140的所述上表面和所述第一线路层10A的所述上表面位于同一平面。当然,可以理解的是,所述第一线路层10A的所述上表面可以和所述第一干膜140的所述上表面不在同一平面,比如说所述第一干膜140的所述上表面对于所述第一线路层10A的所述上表面。在形成所述第一导电层20A 的过程中,可以根据需求控制所述第一导电层20A的高度。
所述第二成型通道200对应于所述第二成型位置。
参考附图2E和附图2F,在形成所述第一导电层20A之后,还可以包括一步骤:去除剩余的所述干膜,然后在所述第一导电层20A和所述第一线路层10A 一体成型所述第一绝缘部30A。
根据本发明的一实施例,其中所述步骤(c)进一步包括如下步骤:
在所述第一线路层10A和所述第一导电层20A一体成型所述绝缘部30,其中所述绝缘部30覆盖所述第一线路层10A和所述第一导电层20A的所述上表面;和
降低所述第一绝缘部30A的高度至至少部分所述第一导电层20A的所述上表面露出。
根据本发明的一实施例,其中所述步骤(c)进一步包括如下步骤:
在所述第一线路层10A和所述第一导电层20A一体成型所述绝缘部30,其中所述绝缘部30的一上表面和所述第一线路层10A的所述上表面位于同一平面。
可以理解的是,可以通过模塑工艺或者是注塑工艺一体成型所述绝缘部30。所述绝缘部30一方面能够对于所述第一线路层10A和所述第一导电层20A起到支撑作用,避免在使用过程中由于挤压导致所述第一线路层10A和所述第一导电层20A发生形变,另一方面所述绝缘部30能够对于所述第一线路层10A和所述第一导电层20A起到保护作用,避免一些污染物进入到所述第一线路层10A 的缝隙或者是所述第一导电层20A的缝隙,影响到所述第一线路层10A和所述第一导电层20A的正常工作。可以理解的是,藉由一体成型工艺所述绝缘部30,所述第一导电层20A和所述第一线路层10A的结合强度得到一定的保证。
进一步地,为了制作拥有多层线路的所述电路板组件1,还可以在目前的所述电路板组件1形成更多的线路,同时还可以保证整个所述电路板组件1的散热。
参考附图2G和附图2H,在至少部分所述第一导电层20A的所述上表面和至少部分所述第一绝缘部30A的所述上表面形成一第二结合层230,其中所述第二结合层230可以是一种子铜,以有利于后续的工艺。优选地,所述第一导电层 20A的所述上表面和所述第一绝缘部30A的所述上表面位于同一平面,所述第二结合层230被平铺于所述第一导电层20A的至少部分所述上表面和所述第一绝缘部30A的至少部分所述上表面。然后在所述第二结合层230的一上表面形成一第二线路层10B,其中至少部分所述第二线路层10B被重叠于所述第一导电层20A,其中重叠部分所述第二线路层10B被可导通地连接于所述第一导电层20A,来自于所述第二线路层10B热量能够依次通过所述第一导电层20A和所述第一线路层10A被散失至外界。
在所述第二结合层230可以通过压膜、曝光、显影、电镀的方式形成所述第二线路层10B。所述第一线路层10A和所述第二线路层10B形成的方式可以相同,也可以不同。
形成所述第二线路层10B的步骤可以是:
形成一第三干膜340于所述第二结合层230的所述上表面;
通过一第三掩膜对于部分所述第三干膜340进行曝光;
去除被曝光的所述第三干膜340以在未曝光的所述第三干膜340之间形成一第三成型通道300;以及
在所述第三成型通道300内形成所述第二线路层10B。
可以理解的是,所述第三干膜340可以被实施为一光刻胶,然后通过所述第三掩膜对于所述光刻胶的部分区域进行曝光,再显影去除被曝光的所述第三干膜 340以在未曝光的所述第三干膜340部分之间形成所述第三成型通道300,然后通过电镀工艺在所述第三成型通道300内形成所述第二线路层10B。在本示例中,所述第二线路层10B的材质是铜。可以理解的是,上述的形成所述第二线路层 10B的方式并不对本发明造成限制。所述第二线路层10B的形成方式还可以是化学镀,热喷涂,堆焊,化学气相沉积等方式。
所述第三成型通道300对应于所述第三成型位置。
可以理解的是,所述第二线路层10B可以被灵活设计,然后通过控制所述第三干膜340的曝光区域来控制所述第二线路层10B的结构和形状。因为被曝光的所述第三干膜340为所述第二线路层10B提供了成型的空间。本领域人员可以理解的是,所述第三干膜340和所述第二线路层10B并不限制于上述的材料。
也就是说,所述第一所述制造方法还包括如下步骤,其中所述步骤位于所述步骤(c)之后。
在至少部分所述第一导电层20A的所述上表面和至少部分所述第一绝缘部 30A的所述上表面形成一第二结合层230;和
在所述第二结合层230的一上表面形成所述第二线路层10B,其中至少部分所述第二线路层10B被可导通地重叠于所述第一导电层20A。
进一步,在上述方法中,至少部分所述第二线路层10B的所述上表面被露出,使得在后续工艺中获得的所述电路板组件1可以通过所述第二线路层10B的所述上表面传导热量至所述第一导电层20A。
参考附图2I、附图2J、附图2K以及附图2L,根据本发明的一些实施例,其中在上述方法中,进一步包括如下步骤:
在至少部分所述第二线路层10B的所述上表面形成一第二导电层20B;和
在所述第二导电层20B和所述第二线路层10B一体成型一第二绝缘部30B,其中所述第二导电层20B在高度方向贯通所述第二绝缘部30B。
可以理解的是,所述第二导电层20B在高度方向贯通于所述第二绝缘部30B,是指至少部分所述第二导电层20B的一上表面被露出,当一电子元件被贴装于所述第二导电层20B的所述上表面,所述电子元件工作时产生的热量能够自所述第二导电层20B的所述上表面传递至所述第二导电层20B的所述下表面,然后到达所述第二线路层10B的所述上表面的过程中。也就是说,所述第二绝缘部30B没有对于这一过程造成阻碍。
根据本发明的一些实施例,其中在上述方法中,进一步包括如下步骤:
在所述第二线路层10B和所述第二导电层20B一体成型所述第二绝缘部30B,其中所述第二绝缘部30B覆盖所述第二导电层20B的所述上表面;和
降低所述第二绝缘部30B的所述高度至所述第二导电层20B的所述上表面露出。
根据本发明的一些实施例,其中在上述方法中,进一步包括如下步骤:
在所述第二线路层10B和所述第二导电层20B一体成型所述第二绝缘部30B,其中所述第二绝缘部30B的一上表面和所述第二导电层20B的所述上表面位于同一平面。
形成所述第二导电层20B的方式可以和形成所述第一导电层20A的方式一致,也可以和形成所述第一导电层20A的方式不一致。
根据本发明的一些实施例,其中在上述制造方法中,进一步包括如下步骤:
在未曝光的所述第三干膜340的所述上表面和所述第二线路层10B的所述上表面设置一第四干膜440;
通过一所述第四掩膜以对至少部分所述第四干膜440进行曝光;
去除被曝光的所述第四干膜440以在未曝光的所述第四干膜440之间形成一第四成型通道400;以及
在所述第四成型通道400之间形成重叠于至少部分所述第二线路层10B的所述第二导电层20B。形成所述第二导电层20B的工艺可以是首先未曝光的所述第三干膜340的所述上表面和所述第二线路层10B的所述上表面设置所述第四干膜440,通过一第四掩膜对于至少部分所述第四干膜440进行曝光,然后去除被曝光的所述第四干膜440以在未曝光的所述第四干膜440之间形成一第四成型通道400,然后在所述第四成型通道400内形成所述第二导电层20B。所述第二导电层20B重叠于至少部分所述第二线路层10B以使所述第二导电层20B和至少部分所述第二线路层10B能够相互导通。
所述第四成型通道400对应于所述第四成型位置。
所述第二导电层20B的形状和结构被所述第四成型通道400所限制,也就是说,可以通过控制在曝光过程中所述第四干膜440的曝光区域来控制所述第四成型通道400。
所述第二导电层20B可以以电镀或/和溅镀的方式形成于所述第四成型通道 400。所述二导电层20的材料可以是铜金属材料。当然,本领域技术人员可以理解的是,所述第二导电层20B的制作材料和制作方式并不限制上述的制作材料和制作方式。
所述第四干膜440可以被实施为一光刻胶,然后通过所述第四掩膜对于所述光刻胶的部分区域进行曝光,再显影去除被曝光的所述第四干膜440以在未曝光的所述第四干膜440部分之间形成所述第四成型通道400,然后通过电镀工艺在所述第四成型通道400内形成所述第二导电层20B。所述第二导电层20B的形成方式还可以是化学镀,热喷涂,堆焊,化学气相沉积等方式。
优选地,所述第三干膜340的所述上表面和所述第二线路层10B的所述上表面位于同一平面。当然,可以理解的是,所述第二线路层10B的所述上表面可以和所述第三干膜340的所述上表面不在同一平面,比如说所述第三干膜340的所述上表面等于所述第二线路层10B的所述上表面。在形成所述第二导电层20B 的过程中,可以根据需求控制所述第二导电层20B的高度。
在形成所述第二导电层20B之后,还可以包括一步骤:去除剩余的所述干膜,然后在所述第二导电层20B和所述第二线路层10B形成所述第二绝缘部30B。所述干膜包括剩余的第三干膜340和剩余的所述第四干膜440。
在本发明的一些实施例,在去除剩余的所述第三干膜340和剩余所述第四干膜440后,部分所述第二结合层230被露出,部分所述第二结合层230重叠于所述第二线路层10B,在所述第二导电层20B和所述第二线路层10B一体成型所述第二绝缘部30B之前去除被露出的所述第二结合层230,使得所述第二绝缘部 30B的所述下表面连接于所述第一绝缘部30A的所述上表面。也就说,所述第二绝缘部30B不仅可以一体成型于所述第二线路层10B和所述第二导电层20B,还可以一体成型于因为所述第二结合层230被去除后而露出的所述第一绝缘部 30A的至少部分所述上表面,以有利于所述电路板组件1的各层之间的结合强度。
参考附图2M,根据本发明的一些实施例,其中在上述方法中,进一步包括如下步骤:
在所述第二导电层20B的所述上表面和所述第二绝缘部30B的所述上表面设置一第三结合层330;和
形成一第三线路层10C于至少部分所述第三结合层330的所述上表面。
可以理解的是,所述第三结合层330可以是一铜层,起到一种子层的作用。至少部分所述第三线路层10C重叠于所述第二导电层20B。具体地说,当一所述电子元件被放置于至少部分所述第三线路层10C的一上表面,所述电子元件产生的热量能够通过所述第三线路层10C达到对应的所述第三结合层330,然后到达所述第二导电层20B。可以理解的是,在本发明的一些示例中,所述第三线路层10C与所述第一线路层10A以及所述第二线路层10B相互独立。也就是说,所述第三线路层10C的形状和设计并不限制于所述第一线路层10A或所述第二线路层10B的形状和设计。
进一步地,参考附图2N,在上述方法中,进一步包括如下步骤:
设置一第五干膜540于所述第三结合层330的所述上表面;
通过一第五掩膜对于所述至少部分所述第五干膜540进行曝光;
去除被曝光的所述第五掩膜以形成一第五成型通道500;以及
在所述第五成型通道500形成所述第三线路层10C。
在本发明的一些实施例中,可以理解的是,所述第五干膜540可以被实施为一光刻胶,然后通过所述第五掩膜对于所述光刻胶的部分区域进行曝光,再显影去除被曝光的所述第五干膜540以在未曝光的所述第五干膜540部分之间形成所述第五成型通道500,然后通过电镀工艺在所述第五成型通道500内形成所述第三线路层10C。在本示例中,所述第三线路层10C的材质是铜。可以理解的是,上述的形成所述第三线路层10C的方式并不对本发明造成限制。所述第三线路层10C的形成方式还可以是化学镀,热喷涂,堆焊,化学气相沉积等方式。
所述第五成型通道500对应于所述第五成型位置。
可以理解的是,所述第三线路层10C可以被灵活设计,然后通过控制所述第三干膜340的曝光区域来控制所述第三线路层10C的结构和形状。因为被曝光的所述第五干膜540为所述第三线路层10C提供了成型的空间。本领域人员可以理解的是,所述第五干膜540和所述第三线路层10C并不限制于上述的材料。
参考附图2O、附图2P以及附图2Q,进一步地,在上述方法中,包括如下步骤:
在所述第三线路层10C的所述上表面形成一保护层550;
去除所述基板110;
去除所述隔离层120;
去除所述保护层550;以及
分别去除所述第一结合层130和所述第二结合层230。
通过这样的方式,能够得到完整的一所述电路板组件1。
根据本发明的一些实施例,去除所述基板110的方式可以是将所述基板110 放入碱性溶液中蚀刻,去除所述隔离层120的方式也可以是蚀刻。在所述第三线路层10C的所述上表面形成一保护层550的方式可以是首先在所述第三线路层 10C的所述上表面和所述第三结合层330的所述上表面设置一第六干膜,其中所述第六干膜完全重叠于所述第三线路层10C和所述第三结合层330的所述上表面,以在后续蚀刻去除所述基板110的过程中保护所述第三线路层10C。在去除所述隔离层120后,可以继续去除所述第一结合层130,然后在去除所述保护层 550,然后再去除所述第三结合层330。也可以在去除所述隔离层120后,然后去除所述保护层550,然后分别去除外露的所述第一结合层130和所述第三结合层330。也可以是去除所述隔离层120,然后去除所述第三结合层330,然后去除所述保护层550,再去除所述第一结合层130。
在所述电路板组件1的所述第三线路层10C的所述上表面可以被放置有所述电子元件,当所述电子元件在工作时,热量能够从所述第三线路层10C传导至被重叠于至少部分所述第三线路层10C的所述第二导电层20B,然后被传导至被重叠于所述第二导电层20B的所述第二线路层10B,然后被传导至被重叠于所述第二线路层10B的所述第一导电层20A,然后被传导至被重叠于所述第一导电层20A的所述第一线路层10A,最后经过所述第一线路层10A的所述下表面朝外传导。也就说,所述电子元件产生的热量可以从所述散热部40的所述上表面被传导至所述散热部40的所述下表面,然后被传递至外界。
所述散热部40形成相互重叠所述第三线路层10C,所述第二导电层20B,所述第二线路层10B,所述第一导电层20A以及所述第一线路层10A。所述散热部40的所述上表面是所述第三线路层10C的所述上表面,所述散热部40的所述下表面是所述第一线路层10A的所述下表面。
可以理解的是,去除所述基板110和所述隔离层120的方式并不限制于上述的步骤。
根据本发明的一些示例,可以在所述第三线路层10C被形成后,不在所述第三线路层10C的所述上表面形成所述保护层550,直接去除所述基板110,然后去除所述隔离层120,然后分别去除被露出的所述第一结合层130和所述第三结合层330。根据本发明的一些实施例,可以在所述第三线路层10C被形成后,不在所述第三线路层10C的所述上表面形成所述保护层550,直接去除所述基板110,然后去除所述第一结合层130,然后去除所述隔离层120,然后去除所述第三结合层330。根据本发明的一些实施例,可以在所述线路层10被形成后,不在所述第三线路层10C的所述上表面形成所述保护层550,直接去除所述基板110,然后去除所述隔离层120,然后去除所述第三结合层330,然后去除所述第一结合层130。
进一步地,根据本发明一些实施例,所述制造方法还可以包括如下步骤:
在部分所述第三线路层10C的所述上表面和所述第二绝缘部30B露出的所述上表面形成一上阻焊层60A;和
在部分所述第一线路层10A的所述下表面和所述第一绝缘部30A的所述下表面形成一下阻焊层60B。
进一步地,根据本发明的一些实例,所述制造方法还可以包括如下步骤:
对于露出的所述第三线路层10C的所述上表面进行一表面处理;和
对于露出的所述第一线路层10A的所述下表面进下一表面处理。
本领域技术人员可以理解的是,在此举例的所述电路板组件1的层数并不对本发明造成限制,所述电路板组件1可以包括一线路层10,也可以包括二所述线路层10,所述第一线路层10A和所述第二线路层10B,也可以包括三或者更多的所述线路层10,比如说所述第一线路层10A,所述第二线路层10B,所述第三线路层10C或者是更多。
根据本发明的一些实施例,通过所述制造方法制造得到的所述电路板组件1 的线宽A可以达到30μm-150μm,线距B可以达到30μm-150μm。
可以理解的是,通过这样的方式制造得到的所述电路板组件1,在形成各层比如说第一线路层10A和所述第一导电层20A的过程中,能够保证一定的加工精度。在传统的PCB电路板中,各层之间的层压对准精度较低,而在本发明中,位于不同层的所述第一导电层20A之间通过曝光显影形成一成型通道的方式直接形成所述第一导电层20A,可以根据预先设计的所述第一线路层10A和所述第一导电层20A将所述第一导电层20A重叠地形成于至少部分所述第一线路层 10A,无需拼装和拼装中的对准。
进一步地,所述电路板组件1中各层的连接不需要借助于其他的连接件,像传统的PCB电路板中,需要形成过孔以方便各层之间的连通,而在本发明提供的所述电路板组件1中无需为过孔预留空间,以有利于整个所述电路板组件1尺寸的缩小。
进一步地,所述电路板组件1各层之间无需逐步装配,从而减少了所述电路板组件1之间的装配公差,对于所述电路板组件1每一层来说,通过成型通道的位置来控制每一层导电部分的形状,其本身的制作精度也较高,从而也有利于减少整个所述电路板组件1的装配公差。
可以理解的是,所述电路板组件1可以根据需求和大小被设计为不同的结构和布局,并且所述电路板组件1还可以被切割为各个小电路板组件1以满足不同的需求,或者说,通过这样的制作方式,可以单次形成多个所述电路板组件1。
根据本发明的另一方面,一电路板组件的制造方法包括如下步骤:
通过在所述基板110的所述上表面重叠所述第一线路层10A和在所述第一线路层10A的一上表面重叠所述第一导电层20A的方式形成至少二第一成型空间,其中每一所述第一成型空间在高度方向贯通所述第一线路层10A和所述第一导电层20A;和
填充至少部分所述第一成型空间以形成所述第一绝缘层30A。
可以理解的是,所述电路板组件1还可以被应用于一结构光摄像模组。
参考附图3所示,是根据本发明的所述电路板组件1的另一实施方式。本实施例和上述实施例的不同之处在于在本实施例中,每个所述线路层10都被重叠于所述导电层20,所述绝缘层30相互连通,所述第一线路层10A,所述第二线路层10B和所述第三线路层10C都被重叠有所述第一导电层20A或者是所述第二导电层20B。所述第一线路层10A和所述第二线路层10B以及所述第三线路层10C可以被灵活设计,三者之间可以相互独立,至少部分所述第一线路层10A 重叠于所述第一导电层20A,至少部分所述第二线路层10B重叠于所述第二导电层20B,至少部分所述第三线路层10C重叠于所述第二导电层20B以使所述电路板组件1存在上下贯通的一散热区域即可。
换句话说,通过上述的制造方法制造得到的所述电路板组件1,其所述第一线路层10A,所述第二线路层10B,所述第三线路层10C可以根据用户的需求被灵活地设计。
所述第一线路层10A,所述第二线路层10B以及所述第三线路层10C可以通过一光照蚀刻工艺形成,通过控制掩膜的位置和光照的区域来获得不同的结构的所述第一线路层10A,所述第二线路层10B以及所述第三线路层10C。值得一提的是,所述第一线路层10A,所述第二线路层10B以及所述第三线路层10C之间的结构可以被独立设计,通过所述第一导电层20A,所述第二导电层20B导通所述第一线路层10A和所述第二线路层10B,以及所述第二线路层10B和所述第三线路层10C即可,不需要像传统的PCB电路板中考虑到各层线路板的结构以预留导通空间。
进一步地,对于整个所述电路板组件1来说,通过被暴露在所述电路板组件 1外的所述第一线路层10A或者是其他的线路层或者是导电层来进行导电。对于被支撑于所述电路板组件1的所述电子元件而言,所述电路板组件1提供的导通位置可以是多个,并且导通位置可以基于线路层和导电层的灵活设计从而也被设计的十分灵活。
进一步地,通过上述制造方法制造的所述电路板组件1,所述第一导电层20A 和所述第二导电层20B通过一电镀工艺形成,相对于蚀刻工艺而言,电镀工艺通过一加法式制造方式,减少了原材料的损耗,从而节约了成本。
参考附图4,是根据本发明的一TOF摄像模组1000的一较佳实施方式。
所述TOF摄像模组1000包括一泛光灯110和一接收单元120,其中所述泛光灯110用于产生一光线至一被拍摄对象,光线被所述被拍摄对象反射,所述接收单元120接收反射光线,并且根据发射光线和反射光线的信息获得所述被拍摄对象的深度信息。
所述接收单元120包括一镜头组件121和一感光电路122,其中所述镜头组件121用于接收光线,所述感光电路122接收光线并且基于光电转换原理将光信号转换至一电信号。
所述接收单元120包括一镜头组件121和一感光电路122,其中所述感光电路122包括一感光元件1221和一电路板1222,所述镜头组件121提供一光学通路供光线达到所述感光元件1221进行光电转换,所述感光元件1221被可导通地连接于所述电路板1222。
所述接收单元120的所述镜头组件121进一步包括一光学镜头1211和一基座1212,其中所述光学镜头1211借助所述基座1212被保持于所述感光元件1221 的一感光路径。可以理解的是,所述基座1212被连接于所述电路板1222,在本示例中,所述基座1212被一体成型于所述电路板1222。
在本实施例中,所述电子元件被实施为一发光元件2,所述泛光灯110包括所述发光元件2和所述电路板组件1,其中所述发光元件2被支持于所述电路板组件1并且被可连通地连接于所述电路板组件1。所述电路板组件1提供一通光路径,所述发光元件2被通电后能够被激发以通过所述通光路径朝外发射光线。
所述发光元件2具有一正面和一背面,其中所述发光元件2的所述正面通过一导线被连通于所述电路板组件1的其他可连通区域,所述发光元件2的所述背面被直接支撑于所述电路板组件1并且被可导通地连接于所述电路板组件1的所述散热部。
所述泛光灯110进一步包括一支架3和一光学辅助元件4,其中所述支架3 支撑所述光学辅助元件4于所述电路板并且所述光学辅助元件4被保持在所述发光元件2的一光学通路。所述光学辅助元件4用于改变或者是改善所述发光元件 2发出的光线,比如说以折射,衍射,滤波的方式改变所述发光元件2发出的光线。所述光学辅助元件4可以是一折射透镜或者是一衍射透镜。本领域技术人员可以理解的是,上述的举例并不对所述光学辅助元件4的类型造成限制。所述支架3具有一光窗31,所述发光元件2配合所述支架3和所述发光元件2形成所述光窗31,以使光线通过所述光窗31朝外射出。
所述泛光灯110进一步包括至少一电子元器件6,其中所述电子元器件6被可导通地连接于所述电路板组件1和所述发光元件2,。值得一提的是,在本示例中,至少部分所述电子元器件6被设置于所述接收单元120的所述电路板1222,以有利于缩小所述泛光灯110的尺寸。
进一步地,在本发明的一些示例中,所述发光元件2可以被实施为一垂直腔面发射器(VCSEL)。在通电后,所述垂直腔面发射器能够被激发从而发出激光。
值得一提的是,所述垂直腔面发射器需要维持在特定的温度范围内才能够正常工作,也就是说,所述电路板的散热性能对于所述垂直腔面发射器的工作状态非常重要。由于所述电路板组件1的所述散热部40提供一较大的散热面积,从而所述垂直腔面发射器能够被支撑于所述散热部40的一上表面而正常工作。
进一步地,所述垂直腔面发射器的一背面为一负极,一正面为一正极,当所诉垂直腔面发射器被分别连通于所述散热部40和所述电路板组件1其他的导电部位,所述散热部40为一负极,所述垂直腔面发射器产生的热量能够通过所述散热部40的所述上表面被直接传递至所述散热部40的所述下表面,然后被传递至外界。
根据本发明的另一方面,提供一散热方法,其包括如下步骤:
引导一电子元件产生的热量自所述电子元件的一下表面传递至一电路板组件1的一上表面;
沿所述电路板组件1高度方向直接热传导所述热量至所述电路板组件1的一下表面;以及
朝外散失热量。
根据本发明的一实施例,其中在上述方法中,热量自所述电路组件的一线路层10被传递至重叠于所述线路层10的一导电层20,然后被传递至重叠于所述导电层20的所述线路层10。
根据本发明的一实施例,其中在上述方法中,热量自所述电路板组件1的所述上表面被传递至一导电层20的一下表面,然后被传递至重叠于所述导电层20 的所述线路层10。
参考附图5所示,根据本发明的一电子设备3000的一较佳实施方式,其中所述电子设备3000包括所述TOF摄像模组1000和一电子设备本体2000,其中所述TOF摄像模组1000被设置于所述电子设备本体2000。
在本发明的另一些示例中,所述电子设备3000包括所述电子设备本体2000 和一主线路板,其中所述主线路板被设置于所述电子设备本体2000并且被可导通地连接于所述电子设备本体2000。
所述电子设备3000进一步包括带有一柔性线路板的所述泛光灯110,其中所述泛光灯110能够被可导通地安装于所述电子设备的所述主线路板。
在本发明的另一些示例中,所述电子设备1000进一步包括一泛光灯110,其中所述泛光灯110被可导通地安装于所述电子设备1000的所述主线路板。具体地说,所述泛光灯110的所述电路板组件1能够被导通地连接于所述电子设备 1000的所述主线路板。
可以理解的是,所述泛光灯110,所述接收单元120以及一摄像模组可以被同时安装于一电子设备本体2000,其中所述泛光灯110,所述接收单元120以及所述摄像模组可以通过一组装体形成一整体。
参考附图6A所示,根据本发明的另一方面,提供了带有一柔性线路板5A 的一泛光灯110A,其中所述泛光灯110A能够被安装于一接收单元120A以组成一TOF摄像模组1000A。
所述泛光灯110A包括根据上述制造方法制造的所述电路板组件1A,一发光元件2A,一支架3A,一柔性线路板5A以及至少一电子元器件6A,其中所述支架3A形成一光窗31A,所述发光元件2A被可导通于所述电路板组件1A地支撑于所述电路板组件1A,所述柔性电路板5A被可导通地连接于所述电路板组件1A,所述电子元器件6A被可导通地连接于所述电路板组件1A和所述发光元件2A。所述泛光灯110A还可以包括一光学辅助元件4A,其中所述光学辅助元件4A被支撑于所述支架3A,所述发光元件2A发出的光线在所述光学辅助元件4A的作用下朝外射出。所述柔性线路板5A可以通过导电胶的方式被可导通地连接于所述电路板组件1A,也可以是通过卡槽的方式被可导通地连接于所述电路板组件1A。
所述接收单元120A包括一镜头组件121A和一感光电路122A,其中所述感光电路122A包括一感光元件1221A和一电路板1222A,所述镜头组件121A提供一光学通路供光线达到所述感光元件1221A进行光电转换,所述感光元件 1221A被可导通地连接于所述电路板1222A。
所述接收单元120A的所述镜头组件121A进一步包括一光学镜头1211A和一基座1212A,其中所述光学镜头1211A借助所述基座1212A被保持于所述感光元件1221A的一感光路径。可以理解的是,所述基座1212A被连接于所述电路板1222A,在本示例中,所述基座1212A被安装所述电路板1222A。
进一步地,所述泛光灯110A的至少部分所述电子元器件6A被设置于所述接收单元120A的所述电路板1222A,以有利于缩小所述泛光灯110A的尺寸。
带有所述柔性线路板5A的所述泛光灯110A能够通过所述柔性线路板5A被安装于所述接收单元120A,其中所述接收单元120A的所述电路板1222A被可导通地连接于所述柔性线路板4A。
参考附图6B所示,是根据本发明的另一方面,提供了一泛光灯110B,其中所述泛光灯110B能够被安装于带有一柔性线路板的一接收单元120B以组成一 TOF摄像模组1000B。
所述泛光灯110B包括根据上述制造方法制造的所述电路板组件1B,一发光元件2B,一支架3B,一柔性线路板5B以及至少一电子元器件6B,其中所述支架3B形成一光窗31B,所述发光元件2B被可导通地连接于所述电路板组件1B 并且被支撑于所述电路板组件1B,其中所述电子元器件6B被可导通地连接于所述电路板组件1B和所述发光元件2B。所述泛光灯110B还可以包括一光学辅助元件4B,其中所述光学辅助元件4B被支撑于所述支架3B,所述发光元件2B 发出的光线在所述光学辅助元件4B的作用下朝外射出。
所述接收单元120B包括一镜头组件121B和一感光组件122B,其中所述感光组件122B进一步包括一感光元件1221B和一电路板1222B,其中所述镜头组件121B提供一光学通路以供光线到达所述感光元件1221B进行光电转换,其中所述感光元件1221B被可导通地连接于所述电路板1222B。所述柔性线路板5B 被可导通地连接于所述电路板1222B。可以理解的是,所述柔性线路板5B可以通过一导电胶被连接于所述接收单元120B的所述电路板1222B,所述柔性线路板5B也可以通过卡槽连接于所述接收单元120B的所述电路板1222B。
所述镜头组件121B进一步包括一光学镜头1211B和一基座1212B,其中所述基座1212B支撑于所述光学镜头1211B于所述电路板1222B,在本示例中,所述基座1212B还支撑所述泛光灯110B于所述电路板1222B。所述泛光灯110B 的所述电子元器件6B被至少部分容纳于所述基座1212B,以有利于所述泛光灯 110B的尺寸的缩小。
所述泛光灯110B通过被可导通地连接于所述接收单元120B的所述柔性线路板5B的方式被组装于所述接收单元从而形成所述TOF摄像模组1000B。
本领域的技术人员应理解,上述描述及附图中所示的本发明的实施例只作为举例而并不限制本发明。本发明的目的已经完整并有效地实现。本发明的功能及结构原理已在实施例中展示和说明,在没有背离所述原理下,本发明的实施方式可以有任何变形或修改。

Claims (49)

1.一电路板组件的制造方法,其特征在于,包括如下步骤:
在一基板的一上表面形成一第一线路层;
以在所述第一线路层上侧形成一第一导电层的方式形成可被导通的一散热部,其中所述第一导电层成型于多个第二成型通道,所述散热部形成于至少一所述第二成型通道,其中形成所述散热部的所述第二成型通道对应的所述第一导电层部分的横截面大于其他所述第二成型通道对应的所述第一导电层部分的横截面,其中所述散热部具有一第一表面和一第二表面,其中所述第一表面被暴露在外,用于支撑一电子元件,所述第二表面能够被暴露在外,用于散失热量;以及
在所述第一线路层和所述第一导电层一体成型一第一绝缘部,其中至少所述第一导电层在高度方向贯通于所述第一绝缘部。
2.根据权利要求1所述的电路板组件的制造方法,其中所述散热部形成于至少部分所述第一导电层和至少部分所述第一线路层。
3.根据权利要求2所述的电路板组件的制造方法,其中至少部分所述第一导电层被重叠于至少部分所述第一线路层。
4.根据权利要求1至3任一所述的制造方法,其中在上述方法中,进一步包括一步骤:
去除所述基板以暴露所述第一线路层的一下表面。
5.根据权利要求1至3任一所述的制造方法,其中在上述方法中,进一步包括如下步骤:
形成一隔离层于所述基板的一上表面;
形成一第一结合层于所述隔离层的一上表面;以及
在所述第一结合层的一上表面形成所述第一线路层。
6.根据权利要求5所述的制造方法,其中在上述方法中,进一步包括如下步骤:
设置一第一干膜于所述第一结合层的所述上表面;
通过一第一掩膜对于部分所述第一干膜进行曝光;
去除被曝光的所述第一干膜以在未曝光的所述第一干膜之间形成至少一第一成型通道;以及
在所述第一成型通道内形成所述第一线路层。
7.根据权利要求6所述的制造方法,其中在上述方法中,进一步包括如下步骤:
在所述第一干膜的所述上表面和所述第一线路层的所述上表面设置一所述第二干膜;
通过一所述第二掩膜对于至少部分所述第二干膜进行曝光;
去除被曝光的所述第二干膜以在未曝光的所述第二干膜之间形成所述第二成型通道;以及
在所述第二成型通道之间形成所述第一导电层。
8.根据权利要求1至3任一所述的制造方法,其中在上述方法中,进一步包括如下步骤:
在所述第一线路层和所述第一导电层一体成型所述第一绝缘部,其中所述第一绝缘部覆盖所述第一导电层的一上表面;和
降低所述第一绝缘层的高度至所述第一导电层的所述上表面露出。
9.根据权利要求1至3任一所述的制造方法,进一步包括如下步骤:
以在所述第一导电层上侧形成一第二线路层的方式形成所述散热部,其中所述散热部形成于至少部分所述第二线路层和至少部分所述第一导电层,其中所述第二线路层成型于多个第三成型通道,至少部分所述散热部形成于至少一所述第三成型通道,其中形成所述散热部的所述第三成型通道对应的所述第二线路层部分的横截面大于其他所述第三成型通道对应的所述第二线路层部分的横截面。
10.根据权利要求9所述的制造方法,其中所述散热部形成于至少部分所述第二线路层,至少部分所述第一导电层以及至少部分所述第一线路层。
11.根据权利要求10所述的制造方法,其中所述第一线路层,所述第一导电层以及所述第二线路层至少部分相互重叠。
12.根据权利要求9所述的制造方法,其中在上述方法中,进一步包括如下步骤:
在至少部分所述第一导电层的所述上表面和至少部分所述第一绝缘部的所述上表面形成一第二结合层;和
在所述第二结合层的一上表面形成所述第二线路层,其中所述第二线路层被至少部分可导通地连接于所述第一导电层。
13.根据权利要求9所述的制造方法,进一步包括如下步骤:
以在所述第二线路层上侧成一第二导电层的方式形成所述散热部,其中所述第二导电层成型于多个第四成型通道,至少部分所述散热部形成于至少一所述第四成型通道,其中形成所述散热部的所述第四成型通道对应的所述第二导电层部分的横截面大于其他所述第四成型通道对应的所述第二导电层部分的横截面;和
在所述第二线路层和所述第二导电层一体成型一第二绝缘部,其中至少部分所述第二导电层在高度方向贯通所述第二绝缘部。
14.根据权利要求13所述的制造方法,其中至少部分所述第一线路层,至少部分所述第一导电层,至少部分所述第二线路层以及至少部分所述第二导电层在高度方向相互重叠,所述散热部形成于相互重叠的所述第一线路层,所述第一导电层,第二线路层以及第二导电层部分。
15.根据权利要求13或14所述的制造方法,进一步包括如下步骤:
以在所述第二导电层的一上表面形成至少部分一第三线路层的方式形成所述散热部,其中所述散热部形成于至少部分所述第二导电层和至少部分所述第三线路层,其中所述第三线路层成型于多个第五成型通道,至少部分所述散热部形成于至少一所述第五成型通道,其中形成所述散热部的所述第五成型通道对应的所述第三线路层部分的横截面大于其他所述第五成型通道对应的所述第三线路层部分的横截面。
16.根据权利要求15所述的制造方法,其中至少部分所述第一导电层,至少部分所述第二线路层,至少部分第二导电层以及至少部分所述第三线路层在高度方向相互重叠。
17.根据权利要求15所述的制造方法,进一步包括如下步骤:
形成覆盖于所述第三线路层和所述第二绝缘层的一保护层;和
在去除所述基板之后去除所述保护层。
18.一电路板组件,其特征在于,通过上述权利要求1至17任一所述的一制造方法制造而成。
19.根据权利要求18所述的电路板组件,其中所述电路板组件的一线宽A和一线距B分别满足下列条件:
30μm≤A≤150μm;和30μm≤B≤150μm。
20.一TOF摄像模组,其特征在于,包括:
一泛光灯,其中所述泛光灯用于发射一光线至一被拍摄对象;和
一接收单元,其中所述接收单元用于接收被所述被拍摄对象反射的一反射光线,基于所述发射光线和所述反射光线的信息获得所述被拍摄对象的深度信息,其中所述泛光灯包括一发光元件和根据上述权利要求1至17任一所述的制造方法的一电路板组件,其中所述发光元件被可导通地连接于所述电路板组件的所述散热部。
21.一电子设备,其特征在于,包括:
一电子设备本体和根据上述权利要求20所述的一摄像模组,其中所述摄像模组被设置于所述电子设备本体。
22.根据权利要求21所述的电子设备,其中所述电子设备包括一摄像模组,一接收单元以及一组装体,其中通过所述组装体被组装成一整体的所述摄像模组,所述泛光灯以及所述摄像模组被共同安装于所述电子设备本体。
23.一泛光灯,其特征在于,包括:
一发光元件;
通过上述权利要求1至17任一所述的一制造方法制造而成的一电路板组件,以及
一支架,其中所述支架形成一光窗,所述发光元件被可导通地连接于所述电路板组件,所述支架被连接于所述电路板组件。
24.一TOF摄像模组,其特征在于,包括:
根据权利要求23所述的泛光灯;和
带有一柔性线路板的一接收单元,其中所述接收单元包括一镜头组件,一感光元件,一电路板以及一柔性线路板,其中所述镜头组件为光线提供一光学通路以使光线达到所述感光元件进行光电转换,其中所述感光元件被可导通地连接于所述电路板,其中所述电路板被可导通地连接于所述柔性线路板,其中所述泛光灯被可导通地连接于所述柔性线路板。
25.一电子设备,其特征在于,包括:
根据权利要求23所述的泛光灯;
一电子设备本体;以及
一主线路板,其中所述主线路板被设置于所述电子设备本体,其中在所述泛光灯被安装于所述主线路板,所述泛光灯的所述电路板组件被可导通地连接于所述主线路板。
26.根据权利要求25所述的电子设备,其中所述电子设备包括一摄像模组,一接收单元以及一组装体,其中通过所述组装体被组装成一整体的所述摄像模组,所述泛光灯以及所述摄像模组被共同安装于所述电子设备本体。
27.一泛光灯,其特征在于,包括:
一发光元件;
通过上述权利要求1至17任一所述的一制造方法制造而成的一电路板组件;
一支架,其中所述支架形成一光窗,所述发光元件被可导通地连接于所述电路板组件,所述支架被连接于所述电路板组件;以及
一柔性线路板,其中所述柔性线路板被可导通地连接于所述电路板组件。
28.一TOF摄像模组,其特征在于,包括:
根据权利要求26所述的一泛光灯;和
一接收单元,其中所述接收单元包括一镜头组件,一感光组件以及一电路板,其中所述镜头组件提供一光学通路以使光线达到所述感光元件进行光电转换,所述感光元件被可导通地连接于所述电路板,其中所述泛光灯的所述柔性线路板被可导通地连接于所述接收单元的所述电路板。
29.一电路板组件,其特征在于,包括一第一线路层,一第一导电层,一第一绝缘层,一可导通的散热部以及具有至少二第二成型位置,其中所述第一导电层形成于所述第一线路层上侧,所述第一绝缘层一体成型于所述第一线路层和所述第一导电层,其中所述第一导电层成型于所述第二成型位置,至少一所述第二成型位置形成至少部分所述散热部,其中形成所述散热部的所述第二成型位置对应的所述第一导电层部分的横截面大于其他所述第二成型位置对应的所述第一导电层部分的横截面,其中所述散热部具有一第一表面和一第二表面,其中所述第一表面被暴露在外,用于支撑一电子元件,所述第二表面能够被暴露在外,用于散失热量。
30.根据权利要求29所述的电路板组件,其中所述散热部形成于所述第一导电层和所述第一线路层。
31.根据权利要求29所述的电路板组件,其中所述电路板组件进一步包括一第二线路层和具有至少二第三成型位置,其中所述第二线路层形成于所述第一导电层上侧并且成型于所述第三成型位置,至少一所述第三成型位置形成至少部分所述散热部,其中形成所述散热部的所述第三成型位置对应的所述第二线路层部分的横截面大于其他所述第三成型位置对应的所述第二线路层部分的横截面。
32.根据权利要求31所述的电路板组件,其中所述散热部形成于在高度方向重叠的所述第二线路层,所述第一导电层和所述第一线路层部分;或者是,所述散热部形成于在高度方向重叠的所述第二线路层和所述第一导电层部分。
33.根据权利要求31所述的电路板组件,其中所述电路板组件进一步包括一第二导电层和具有至少二第四成型位置,其中所述第二导电层形成于所述第二线路层上侧并且成型于所述第四成型位置,至少一所述第四成型位置形成至少部分所述散热部,其中形成所述散热部的所述第四成型位置对应的所述第二导电层部分的横截面大于其他所述第四成型位置对应的所述第二导电层部分的横截面。
34.根据权利要求33所述的电路板组件,其中所述散热部形成于在高度方向重叠的所述第一导电层,所述第二线路层以及所述第二导电层部分。
35.根据权利要求33所述的电路板组件,其中所述电路板组件进一步包括一第三线路层和具有至少二第五成型位置,其中所述第三线路层形成于所述第二导电层上侧并且成型于所述第五成型位置,至少一所述第五成型位置形成至少部分所述散热部,其中形成所述散热部的所述第五成型位置对应的所述第三线路层部分的横截面大于其他所述第五成型位置对应的所述第三线路层部分的横截面。
36.根据权利要求35所述的电路板组件,其中所述散热部形成于在高度方向重叠的所述第一导电层,所述第二线路层,所述第二导电层以及所述第三线路层部位。
37.根据权利要求29至36任一所述的电路板组件,其中所述电路板组件进一步具有至少二第一成型位置,其中所述第一线路层成型于所述第一成型位置,至少一所述第一成型位置形成至少部分所述散热部,其中形成所述散热部的所述第一成型位置对应的所述第一线路层部分的横截面大于其他所述第一成型位置对应的所述第一线路层部分的横截面。
38.根据权利要求29至36任一所述的电路板组件,其中所述电路板组件进一步包括一第二阻焊层,其中所述第二阻焊层覆盖于至少部分所述第二绝缘部。
39.根据权利要求38所述的电路板组件,其中所述电路板组件进一步包括一第一阻焊层,其中所述第一阻焊层覆盖于至少部分所述第一绝缘部。
40.根据权利要求29至36任一所述的电路板组件,其中所述电路板组件的一线宽A和一线距B分别满足下列条件:
30μm≤A≤150μm;和30μm≤B≤150μm。
41.一TOF摄像模组,其特征在于,包括:
一泛光灯,其中所述泛光灯用于发射一光线至一被拍摄对象;和
一接收单元,其中所述接收单元用于接收被所述被拍摄对象反射的一反射光线,基于所述发射光线和所述反射光线的信息获得所述被拍摄对象的深度信息,其中所述泛光灯包括一发光元件和根据上述权利要求28至39任一所述的一电路板组件,其中所述发光元件被可导通地连接于所述电路板组件的所述散热部。。
42.一电子设备,其特征在于,包括:
一电子设备本体和根据权利要求40所述的一TOF摄像模组,其中所述TOF摄像模组被设置于所述电子设备本体。
43.根据权利要求42所述的电子设备,其中所述电子设备包括一摄像模组,一接收单元以及一组装体,其中通过所述组装体被组装成一整体的所述摄像模组,所述泛光灯以及所述摄像模组被共同安装于所述电子设备本体。
44.一泛光灯,其特征在于,包括:
一发光元件;
根据权利要求29至40任一所述的一电路板组件,以及
一支架,其中所述支架形成一光窗,所述发光元件被支撑于所述电路板组件的一第一导电部,所述支架被连接于所述电路板组件。
45.一TOF摄像模组,其特征在于,包括:
根据权利要求43所述的一泛光灯;和
带有一柔性线路板的一接收单元,其中所述接收单元包括一镜头组件,一感光元件,一电路板以及一柔性线路板,其中所述镜头组件为光线提供一光学通路以使光线达到所述感光元件进行光电转换,其中所述感光元件被可导通地连接于所述电路板,其中所述电路板被可导通地连接于所述柔性线路板,其中所述泛光灯被可导通地连接于所述柔性线路板。
46.一电子设备,其特征在于,包括:
根据权利要求43所述的一泛光灯;
一电子设备本体;以及
一主线路板,其中所述主线路板被设置于所述电子设备本体,其中在所述泛光灯被安装于所述主线路板,所述泛光灯的所述电路板组件的所述导电部被可导通地连接于所述主线路板。
47.根据权利要求45所述的电子设备,其中所述电子设备包括一摄像模组,一接收单元以及一组装体,其中通过所述组装体被组装成一整体的所述摄像模组,所述泛光灯以及所述摄像模组被共同安装于所述电子设备本体。
48.一泛光灯,其特征在于,包括:
一发光元件;
根据权利要求29至40任一所述的一电路板组件;
一支架,其中所述支架形成一光窗,所述发光元件被支撑于所述电路板组件的一第一导电部,所述支架被连接于所述电路板组件;以及
一柔性线路板,其中所述柔性线路板被可导通地连接于所述电路板组件的所述导电部。
49.一TOF摄像模组,其特征在于,包括:
根据权利要求48所述的一泛光灯;和
一接收单元,其中所述接收单元包括一镜头组件,一感光元件以及一电路板,其中所述镜头组件提供一光学通路以使光线达到所述感光元件进行光电转换,所述感光元件被可导通地连接于所述电路板,其中所述泛光灯的所述柔性线路板被可导通地连接于所述接收单元的所述电路板。
CN201810980011.9A 2018-08-27 2018-08-27 电路板组件及其制造方法和应用 Pending CN110868791A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201810980011.9A CN110868791A (zh) 2018-08-27 2018-08-27 电路板组件及其制造方法和应用
PCT/CN2019/097758 WO2020042840A1 (zh) 2018-08-27 2019-07-25 电路板组件及其制造方法和应用

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810980011.9A CN110868791A (zh) 2018-08-27 2018-08-27 电路板组件及其制造方法和应用

Publications (1)

Publication Number Publication Date
CN110868791A true CN110868791A (zh) 2020-03-06

Family

ID=69650828

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810980011.9A Pending CN110868791A (zh) 2018-08-27 2018-08-27 电路板组件及其制造方法和应用

Country Status (1)

Country Link
CN (1) CN110868791A (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101312619A (zh) * 2007-05-21 2008-11-26 无锡江南计算技术研究所 多层式高密度互连印刷线路板的制作方法
KR20090053622A (ko) * 2007-11-23 2009-05-27 삼성전기주식회사 인쇄회로기판 및 그 제조 방법
CN103517573A (zh) * 2012-06-20 2014-01-15 深南电路有限公司 一种电路板的加工方法
US20160338211A1 (en) * 2015-05-12 2016-11-17 Samsung Electro-Mechanics Co., Ltd. Circuit board and method of manufacturing the same
CN207382424U (zh) * 2017-11-01 2018-05-18 浙江舜宇智能光学技术有限公司 Tof摄像模组以及电子设备

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101312619A (zh) * 2007-05-21 2008-11-26 无锡江南计算技术研究所 多层式高密度互连印刷线路板的制作方法
KR20090053622A (ko) * 2007-11-23 2009-05-27 삼성전기주식회사 인쇄회로기판 및 그 제조 방법
CN103517573A (zh) * 2012-06-20 2014-01-15 深南电路有限公司 一种电路板的加工方法
US20160338211A1 (en) * 2015-05-12 2016-11-17 Samsung Electro-Mechanics Co., Ltd. Circuit board and method of manufacturing the same
CN207382424U (zh) * 2017-11-01 2018-05-18 浙江舜宇智能光学技术有限公司 Tof摄像模组以及电子设备

Similar Documents

Publication Publication Date Title
JP6597729B2 (ja) 撮像ユニットおよび撮像装置
US11493605B2 (en) Depth information camera module and base assembly, projection assembly, electronic device and manufacturing method thereof
KR100796522B1 (ko) 전자소자 내장형 인쇄회로기판의 제조방법
US11013123B2 (en) Molded circuit substrates
JP2004319530A (ja) 光半導体装置およびその製造方法
US20210267043A1 (en) Printed circuit board and camera device comprising same
EP1473776A2 (en) Solid-state imaging device and method for producing the same
US20210185804A1 (en) Circuit board assembly and semi-finished product thereof, floodlight, camera module and application thereof
US11415764B2 (en) Optical module
CN101939981A (zh) 固态成像装置及其制造方法
JPWO2017090223A1 (ja) 撮像素子パッケージ、撮像装置及び撮像素子パッケージの製造方法
JP2004363400A (ja) 半導体装置およびその製造方法
CN110691457A (zh) 电路板和电路组件
CN210247131U (zh) 电路板组件及其应用
JP2013016894A (ja) 固体撮像装置およびその製造方法
CN110868791A (zh) 电路板组件及其制造方法和应用
WO2020042840A1 (zh) 电路板组件及其制造方法和应用
CN110798961A (zh) 一种电路板及具有其的光模块
KR102580676B1 (ko) 인쇄회로기판 및 이를 포함하는 카메라 장치
US7303337B2 (en) Optical communications module
KR101876159B1 (ko) 인쇄 회로 기판, 그 인쇄 회로 기판을 이용한 발광 소자 모듈 및 그 인쇄 회로 기판의 제조 방법
JPH10233471A (ja) 赤外線データ通信モジュール及びその製造方法
JP2007108471A (ja) 光電気複合フレキシブルプリント基板
JP4990740B2 (ja) 半導体素子実装用サブマウント及び光送受信モジュール
CN110859021A (zh) 电路板组件和电路板组件半成品及其制造方法和带有所述电路板组件的泛光灯及其应用

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination