CN101312619A - 多层式高密度互连印刷线路板的制作方法 - Google Patents

多层式高密度互连印刷线路板的制作方法 Download PDF

Info

Publication number
CN101312619A
CN101312619A CNA2007100409600A CN200710040960A CN101312619A CN 101312619 A CN101312619 A CN 101312619A CN A2007100409600 A CNA2007100409600 A CN A2007100409600A CN 200710040960 A CN200710040960 A CN 200710040960A CN 101312619 A CN101312619 A CN 101312619A
Authority
CN
China
Prior art keywords
layer
wiring layer
insulating medium
conductive
circuit board
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2007100409600A
Other languages
English (en)
Other versions
CN100553414C (zh
Inventor
吴小龙
吴梅珠
徐杰栋
刘秋华
郭双全
张伯兴
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuxi Jiangnan Computing Technology Institute
Original Assignee
Wuxi Jiangnan Computing Technology Institute
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuxi Jiangnan Computing Technology Institute filed Critical Wuxi Jiangnan Computing Technology Institute
Priority to CNB2007100409600A priority Critical patent/CN100553414C/zh
Publication of CN101312619A publication Critical patent/CN101312619A/zh
Application granted granted Critical
Publication of CN100553414C publication Critical patent/CN100553414C/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Abstract

一种多层式高密度互连印刷线路板的制作方法,基板的一个或者两个线路面上具有第一配线层,第一配线层上形成有用于配线层之间互连的第一导电凸块,包括:在基板上形成覆盖第一配线层以及第一导电凸块的绝缘介质层;在绝缘介质层上形成导电层;在导电层上形成第一绝缘层并在第一绝缘层形成第二配线层图形;沉积导电材料,形成第二配线层;在第二配线层以及第一绝缘层上形成第二绝缘层;刻蚀第二绝缘层形成开口,所述开口暴露出第二配线层;在开口内沉积第二导电凸块;去除第二绝缘层,并去除第一绝缘层和位于第一绝缘层下的导电层;重复所述步骤,形成多层式高密度互连印刷线路板。所述方法大大简化了工艺流程。

Description

多层式高密度互连印刷线路板的制作方法
技术领域
本发明涉及印刷线路板制造技术领域,特别涉及一种多层式高密度互连印刷线路板的制作方法。
背景技术
近年来各种电子产品的设计日趋轻、薄、短、小,导致各种电子元件或用以安装电子元件的印制电路板也相对地小型化和轻量化,因此印制电路板的高密度化要求也日益提高。而想要达到高密度化的印刷电路板,可利用在配线层中提高配线密度的方法,也可利用将配线层堆叠成多层而形成多层印刷电路板的方法。
制造多层式高密度互连印刷线路板的一种常规方法为积层式,是在设有配线层的基板上形成绝缘薄层,进而在绝缘薄层上形成另一配线层,如此依序反复形成绝缘薄层和配线层,进而堆叠成多层式高密度互连印刷线路板。多层式高密度互连印刷线路板中的线路设计必须使上下各配线层之间的部分特定接点互相导通,目前有多种方法来达到相互导通的目的,如在制造中利用激光或机械钻孔的方式在互连部位形成介质孔,再在介质孔上形成能够电导通的电镀层,另一种常用的方式是在配线层的互连部位设置实心铜柱来直接连通另一配线层上的接点。
其中,利用实心铜柱互连导通方式比在介质孔内设电镀层互连导通的方式容易进行控制,并且电导通效率高,因此,实心铜柱的互连导通方式更多的使用在多层式印刷电路板中。
现有技术的利用实心铜柱互连导通的多层式高密度互连印刷线路板的制作方法,参考附图1A至附图1J所示,参考附图1A,步骤1:首先在在基板10上设置铜箔配线层11,并在铜箔配线层11上敷设一层导电层(图中未示出),然后在铜箔配线层11上非互连部位敷设干膜并通过曝光显影所述干膜的工艺形成干膜的开口,所述干膜开口暴露出需要进行配线层互连的部位,然后在干膜开口内电镀沉积金属铜,形成配线层之间的互连导电凸块14,最后,去除干膜以及导电层,在互连部位上形成一个实心导电凸块,形成附图1A所示的图形。参考附图1B所示,进行步骤2,在基板10上形成绝缘介质层12,所述绝缘介质层完全覆盖导电凸块14,所述绝缘介质层的形成工艺通常为层压工艺,参考附图1C所示,进行步骤3,在绝缘介质层12以及导电凸块14上形成导电层15,导电层的材料通常为金属铜,参考附图1D所示,进行步骤4,在导电层15上贴附干膜16,并通过曝光显影的工艺刻蚀所述干膜16,形成配线层的图形,参考附图1E所示,进行步骤5,通过电镀工艺在导电层15上电镀金属铜,形成配线层17,参考附图1F所示,进行步骤6,去除干膜16,并刻蚀导电层15,去除未被配线层17覆盖的导电层15,参考附图1G所示,进行步骤7,在所述配线层17和绝缘介质层12上形成另一导电层13,参考附图1H所示,进行步骤8,在导电层13上贴附干膜18,并通过曝光、显影工艺刻蚀干膜,形成开口,所述开口位置暴露出导电层13上需要形成连接结构的位置,参考附图1I所示,进行步骤9,在开口内电镀金属铜,形成导电凸块19,参考附图1J所示,进行步骤10,去除干膜18。之后,重复步骤2至步骤10,即可形成多层式印刷线路板。
但是,上述制作多层式印刷线路板的流程过于复杂,需要经历制作配线层→敷设导电层→贴敷干膜→制作铜柱图形→电镀→……。这个流程的工艺过程比较复杂,在步骤6和步骤7中,首先去除干膜并蚀刻导电层之后,还需要再次沉积导电层,生产周期过长;而且,由于前后要蚀刻两次,线条的精度无法保证,这对于有特性阻抗要求的高密度互连印刷线路板来讲是至关重要的。
发明内容
有鉴于此,本发明解记的技术问题是提供一种多层式高密度互连印刷线路板的制作方法,简化工艺流程,提高形成的多层式高密度互连印刷线路板的性能。
本发明提供一种多层式高密度互连印刷线路板的制作方法,提供基板,所述基板的一个或者两个线路面上具有第一配线层,所述第一配线层上形成有用于配线层之间互连的第一导电凸块,包括:
1)在基板上形成覆盖第一配线层以及第一导电凸块的绝缘介质层并进行平整化处理暴露出第一导电凸块的端面;
2)在绝缘介质层上形成导电层;
3)在导电层上形成第一绝缘层并在所述第一绝缘层形成第二配线层图形;
4)在所述第二配线层图形暴露出的导电层上沉积导电材料,形成第二配线层;
5)在所述第二配线层以及第一绝缘层上形成第二绝缘层;
6)刻蚀第二绝缘层形成开口,所述开口暴露出第二配线层,开口位置与第一导电凸块的位置对应;
7)在开口内沉积第二导电凸块,用于相邻配线层之间的连接;
8)去除第二绝缘层,并去除第一绝缘层和位于第一绝缘层下的导电层;
9)重复步骤1)至步骤8),形成多层式高密度互连印刷线路板。
本发明的有益效果为:
1、本发明提供的多层式高密度互连印刷线路板的制作方法,相对与现有技术,在进行步骤4)在所述第二配线层图形暴露出的导电层上沉积导电材料,形成第二配线层的工艺之后,无需去除第一绝缘层,也无需刻蚀导电层,直接进行步骤5),在所述第二配线层以及第一绝缘层上形成第二绝缘层,大大简化了工艺流程,提高了多层式高密度互连印刷线路板的制作速度,减少了制作周期。
2、所述多层式高密度互连印刷线路板的制作方法,可以制作“N+M+N”结构的叠孔多层印制线路板,其中N为印刷线路板的层数,M为基板的层数。这种叠孔结构的多层印制线路板,大大提高了布线密度,缩小了板面尺寸,真正实现了高密度互连,适应了电子产品的发展趋势。
附图说明
图1A至图1J为现有技术多层式高密度互连印刷线路板的制作方法;
图2为现有技术多层式高密度互连印刷线路板的制作方法的工艺流程图;
图3A至图3L为实施例1多层式高密度互连印刷线路板的制作方法的工艺流程截面结构示意图;
图4为本发明实施例1多层式高密度互连印刷线路板的制作方法工艺流程图。
具体实施方式
下面结合附图对本发明的具体实施方式做详细的说明。
实施例1
本实施例提供一种多层式高密度互连印刷线路板的制作方法,参考附图4所示的工艺流程图,步骤S300,提供基板,所述基板的一个或者两个线路面上具有第一配线层,所述第一配线层上形成有用于配线层之间互连的第一导电凸块,
步骤S301,1)在基板上形成覆盖第一配线层以及第一导电凸块的绝缘介质层并进行平整化处理暴露出第一导电凸块的端面;
步骤S302,2)在绝缘介质层上形成导电层;
步骤S303,3)在导电层上形成第一绝缘层并在所述第一绝缘层形成第二配线层图形;
步骤S304,4)在所述第二配线层图形暴露出的导电层上沉积导电材料,形成第二配线层;
步骤S305,5)在所述第二配线层以及第一绝缘层上形成第二绝缘层;
步骤S306,6)刻蚀第二绝缘层形成开口,所述开口暴露出第二配线层,开口位置与第一导电凸块的位置对应;
步骤S307,7)在开口内沉积第二导电凸块,用于相邻配线层之间的连接;
步骤S308,8)去除第二绝缘层,并去除第一绝缘层和位于第一绝缘层下的导电层;
步骤S309,9)重复步骤1)至步骤8),形成多层式高密度互连印刷线路板。
首先,如图3A所示,提供基板100,所述基板100的一个或者两个线路面上具有第一配线层,所述第一配线层上形成有用于配线层之间互连的第一导电凸块。所述的基板100可以是单层板,也可以是多层板,基板的材料通常情况下为有机基板或者金属基板例如镍-铜板。为了描述方便,将基板100需要形成布线结构的面称为线路面。
在所述基板100上形成第一配线层以及第一导电凸块的具体工艺为:首先,在基板100的一个或者两个线路面上形成第一配线层110,所述第一配线层110的形成工艺为本领域技术人员熟知的现有技术,在此不作进一步的描述。第一配线层110的厚度较好的为15至20um。配线层的图形根据多层线路板设计的具体需要而定。
在基板100的第一配线层110上形成导电层111,所述导电层111较好的为采用化学镀工艺形成的金属铜层,用于在随后电镀配线层以及电镀第一导电凸块的工艺过程中实现基板100的全基板导电,本实施例中,所述导电层的厚度为1.5至2.0um,可以提高基板的导电性能,并提高基板表面形成导电层111之后在空气中的放置时间,提高工艺的可操作性。
之后,如图3B所示,然后在导电层111上形成绝缘层120,随后,对所述绝缘层120通过曝光、显影的工艺形成开口130,暴露出第一配线层110。所述开口130的位置即为导电层111上需要形成第一导电凸块的位置。
所述的绝缘层120例如是干膜或者湿膜等材料,在本实施例中,所述绝缘层120较好的为干膜,所述干膜为印刷线路板制作技术领域常用的材料,例如型号为R3025的干膜,这是日本日立公司(Hitachi)的一种干膜产品。
所述干膜的形成工艺采用本领域技术人员熟知的贴膜工艺,在本发明的一种具体实施方式中,所述干膜的贴附工艺具体为:在贴膜之前,先对配线层进行表面处理,去除配线层上的有机以及无机杂质,并用去离子水冲洗,之后,采用自动切割压膜机,首先对自动切割压膜机进行预热,预热机温度为100℃±10℃,之后,在110℃±10℃的温度条件下,施加3~5kg/cm2的压力,进行贴膜处理。
之后,在绝缘层120上形成开口130,暴露出第一配线层110。在绝缘层120上形成开口130的具体工艺可以采用本领域技术人员熟知的现有技术。本实施例给出一种具体实施方式,例如采用干膜曝光、显影工艺。干膜曝光采用半自动对位曝光机,曝光能量为150~250mj/cm2,显影采用非接触式显影设备,显影液组成:例如采用台湾友缘公司生产的型号为PC-550的显影液原液2~8%(重量百分比浓度),碳酸钾2~4%(重量百分比浓度),去离子水90~96%(重量百分比浓度),温度28~32℃,喷淋压力3.0kg/cm2,处理时间5~10分钟。
之后,参考附图3C所示,在绝缘层120开口130暴露出的第一配线层110上沉积导电材料,形成第一导电凸块140,所述的导电材料填充所述开口130,较好的是填满整个开口130。所述导电材料较好的为金属铜,用于多层式高密度互连印刷线路板两个相邻线路面之间的导通。
在绝缘层120开口130暴露出的第一配线层110上沉积导电材料形成第一导电凸块140的工艺可以采用本领域技术人员熟知的任何现有技术,较好的是采用电镀工艺。
本实施例给出一种具体的电镀形成第一导电凸块的实施方式,所述导电凸块为金属铜:首先,对所述基板进行脱脂处理,将所述基板浸入温度为20~30℃的酸性脱脂液中,酸性脱脂液的成分为:安美特公司生产的型号为Pro S4的电镀液2~10%(重量百分比浓度),硫酸4~10%(重量百分比浓度),去离子水80~93%(重量百分比浓度)。脱脂处理主要是为了增强开口130的润湿性并除掉绝缘层120在开口130内以及配线层上的残留物,脱脂之后,在印刷线路板垂直悬挂,做前后45°水平摇动,处理6~8分钟,确保印制板完全脱脂。
脱脂之后,对所述基板进行微蚀处理,微蚀的目的是为后续的电镀工艺提供一个微粗糙的表面结构,以增强开口内沉积的导电材料与底部配线层之间的结合力。微蚀温度控制在20~25℃,微刻蚀溶液采用过硫酸盐与硫酸体系,所述过硫酸盐与硫酸体系的溶液组成为:过硫酸钠5~10%(重量百分比浓度),硫酸8~16%(重量百分比浓度),去离子水75~85%(重量百分比浓度),处理时间3~5分钟。
进行微蚀处理之后,将基板进行酸浸处理,酸浸的目的有三个:1)除去基板的配线层表面的杂质例如氧化物等;2)对基板进行清洁,避免在电镀过程中将杂质粒子带入电镀槽中,污染电镀溶液;3)增强基板配线层的润湿性。酸浸溶液采用硫酸溶液,其组成为硫酸10~30%(重量百分比浓度),去离子水70~90%(重量百分比浓度),处理温度为20~30℃,处理时间为1~3分钟。
酸浸之后,即可进行所述导电材料的沉积工艺,以金属铜的电沉积为例,采用的电镀液的组分比例以重量百分数计:电镀液的基本成分:硫酸铜8~15%,硫酸15~20%,氯离子0.004~0.006%,安美特公司生产的型号为Cu200的基础液:6~20%,安美特公司生产的型号为Cu200光亮剂:0.3~0.5%,安美特公司生产的型号为Cu200整平剂:0.8~1.2%,去离子水45~75%。电镀工艺为:溶液温度为24~30℃,电镀时的电流密度为3~8ASD,电镀时间为60~180min。
最后,如图3D所示,去除所述绝缘层120。绝缘层120的去除工艺为剥膜,采用氢氧化钾或氢氧化钠溶液(浓度5~10%,温度40~50℃)。再参考附图3E所示,刻蚀去除基板上的导电层111。
参考附图3F,进行工艺步骤S301,1)在基板上形成覆盖第一配线层以及第一导电凸块的绝缘介质层并进行平整化处理暴露出第一导电凸块的端面;
所述绝缘介质层材料为感光树脂,例如正丙烯酸盐、环氧树脂、聚酰亚胺等,还可以是热固性树脂,例如聚酰亚胺或者环氧树脂以及Taiyo HRP-700系列环氧树脂等。所述的Taiyo HRP-700系列环氧树脂是日本太阳(Taiyo)油墨制造株式会社制造的一种热固性树脂。
在基板上形成覆盖第一配线层以及第一导电凸块的绝缘介质层的工艺为现有技术,本实施例提供一种优选的工艺方法,采用丝网印刷工艺在基板上形成覆盖第一配线层以及第一导电凸块的绝缘介质层。具体工艺为:
a)粗化所述基板的第一配线层和第一导电凸块,所述的粗化工艺为本领域技术人员熟知的各种现有技术,例如现有的黑氧化、棕氧化、有机棕化、白氧化等工艺;
b)在基板的第一配线层和第一导电凸块上丝网印刷绝缘介质层并进行预烘烤;
c)预固化所述绝缘介质层;
d)平整化所述绝缘介质层,暴露出导电凸块的端面;
e)后固化所述绝缘介质层。
其中,在基板的第一配线层和第一导电凸块上丝网印刷绝缘介质层并进行预烘烤的工艺进行1次以上。较好的,在基板的第一配线层和第一导电凸块上丝网印刷绝缘介质层并进行预烘烤的工艺进行2次,包括如下步骤:在基板的第一配线层和第一导电凸块上丝网印刷第一绝缘介质层,丝网印刷的第一绝缘介质层的厚度为绝缘介质层总厚度的25%至30%;预烘烤第一绝缘介质层;在第一绝缘介质层上丝网印刷第二绝缘介质层,丝网印刷的第二绝缘介质层的厚度为绝缘介质层总厚度的70%至75%;预烘烤第二绝缘介质层,第一绝缘介质层和第二绝缘介质层组成所述绝缘介质层。
本实施例所述的预烘烤的温度为预烘烤的温度为100~120℃,预烘烤时间为10~30min;较好的,预烘烤的温度为110~115℃,预烘烤时间为16~20min。
本实施例所述的预固化的温度为130~160℃,预固化时间为30~60min;较好的预固化温度为145~155℃,预固化时间为40~60min。预固化后,所述绝缘介质层的硬度不小于4H,较好的是,所述绝缘介质层的铅笔硬度大于等于4H小于等于6H。预固化的温度为130~160℃,预固化时间为30~60min,较好的预固化温度为145~155℃,预固化时间为40~60min。
预固化的作用在于使绝缘介质层的硬度相比预烘后的绝缘介质层的硬度增加,方便预固化之后对绝缘介质层进行的表面平整化处理。可以提高平整化绝缘介质层的效率。同时,平整化绝缘介质层时通常会对绝缘介质层的表面进行微粗化的处理,预固化可以提高微粗化时微粗化溶液对绝缘介质层表面的粗化能力。
进行平整化所述绝缘介质层的工艺为本领域技术人员熟知的现有技术,例如采用机械研磨的工艺方法,采用水平研磨机。
本实施例所述的后固化的温度为170~190℃,后固化时间为30~60min;较好的后固化温度为175~185℃,后固化时间为40~60min。采用所述固化工艺之后,绝缘介质层被完全固化,增强了绝缘介质层与第一线路面以及第二线路面以及导电凸块之间的结合力。
所述硬度为铅笔硬度,铅笔硬度的测试方法为常规的方法,本实施例给出一种铅笔硬度为6H的测试方法,准备指定的H铅笔,并将铅笔削成扁平状,将待测的核心板水平放置在工作台上,用铅笔头与核心板面成45度角度由内向外画一道长6.4mm(1/4inch)的线,然后检查所画线是否对核心板的绝缘介质层有损伤,无损伤则绝缘介质层硬度大于6H。
之后,参考附图3G,进行步骤S302,2)在绝缘介质层上形成导电层150;所述导电层150较好的为金属铜,采用化学镀或者电镀工艺形成,较好的为化学镀。本实施例中,所述导电层的厚度为1.5至2.0um,可以提高基板的导电性能,并提高基板表面形成导电层111之后在空气中的放置时间,提高工艺的可操作性。
化学镀铜的具体工艺为:首先将所述绝缘介质层的表面进行清洗,去除表面的无机以及有机杂质,清洗的溶液和方法采用本领域技术人员熟知的现有技术,之后,将所述基板完全浸入化学镀铜溶液,在26~32℃的温度条件下,沉积时间为10~30min,形成的铜层的厚度为1.5~2.0μm。
本实施例中,所述的化学镀铜的镀液采用乙二胺四乙酸体系的镀铜溶液,所述乙二胺四乙酸体系化学铜镀液的组成为(重量百分比浓度):甲醛1~3%,氢氧化钠0.4~0.8%,安美特公司生产的V铜添加剂2~6%,安美特公司生产的P铜基础液6~10%,去离子水80~90%。
之后,参考附图3H,进行步骤S303,3)在导电层上形成第一绝缘层160,并在所述第一绝缘层160形成第二配线层图形。
所述第一绝缘层160为干膜或者湿膜等材料,在所述导电层150上形成第一绝缘层160的具体工艺为贴膜工艺,在本实施例中,所述第一绝缘层160较好的为干膜,所述干膜为印刷线路板制作技术领域常用的材料,例如型号为R3025的干膜,这是日本日立公司(Hitachi)的一种干膜产品。
所述的贴膜工艺为本领域技术人员熟知的现有技术,在本发明的一种具体实施方式中,所述干膜的贴附工艺具体为:采用自动切割压膜机,首先对自动切割压膜机进行预热,预热机温度为100℃±10℃,之后,在110℃±10℃的温度条件下,施加3~5kg/cm2的压力,将干膜贴附在第一绝缘层160上。
贴附干膜之后,对所述第一绝缘层160进行曝光、显影,形成第二配线层的图形,第二配线层的图形根据工艺设计的需要而定。
对干膜进行曝光的工艺为现有技术,在本实施例中,给出一种具体的实施工艺,采用半自动对位曝光机,曝光能量为20~45mj/cm2
曝光之后,对所述第一绝缘层160进行显影处理,显影工艺可以采用本领域技术人员熟知的现有技术,在本实施例的一个具体实施工艺中,显影液组成为:台湾友缘公司生产的型号为PC-550的显影液原液2~8%(重量百分比浓度),碳酸钾2~4%(重量百分比浓度),去离子水90~96%(重量百分比浓度),温度28~32℃,喷淋压力3.0kg/cm2,处理时间5~10分钟。
进行曝光显影之后,所述第一绝缘层160就形成所需的第二配线层的图形。
之后,参考附图3I,进行步骤S304,4)在所述第二配线层图形暴露出的导电层上沉积导电材料,形成第二配线层170。
在第二配线层170的图形暴露出的导电层上沉积的导电材料为铜等金属材料,电镀之后,形成第二配线层170,所述第二配线层170的厚度也是根据印刷线路板线路设计的需要而定,本实施例中,所述第二配线层170的厚度为15至20um。
本实施例中,形成第二配线层的工艺采用电镀工艺,电镀溶液和电镀的工艺方法都可以采用现有技术,在本实施例中,一个具体的实施工艺中,所述电镀铜溶液的基本成分(重量百分比浓度):硫酸铜4~8%,H2SO4:12~18%,氯离子0.004~0.006%,其余为去离子水。
上述电镀工艺的工艺条件为:使电镀溶液的溶液温度为24~28℃,电镀时的电流密度为1~2ASD,电镀时间为45~90分钟。
在本实施例中,在所述第二配线层图形暴露出的导电层上沉积导电材料,形成第二配线层170之后,无需去除导电层上的第一绝缘层160,也无需去除第一绝缘层160下的导电层150,即可进行步骤S305,5)在所述第二配线层以及第一绝缘层上形成第二绝缘层,形成所谓“膜上膜”工艺,简化了工艺流程,节约了劳动成本和时间成本,减小了形成多层式高密度印刷线路板的工艺时间。
之后,参考附图3J,进行步骤S305,5)在所述第二配线层170以及第一绝缘层160上形成第二绝缘层180;在本实施例中,所述第二绝缘层180较好的为干膜,所述干膜为印刷线路板制作技术领域常用的材料,例如型号为R3025的干膜,这是日本日立公司(Hitachi)的一种干膜产品。
所述的贴膜工艺为本领域技术人员熟知的现有技术,在本发明的一种具体实施方式中,所述干膜的贴附工艺具体为:采用自动切割压膜机,首先对自动切割压膜机进行预热,预热机温度为100℃±10℃,之后,在110℃±10℃的温度条件下,施加3~5kg/cm2的压力,将干膜贴附在第一绝缘层160上。
之后,进行步骤S306,6)在第二绝缘层180上形成开口,所述开口暴露出第二配线层,开口位置为需要进行层间互连的位置,与第一导电凸块的位置对应;在第二绝缘层180上形成开口的工艺为对第二绝缘层180进行曝光、显影。由于开口位置与第一导电凸块的位置对应,因此,本实施例形成的多层高密度印刷线路板为孔上叠孔式的线路板结构。
对第二绝缘层180进行曝光的工艺为现有技术,在本实施例中,给出一种具体的实施工艺,采用半自动对位曝光机,曝光能量为20~45mj/cm2
对第二绝缘层180进行显影处理的工艺可以采用本领域技术人员熟知的现有技术,在本实施例的一个具体实施工艺中,显影液组成为:台湾友缘公司生产的型号为PC-550的显影液原液2~8%(重量百分比浓度),碳酸钾2~4%(重量百分比浓度),去离子水90~96%(重量百分比浓度),温度28~32℃,喷淋压力3.0kg/cm2,处理时间5~10分钟。
之后,参考附图3K,步骤S307,7)在开口内沉积第二导电凸块190,用于相邻配线层之间的连接。
所述第二导电凸块190较好的为金属铜,第二导电凸块190的形成工艺可以采用本领域技术人员熟知的任何现有技术,较好的是采用电镀工艺。
本实施例给出一种具体的电镀形成第二导电凸块的实施方式,所述第二导电凸块为金属铜:首先,对所述基板进行脱脂处理,将所述基板浸入温度为20~30℃的酸性脱脂液中,酸性脱脂液的成分为:安美特公司生产的型号为Pro S4的电镀液2~10%(重量百分比浓度),硫酸4~10%(重量百分比浓度),去离子水80~93%(重量百分比浓度)。脱脂处理主要是为了增强开口的润湿性并除掉第二绝缘层180在开口内以及配线层上的残留物,脱脂之后,在印刷线路板垂直悬挂,做前后45°水平摇动,处理6~8分钟,确保印制板完全脱脂。
脱脂之后,对所述基板进行微蚀处理,微蚀的目的是为后续的电镀工艺提供一个微粗糙的表面结构,以增强开口内沉积的导电材料与底部配线层之间的结合力。为了达到理想的效果,微蚀深度至少要达到0.8~1.2μm,温度控制在20~25℃,微刻蚀溶液采用过硫酸盐与硫酸体系,所述过硫酸盐与硫酸体系的溶液组成为:过硫酸钠5~10%(重量百分比浓度),硫酸8~16%(重量百分比浓度),去离子水75~85%(重量百分比浓度),处理时间3~5分钟。
进行微蚀处理之后,将基板进行酸浸处理,酸浸的目的有三个:1)除去基板的配线层表面的杂质例如氧化物等;2)对基板进行清洁,避免在电镀过程中将杂质粒子带入电镀槽中,污染电镀溶液;3)增强基板配线层的润湿性。酸浸溶液采用硫酸溶液,其组成为硫酸10~30%(重量百分比浓度),去离子水70~90%(重量百分比浓度),处理温度为20~30℃,处理时间为1~3分钟。
酸浸之后,即可进行所述导电材料的沉积工艺,以金属铜的电沉积为例,采用的电镀液的组分比例以重量百分数计:电镀液的基本成分:硫酸铜8~15%,硫酸15~20%,氯离子0.004~0.006%,安美特公司生产的型号为Cu200的基础液:6~20%,安美特公司生产的型号为Cu200光亮剂:0.3~0.5%,安美特公司生产的型号为Cu200整平剂:0.8~1.2%,去离子水45~75%。电镀工艺为:溶液温度为24~30℃,电镀时的电流密度为3~8ASD,电镀时间为60~180min。
之后,进行步骤S308,8)去除第二绝缘层180,并去除第一绝缘层160和位于第一绝缘层160下的导电层150;
最后,进行步骤S309,9)重复步骤1)至步骤8),形成多层式高密度互连印刷线路板。
虽然本发明已以较佳实施例披露如上,但本发明并非限定于此。任何本领域技术人员,在不脱离本发明的精神和范围内,均可作各种更动与修改,因此本发明的保护范围应当以权利要求所限定的范围为准。

Claims (10)

1.一种多层式高密度互连印刷线路板的制作方法,提供基板,所述基板的一个或者两个线路面上具有第一配线层,所述第一配线层上形成有用于配线层之间互连的第一导电凸块,其特征在于,包括:
1)在基板上形成覆盖第一配线层以及第一导电凸块的绝缘介质层并进行平整化处理暴露出第一导电凸块的端面;
2)在绝缘介质层上形成导电层;
3)在导电层上形成第一绝缘层并在所述第一绝缘层形成第二配线层图形;
4)在所述第二配线层图形暴露出的导电层上沉积导电材料,形成第二配线层;
5)在所述第二配线层以及第一绝缘层上形成第二绝缘层;
6)刻蚀第二绝缘层形成开口,所述开口暴露出第二配线层,开口位置与第一导电凸块的位置对应;
7)在开口内沉积第二导电凸块,用于相邻配线层之间的连接;
8)去除第二绝缘层、第一绝缘层和位于第一绝缘层下的导电层;
9)重复步骤1)至步骤8),形成多层式高密度互连印刷线路板。
2.根据权利要求1所述多层式高密度互连印刷线路板的制作方法,其特征在于,所述导电层厚度为1.5um至2.0um。
3.根据权利要求1所述多层式高密度互连印刷线路板的制作方法,其特征在于,所述导电层为铜。
4.根据权利要求3所述多层式高密度互连印刷线路板的制作方法,其特征在于,所述采用化学镀形成导电层。
5.根据权利要求1所述多层式高密度互连印刷线路板的制作方法,其特征在于,所述导电凸块为金属铜。
6.根据权利要求1所述多层式高密度互连印刷线路板的制作方法,其特征在于,所述第一绝缘层和第二绝缘层为干膜。
7.根据权利要求1所述多层式高密度互连印刷线路板的制作方法,其特征在于,所述第一绝缘层和第二绝缘层都采用贴附工艺形成在基板的配线层上。
8.根据权利要求1所述多层式高密度互连印刷线路板的制作方法,其特征在于,采用丝网印刷工艺形成所述绝缘介质层。
9.根据权利要求1所述多层式高密度互连印刷线路板的制作方法,其特征在于,在基板上形成覆盖第一配线层以及第一导电凸块的绝缘介质层的工艺包括:
a)粗化所述基板的第一配线层和第一导电凸块;
b)在基板的第一配线层和第一导电凸块上丝网印刷绝缘介质层并进行预烘烤;
c)预固化所述绝缘介质层;
d)平整化所述绝缘介质层,暴露出导电凸块的端面;
e)后固化所述绝缘介质层。
10.根据权利要求9所述多层式高密度互连印刷线路板的制作方法,其特征在于,在基板的第一配线层和第一导电凸块上丝网印刷绝缘介质层并进行预烘烤的工艺为:
在基板的第一配线层和第一导电凸块上丝网印刷第一绝缘介质层,丝网印刷的第一绝缘介质层的厚度为绝缘介质层总厚度的25%至30%;
预烘烤第一绝缘介质层;
在第一绝缘介质层上丝网印刷第二绝缘介质层,丝网印刷的第二绝缘介质层的厚度为绝缘介质层总厚度的70%至75%;
预烘烤第二绝缘介质层,第一绝缘介质层和第二绝缘介质层组成所述绝缘介质层。
CNB2007100409600A 2007-05-21 2007-05-21 多层式高密度互连印刷线路板的制作方法 Active CN100553414C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNB2007100409600A CN100553414C (zh) 2007-05-21 2007-05-21 多层式高密度互连印刷线路板的制作方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB2007100409600A CN100553414C (zh) 2007-05-21 2007-05-21 多层式高密度互连印刷线路板的制作方法

Publications (2)

Publication Number Publication Date
CN101312619A true CN101312619A (zh) 2008-11-26
CN100553414C CN100553414C (zh) 2009-10-21

Family

ID=40100992

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2007100409600A Active CN100553414C (zh) 2007-05-21 2007-05-21 多层式高密度互连印刷线路板的制作方法

Country Status (1)

Country Link
CN (1) CN100553414C (zh)

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102469701A (zh) * 2010-11-09 2012-05-23 无锡江南计算技术研究所 互连结构的制作方法
CN102468186A (zh) * 2010-11-15 2012-05-23 无锡江南计算技术研究所 基板的制作方法及半导体芯片的封装方法
CN103298275A (zh) * 2013-05-20 2013-09-11 江苏长电科技股份有限公司 金属框多层线路基板先镀后蚀金属线路减法工艺方法
CN103325691A (zh) * 2013-05-20 2013-09-25 江苏长电科技股份有限公司 金属框多层线路基板先镀后蚀加法工艺方法
CN104902689A (zh) * 2014-03-05 2015-09-09 立诚光电股份有限公司 制造线路的方法及具有电路图案的陶瓷基板
CN106211616A (zh) * 2016-08-05 2016-12-07 广州美维电子有限公司 一种生产pcb板的贴膜后压工艺
CN107278038A (zh) * 2016-04-08 2017-10-20 东莞市斯坦得电子材料有限公司 一种用于印制线路板高密线路的干膜显影工艺
CN107347229A (zh) * 2016-05-06 2017-11-14 鹤山市中富兴业电路有限公司 线路板选择性树脂塞孔的工艺方法
CN107404811A (zh) * 2017-05-27 2017-11-28 维沃移动通信有限公司 一种印刷电路板pcb板的制造方法、pcb板及终端
CN110035625A (zh) * 2019-03-07 2019-07-19 武汉迈斯卡德微电子科技有限公司 一种讯号量测介质软板的制作方法
CN110246801A (zh) * 2018-03-07 2019-09-17 长鑫存储技术有限公司 连接结构及其制造方法、半导体器件
CN110868791A (zh) * 2018-08-27 2020-03-06 宁波舜宇光电信息有限公司 电路板组件及其制造方法和应用
CN113056107A (zh) * 2021-02-07 2021-06-29 深圳明阳芯蕊半导体有限公司 新型线路结构的制作工艺及新型线路结构
CN114554709A (zh) * 2020-11-27 2022-05-27 深南电路股份有限公司 一种电路板的制造方法
CN114980579A (zh) * 2022-06-08 2022-08-30 芯体素(杭州)科技发展有限公司 一种高精密多层线路板制备过程中的固化方法

Cited By (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102469701A (zh) * 2010-11-09 2012-05-23 无锡江南计算技术研究所 互连结构的制作方法
CN102469701B (zh) * 2010-11-09 2013-06-12 无锡江南计算技术研究所 互连结构的制作方法
CN102468186A (zh) * 2010-11-15 2012-05-23 无锡江南计算技术研究所 基板的制作方法及半导体芯片的封装方法
CN103298275A (zh) * 2013-05-20 2013-09-11 江苏长电科技股份有限公司 金属框多层线路基板先镀后蚀金属线路减法工艺方法
CN103325691A (zh) * 2013-05-20 2013-09-25 江苏长电科技股份有限公司 金属框多层线路基板先镀后蚀加法工艺方法
CN103298275B (zh) * 2013-05-20 2015-08-26 江苏长电科技股份有限公司 金属框多层线路基板先镀后蚀金属线路减法工艺方法
CN104902689A (zh) * 2014-03-05 2015-09-09 立诚光电股份有限公司 制造线路的方法及具有电路图案的陶瓷基板
CN107278038A (zh) * 2016-04-08 2017-10-20 东莞市斯坦得电子材料有限公司 一种用于印制线路板高密线路的干膜显影工艺
CN107347229A (zh) * 2016-05-06 2017-11-14 鹤山市中富兴业电路有限公司 线路板选择性树脂塞孔的工艺方法
CN106211616A (zh) * 2016-08-05 2016-12-07 广州美维电子有限公司 一种生产pcb板的贴膜后压工艺
CN107404811A (zh) * 2017-05-27 2017-11-28 维沃移动通信有限公司 一种印刷电路板pcb板的制造方法、pcb板及终端
CN107404811B (zh) * 2017-05-27 2019-10-15 维沃移动通信有限公司 一种印刷电路板pcb板的制造方法、pcb板及终端
CN110246801A (zh) * 2018-03-07 2019-09-17 长鑫存储技术有限公司 连接结构及其制造方法、半导体器件
CN110246801B (zh) * 2018-03-07 2021-07-16 长鑫存储技术有限公司 连接结构及其制造方法、半导体器件
CN110868791A (zh) * 2018-08-27 2020-03-06 宁波舜宇光电信息有限公司 电路板组件及其制造方法和应用
CN110035625A (zh) * 2019-03-07 2019-07-19 武汉迈斯卡德微电子科技有限公司 一种讯号量测介质软板的制作方法
CN110035625B (zh) * 2019-03-07 2021-07-06 武汉迈斯卡德微电子科技有限公司 一种讯号量测介质软板的制作方法
CN114554709A (zh) * 2020-11-27 2022-05-27 深南电路股份有限公司 一种电路板的制造方法
CN113056107A (zh) * 2021-02-07 2021-06-29 深圳明阳芯蕊半导体有限公司 新型线路结构的制作工艺及新型线路结构
CN114980579A (zh) * 2022-06-08 2022-08-30 芯体素(杭州)科技发展有限公司 一种高精密多层线路板制备过程中的固化方法
CN114980579B (zh) * 2022-06-08 2024-02-06 芯体素(杭州)科技发展有限公司 一种高精密多层线路板制备过程中的固化方法

Also Published As

Publication number Publication date
CN100553414C (zh) 2009-10-21

Similar Documents

Publication Publication Date Title
CN100553414C (zh) 多层式高密度互连印刷线路板的制作方法
CN1209814C (zh) 具有电镀电阻器的印刷电路板的制造方法
US4606787A (en) Method and apparatus for manufacturing multi layer printed circuit boards
US7802361B2 (en) Method for manufacturing the BGA package board
CN101702869B (zh) 由无覆铜的绝缘基板直接制作线路板的方法
CN101146407A (zh) 印刷电路板载板电路图形转移成型工艺
CN105704948B (zh) 超薄印制电路板的制作方法及超薄印制电路板
CN108738237B (zh) 一种埋嵌铝排结构印制电路板的制造方法
CN104411106A (zh) 一种印制电路板精细线路的制作方法
CN101835346A (zh) 一种印制电路板的电镀镍金工艺
CN101528011A (zh) 铜柱法互连多层电路板的制作方法
CN111511120B (zh) 一种Raised Pad制作方法
CN102215640B (zh) 电路板制作方法
CN104320909B (zh) 高阶梯铜电路板及其制作方法
CN104883820A (zh) 一种翘曲的结构不对称背板的外层线路制作方法
CN113613399A (zh) 电路板制作方法及电路板
CN105578779A (zh) 一种印制电路板内层精细线路的制作方法
US4789423A (en) Method for manufacturing multi-layer printed circuit boards
CN1302545C (zh) 具有电镀电阻器的印刷电路板及其制造方法
CN102469701B (zh) 互连结构的制作方法
EP0472158A2 (en) Process for producing a printed wiring board
KR20120130515A (ko) 회로 기판 및 그의 제조 방법
US8074352B2 (en) Method of manufacturing printed circuit board
CN103974541A (zh) 金属线路的制作方法和印刷电路板
CN105792533A (zh) 一种pcb的制作方法及pcb

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant