CN110366318A - 一种减小v-cut线到导线间距的加工工艺 - Google Patents

一种减小v-cut线到导线间距的加工工艺 Download PDF

Info

Publication number
CN110366318A
CN110366318A CN201910640991.2A CN201910640991A CN110366318A CN 110366318 A CN110366318 A CN 110366318A CN 201910640991 A CN201910640991 A CN 201910640991A CN 110366318 A CN110366318 A CN 110366318A
Authority
CN
China
Prior art keywords
cut
printed wiring
wiring board
processing
pcb printed
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910640991.2A
Other languages
English (en)
Other versions
CN110366318B (zh
Inventor
黄江波
罗良禄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Xinghe Circuit Ltd By Share Ltd
Original Assignee
Shenzhen Xinghe Circuit Ltd By Share Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Xinghe Circuit Ltd By Share Ltd filed Critical Shenzhen Xinghe Circuit Ltd By Share Ltd
Priority to CN201910640991.2A priority Critical patent/CN110366318B/zh
Publication of CN110366318A publication Critical patent/CN110366318A/zh
Application granted granted Critical
Publication of CN110366318B publication Critical patent/CN110366318B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/0011Working of insulating substrates or insulating layers
    • H05K3/0044Mechanical working of the substrate, e.g. drilling or punching
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/02Details related to mechanical or acoustic processing, e.g. drilling, punching, cutting, using ultrasound
    • H05K2203/0228Cutting, sawing, milling or shearing

Abstract

本发明公开了一种减小V‑CUT线到导线间距的加工工艺,包括如下步骤:图电加工→V‑CUT 1/3加工→碱性蚀刻→阻焊→文字→沉金→V‑CUT 2/3加工→锣板。本发明提供的一种减小V‑CUT线到导线间距的加工工艺,V‑CUT离板内导体的间距可以缩小,仅增加一个流程就可以达到缩小V‑CUT线离导体之间间距的目的。本发明减小V‑CUT线到导体之间的间距,V‑CUT后不伤到导体,且在上件后成品分板不受影响,增加板子的内部利用率,更佳布线及优化整板设计。本发明将有难度的V‑CUT线移到蚀刻前V‑CUT,且调整V‑CUT方式,离导体近的一面V‑CUT深度调整到V‑CUT深度的1/3,另一面V‑CUT深度到2/3,不影响成品分板和披锋。

Description

一种减小V-CUT线到导线间距的加工工艺
技术领域
本发明属于PCB板加工技术领域,更具体地说,尤其涉及一种减小V-CUT线到导线间距的加工工艺。
背景技术
PCB线路板,又称印刷电路板,是电子元器件电气连接的提供者。采用电路板的主要优点是大大减少布线和装配的差错,提高了自动化水平和生产劳动率。按照线路板层数可分为单面板、双面板、四层板、六层板以及其他多层线路板。
V CUT,作为电子行业刀具,又名PCB板V-CUT微刻刀、VCUT刀、微刻刀,也有把它叫V坑刀或V槽刀等名称的,主要用于PCB线路板V-CUT机上面对多元线路板进行VCUT作业的硬质合金刀具。V-CUT刀是一种整体采用优质硬质合金(碳化钨+钴)粉料独特配方配比经特殊工艺压制烧结成硬质合金圆片,然后采用先进的硬质合金加工工艺精制而成的切削刀具,主要用于电子线路板厂的开槽用。由于硬质合金具有硬度高、抗弯强度高、良好的抗冲击韧性和抗腐蚀性极高的化学惰性等一般合金刀片所没有的特性。所以经精磨而成的硬质合金V-CUT刀具有光洁度高、刀刃锋利、高耐磨性,一次装机使用寿命长的特点,无崩刃、卷刃现象。V-CUT刀是PCB厂家用于印刷电路板分板的切削刀片,专门用来切削V-CUT(V坑)槽的。采用整体硬质合金V-CUT刀加工的PCB(线路板)的加工面光洁度高,无毛边毛刺等现象,能显著提高被加工产品的品质。是PCB厂家切削印刷电路板最理想的裁切利器。
PCB印制线路板在进行生产时,现有的工艺流程都是在锣板前V-CUT或锣板后V-CUT,且V-CUT线离板内导线(铜皮或线)最小间距为0.4mm,如减小之间的间距则不可以加工,V-CUT时还有伤到导线的风险,正常工艺无法减小之间的间距。而随着社会的快速发展,很多电子仪器的体积也在缩小化,相应的PCB板的精密性、大小体积也随之变化,过大的间距利用率较低,且不能适应越来越快的社会发展。因此,我们需要提出一种减小V-CUT线到导线间距的加工工艺。
发明内容
本发明的目的是为了解决现有技术中存在的缺点,而提出的一种减小V-CUT线到导线间距的加工工艺。
为实现上述目的,本发明提供如下技术方案:
一种减小V-CUT线到导线间距的加工工艺,包括如下步骤:
S1、图电加工:对PCB印制线路板进行图形电镀加工,实现加厚线路以及孔内铜厚的目的,并确保其导电性能和其物理性能;
S2、V-CUT1/3加工:在自动V-CUT机上设定V-CUT深度参数为PCB印制线路板厚度的1/3,并对PCB印制线路板上将离导体近的一面进行单面V-CUT加工;
S3、碱性蚀刻:通过碱性蚀刻对PCB印制线路板进行蚀刻处理;
S4、阻焊:在PCB印制线路板的表面不需焊接的线路和基材上涂上一层防焊阻剂,并起到阻焊绝缘、防止氧化、美化外观的作用,同时保护不需要做焊锡的线路,阻止锡进入造成短路;
S5、文字:在PCB印制线路板两侧的表面分别印刷所需的文字;
S6、沉金:在PCB印制线路板的裸铜表面上沉积颜色稳定,光亮度好,镀层平整,可焊性良好的镍金镀层;
S7、V-CUT 2/3加工:调整自动V-CUT机上设定V-CUT深度参数为PCB印制线路板厚度的2/3,然后对PCB印制线路板上离导体远的另一面进行V-CUT加工;
S8、锣板:通过锣板加工将PCB印制线路板中多余的部分除去,完成加工。
优选的,图电加工的具体工艺为除油→微蚀→酸洗→镀铜→镀锡,通过镀锡在金属化孔内与PCB印制线路板的板面上镀上一层锡层,用于抵抗蚀层,以确保蚀刻时线路上金属化孔内的铜层受到保护。
优选的,在碱性蚀刻时,采用以氯化铜与氨水的碱性氯化铜蚀刻液,将PCB印制线路板的表面上由化学蚀刻去除不需要的铜导体,留下是需要的铜导体形成线路图形。
优选的,阻焊时的涂膜厚度为20-40微米,涂膜后需要进行预烤,在温度70-80℃范围内烘烤30-45分钟,然后在常温的环境下放置10-15分钟。
优选的,在文字印刷后,PCB印制线路板的两侧表面均需要烘烤15-30分钟,烘烤温度范围为80-150℃。
优选的,沉金的具体工艺为除油→微蚀→活化→后浸→沉镍→沉金→后处理,沉金厚度在0.03-0.1μm之间,将金金属应用于PCB印制线路板表面处理,导电性强,抗氧化性好,寿命长。
优选的,锣板后,减小PCB印制线路板的体积,间接提高了PCB印制线路板的强度,延长了寿命,提高功率输出,便于包装。
优选的,在V-CUT1/3加工以及V-CUT 2/3加工时,采用的V-CUT刀的角度设置为30°。
本发明的技术效果和优点:本发明提供的一种减小V-CUT线到导线间距的加工工艺,V-CUT离板内导体的间距可以缩小,在自动V-CUT机内设定两边余厚不一致就可以达到导体间距缩小的效果,操作简单,仅增加一个流程就可以达到缩小V-CUT线离导体之间间距的目的。本发明减小V-CUT线到导体之间的间距,V-CUT后不伤到导体,且在上件后成品分板不受影响,增加板子的内部利用率,更佳布线及优化整板设计。本发明将有难度的V-CUT线移到蚀刻前V-CUT,且调整V-CUT方式,离导体近的一面V-CUT深度调整到V-CUT深度的1/3,另一面V-CUT深度到2/3,不影响成品分板和披锋。
附图说明
图1为本发明一种减小V-CUT线到导线间距的加工工艺流程图;
图2为本发明现有技术中V-CUT线加工工艺流程图。
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,以下结合具体实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
实施例1
一种减小V-CUT线到导线间距的加工工艺,包括如下步骤:
S1、图电加工:对PCB印制线路板进行图形电镀加工,实现加厚线路以及孔内铜厚的目的,并确保其导电性能和其物理性能;
S2、V-CUT1/3加工:在自动V-CUT机上设定V-CUT深度参数为PCB印制线路板厚度的1/3,并对PCB印制线路板上将离导体近的一面进行单面V-CUT加工;
S3、碱性蚀刻:通过碱性蚀刻对PCB印制线路板进行蚀刻处理;
S4、阻焊:在PCB印制线路板的表面不需焊接的线路和基材上涂上一层防焊阻剂,并起到阻焊绝缘、防止氧化、美化外观的作用,同时保护不需要做焊锡的线路,阻止锡进入造成短路;
S5、文字:在PCB印制线路板两侧的表面分别印刷所需的文字;
S6、沉金:在PCB印制线路板的裸铜表面上沉积颜色稳定,光亮度好,镀层平整,可焊性良好的镍金镀层;
S7、V-CUT 2/3加工:调整自动V-CUT机上设定V-CUT深度参数为PCB印制线路板厚度的2/3,然后对PCB印制线路板上离导体远的另一面进行V-CUT加工;
S8、锣板:通过锣板加工将PCB印制线路板中多余的部分除去,完成加工。
具体的,图电加工的具体工艺为除油→微蚀→酸洗→镀铜→镀锡,通过镀锡在金属化孔内与PCB印制线路板的板面上镀上一层锡层,用于抵抗蚀层,以确保蚀刻时线路上金属化孔内的铜层受到保护。在碱性蚀刻时,采用以氯化铜与氨水的碱性氯化铜蚀刻液,将PCB印制线路板的表面上由化学蚀刻去除不需要的铜导体,留下是需要的铜导体形成线路图形。阻焊时的涂膜厚度为20-40微米,涂膜后需要进行预烤,在温度70-80℃范围内烘烤30-45分钟,然后在常温的环境下放置10-15分钟。在文字印刷后,PCB印制线路板的两侧表面均需要烘烤15-30分钟,烘烤温度范围为80-150℃。沉金的具体工艺为除油→微蚀→活化→后浸→沉镍→沉金→后处理,沉金厚度在0.03-0.1μm之间,将金金属应用于PCB印制线路板表面处理,导电性强,抗氧化性好,寿命长。锣板后,减小PCB印制线路板的体积,间接提高了PCB印制线路板的强度,延长了寿命,提高功率输出,便于包装。在V-CUT1/3加工以及V-CUT2/3加工时,采用的V-CUT刀的角度设置为30°。
综上所述:本发明提供的一种减小V-CUT线到导线间距的加工工艺,V-CUT离板内导体的间距可以缩小,在自动V-CUT机内设定两边余厚不一致就可以达到导体间距缩小的效果,操作简单,仅增加一个流程就可以达到缩小V-CUT线离导体之间间距的目的。本发明减小V-CUT线到导体之间的间距,V-CUT后不伤到导体,且在上件后成品分板不受影响,增加板子的内部利用率,更佳布线及优化整板设计。本发明将有难度的V-CUT线移到蚀刻前V-CUT,且调整V-CUT方式,离导体近的一面V-CUT深度调整到V-CUT深度的1/3,另一面V-CUT深度到2/3,不影响成品分板和披锋。
最后应说明的是:以上所述仅为本发明的优选实施例而已,并不用于限制本发明,尽管参照前述实施例对本发明进行了详细的说明,对于本领域的技术人员来说,其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换,凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (8)

1.一种减小V-CUT线到导线间距的加工工艺,其特征在于:包括如下步骤:
S1、图电加工:对PCB印制线路板进行图形电镀加工,实现加厚线路以及孔内铜厚的目的,并确保其导电性能和其物理性能;
S2、V-CUT1/3加工:在自动V-CUT机上设定V-CUT深度参数为PCB印制线路板厚度的1/3,并对PCB印制线路板上将离导体近的一面进行单面V-CUT加工;
S3、碱性蚀刻:通过碱性蚀刻对PCB印制线路板进行蚀刻处理;
S4、阻焊:在PCB印制线路板的表面不需焊接的线路和基材上涂上一层防焊阻剂,并起到阻焊绝缘、防止氧化、美化外观的作用,同时保护不需要做焊锡的线路,阻止锡进入造成短路;
S5、文字:在PCB印制线路板两侧的表面分别印刷所需的文字;
S6、沉金:在PCB印制线路板的裸铜表面上沉积颜色稳定,光亮度好,镀层平整,可焊性良好的镍金镀层;
S7、V-CUT2/3加工:调整自动V-CUT机上设定V-CUT深度参数为PCB印制线路板厚度的2/3,然后对PCB印制线路板上离导体远的另一面进行V-CUT加工;
S8、锣板:通过锣板加工将PCB印制线路板中多余的部分除去,完成加工。
2.根据权利要求1所述的一种减小V-CUT线到导线间距的加工工艺,其特征在于:图电加工的具体工艺为除油→微蚀→酸洗→镀铜→镀锡,通过镀锡在金属化孔内与PCB印制线路板的板面上镀上一层锡层,用于抵抗蚀层,以确保蚀刻时线路上金属化孔内的铜层受到保护。
3.根据权利要求1所述的一种减小V-CUT线到导线间距的加工工艺,其特征在于:在碱性蚀刻时,采用以氯化铜与氨水的碱性氯化铜蚀刻液,将PCB印制线路板的表面上由化学蚀刻去除不需要的铜导体,留下是需要的铜导体形成线路图形。
4.根据权利要求1所述的一种减小V-CUT线到导线间距的加工工艺,其特征在于:阻焊时的涂膜厚度为20-40微米,涂膜后需要进行预烤,在温度70-80℃范围内烘烤30-45分钟,然后在常温的环境下放置10-15分钟。
5.根据权利要求1所述的一种减小V-CUT线到导线间距的加工工艺,其特征在于:在文字印刷后,PCB印制线路板的两侧表面均需要烘烤15-30分钟,烘烤温度范围为80-150℃。
6.根据权利要求1所述的一种减小V-CUT线到导线间距的加工工艺,其特征在于:沉金的具体工艺为除油→微蚀→活化→后浸→沉镍→沉金→后处理,沉金厚度在0.03-0.1μm之间,将金金属应用于PCB印制线路板表面处理,导电性强,抗氧化性好,寿命长。
7.根据权利要求1所述的一种减小V-CUT线到导线间距的加工工艺,其特征在于:锣板后,减小PCB印制线路板的体积,间接提高了PCB印制线路板的强度,延长了寿命,提高功率输出,便于包装。
8.根据权利要求1所述的一种减小V-CUT线到导线间距的加工工艺,其特征在于:在V-CUT1/3加工以及V-CUT2/3加工时,采用的V-CUT刀的角度设置为30°。
CN201910640991.2A 2019-07-16 2019-07-16 一种减小v-cut线到导线间距的加工工艺 Active CN110366318B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910640991.2A CN110366318B (zh) 2019-07-16 2019-07-16 一种减小v-cut线到导线间距的加工工艺

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910640991.2A CN110366318B (zh) 2019-07-16 2019-07-16 一种减小v-cut线到导线间距的加工工艺

Publications (2)

Publication Number Publication Date
CN110366318A true CN110366318A (zh) 2019-10-22
CN110366318B CN110366318B (zh) 2021-05-11

Family

ID=68219579

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910640991.2A Active CN110366318B (zh) 2019-07-16 2019-07-16 一种减小v-cut线到导线间距的加工工艺

Country Status (1)

Country Link
CN (1) CN110366318B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111432563A (zh) * 2020-05-28 2020-07-17 遂宁市广天电子有限公司 一种减小pcb板v割分板后尺寸公差的方法
CN113923897A (zh) * 2021-09-23 2022-01-11 依利安达(广州)电子有限公司 一种pcb板制作方法及pcb板

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6665170B1 (en) * 2002-06-21 2003-12-16 Bryan T. Warner Light emitting diode illumination system
CN100521167C (zh) * 2002-04-24 2009-07-29 三洋电机株式会社 混合集成电路装置的制造方法
CN101945536A (zh) * 2007-12-26 2011-01-12 三洋电机株式会社 电路基板及其制造方法、电路装置及其制造方法
CN201893987U (zh) * 2010-10-22 2011-07-06 春焱电子科技(苏州)有限公司 具有v坑防漏测试的pcb板件
CN103687309A (zh) * 2012-09-24 2014-03-26 广东兴达鸿业电子有限公司 一种高频电路板的生产工艺
CN103874329A (zh) * 2012-12-11 2014-06-18 深南电路有限公司 Pcb板v-cut加工方法
CN106102328A (zh) * 2016-08-22 2016-11-09 景旺电子科技(龙川)有限公司 一种印制板cob围坝制作方法
CN106304637A (zh) * 2016-08-09 2017-01-04 安徽广德威正光电科技有限公司 一种pcb板加工成形的方法
CN107683636A (zh) * 2015-06-17 2018-02-09 日本电产三协株式会社 电路板
CN108012419A (zh) * 2017-10-31 2018-05-08 广德博亚新星电子科技有限公司 一种pcb板零距离v-cut加工方法

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100521167C (zh) * 2002-04-24 2009-07-29 三洋电机株式会社 混合集成电路装置的制造方法
US6665170B1 (en) * 2002-06-21 2003-12-16 Bryan T. Warner Light emitting diode illumination system
CN101945536A (zh) * 2007-12-26 2011-01-12 三洋电机株式会社 电路基板及其制造方法、电路装置及其制造方法
CN201893987U (zh) * 2010-10-22 2011-07-06 春焱电子科技(苏州)有限公司 具有v坑防漏测试的pcb板件
CN103687309A (zh) * 2012-09-24 2014-03-26 广东兴达鸿业电子有限公司 一种高频电路板的生产工艺
CN103874329A (zh) * 2012-12-11 2014-06-18 深南电路有限公司 Pcb板v-cut加工方法
CN107683636A (zh) * 2015-06-17 2018-02-09 日本电产三协株式会社 电路板
CN106304637A (zh) * 2016-08-09 2017-01-04 安徽广德威正光电科技有限公司 一种pcb板加工成形的方法
CN106102328A (zh) * 2016-08-22 2016-11-09 景旺电子科技(龙川)有限公司 一种印制板cob围坝制作方法
CN108012419A (zh) * 2017-10-31 2018-05-08 广德博亚新星电子科技有限公司 一种pcb板零距离v-cut加工方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111432563A (zh) * 2020-05-28 2020-07-17 遂宁市广天电子有限公司 一种减小pcb板v割分板后尺寸公差的方法
CN113923897A (zh) * 2021-09-23 2022-01-11 依利安达(广州)电子有限公司 一种pcb板制作方法及pcb板

Also Published As

Publication number Publication date
CN110366318B (zh) 2021-05-11

Similar Documents

Publication Publication Date Title
CN113056117B (zh) 一种只对孔壁进行金属化和电镀的方法
CN1209814C (zh) 具有电镀电阻器的印刷电路板的制造方法
CN103687312B (zh) 镀金线路板制作方法
CN108174513B (zh) 线路板及其加工方法、功放槽的加工方法
CN103687338A (zh) 线路板高精度控深钻孔的方法
CN107613678A (zh) 一种厚铜板的制作工艺
CN110366318A (zh) 一种减小v-cut线到导线间距的加工工艺
CN101702869A (zh) 由无覆铜的绝缘基板直接制作线路板的方法
CN102006721B (zh) 印刷电路板基板及其制作方法
CN108882566A (zh) 一种pcb的制作方法
CN104093279A (zh) 一种基于激光凹槽加工工艺的印制电路板制作方法
CN112203426B (zh) 一种印制电路板的背钻方法、装置、设备及存储介质
CN105025658A (zh) 一种应用在pcb板上的机械背钻孔方法
CN102869205A (zh) Pcb板金属化孔成型方法
CN106304696B (zh) 具多层交叉盲槽的印制线路板及其制备方法
CN110839320A (zh) 沉头孔类pcb板的加工方法
KR20190133681A (ko) 표면 처리 동박 및 이를 이용한 동 클래드 적층판
KR20120115310A (ko) 전자 회로 및 그 형성 방법 그리고 전자 회로 형성용 동장 적층판
CN108112175B (zh) 一种阶梯槽底部图形化pcb的制作方法
CN104846372B (zh) 局部蚀刻制作立体件的方法及定位治具
CN108323040A (zh) 一种具有阶梯槽的pcb的制作方法及pcb
CN104378922A (zh) 一种适合于高频电路的精细电路板形成方法
CN104284528B (zh) 印刷电路板背钻的加工方法
CN105120597A (zh) 一种印制电路板的制作方法
KR101344176B1 (ko) 인쇄 회로 기판용 동박 및 인쇄 회로 기판용 동장 적층판

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant