CN110235200B - 能够减少读取时间的存储系统 - Google Patents
能够减少读取时间的存储系统 Download PDFInfo
- Publication number
- CN110235200B CN110235200B CN201980000787.2A CN201980000787A CN110235200B CN 110235200 B CN110235200 B CN 110235200B CN 201980000787 A CN201980000787 A CN 201980000787A CN 110235200 B CN110235200 B CN 110235200B
- Authority
- CN
- China
- Prior art keywords
- terminal
- transistor
- current
- coupled
- voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/26—Sensing or reading circuits; Data output circuits
- G11C16/28—Sensing or reading circuits; Data output circuits using differential sensing or reference cells, e.g. dummy cells
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/24—Bit-line control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/30—Power supply circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1051—Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
- G11C7/1057—Data output buffers, e.g. comprising level conversion circuits, circuits for adapting load
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/12—Bit line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, equalising circuits, for bit lines
Abstract
一种偏置电路包括充电电流再现单元、单元电流再现单元、电流比较器以及位线偏置发生器。所述充电电流再现单元根据流经电压偏置晶体管的充电电流来生成充电参考电压。所述单元电流再现单元根据流经共源晶体管的单元电流来生成单元参考电压。所述电流比较器包括用于根据所述充电参考电压生成复制充电电流的第一电流发生器以及用于根据所述单元参考电压生成复制单元电流的第二电流发生器。所述位线偏置发生器根据所述复制充电电流和所述复制单元电流之间的差异生成位线偏置电压,以控制页缓冲器对位线进行充电。
Description
技术领域
本发明涉及一种存储系统,更具体而言,涉及一种能够减少读取时间的存储系统。
背景技术
在存储系统中,通常通过感测由存储单元导致的位线上的数据电压来读取存储在存储单元中的数据。例如,在NAND存储器读取序列中,为了读取存储在存储单元中的数据,可以首先将耦合至存储单元的位线预充电至预定电平。在已经建立位线的电压之后,可以提高耦合至存储单元的字线,以使存储单元根据存储在存储单元中的数据生成电流。如果尚未对存储单元进行编程,则存储单元可以生成使位线的电压被拉下的显著电流。否则,如果存储单元已经被编程,则存储单元将不生成任何电流或将仅生成微不足道的电流,使得位线的电压将保持在相似的电平。因此,通过感测位线的电压,可以读取存储在存储单元中的数据。
然而,由于不可避免的寄生电阻器和电容器导致位线是电阻性和电容性的,因此位线的建立时间将占总的读取时间的很大一部分。此外,由于电阻和电容特性是不可预测的并且随工艺而变化,因此不同存储单元所需的建立时间也不同。因此,始终应用最坏情况的建立时间以确保感测精度。另外,在现有技术中,利用由预定电压控制的主从晶体管对位线进行预充电。在这种情况下,随着位线的电压接近期望电平,充电能力可能降低,这也增加了读取时间。
发明内容
本发明的一个实施例公开了一种存储系统。所述存储系统包括多个存储单元、电压偏置晶体管、页缓冲器、共源晶体管和偏置电路。
第一存储单元耦合至位线。所述电压偏置晶体管具有用于接收第一系统电压的第一端子、第二端子、以及用于接收第一偏置电压的控制端子。
所述页缓冲器耦合至所述位线和所述电压偏置晶体管的第二端子。所述页缓冲器在预充电操作期间根据位线偏置电压将第一位线充电到第一系统电压,并且在感测操作期间形成从所述第一位线到感测放大器的感测路径。
所述共源晶体管具有耦合至所述第一位线的第一端子、用于接收小于所述第一系统电压的第二系统电压的第二端子、以及用于接收控制信号的控制端子。
所述偏置电路包括充电电流再现单元、单元电流再现单元、电流比较器以及位线偏置发生器。所述充电电流再现单元耦合至所述电压偏置晶体管。所述充电电流再现单元根据流经所述电压偏置晶体管的充电电流生成充电参考电压。所述单元电流再现单元耦合至所述共源晶体管。所述单元电流再现单元根据流经所述共源晶体管的单元电流生成单元参考电压。
所述电流比较器耦合至所述充电电流再现单元和所述单元电流再现单元。所述电流比较器包括第一电流发生器和第二电流发生器。所述第一电流发生器根据所述充电参考电压生成复制充电电流,所述第二电流发生器根据所述单元参考电压生成复制单元电流。
所述位线偏置发生器耦合至所述电流比较器和所述第一页缓冲器。所述位线偏置发生器根据第一复制充电电流和第一复制单元电流之间的差异来生成所述位线偏置电压。
本发明的另一实施例公开了一种偏置电路。所述偏置电路包括充电电流再现单元、单元电流再现单元、电流比较器以及位线偏置发生器。
所述充电电流再现单元耦合至电压偏置晶体管,并且根据流经所述电压偏置晶体管的充电电流生成充电参考电压。所述单元电流再现单元耦合至共源晶体管,并且根据流经所述共源晶体管的单元电流生成单元参考电压。
所述电流比较器耦合至所述充电电流再现单元和所述单元电流再现单元。所述电流比较器包括第一电流发生器和第二电流发生器。所述第一电流发生器根据所述充电参考电压生成复制充电电流,所述第二电流发生器根据所述单元参考电压生成复制单元电流。
所述位线偏置发生器耦合至所述电流比较器和页缓冲器,并且生成位线偏置电压以控制所述页缓冲器,从而根据所述复制充电电流和所述复制单元电流之间的差异对位线进行充电。
多个第一存储单元耦合至所述位线,所述电压偏置晶体管具有用于接收第一系统电压的第一端子、第二端子、以及用于接收第一偏置电压的控制端子。所述页缓冲器耦合至所述位线和所述电压偏置晶体管的第二端子,并且在预充电操作期间根据所述位线偏置电压将所述位线充电到第一系统电压。所述共源晶体管具有耦合至所述位线的第一端子、用于接收小于所述第一系统电压的第二系统电压的第二端子、以及用于接收控制信号的控制端子。
在阅读了各个附图中示出的优选实施例的以下详细描述之后,本发明的这些和其他目的毫无疑问对本领域普通技术人员来说将变得显而易见。
附图说明
图1示出了根据本发明一个实施例的存储系统。
图2示出了根据本发明一个实施例的偏置电路。
具体实施方式
图1示出了根据本发明一个实施例的存储系统100。存储系统100包括多个存储单元MC(1,1)至MC(M,N)、电压偏置晶体管110、页缓冲器1201至120N、共源晶体管120以及偏置电路130,其中M和N是正整数。
在图1中,存储单元MC(1,1)至MC(M,N)被布置为阵列。例如,存储单元MC(1,1)至MC(M,1)可以被耦合至位线BL1,并且存储单元MC(1,N)至MC(M,N)可以被耦合至位线BLN。此外,存储单元MC(1,1)至MC(1,N)可以耦合至字线WL1,并且存储单元MC(M,1)至MC(M,N)可以被耦合至字线WLM。
电压偏置晶体管110具有用于接收第一系统电压VS1的第一端子、第二端子以及用于接收第一偏置电压VB1的控制端子。第一偏置电压VB1可以导通电压偏置晶体管110,以通过页缓冲器1201至120N对位线BL1至BLN进行充电。
页缓冲器1201至120N可以具有相同的结构。例如,页缓冲器1201可以被耦合至位线BL1和电压偏置晶体管110的第二端子。页缓冲器1201可以在预充电操作期间根据位线偏置电压VBLB将位线BL1充电至第一系统电压VS1,并且可以在感测操作期间形成从位线BL1到感测放大器的感测路径。
在图1中,页缓冲器1201包括晶体管M1至M5。晶体管M1具有耦合至电压偏置晶体管110的第二端子的第一端子、第二端子以及用于接收预充电控制信号SIGC1的控制端子。晶体管M2具有耦合至晶体管M1的第二端子的第一端子、第二端子以及用于接收钳位控制信号SIGC2的控制端子。晶体管M3具有耦合至第二晶体管M2的第二端子的第一端子、耦合至位线BL1的第二端子、以及用于接收位线偏置电压VBLB的控制端子。晶体管M4具有耦合至晶体管M2的第二端子的第一端子、耦合至用于感测的感测放大器的第二端子以及用于接收感测控制信号SIGC3的控制端子。晶体管M5具有耦合至晶体管M1的第二端子的第一端子、耦合至晶体管M4的第二端子的第二端子以及用于接收预充电选择信号SIGC4的控制端子。
在预充电操作期间,晶体管M1和M2将被导通,并且晶体管M3也将被导通以对位线BL1进行充电。在一些实施例中,存储系统100还可以包括高电压通过晶体管1501至150N,并且页缓冲器1201至120N可以分别通过高电压通过晶体管1501至150N耦合至位线BL1至BLN。在这种情况下,在位线BL1的预充电操作期间,高电压通过晶体管1501也将由通过信号SIGHV导通。
而且,在感测操作期间,晶体管M1、M2和M3可以被截止,并且晶体管M4可以被导通,使得位线BL的电压可以由感测放大器感测。晶体管M5可以用于根据需要选择要进行预充电的位线。
共源晶体管130具有耦合至位线BL1至BLN的第一端子、用于接收小于第一系统电压VS1的第二系统电压VS2的第二端子以及用于接收控制信号SIGACS的控制端子。
在位线BL1的预充电操作期间,电压偏置晶体管110和共源晶体管130可以被导通,并且还可以导通页缓冲器1201的晶体管M1、M2和M3。因此,位线BL1可以被预充电。然而,在现有技术中,随着位线BL1的电压增大,施加在晶体管M3上的栅极到源极电压将减小,从而削弱了充电能力并增加了预充电所需的时间。在存储系统100中,为了解决该问题,偏置电路140可以用于根据预充电操作的情况来生成和调整位线偏置电压VBLB以控制晶体管M3。
图2还示出了根据本发明一个实施例的偏置电路140。偏置电路140包括充电电流再现单元142、单元电流再现单元144、电流比较器146和位线偏置发生器148。
充电电流再现单元142耦合至电压偏置晶体管110,并且可以根据流经电压偏置晶体管110的充电电流Ichg来生成充电参考电压Vref1。
单元电流再现单元144耦合至共源晶体管130,并且可以根据流经共源晶体管130的单元电流Icell来生成单元参考电压Vref2。
电流比较器146耦合至充电电流再现单元142和单元电流再现单元144。电流比较器146包括第一电流发生器146A和第二电流发生器146B。第一电流发生器146A可以根据充电参考电压Vref1来生成复制充电电流Irchg1,第二电流发生器146B可以根据单元参考电压Vref2来生成复制单元电流Ircell1。
位线偏置发生器148耦合至电流比较器146和页缓冲器1201至120N。位线偏置发生器148可以根据复制充电电流Irchg1和复制单元电流Ircell1之间的差异来生成位线偏置电压VBLB。
在一些实施例中,充电电流Ichg的流经电压偏置晶体管110的部分可以在预充电操作开始时流至位线BL1至BLN上的寄生电容器,而其余的充电电流Ichg将流经共源晶体管130。之后,当寄生电容器被充电时,充电电流Ichg将全部流经共源晶体管130。
也就是说,在预充电操作开始时,充电电流Ichg将大于单元电流Icell,因此,复制充电电流Irchg1应该大于复制单元电流Ircell1。在这种情况下,复制充电电流Irchg1和复制单元电流Ircell1之间的差异将使得位线偏置发生器148提高位线偏置电压VBLB,从而晶体管M3可以被完全导通,从而提高充电能力。
之后,当寄生电容器被完全充电时,复制充电电流Irchg1将基本上等于复制单元电流Ircell1。在这种情况下,可能意味着位线BL1已被充电,因此位线偏置发生器148将保持位线偏置电压VBLB,并且可以相应地执行感测操作。
在一些实施例中,电流比较器146还可以包括第三电流发生器146C、第四电流发生器146D和用于生成感测指示信号SIGIDCT的反相器146E。第三电流发生器146C可以根据充电参考电压Vref1生成复制充电电流Irchg2,第四电流发生器146D可以根据单元参考电压Vref2生成复制单元电流Ircell2。反相器146E具有耦合至第三电流发生器146C和第四电流发生器146D的输入端子、以及用于根据复制充电电流Irchg2和复制单元电流Ircell2之间的差异输出感测指示信号SIGIDCT的输出端子。在这种情况下,当复制充电电流Irchg2和复制单元电流Ircell2之间的差异变为零时,感测指示信号SIGIDCT将被翻转,并且感测操作可以由翻转的感测指示信号SIGIDCT相应地触发。
由于位线偏置发生器148可以立即根据位线BL1至BLN的充电状态来调整位线偏置电压VBLB,因此在预充电操作期间可以将充电能力保持为强。而且,由于可以通过复制充电电流Irchg1和复制单元电流Ircell1之间的差异来检测位线BL1至BLN的充电状态,所以可以终止预充电操作并且一旦位线BL1至BLN被预充电就可以触发感测操作。也就是说,可以优化预充电时间,并且可以控制预充电操作而不受工艺变化的影响。
在图2中,充电电流再现单元142包括晶体管M6、M7以及运算放大器OP1。晶体管M6具有用于接收第一系统电压VS1的第一端子、第二端子以及耦合至电压偏置晶体管110的控制端子的控制端子。运算放大器OP1具有耦合至晶体管M6的第二端子的正输入端子、耦合至电压偏置晶体管110的第二端子的负输入端子以及用于输出充电参考电压Vref1的输出端子。晶体管M7具有耦合至晶体管M6的第二端子的第一端子、用于接收第二系统电压VS2的第二端子以及耦合至运算放大器OP1的输出端子的控制端子。
在这种情况下,运算放大器OP1可以确保晶体管M6与电压偏置晶体管110在相同的条件下被偏置。因此,充电电流再现单元142能够根据流经电压偏置晶体管110的充电电流Ichg生成再现电流。
类似地,单元电流再现单元144包括晶体管M8、M9以及运算放大器OP2。晶体管M8具有用于接收第一系统电压VS1的第一端子、第二端子以及控制端子。运算放大器OP2具有耦合至晶体管M8的第二端子的正输入端子、耦合至位线BL1至BLN的负输入端子以及耦合至晶体管M8的控制端子以用于输出单元参考电压Vref2的输出端子。晶体管M9具有耦合至晶体管M8的第二端子的第一端子、用于接收第二系统电压VS2的第二端子以及耦合至共源晶体管130的控制端子的控制端子。
在这种情况下,运算放大器OP2可以确保晶体管M9与共源晶体管130在相同的条件下被偏置。因此,单元电流再现单元144能够根据流经共源晶体管130的单元电流Icell生成再现电流。
在图2中,第一电流发生器146A包括晶体管M10,所述晶体管M10具有第一端子、用于接收第二系统电压VS2的第二端子以及用于接收充电参考电压Vref1的控制端子。此外,第二电流发生器146B包括晶体管M11,所述晶体管M11具有用于接收第一系统电压VS1的第一端子、耦合至晶体管M10的第一端子的第二端子以及用于接收单元参考电压Vref2的控制端子。
另外,在图2中,晶体管M7和M10是N型晶体管,而晶体管M8和M11是P型晶体管。在这种情况下,利用充电参考电压Vref1,晶体管M10将与晶体管M7在相同的条件下被偏置,使得晶体管M10可以通过镜像流经晶体管M7的电流来生成复制充电电流Irchg1。类似地,利用单元参考电压Vref2,晶体管M11将晶体管M8在相同的条件下被偏置,使得晶体管M11可以通过镜像流经晶体管M8的电流来生成复制单元电流Ircell1。
在图2中,位线偏置发生器148包括运算放大器OP3、晶体管M12以及电阻器R1。运算放大器OP3具有用于接收第二偏置电压VB2的正输入端子、耦合至晶体管M10的第一端子的负输入端子以及用于输出位线偏置电压VBLB的输出端子。晶体管M12具有耦合至运算放大器OP3的输出端子的第一端子、耦合至运算放大器OP3的负输入端子的第二端子以及耦合至晶体管M12的第一端子的控制端子。电阻器R1具有耦合至晶体管M12的第二端子的第一端子以及用于接收第二系统电压VS2的第二端子。
在这种情况下,当复制充电电流Irchg1大于复制单元电流Ircell1时,差分电流Idiff将被馈送到位线偏置发生器148,从而下拉运算放大器OP3的负输入端子的电压并且提高位线偏置电压VBLB。
在一些实施例中,可以根据系统要求来选择晶体管M7和M10的尺寸比率,以调整复制充电电流Irchg1。然而,晶体管M8和M11的尺寸比率应该与晶体管M7和M10的尺寸比率相同。
类似地,可以根据系统要求来选择晶体管M6和电压偏置晶体管110的尺寸比率,并且晶体管M6和电压偏置晶体管110的尺寸比率应该与晶体管M9和共源晶体管130的尺寸比率相同。
此外,在图2中,充电电流再现单元142和单元电流再现单元144可以使用运算放大器OP1和OP2来牢固地固定偏置状况;然而,在一些其他实施例中,充电电流再现单元142和单元电流再现单元144可以用其他结构来实现,例如常用的电流镜。
而且,在图1中,位线BL1至BLN可以同时被预充电,但是,在一些其他实施例中,位线BL1至BLN也可以根据系统要求而与页缓冲器1201至120N独立预充电。
综上所述,本发明实施例提供的存储系统和偏置电路可以根据位线的充电状态来立即调整位线偏置电压,使得在预充电操作期间可以保持强的充电能力。而且,由于可以通过复制充电电流和复制单元电流之间的差异来检测位线的充电状态,所以可以优化预充电时间,并且可以控制预充电操作而不受工艺变化的影响。
本领域技术人员将容易地观察到,可以在保留本发明的教导的同时对装置和方法进行各种修改和替换。因此,上述公开内容应被理解为仅受所附权利要求的范围和界限的限制。
Claims (18)
1.一种存储系统,包括:
多个第一存储单元,所述多个第一存储单元耦合至第一位线;
电压偏置晶体管,所述电压偏置晶体管具有被配置为接收第一系统电压的第一端子、第二端子以及控制端子;
第一页缓冲器,所述第一页缓冲器耦合至所述第一位线和所述电压偏置晶体管的所述第二端子;
共源晶体管,所述共源晶体管具有耦合至所述第一位线的第一端子、被配置为接收第二系统电压的第二端子、以及控制端子;以及
偏置电路,所述偏置电路包括:
充电电流再现单元,所述充电电流再现单元耦合至所述电压偏置晶体管,并且被配置为根据流经所述电压偏置晶体管的充电电流来生成充电参考电压;
单元电流再现单元,所述单元电流再现单元耦合至所述共源晶体管,并且被配置为根据流经所述共源晶体管的单元电流来生成单元参考电压;
电流比较器,所述电流比较器耦合至所述充电电流再现单元和所述单元电流再现单元,并且包括:
第一电流发生器,所述第一电流发生器被配置为根据所述充电参考电压来生成第一复制充电电流;以及
第二电流发生器,所述第二电流发生器被配置为根据所述单元参考电压来生成第一复制单元电流;以及
位线偏置发生器,所述位线偏置发生器耦合至所述电流比较器和所述第一页缓冲器,并且被配置为根据所述第一复制充电电流与所述第一复制单元电流之间的差异来生成位线偏置电压。
2.根据权利要求1所述的存储系统,其中:
当所述第一复制充电电流大于所述第一复制单元电流时,所述位线偏置发生器提高所述位线偏置电压;并且
当所述第一复制充电电流基本上等于所述第一复制单元电流时,所述位线偏置发生器保持所述位线偏置电压。
3.根据权利要求1所述的存储系统,其中,所述第一页缓冲器包括:
第一晶体管,所述第一晶体管具有耦合至所述电压偏置晶体管的所述第二端子的第一端子、第二端子以及被配置为接收预充电控制信号的控制端子;
第二晶体管,所述第二晶体管具有耦合至所述第一晶体管的所述第二端子的第一端子、第二端子以及被配置为接收钳位控制信号的控制端子;
第三晶体管,所述第三晶体管具有耦合至所述第二晶体管的所述第二端子的第一端子、耦合至所述第一位线的第二端子以及被配置为接收所述位线偏置电压的控制端子;
第四晶体管,所述第四晶体管具有耦合至所述第二晶体管的所述第二端子的第一端子、耦合至感测放大器的第二端子以及被配置为接收感测控制信号的控制端子;以及
第五晶体管,所述第五晶体管具有耦合至所述第一晶体管的所述第二端子的第一端子、耦合至所述第四晶体管的所述第二端子的第二端子以及被配置为接收预充电选择信号的控制端子。
4.根据权利要求1所述的存储系统,其中,所述充电电流再现单元包括:
第六晶体管,所述第六晶体管具有被配置为接收所述第一系统电压的第一端子、第二端子以及耦合至所述电压偏置晶体管的所述控制端子的控制端子;
第一运算放大器,所述第一运算放大器具有耦合至所述第六晶体管的所述第二端子的正输入端子、耦合至所述电压偏置晶体管的所述第二端子的负输入端子以及被配置为输出所述充电参考电压的输出端子;以及
第七晶体管,所述第七晶体管具有耦合至所述第六晶体管的所述第二端子的第一端子、被配置为接收所述第二系统电压的第二端子以及耦合至所述第一运算放大器的所述输出端子的控制端子。
5.根据权利要求4所述的存储系统,其中,所述单元电流再现单元包括:
第八晶体管,所述第八晶体管具有被配置为接收所述第一系统电压的第一端子、第二端子以及控制端子;
第二运算放大器,所述第二运算放大器具有耦合至所述第八晶体管的所述第二端子的正输入端子、耦合至所述第一位线的负输入端子以及耦合至所述第八晶体管的所述控制端子并且被配置为输出所述单元参考电压的输出端子;以及
第九晶体管,所述第九晶体管具有耦合至所述第八晶体管的所述第二端子的第一端子、被配置为接收所述第二系统电压的第二端子以及耦合至所述共源晶体管的所述控制端子的控制端子。
6.根据权利要求5所述的存储系统,其中:
第一电流发生器包括第十晶体管,所述第十晶体管具有第一端子、被配置为接收所述第二系统电压的第二端子以及被配置为接收所述充电参考电压的控制端子;并且
第二电流发生器包括第十一晶体管,所述第十一晶体管具有被配置为接收所述第一系统电压的第一端子、耦合至所述第十晶体管的所述第一端子的第二端子以及被配置为接收所述单元参考电压的控制端子。
7.根据权利要求6所述的存储系统,其中:
所述第十晶体管和所述第七晶体管是N型晶体管;并且
所述第十一晶体管和所述第八晶体管是P型晶体管。
8.根据权利要求6所述的存储系统,其中,所述位线偏置发生器包括:
第三运算放大器,所述第三运算放大器具有被配置为接收第二偏置电压的正输入端子、耦合至所述第十晶体管的所述第一端子的负输入端子以及被配置为输出所述位线偏置电压的输出端子;
第十二晶体管,所述第十二晶体管具有耦合到所述第三运算放大器的所述输出端子的第一端子、耦合到所述第三运算放大器的所述负输入端子的第二端子以及耦合到所述第十二晶体管的所述第一端子的控制端子;以及
电阻器,所述电阻器具有耦合至所述第十二晶体管的所述第二端子的第一端子以及被配置为接收所述第二系统电压的第二端子。
9.根据权利要求1所述的存储系统,其中,所述电流比较器还包括:
第三电流发生器,所述第三电流发生器被配置为根据所述充电参考电压来生成第二复制充电电流;
第四电流发生器,所述第四电流发生器被配置为根据所述单元参考电压来生成第二复制单元电流;以及
反相器,所述反相器具有耦合至所述第三电流发生器和所述第四电流发生器的输入端子以及被配置为根据所述第二复制充电电流和所述第二复制单元电流之间的差异来输出感测指示信号的输出端子。
10.根据权利要求1所述的存储系统,还包括:
多个第二存储单元,所述多个第二存储单元耦合至第二位线;以及
第二页缓冲器,所述第二页缓冲器耦合至所述第二位线、所述电压偏置晶体管的所述第二端子、所述共源晶体管的所述第一端子以及所述位线偏置发生器。
11.一种偏置电路,包括:
充电电流再现单元,所述充电电流再现单元被配置为耦合至电压偏置晶体管,并且根据流经所述电压偏置晶体管的充电电流来生成充电参考电压;
单元电流再现单元,所述单元电流再现单元被配置为耦合至共源晶体管,并且根据流经所述共源晶体管的单元电流来生成单元参考电压;
电流比较器,所述电流比较器耦合至所述充电电流再现单元和所述单元电流再现单元,所述电流比较器包括:
第一电流发生器,所述第一电流发生器被配置为根据所述充电参考电压来生成第一复制充电电流;以及
第二电流发生器,所述第二电流发生器被配置为根据所述单元参考电压来生成第一复制单元电流;以及
位线偏置发生器,所述位线偏置发生器耦合至所述电流比较器,并且所述位线偏置发生器被配置为耦合至页缓冲器,并且根据所述第一复制充电电流和所述第一复制单元电流之间的差异生成位线偏置电压,以控制所述页缓冲器对位线进行充电。
12.根据权利要求11所述的偏置电路,其中:
当所述第一复制充电电流大于所述第一复制单元电流时,所述位线偏置发生器提高所述位线偏置电压;并且
当所述第一复制充电电流基本上等于所述第一复制单元电流时,所述位线偏置发生器保持所述位线偏置电压。
13.根据权利要求11所述的偏置电路,其中,所述充电电流再现单元包括:
第一晶体管,所述第一晶体管具有被配置为接收第一系统电压的第一端子、第二端子以及耦合至所述电压偏置晶体管的控制端子的控制端子;
第一运算放大器,所述第一运算放大器具有耦合至所述第一晶体管的所述第二端子的正输入端子、耦合至所述电压偏置晶体管的所述第二端子的负输入端子以及被配置为输出所述充电参考电压的输出端子;以及
第二晶体管,所述第二晶体管具有耦合至所述第一晶体管的所述第二端子的第一端子、被配置为接收第二系统电压的第二端子以及耦合至所述第一运算放大器的所述输出端子的控制端子。
14.根据权利要求13所述的偏置电路,其中,所述单元电流再现单元包括:
第三晶体管,所述第三晶体管具有被配置为接收所述第一系统电压的第一端子、第二端子以及控制端子;
第二运算放大器,所述第二运算放大器具有耦合至所述第三晶体管的所述第二端子的正输入端子、耦合至所述位线的负输入端子以及耦合至所述第三晶体管的所述控制端子并且被配置为输出所述单元参考电压的输出端子;以及
第四晶体管,所述第四晶体管具有耦合至所述第三晶体管的所述第二端子的第一端子、被配置为接收所述第二系统电压的第二端子以及耦合至所述共源晶体管的所述控制端子的控制端子。
15.根据权利要求14所述的偏置电路,其中:
所述第一电流发生器包括第五晶体管,所述第五晶体管具有第一端子、被配置为接收所述第二系统电压的第二端子以及被配置为接收所述充电参考电压的控制端子;并且
所述第二电流发生器包括第六晶体管,所述第六晶体管具有被配置为接收所述第一系统电压的第一端子、耦合至所述第五晶体管的所述第一端子的第二端子以及被配置为接收所述单元参考电压的控制端子。
16.根据权利要求15所述的偏置电路,其中:
所述第五晶体管和所述第二晶体管是N型晶体管;并且
所述第六晶体管和所述第三晶体管是P型晶体管。
17.根据权利要求16所述的偏置电路,其中,所述位线偏置发生器包括:
第三运算放大器,所述第三运算放大器具有被配置为接收第二偏置电压的正输入端子、耦合至所述第五晶体管的所述第一端子的负输入端子以及被配置为输出所述位线偏置电压的输出端子;
第七晶体管,所述第七晶体管具有耦合到所述第三运算放大器的所述输出端子的第一端子、耦合到所述第三运算放大器的所述负输入端子的第二端子以及耦合到所述第七晶体管的所述第一端子的控制端子;以及
电阻器,所述电阻器具有耦合至所述第七晶体管的所述第二端子的第一端子以及被配置为接收所述第二系统电压的第二端子。
18.根据权利要求11所述的偏置电路,其中,所述电流比较器还包括:
第三电流发生器,所述第三电流发生器被配置为根据所述充电参考电压来生成第二复制充电电流;
第四电流发生器,所述第四电流发生器被配置为根据所述单元参考电压来生成第二复制单元电流;以及
反相器,所述反相器具有耦合至所述第三电流发生器和所述第四电流发生器的输入端子以及被配置为根据所述第二复制充电电流和所述第二复制单元电流之间的差异来输出感测指示信号的输出端子。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010673428.8A CN111816226B (zh) | 2019-04-30 | 2019-04-30 | 能够减少读取时间的存储系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/CN2019/085219 WO2020220274A1 (en) | 2019-04-30 | 2019-04-30 | Memory system capable of reducing the reading time |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010673428.8A Division CN111816226B (zh) | 2019-04-30 | 2019-04-30 | 能够减少读取时间的存储系统 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110235200A CN110235200A (zh) | 2019-09-13 |
CN110235200B true CN110235200B (zh) | 2020-08-25 |
Family
ID=67855269
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201980000787.2A Active CN110235200B (zh) | 2019-04-30 | 2019-04-30 | 能够减少读取时间的存储系统 |
CN202010673428.8A Active CN111816226B (zh) | 2019-04-30 | 2019-04-30 | 能够减少读取时间的存储系统 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010673428.8A Active CN111816226B (zh) | 2019-04-30 | 2019-04-30 | 能够减少读取时间的存储系统 |
Country Status (7)
Country | Link |
---|---|
US (3) | US10998059B2 (zh) |
EP (1) | EP3918599B1 (zh) |
JP (1) | JP7146114B2 (zh) |
KR (1) | KR102652215B1 (zh) |
CN (2) | CN110235200B (zh) |
TW (1) | TWI694461B (zh) |
WO (1) | WO2020220274A1 (zh) |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102385900A (zh) * | 2011-08-31 | 2012-03-21 | 上海宏力半导体制造有限公司 | 存储器和灵敏放大器 |
KR20120060507A (ko) * | 2010-12-02 | 2012-06-12 | 에스케이하이닉스 주식회사 | 비휘발성 메모리 장치 |
CN106782653A (zh) * | 2016-12-07 | 2017-05-31 | 武汉新芯集成电路制造有限公司 | 一种读操作的优化方法 |
CN108028057A (zh) * | 2015-09-17 | 2018-05-11 | 国际商业机器公司 | 用于sram应用的单端位线电流读出放大器 |
CN108074617A (zh) * | 2016-11-18 | 2018-05-25 | 中芯国际集成电路制造(上海)有限公司 | 一种非易失性存储器 |
CN108492840A (zh) * | 2018-03-12 | 2018-09-04 | 武汉新芯集成电路制造有限公司 | 灵敏放大器 |
CN109658966A (zh) * | 2017-10-11 | 2019-04-19 | 意法半导体股份有限公司 | 非易失性存储器件的读取电路和方法 |
Family Cites Families (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4271168B2 (ja) * | 2004-08-13 | 2009-06-03 | 株式会社東芝 | 半導体記憶装置 |
DE102005052058B4 (de) * | 2005-10-31 | 2007-07-12 | Infineon Technologies Ag | Spannungsregler für eine Bitleitung einer Halbleiterspeicher-Zelle |
US8391061B2 (en) * | 2006-12-29 | 2013-03-05 | Intel Corporation | Flash memory and associated methods |
US8274842B1 (en) * | 2008-09-25 | 2012-09-25 | Adesto Technologies Corporation | Variable impedance memory device having simultaneous program and erase, and corresponding methods and circuits |
KR101498219B1 (ko) * | 2008-11-04 | 2015-03-05 | 삼성전자주식회사 | 가변 저항 메모리 장치 및 그것을 포함하는 메모리 시스템 |
CN102013268B (zh) * | 2009-09-07 | 2013-07-10 | 上海宏力半导体制造有限公司 | 位线调整方法和单元、灵敏放大器 |
CN102834597B (zh) | 2010-03-23 | 2015-03-25 | 丰田自动车株式会社 | 内燃机排气净化装置 |
KR101139133B1 (ko) * | 2010-07-09 | 2012-04-30 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치 및 이의 동작 방법 |
US9030884B2 (en) * | 2011-04-06 | 2015-05-12 | Micron Technology, Inc. | Method and apparatus for pre-charging data lines in a memory cell array |
US8582381B2 (en) * | 2012-02-23 | 2013-11-12 | SanDisk Technologies, Inc. | Temperature based compensation during verify operations for non-volatile storage |
CN103794252B (zh) * | 2012-10-29 | 2018-01-09 | 硅存储技术公司 | 用于读出放大器的低电压电流参考产生器 |
KR102242022B1 (ko) * | 2013-09-16 | 2021-04-21 | 삼성전자주식회사 | 불휘발성 메모리 및 그것의 프로그램 방법 |
US9368224B2 (en) | 2014-02-07 | 2016-06-14 | SanDisk Technologies, Inc. | Self-adjusting regulation current for memory array source line |
CN103824597B (zh) * | 2014-03-07 | 2017-06-30 | 上海华虹宏力半导体制造有限公司 | 存储器、存储单元的读取电路及读取方法 |
CN105336369B (zh) * | 2014-07-22 | 2019-09-10 | 硅存储技术公司 | 用于高速闪存存储器系统的位线调节器 |
JP6313252B2 (ja) * | 2015-03-16 | 2018-04-18 | 東芝メモリ株式会社 | 半導体メモリ装置 |
KR102396117B1 (ko) * | 2015-10-27 | 2022-05-10 | 에스케이하이닉스 주식회사 | 페이지 버퍼 및 이를 포함하는 반도체 메모리 장치 |
US9754640B1 (en) * | 2016-10-19 | 2017-09-05 | Macronix International Co., Ltd. | Sensing circuit and method utilizing voltage replication for non-volatile memory device |
CN108615541B (zh) * | 2016-12-09 | 2021-04-06 | 中芯国际集成电路制造(上海)有限公司 | 一种位线预充电和放电电路以及存储器 |
KR102303763B1 (ko) | 2017-10-23 | 2021-09-16 | 삼성전자주식회사 | 반도체 메모리 장치 |
CN108038057A (zh) | 2017-12-20 | 2018-05-15 | 宣城新维保网络技术有限公司 | 一种嵌入式软件测试方法 |
CN109378028B (zh) * | 2018-08-22 | 2020-11-17 | 长江存储科技有限责任公司 | 一种降低编程干扰的控制方法及装置 |
-
2019
- 2019-04-30 WO PCT/CN2019/085219 patent/WO2020220274A1/en unknown
- 2019-04-30 CN CN201980000787.2A patent/CN110235200B/zh active Active
- 2019-04-30 CN CN202010673428.8A patent/CN111816226B/zh active Active
- 2019-04-30 KR KR1020217030739A patent/KR102652215B1/ko active IP Right Grant
- 2019-04-30 EP EP19927449.9A patent/EP3918599B1/en active Active
- 2019-04-30 JP JP2021557114A patent/JP7146114B2/ja active Active
- 2019-06-11 US US16/436,926 patent/US10998059B2/en active Active
- 2019-06-25 TW TW108122101A patent/TWI694461B/zh active
-
2021
- 2021-02-26 US US17/187,679 patent/US11270777B2/en active Active
-
2022
- 2022-01-28 US US17/587,998 patent/US11670384B2/en active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20120060507A (ko) * | 2010-12-02 | 2012-06-12 | 에스케이하이닉스 주식회사 | 비휘발성 메모리 장치 |
CN102385900A (zh) * | 2011-08-31 | 2012-03-21 | 上海宏力半导体制造有限公司 | 存储器和灵敏放大器 |
CN108028057A (zh) * | 2015-09-17 | 2018-05-11 | 国际商业机器公司 | 用于sram应用的单端位线电流读出放大器 |
CN108074617A (zh) * | 2016-11-18 | 2018-05-25 | 中芯国际集成电路制造(上海)有限公司 | 一种非易失性存储器 |
CN106782653A (zh) * | 2016-12-07 | 2017-05-31 | 武汉新芯集成电路制造有限公司 | 一种读操作的优化方法 |
CN109658966A (zh) * | 2017-10-11 | 2019-04-19 | 意法半导体股份有限公司 | 非易失性存储器件的读取电路和方法 |
CN108492840A (zh) * | 2018-03-12 | 2018-09-04 | 武汉新芯集成电路制造有限公司 | 灵敏放大器 |
Also Published As
Publication number | Publication date |
---|---|
US20220157390A1 (en) | 2022-05-19 |
KR102652215B1 (ko) | 2024-03-27 |
US20200350027A1 (en) | 2020-11-05 |
KR20210131403A (ko) | 2021-11-02 |
CN111816226A (zh) | 2020-10-23 |
JP2022528633A (ja) | 2022-06-15 |
US11670384B2 (en) | 2023-06-06 |
US20210183453A1 (en) | 2021-06-17 |
TWI694461B (zh) | 2020-05-21 |
WO2020220274A1 (en) | 2020-11-05 |
EP3918599A4 (en) | 2022-07-13 |
CN111816226B (zh) | 2021-03-30 |
JP7146114B2 (ja) | 2022-10-03 |
EP3918599A1 (en) | 2021-12-08 |
CN110235200A (zh) | 2019-09-13 |
EP3918599B1 (en) | 2023-07-05 |
US11270777B2 (en) | 2022-03-08 |
TW202042222A (zh) | 2020-11-16 |
US10998059B2 (en) | 2021-05-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7382674B2 (en) | Static random access memory (SRAM) with clamped source potential in standby mode | |
US7352618B2 (en) | Multi-level cell memory device and associated read method | |
JP7383164B2 (ja) | センスアンプ、メモリ及び制御方法 | |
EP4042422A1 (en) | Sense amplifier circuit, memory device, and operation method thereof | |
WO2022198857A1 (zh) | 灵敏放大器、存储器以及控制方法 | |
CN111383674A (zh) | 用于补偿sonos存储器的灵敏放大器 | |
TWI753792B (zh) | 感測放大器以及非揮發性記憶體的操作方法 | |
US9443569B2 (en) | Driver for a semiconductor memory and method thereof | |
KR100295564B1 (ko) | 불휘발성반도체기억장치와그정전압발생회로 | |
CN110235200B (zh) | 能够减少读取时间的存储系统 | |
US5734292A (en) | Intermediate potential generation circuit | |
US9558792B2 (en) | Voltage generating circuit | |
US5930178A (en) | Bitline voltage stabilization device and method | |
US10311944B2 (en) | SRAM read multiplexer including replica transistors | |
JP2000514586A (ja) | センスアンプトランジスタでの閾値電圧差の補償装置を有する半導体メモリセル用センスアンプ | |
US20060227639A1 (en) | Current sensing circuit and method of operation | |
CN111916124B (zh) | 数据读取电路及存储单元 | |
CN115083502A (zh) | 存储单元的检测方法及设备 | |
CN116645992A (zh) | 一种三维相变存储器亚阈值数据读出电路及读出方法 | |
KR20020030860A (ko) | 스토리지 노드 전압 검출 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |