CN110211885A - 功率芯片预封装、封装方法及其结构、晶圆预封装结构 - Google Patents

功率芯片预封装、封装方法及其结构、晶圆预封装结构 Download PDF

Info

Publication number
CN110211885A
CN110211885A CN201910467610.5A CN201910467610A CN110211885A CN 110211885 A CN110211885 A CN 110211885A CN 201910467610 A CN201910467610 A CN 201910467610A CN 110211885 A CN110211885 A CN 110211885A
Authority
CN
China
Prior art keywords
power chip
electrode
wafer
extraction
power
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910467610.5A
Other languages
English (en)
Other versions
CN110211885B (zh
Inventor
武伟
石浩
赛朝阳
唐新灵
吴军民
潘艳
张朋
李现兵
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
State Grid Corp of China SGCC
State Grid Jiangxi Electric Power Co Ltd
Global Energy Interconnection Research Institute
Original Assignee
State Grid Corp of China SGCC
State Grid Jiangxi Electric Power Co Ltd
Global Energy Interconnection Research Institute
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by State Grid Corp of China SGCC, State Grid Jiangxi Electric Power Co Ltd, Global Energy Interconnection Research Institute filed Critical State Grid Corp of China SGCC
Priority to CN201910467610.5A priority Critical patent/CN110211885B/zh
Publication of CN110211885A publication Critical patent/CN110211885A/zh
Application granted granted Critical
Publication of CN110211885B publication Critical patent/CN110211885B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/561Batch processing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3114Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the device being a chip scale package, e.g. CSP
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3135Double encapsulation or coating and encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/94Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Dicing (AREA)

Abstract

本发明公开了一种功率芯片预封装、封装方法及其结构、晶圆预封装结构,用于晶圆,晶圆上阵列排布有多个功率芯片,功率芯片的第一电极位于晶圆的第一表面,该预封装方法包括:将多个第一引出电极分别连接在功率芯片的第一电极上;利用封装材料填充各个第一引出电极之间的空间,形成包围第一引出电极的第一封装层;将多个第二引出电极分别连接在功率芯片的第二电极上;去除晶圆中各功率芯片之间预留划片槽区域,形成划片槽;利用封装材料填充划片槽及各个第二引出电极之间的空间,形成包围第二引出电极及划片槽的第二封装层;对晶圆进行切割,形成预封装功率芯片。通过实施本发明,避免了功率芯片终端受到污染的可能,提高了功率芯片的可靠性。

Description

功率芯片预封装、封装方法及其结构、晶圆预封装结构
技术领域
本发明涉及功率器件技术领域,具体涉及一种功率芯片预封装、封装方法及其结构、晶圆预封装结构。
背景技术
功率半导体器件通常是指通过电流为数十至数千安,承受电压为数百伏以上的电力电子器件,主要用于电力设备的电能变换。功率半导体器件包括绝缘栅双极型晶体管(Insulated Gate Bipolar Transistor,IGBT)、碳化硅金属-氧化物半导体场效应晶体管(SiC MOSFET)等器件,其中,IGBT属于电压控制型电力电子器件,具有输入阻抗大、驱动功率小、控制电路简单、开关损耗小、开关速度快、工作频率高、元件容量大、无吸收电路等优点,已广泛应用于工业变流、电力牵引等领域。
目前,现有的功率芯片封装方法多采用先将晶圆进行划片形成单颗的功率芯片,然后在对功率芯片进行后续封装工艺。由于传统的封装方法首先要对晶圆划片形成单颗芯片,这就造成功率芯片从划片开始就要暴露在外部环境中,其终端势必会受到一定的污染,尤其是对于高压芯片,其终端对外部环境更加敏感,更容易受到污染,从而导致器件可靠性下降。此外,对划片后芯片的存储与取放也增加了封装流程和成本,影响封装效率。
发明内容
有鉴于此,本发明实施例提供了一种功率芯片预封装、封装方法及其结构、晶圆预封装结构,以解决现有功率芯片封装方法会污染芯片终端、器件可靠性低的问题。
本发明实施例提出的技术方案如下:
本发明实施例第一方面提供一种功率芯片预封装方法,用于晶圆,所述晶圆上阵列排布有多个功率芯片,所述功率芯片的第一电极位于所述晶圆的第一表面,所述功率芯片的第二电极位于所述晶圆的第二表面,该预封装方法包括:将多个第一引出电极分别连接在所述功率芯片的第一电极上;利用封装材料填充各个第一引出电极之间的空间,形成包围所述第一引出电极的第一封装层;将多个第二引出电极分别连接在所述功率芯片的第二电极上;去除所述晶圆中各功率芯片之间预留划片槽区域,形成划片槽;利用所述封装材料填充所述划片槽及各个第二引出电极之间的空间,形成包围所述第二引出电极及划片槽的第二封装层;对所述晶圆进行切割,形成预封装功率芯片。
可选地,将多个第一引出电极分别连接在所述功率芯片的第一电极上,包括:采用焊接或烧结工艺将多个第一引出电极分别连接在所述功率芯片的第一电极上。
可选地,将多个第二引出电极分别连接在所述功率芯片的第二电极上,包括:采用焊接或烧结工艺将多个第二引出电极分别连接在所述功率芯片的第二电极上。
可选地,所述划片槽具有向上延伸至接触第一封装层的深度。
本发明实施例第二方面提供一种功率芯片封装方法,该封装方法包括:通过压接封装工艺封装根据本发明实施例第一方面及第一方面任一项所述的功率芯片预封装方法得到的预封装功率芯片。
本发明实施例第三方面提供一种晶圆预封装结构,该晶圆预封装结构包括:晶圆,所述晶圆包括阵列排布的多个功率芯片,所述功率芯片的第一电极位于所述晶圆的第一表面,所述功率芯片的第二电极位于所述晶圆的第二表面;多个第一引出电极,分别连接在所述第一电极上;第一封装层,填充各个第一引出电极之间的空间;多个第二引出电极,分别连接在所述第二电极上;划片槽,设置在各个所述功率芯片之间;第二封装层,填充所述划片槽及各个第二引出电极之间的空间。
可选地,所述第二引出电极的尺寸小于所述功率芯片的尺寸,且大于第一引出电极的尺寸。
可选地,该晶圆预封装结构还包括:第一连接层,所述第一连接层设置在所述第一引出电极和所述第一电极之间;第二连接层,所述第二连接层设置在所述第二引出电极和所述第二电极之间。
可选地,所述第一引出电极或第二引出电极包括:钼片或金属基复合材料可伐合金片。
可选地,所述功率芯片包括:双绝缘栅晶体管、快恢复二极管及碳化硅金属-氧化物半导体场效应晶体管中的任意一种。
本发明实施例第四方面提供一种功率芯片预封装结构,该功率芯片预封装结构包括:功率芯片,具有第一电极和与所述第一电极设置在相对面的第二电极;多个第一引出电极,分别连接在所述第一电极上;第一封装层,设置在所述功率芯片上,包围所述第一引出电极的侧面;多个第二引出电极,分别连接在所述第二电极上;第二封装层,包围所述第二引出电极的侧面及所述功率芯片的至少一个侧面。
本发明实施例第五方面提供一种功率芯片封装结构,该功率芯片封装结构包括:如本发明实施例第四方面提供的功率芯片预封装结构;封装结构,所述封装结构包括功率芯片压接封装结构,用于封装所述功率芯片预封装结构。
本发明实施例提出的技术方案,具有如下效果:
本发明实施例提供的功率芯片预封装方法,在对晶圆进行切割形成单颗功率芯片之前就对功率芯片进行了预封装,使得功率芯片从晶圆划片开始就与外部环境隔绝,避免了功率芯片终端受到污染的可能,提高了功率芯片终端耐压的可靠性。通过形成第一封装层,为功率芯片的划片槽去除提供了支撑,同传统的晶圆悬空划片相比,改善了功率芯片终端由于切割造成的损伤,提高了功率芯片的可靠性。在功率芯片第一电极和第二电极连接引出电极,最大程度保护了功率芯片不受封装工艺的影响。同时,该预封装方法减少了传统封装工艺中功率芯片的存储和取放工艺,在节省封装环节和成本的基础上,降低了后续封装工艺管控要求,在提高封装良率的同时降低了封装成本。
本发明实施例提供的功率芯片封装方法,采用压接封装工艺对预封装功率芯片进行封装时,由于功率芯片进行了预封装,最大程度保护了功率芯片不受封装工艺的影响。因此压接封装克服了功率芯片终端必须暴露在外的缺陷,避免了功率芯片终端在压接封装时受到污染的可能,提高了功率芯片终端耐压的可靠性。
本发明实施例提供的晶圆预封装结构,通过设置晶圆中各个功率芯片的预封装结构,即在功率芯片的两侧设置有第一引出电极、第二引出电极、第一封装层、划片槽及第二封装层等,使得晶圆在划片时可以与外部环境隔绝,避免了高压功率芯片终端受到污染的可能,提高了高压功率芯片终端的耐压的可靠性。功率芯片上设置的第一封装层,为功率芯片的划片槽去除提供了支撑,同传统的晶圆悬空划片相比,改善了功率芯片终端由于切割造成的损伤,提高了功率芯片的可靠性。功率芯片第一电极和第二电极连接的引出电极,最大程度保护了功率芯片不受封装工艺的影响。同时,该预封装结构减少了传统封装功率芯片产生的存储和取放成本,降低了后续封装工艺管控要求,在提高封装良率的同时降低了封装成本。
本发明实施例提供的功率芯片预封装结构,功率芯片的两侧设置的第一引出电极、第二引出电极、第一封装层、划片槽及第二封装层等,使得晶圆在划片时可以与外部环境隔绝,避免了高压功率芯片终端受到污染的可能,提高了高压功率芯片终端的耐压的可靠性。功率芯片上设置的第一封装层,为功率芯片的划片槽去除提供了支撑,同传统的晶圆悬空划片相比,改善了功率芯片终端由于切割造成的损伤,提高了功率芯片的可靠性。功率芯片第一电极和第二电极连接的引出电极,最大程度保护了功率芯片不受封装工艺的影响。同时,该预封装结构减少了传统封装功率芯片产生的存储和取放成本,降低了后续封装工艺管控要求,在提高封装良率的同时降低了封装成本。
本发明实施例提供的功率芯片封装结构包括功率芯片预封装结构和封装结构,其中功率芯片预封装结构包括第一引出电极、第二引出电极、第一封装层、划片槽及第二封装层等,最大程度保护了功率芯片不受封装工艺的影响。因此该压接封装结构克服了功率芯片终端必须暴露在外的缺陷,避免了功率芯片终端在压接封装时受到污染的可能,提高了功率芯片终端耐压的可靠性。
附图说明
为了更清楚地说明本发明具体实施方式或现有技术中的技术方案,下面将对具体实施方式或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施方式,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是根据本发明实施例的功率芯片预封装方法的流程图;
图2A至图2F是根据本发明实施例的功率芯片预封装方法所得到的结构示意图。
图3是根据本发明实施例的功率芯片封装方法所得到的结构示意图;
图4是根据本发明实施例功率芯片预封装结构的示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
实施例1
本发明实施例提供一种功率芯片预封装方法,用于晶圆,晶圆上阵列排布有多个功率芯片,功率芯片的第一电极位于晶圆的第一表面,功率芯片的第二电极位于晶圆的第二表面,如图1所示,该预封装方法包括如下步骤:
S101:将多个第一引出电极21分别连接在功率芯片12的第一电极11上。该功率芯片12可以是双绝缘栅晶体管、快恢复二极管及碳化硅金属-氧化物半导体场效应晶体管中的任意一种。当该功率芯片12为IGBT时,第一电极11可以是功率芯片的发射极,第二电极13可以是功率芯片的集电极。将第一引出电极21连接在功率芯片12的第一电极11上时,可以首先将焊膏或焊片31涂覆或放置在第一电极11的表面,之后采用焊接或烧结工艺,将第一引出电极21固定在功率芯片12的第一电极11上。其中,第一引出电极21可以与第一电极11一一对应。经过S101后的结构如图2A所示。
S102:利用封装材料填充各个第一引出电极21之间的空间,形成包围第一引出电极21的第一封装层41。具体地,封装材料可以是包含树脂、固化剂和促进剂的模塑料,其中树脂成分可以为环氧树脂、硅树脂、聚氨酯以及酚醛树脂;也可以为聚酰亚胺(PI)。第一封装层41的高度可以与第一引出电极21的高度相同,也可以不同,本申请对此不做限定。经过S102后的结构如图2B所示。
S103:将多个第二引出电极22分别连接在功率芯片12的第二电极13上。具体地,将第二引出电极22连接在功率芯片12的第二电极13上时,可以首先将焊膏或焊片32涂覆或放置在第二电极13的表面,之后采用焊接或烧结工艺,将第二引出电极22固定在功率芯片12的第二电极13上。其中,第二引出电极22可以与第一引出电极21及第一电极11一一对应。经过S103后的结构如图2C所示。
S104:去除晶圆中各功率芯片12之间预留划片槽区域,形成划片槽5。具体地,可以采用划片工艺将各功率芯片12之间预留的划片槽区域去除,其中划片槽5可以具有向上延伸至接触第一封装层41的深度。经过S104后的结构如图2D所示。
S105:利用封装材料填充划片槽5及各个第二引出电极22之间的空间,形成包围第二引出电极22及划片槽5的第二封装层42。其中,第二封装层42的材料可以与第一封装层41的材料相同,也可以不同,本申请对此不做限定。经过S105后的结构如图2E所示。
S106:对晶圆进行切割,形成预封装功率芯片100。对晶圆进行切割时,可以采用机械切割或者等离子刻蚀的方式,也可以选用其他切割方式,本申请对此不做限定。经过S106后的结构如图2F所示。
本发明实施例提供的功率芯片预封装方法,在对晶圆进行切割形成单颗功率芯片之前就对功率芯片进行了预封装,使得功率芯片从晶圆划片开始就与外部环境隔绝,避免了功率芯片终端受到污染的可能,提高了功率芯片终端耐压的可靠性。通过形成第一封装层,为功率芯片的划片槽去除提供了支撑,同传统的晶圆悬空划片相比,改善了功率芯片终端由于切割造成的损伤,提高了功率芯片的可靠性。在功率芯片第一电极和第二电极连接引出电极,最大程度保护了功率芯片不受封装工艺的影响。同时,该预封装方法减少了传统封装工艺中功率芯片的存储和取放工艺,在节省封装环节和成本的基础上,降低了后续封装工艺管控要求,在提高封装良率的同时降低了封装成本。
实施例2
本发明实施例还提供一种功率芯片封装方法,该功率芯片封装方法包括如下步骤:
通过压接封装工艺封装根据实施例1所述的功率芯片预封装方法得到的预封装功率芯片。
采用压接封装工艺封装预封装功率芯片时,如图3所示,可以将预封装功率芯片100装入封装外壳200中,并将其放置在下盖板400的凸台上,在顶部再施加上盖板300,从而完成压接式功率器件的封装。
本发明实施例提供的功率芯片封装方法,采用压接封装工艺对预封装功率芯片进行封装时,由于功率芯片进行了预封装,最大程度保护了功率芯片不受封装工艺的影响。因此压接封装克服了功率芯片终端必须暴露在外的缺陷,避免了功率芯片终端在压接封装时受到污染的可能,提高了功率芯片终端耐压的可靠性。
实施例3
本发明实施例还提供一种晶圆预封装结构,如图2E所示,该预封装结构包括:晶圆,晶圆包括阵列排布的多个功率芯片12,功率芯片12的第一电极11位于晶圆的第一表面,功率芯片12的第二电极13位于晶圆的第二表面;多个第一引出电极21,分别连接在第一电极11上;第一封装层41,填充各个第一引出电极21之间的空间;多个第二引出电极22,分别连接在第二电极13上;划片槽,设置在各个功率芯片12之间;第二封装层42,填充划片槽及各个第二引出电极22之间的空间。
本发明实施例提供的晶圆预封装结构,通过设置晶圆中各个功率芯片的预封装结构,即功率芯片的两侧设置有第一引出电极、第二引出电极、第一封装层、划片槽及第二封装层等,使得晶圆在划片时可以与外部环境隔绝,避免了功率芯片终端受到污染的可能,提高了功率芯片终端的耐压的可靠性。功率芯片上设置的第一封装层,为功率芯片的划片槽去除提供了支撑,同传统的晶圆悬空划片相比,改善了功率芯片终端由于切割造成的损伤,提高了功率芯片的可靠性。功率芯片第一电极和第二电极连接的引出电极,最大程度保护了功率芯片不受封装工艺的影响。同时,该预封装结构减少了传统封装功率芯片产生的存储和取放成本,降低了后续封装工艺管控要求,在提高封装良率的同时降低了封装成本。
作为本发明实施例的一种可选的实施方式,第二引出电极22的尺寸小于功率芯片12的尺寸,且大于第一引出电极21的尺寸。例如,第二引出电极22的尺寸可以比功率芯片12小1毫米左右。在本发明实施例中,设置第二引出电极22的尺寸小于功率芯片12的尺寸大于第一引出电极21的尺寸,可以使得功率芯片12弯曲时避免因产生裂纹甚至发生脆断而失效,提高了功率芯片的可靠性。
可选地,本发明实施例中功率芯片12可以包括双绝缘栅晶体管(IGBT)、快恢复二极管(FRD)及碳化硅金属-氧化物半导体场效应晶体管(SiC MOSFET)中的任意一种,本发明并不以此为限。当功率芯片12为IGBT时,功率芯片的第一电极11为发射极,功率芯片12的第二电极13为集电极。
可选地,第一封装层41和第二封装层42可以是包含树脂、固化剂和促进剂的模塑料,其中树脂成分可以为环氧树脂、硅树脂、聚氨酯以及酚醛树脂;也可以为聚酰亚胺(PI)。第一封装层41和第二封装层42的材料可以相同,也可以不同,本申请对此不做限定。
作为本发明实施例的一种可选的实施方式,为避免功率芯片12在经受温度循环工况时,由于不同材料之间的热膨胀系数差异,导致热失配产生的热应力对功率芯片12造成损伤,第一引出电极21和第二引出电极22的材质可以是金属钼或金属基复合材料可伐合金,金属基复合材料可伐合金可以是金属钼与硅的合金或金属钼与铝的合金,并且,第一引出电极21和第二引出电极22的热膨胀系数与功率芯片12的热膨胀系数相近,该热膨胀系数可以是6±2ppm/℃,以提高功率芯片12抗温度循环、功率循环的可靠性。
作为本发明实施例的一种可选的实施方式,如图2E所示,该晶圆预封装结构还包括:第一连接层31,第一连接层31设置在第一引出电极21和第一电极11之间;第二连接层32,第二连接层32设置在第二引出电极22和第二电极13之间。具体地,第一连接层31和/或第二连接层32的材料为铅锡、铅锡银、纳米银或纳米铜中的任意一种。第一连接层31与第二连接层32的材料可以相同,也可以不同,本申请对此不做限定。
实施例4
本发明实施例还提供一种功率芯片预封装结构,如图4所示,该预封装结构包括:功率芯片12,具有第一电极11和与第一电极11设置在相对面的第二电极13;多个第一引出电极21,分别连接在第一电极11上;第一封装层41,设置在功率芯片12上,包围第一引出电极21的侧面;多个第二引出电极22,分别连接在第二电极13上;第二封装层42,包围第二引出电极22的侧面及功率芯片12的至少一个侧面。可选地,在第一引出电极21和第一电极11之间还可以设置第一连接层31,在第二引出电极22和第一电极13之间还可以设置第二连接层32。
本发明实施例提供的功率芯片预封装结构,功率芯片的两侧设置的第一引出电极、第二引出电极、第一封装层、划片槽及第二封装层等,使得晶圆在划片时可以与外部环境隔绝,避免了功率芯片终端受到污染的可能,提高了功率芯片终端的耐压的可靠性。功率芯片上设置的第一封装层,为功率芯片的划片槽去除提供了支撑,同传统的晶圆悬空划片相比,改善了功率芯片终端由于切割造成的损伤,提高了功率芯片的可靠性。功率芯片第一电极和第二电极连接的引出电极,最大程度保护了功率芯片不受封装工艺的影响。同时,该预封装结构减少了传统封装功率芯片产生的存储和取放成本,降低了后续封装工艺管控要求,在提高封装良率的同时降低了封装成本。
实施例5
本发明实施例还提供一种功率芯片封装结构,该封装结构包括:如实施例4所述的功率芯片预封装结构;封装结构,该封装结构包括功率芯片压接封装结构,用于封装功率芯片预封装结构。
本发明实施例提供的功率芯片封装结构包括功率芯片预封装结构和封装结构,其中功率芯片预封装结构包括第一引出电极、第二引出电极、第一封装层、划片槽及第二封装层等,最大程度保护了功率芯片不受封装工艺的影响。因此该压接封装结构克服了功率芯片终端必须暴露在外的缺陷,避免了功率芯片终端在压接封装时受到污染的可能,提高了功率芯片终端耐压的可靠性。
虽然结合附图描述了本发明的实施例,但是本领域技术人员可以在不脱离本发明的精神和范围的情况下做出各种修改和变型,这样的修改和变型均落入由所附权利要求所限定的范围之内。

Claims (12)

1.一种功率芯片预封装方法,用于晶圆,所述晶圆上阵列排布有多个功率芯片,所述功率芯片的第一电极位于所述晶圆的第一表面,所述功率芯片的第二电极位于所述晶圆的第二表面,其特征在于,包括:
将多个第一引出电极分别连接在所述功率芯片的第一电极上;
利用封装材料填充各个第一引出电极之间的空间,形成包围所述第一引出电极的第一封装层;
将多个第二引出电极分别连接在所述功率芯片的第二电极上;
去除所述晶圆中各功率芯片之间预留划片槽区域,形成划片槽;
利用所述封装材料填充所述划片槽及各个第二引出电极之间的空间,形成包围所述第二引出电极及划片槽的第二封装层;
对所述晶圆进行切割,形成预封装功率芯片。
2.根据权利要求1所述功率芯片预封装方法,其特征在于,将多个第一引出电极分别连接在所述功率芯片的第一电极上,包括:
采用焊接或烧结工艺将多个第一引出电极分别连接在所述功率芯片的第一电极上。
3.根据权利要求1所述功率芯片预封装方法,其特征在于,将多个第二引出电极分别连接在所述功率芯片的第二电极上,包括:
采用焊接或烧结工艺将多个第二引出电极分别连接在所述功率芯片的第二电极上。
4.根据权利要求1所述的功率芯片预封装方法,其特征在于,所述划片槽具有向上延伸至接触第一封装层的深度。
5.一种功率芯片封装方法,其特征在于,包括:
通过压接封装工艺封装根据权利要求1-4任一项所述的功率芯片预封装方法得到的预封装功率芯片。
6.一种晶圆预封装结构,其特征在于,包括:
晶圆,所述晶圆包括阵列排布的多个功率芯片,所述功率芯片的第一电极位于所述晶圆的第一表面,所述功率芯片的第二电极位于所述晶圆的第二表面;
多个第一引出电极,分别连接在所述第一电极上;
第一封装层,填充各个第一引出电极之间的空间;
多个第二引出电极,分别连接在所述第二电极上;
划片槽,设置在各个所述功率芯片之间;
第二封装层,填充所述划片槽及各个第二引出电极之间的空间。
7.根据权利要求6所述的晶圆预封装结构,其特征在于,所述第二引出电极的尺寸小于所述功率芯片的尺寸,且大于第一引出电极的尺寸。
8.根据权利要求6所述的晶圆预封装结构,其特征在于,还包括:
第一连接层,所述第一连接层设置在所述第一引出电极和所述第一电极之间;
第二连接层,所述第二连接层设置在所述第二引出电极和所述第二电极之间。
9.根据权利要求6所述的晶圆预封装结构,其特征在于,所述第一引出电极或第二引出电极包括:钼片或金属基复合材料可伐合金片。
10.根据权利要求6-9任一项所述的晶圆预封装结构,其特征在于,所述功率芯片包括:双绝缘栅晶体管、快恢复二极管及碳化硅金属-氧化物半导体场效应晶体管中的任意一种。
11.一种功率芯片预封装结构,其特征在于,包括:
功率芯片,具有第一电极和与所述第一电极设置在相对面的第二电极;
多个第一引出电极,分别连接在所述第一电极上;
第一封装层,设置在所述功率芯片上,包围所述第一引出电极的侧面;
多个第二引出电极,分别连接在所述第二电极上;
第二封装层,包围所述第二引出电极的侧面及所述功率芯片的至少一个侧面。
12.一种功率芯片封装结构,其特征在于,包括:
如权利要求11所述的功率芯片预封装结构;
封装结构,所述封装结构包括功率芯片压接封装结构,用于封装所述功率芯片预封装结构。
CN201910467610.5A 2019-05-30 2019-05-30 功率芯片预封装、封装方法及其结构、晶圆预封装结构 Active CN110211885B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910467610.5A CN110211885B (zh) 2019-05-30 2019-05-30 功率芯片预封装、封装方法及其结构、晶圆预封装结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910467610.5A CN110211885B (zh) 2019-05-30 2019-05-30 功率芯片预封装、封装方法及其结构、晶圆预封装结构

Publications (2)

Publication Number Publication Date
CN110211885A true CN110211885A (zh) 2019-09-06
CN110211885B CN110211885B (zh) 2021-08-06

Family

ID=67789897

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910467610.5A Active CN110211885B (zh) 2019-05-30 2019-05-30 功率芯片预封装、封装方法及其结构、晶圆预封装结构

Country Status (1)

Country Link
CN (1) CN110211885B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111298854A (zh) * 2020-02-27 2020-06-19 西人马联合测控(泉州)科技有限公司 芯片的成型方法以及晶圆
CN111689461A (zh) * 2019-12-30 2020-09-22 浙江集迈科微电子有限公司 一种嵌入式微系统模组中的芯片切割误差的协调方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103000537A (zh) * 2011-09-15 2013-03-27 万国半导体股份有限公司 一种晶圆级的封装结构及其制备方法
CN106298724A (zh) * 2015-06-25 2017-01-04 台达电子工业股份有限公司 塑封型功率模块
CN106531700A (zh) * 2016-12-06 2017-03-22 江阴长电先进封装有限公司 一种芯片封装结构及其封装方法
CN107078068A (zh) * 2017-01-22 2017-08-18 深圳市汇顶科技股份有限公司 晶圆级芯片的封装方法及封装体
CN108231706A (zh) * 2017-12-27 2018-06-29 全球能源互联网研究院有限公司 一种功率半导体器件封装结构及封装方法
CN109449084A (zh) * 2018-09-27 2019-03-08 全球能源互联网研究院有限公司 一种功率芯片的划片方法及半导体器件

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103000537A (zh) * 2011-09-15 2013-03-27 万国半导体股份有限公司 一种晶圆级的封装结构及其制备方法
CN106298724A (zh) * 2015-06-25 2017-01-04 台达电子工业股份有限公司 塑封型功率模块
CN106531700A (zh) * 2016-12-06 2017-03-22 江阴长电先进封装有限公司 一种芯片封装结构及其封装方法
CN107078068A (zh) * 2017-01-22 2017-08-18 深圳市汇顶科技股份有限公司 晶圆级芯片的封装方法及封装体
CN108231706A (zh) * 2017-12-27 2018-06-29 全球能源互联网研究院有限公司 一种功率半导体器件封装结构及封装方法
CN109449084A (zh) * 2018-09-27 2019-03-08 全球能源互联网研究院有限公司 一种功率芯片的划片方法及半导体器件

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111689461A (zh) * 2019-12-30 2020-09-22 浙江集迈科微电子有限公司 一种嵌入式微系统模组中的芯片切割误差的协调方法
CN111689461B (zh) * 2019-12-30 2023-04-28 浙江集迈科微电子有限公司 一种嵌入式微系统模组中的芯片切割误差的协调方法
CN111298854A (zh) * 2020-02-27 2020-06-19 西人马联合测控(泉州)科技有限公司 芯片的成型方法以及晶圆
CN111298854B (zh) * 2020-02-27 2021-08-06 西人马联合测控(泉州)科技有限公司 芯片的成型方法以及晶圆

Also Published As

Publication number Publication date
CN110211885B (zh) 2021-08-06

Similar Documents

Publication Publication Date Title
TWI590395B (zh) 多功率晶片的功率封裝模組及功率晶片單元的製造方法
CN107887368A (zh) 采用低温烧结纳米银的双面互连硅基igbt模块的方法
CN108172617A (zh) 一种圆形大尺寸igbt芯片压接封装结构及制造方法
CN107910324A (zh) 一种基于纳米银焊膏双面互连碳化硅mos器件的模块化封装方法
CN108461484B (zh) 一种igbt模块的封装结构及加工工艺
CN110211885A (zh) 功率芯片预封装、封装方法及其结构、晶圆预封装结构
CN110246835A (zh) 一种三维集成高压碳化硅模块封装结构
CN107452723B (zh) 一种高压大功率碳化硅肖特基整流桥及其制备方法
CN105914205A (zh) 一种功率模块结构及制造方法
CN109273371A (zh) 一种功率半导体器件封装结构及封装方法
CN206163475U (zh) 一种半导体器件封装结构
CN108281406A (zh) 一种功率器件封装结构及其制造方法
CN103295920B (zh) 非绝缘型功率模块及其封装工艺
JP2015220295A (ja) パワーモジュール及びその製造方法
CN110246814A (zh) 功率芯片预封装、封装方法及其结构、晶圆预封装结构
CN110277321A (zh) 功率芯片预封装、封装方法及其结构、晶圆预封装结构
CN110265309A (zh) 功率芯片预封装、封装方法及其结构、晶圆预封装结构
CN109273372A (zh) 一种功率半导体器件封装结构与封装方法
CN201758120U (zh) 一种轴向式面接触型玻璃封装整流管
CN209282195U (zh) 一种碳化硅器件的封装结构
CN103780102B (zh) 一种智能半导体功率模块
CN113241339A (zh) 一种大功率碳化硅二极管及其制作方法
CN203775045U (zh) 一种智能半导体功率模块
CN206742230U (zh) 芯片封装电极结构以及使用该电极的芯片封装结构
CN114334897B (zh) 一种igbt模块封装结构

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant