CN110109797A - 存储器控制器、存储器系统及存储器控制器的操作方法 - Google Patents
存储器控制器、存储器系统及存储器控制器的操作方法 Download PDFInfo
- Publication number
- CN110109797A CN110109797A CN201811109320.5A CN201811109320A CN110109797A CN 110109797 A CN110109797 A CN 110109797A CN 201811109320 A CN201811109320 A CN 201811109320A CN 110109797 A CN110109797 A CN 110109797A
- Authority
- CN
- China
- Prior art keywords
- status
- memory device
- status check
- check command
- checkout
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/0604—Improving or facilitating administration, e.g. storage management
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/30—Monitoring
- G06F11/3003—Monitoring arrangements specially adapted to the computing system or computing system component being monitored
- G06F11/3037—Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the computing system component is a memory, e.g. virtual memory, cache
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0646—Horizontal data movement in storage systems, i.e. moving data in between storage devices or systems
- G06F3/065—Replication mechanisms
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0646—Horizontal data movement in storage systems, i.e. moving data in between storage devices or systems
- G06F3/0652—Erasing, e.g. deleting, data cleaning, moving of data to a wastebasket
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0653—Monitoring storage devices or systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
- G06F3/0659—Command handling arrangements, e.g. command buffers, queues, command scheduling
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0673—Single storage device
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0673—Single storage device
- G06F3/0679—Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1051—Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
- G11C7/1063—Control signal output circuits, e.g. status or busy flags, feedback command signals
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/04—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
- G11C16/0483—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/34—Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
- G11C16/3436—Arrangements for verifying correct programming or erasure
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C2029/0409—Online test
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Human Computer Interaction (AREA)
- Computing Systems (AREA)
- Mathematical Physics (AREA)
- Quality & Reliability (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
本发明提供一种存储器控制器、具有该存储器控制器的存储器系统,以及该存储器控制器的操作方法。存储器控制器包括状态检查命令确定部,用于检查多个状态检查命令中的由存储器装置支持的状态检查命令;以及状态检查执行部,用于通过使用所检查的状态检查命令对存储器装置执行状态检查操作。
Description
相关申请的交叉引用
本申请要求于2018年2月1日提交的、申请号为10-2018-0012916的韩国专利申请的优先权,其全部内容通过引用并入本文。
技术领域
本公开的各个实施例总体涉及一种存储器控制器,包括存储器控制器的存储器系统及该存储器控制器的操作方法。特别地,实施例涉及一种能够根据存储器装置的类型执行状态检查的存储器控制器、包括该存储器控制器的存储器系统及该存储器控制器的操作方法。
背景技术
存储器系统可以包括存储器装置和存储器控制器。
存储器装置可以在存储器控制器的控制下存储数据或输出存储的数据。例如,存储器装置可以被配置成在电源被切断时其内存储的数据丢失的易失性存储器装置或者被配置成即使在电源被切断时其内仍保持存储的数据的非易失性存储器装置。
存储器控制器可以控制主机和存储器装置之间的数据通信。
主机可以通过使用诸如下列的接口协议与存储器系统通信:高速外围组件互连(PCI-e或PCIe)、高级技术附件(ATA)、串行ATA(SATA)、并行ATA(PATA)或串列SCSI(SAS)。主机和存储器系统之间的接口协议不限于上述示例。例如,主机可以通过使用诸如下列的各种接口与存储器系统通信:通用串行总线(USB)、多媒体卡(MMC)、增强型小型磁盘接口(ESDI)协议和电子集成驱动器(IDE)。
发明内容
实施例提供了一种能够根据存储器装置的类型执行状态检查的存储器控制器、具有该存储器控制器的存储器系统及该存储器控制器的操作方法
根据本公开的一方面,提供一种存储器控制器,其包括状态检查命令确定部,其被配置成检查多个状态检查命令中的由存储器装置支持(support)的状态检查命令,以及状态检查执行部,其被配置成通过使用所检查的状态检查命令对存储器装置执行状态检查操作。
根据本公开的一方面,提供一种存储器系统,其包括存储器装置,其被配置成响应于状态检查命令输出状态信息;以及存储器控制器,其被配置成检查多个状态检查命令中的由存储器装置支持的状态检查命令,并且通过使用检查的状态检查命令对存储器装置执行状态检查操作。
根据本公开的一方面,提供一种操作存储器控制器的方法,该方法包括从主机接收存储器装置的类型信息,基于接收的存储器装置的类型信息和第一表格来检查由存储器装置支持的状态检查命令,并且通过使用检查的状态检查命令对存储器装置执行状态检查操作,其中在第一表格中,支持多个状态检查命令中的每一个的存储器装置的一条或多条类型信息被映射到对应的状态检查命令。
根据本公开的一方面,提供一种存储器系统,其包括存储器装置,以及控制器,控制器被配置成基于从主机提供的类型信息以及第一表格来生成多个状态检查命令中的适用于存储器装置的状态检查命令,将生成的状态检查命令提供至存储器装置,并从存储器装置接收状态检查响应,并且通过参考第二表格和第三表格之间的一个或多个来识别存储器装置的状态,其中第一表格包括适用于多个存储器装置类型的状态检查命令的信息,其中第二表格包括关于包括在分别对应于状态检查命令的多个状态检查响应的每一个中的一个或多个状态检查位的定义的信息,并且其中第三表格包括针对与状态检查命令中的每一个相对应的多个操作中的每一个从状态检查位选择的一个或多个参考位的信息。
附图说明
在下文中将参照附图更详细地描述各种实施例;然而,各种实施例可以以不同的形式体现,并且不应该被解释为限于本文阐述的实施例。相反,提供这些实施例使得本公开是彻底且完全的,并且向本领域技术人员完全传达示例性实施例的范围。
在附图中,为了清楚说明,附图的尺寸可被放大。应当理解,当元件被称为在两个元件“之间”时,它可以是两个元件之间的唯一元件,或者也可以存在一个或多个中间元件。相同的附图标记始终表示相同的元件。
图1是示出根据本公开的实施例的存储器系统的示图。
图2是示出图1中所示的存储器控制器的示图。
图3是示出图1和图2中所示的存储器装置的示图。
图4是示出具有二维结构的存储块的示例的示图。
图5是示出具有三维结构的存储块的示例的示图。
图6是示出具有三维结构的存储块的另一示例的示图。
图7是描述根据本公开的实施例的执行状态检查的方法的流程图。
图8是示出根据本公开的实施例的第一表格的示图。
图9是示出根据本公开的实施例的第二表格的示图。
图10是示出根据本公开的实施例的第三表格的示图。
图11是详细示出图9中所示的状态信息的示图。
图12是示出包括图1和图2中所示的存储器控制器的存储器系统的示例的示图。
图13是示出包括图1和图2中所示的存储器控制器的存储器系统的示例的示图。
图14是示出包括图1和图2中所示的存储器控制器的存储器系统的示例的示图。
图15是示出包括图1和图2中所示的存储器控制器的存储器系统的示例的示图。
具体实施方式
在以下详细描述中,仅通过说明的方式已经仅示出和描述了本公开的某些示例性实施例。如本领域技术人员将认识到的,可以以各种不同方式修改所描述的实施例,其所有均不脱离本公开的精神和范围。因此,附图和描述本质上被认为是说明性的而非限制性的。
在整个说明书中,当一个元件被称为“连接”或“联接”到另一个元件时,该元件可以直接连接或联接到另一个元件,或者以一个或多个中间元件插入其间来间接连接或联接到另一个元件。另外,除非存在不同的公开,否则当元件被称为“包括”组件时,这表示该元件可以进一步包括另一组件而不是排除另一组件。
本文使用的术语仅用于描述特定实施例的目的,并不旨在限制本发明。
如本文所用,除非上下文另有明确说明,否则单数形式也可包括复数形式,反之亦然。
应注意,对“实施例”的引用不一定仅意味着一个实施例,并且对“实施例”的不同引用不一定是指同一实施例。
图1是示出根据本公开的实施例的存储器系统2000的示图。
参照图1,存储器系统2000可以包括用于存储数据的存储器装置2200和用于在主机1000的控制下控制存储器装置2200的存储器控制器2100。
主机1000可以通过使用诸如下列的接口协议与存储器系统2000通信:高速外围组件互连(PCI-e或PCIe)、高级技术附件(ATA)、串行ATA(SATA)、并行ATA(PATA)、串列SCSI(SAS)。主机1000和存储器系统2000之间的接口协议不限于上述示例,并且可包括诸如下列的各种其他接口协议:通用串行总线(USB)、多媒体卡(MMC)、增强型小型磁盘接口(ESDI)和电子集成驱动器(IDE)。
各种类型的存储器装置2200可以安装在存储器系统2000中。例如,类型A的存储器装置2200可以安装在存储器系统2000中,或者类型B的存储器装置2200可以安装在存储器系统2000中。由类型A的存储器装置2200支持的状态检查命令可以与类型B的存储器装置2200支持的状态检查命令不同。即,不同类型的存储器装置2200可以响应于由其支持的不同状态检查命令来操作。
当特定类型的存储器装置2200安装在存储器系统2000中时,主机1000可以将对应的存储器装置2200的类型信息传输到存储器控制器2100。例如,存储器装置2200的类型信息可以是存储器装置2200的产品编号、序列号或封装信息。然而,存储器装置2200的类型信息不限于此,并且能够将存储器装置2200彼此区分开的各种信息可以用作类型信息。
存储器控制器2100可以控制存储器系统2000的全部操作,并且控制主机1000和存储器装置2200之间的数据交换。例如,存储器控制器2100可以转换接收的信息使得命令、地址以及数据可以在主机1000和存储器装置2200之间通信,并存储或输出转换的信息。例如,在编程操作中,存储器控制器2100可以将命令、地址、数据等传输到存储器装置2200。
存储器控制器2100可以对存储器装置2200执行状态检查。例如,存储器控制器2100可以生成状态检查命令、将状态检查命令传输到存储器装置2200,并且响应于状态检查命令从存储器装置2200接收状态信息。例如,存储器控制器2100可以基于从存储器装置2200接收的状态信息来检查存储器装置2200的状态。例如,存储器控制器2100可以检查关于存储器装置2200当前是否处于运行中或者处于空闲状态的信息。从存储器装置2200输出的状态信息可以包括各种信息。例如,状态信息可以包括关于是否已正常接收从存储器控制器2100输出的状态检查命令的信息、关于存储器装置2200当前是否处于空闲状态的信息、关于存储器装置2200当前是否处于忙碌状态(即,处于运行中)的信息等。此外,当在存储器装置2200的编程操作之后执行状态检查操作时,存储器控制器2100可通过检查从存储器装置2200接收的状态信息来检查是否已正常地执行存储器装置2200的编程操作。例如,当在存储器装置2200的读取操作之后执行状态检查操作时,存储器控制器2100可以通过检查从存储器装置2200接收的状态信息来检查是否已正常地执行存储器装置2200的读取操作。
存储器控制器2100可以检查由存储器装置2200支持的状态检查命令,并使用检查的状态检查命令对存储器装置2200执行状态检查。例如,存储器控制器2100可以从主机1000接收存储器装置2200的类型信息,并且基于接收的存储器装置2200的类型信息来检查由存储器装置2200支持的状态检查命令。可以基于第一表格来检查由存储器装置2200支持的状态检查命令,该第一表格存储多个状态检查命令和支持各个状态检查命令的存储器装置2200的一条或多条类型信息。例如,存储器控制器2100可以参照第一表格来检查与从主机1000接收的存储器装置2200的类型信息相对应的状态检查命令。在一些实施例中,可以从主机1000接收第一表格或者在存储器控制器2100的制造期间将第一表格存储在存储器控制器2100中。
存储器控制器2100可以使用检查的状态检查命令对存储器装置2200执行状态检查。例如,存储器控制器2100可以生成检查的状态检查命令并将生成的状态检查命令传输到存储器装置2200。存储器控制器2100可以响应于状态检查命令从存储器装置2200接收状态信息。存储器控制器2100可以通过检查从存储器装置2200接收的状态信息来检查状态检查结果。可以基于记录多个位的定义的第二表格来检查状态检查结果,该多个位表示与多个状态检查命令中的每一个相对应的状态信息。例如,存储器控制器2100可以通过参照第二表格检查表示从存储器装置2200接收的状态信息的位的定义来检查状态检查结果。在一些实施例中,可以从主机1000接收第二表格或者在存储器控制器2100的制造期间将第二表格存储在存储器控制器2100中。
当存储器控制器2100执行状态检查时,存储器控制器2100可以在表示从存储器装置2200接收的状态信息的多个位中确定一个或多个位作为待检查的参考位,并且基于参考位来检查存储器装置2200的状态检查结果。可以基于第三表格来确定参考位,该第三表格响应于多个状态检查命令中的每一个来存储表示状态信息的多个位中的参考位的信息。例如,存储器控制器2100可以根据第三表格,基于从存储器装置2200接收的状态信息中的参考位来检查存储器装置2200的状态检查结果。可以基于第二表格来检查状态检查结果。例如,存储器控制器2100可以通过根据第二表格检查参考位的定义来检查存储器装置2200的状态检查结果。在一些实施例中,可以从主机1000接收第三表格或者在存储器控制器2100的制造期间将第三表格存储在存储器控制器2100中。
存储器控制器2100可以通过进一步考虑对其执行状态检查的操作的类型来确定待检查的状态信息。例如,第三表格可以存储与每个操作相对应的参考位。也就是说,第三表格可以存储多个状态检查命令,存储针对状态检查命令中的每一个的多个操作,并且存储用于操作中的每一个的待检查的一个或多个参考位。存储器控制器2100可以根据第三表格确定映射到待对其执行状态检查的操作的参考位作为待检查的状态信息。
同时,多个状态检查命令可由存储器装置2200来支持。存储器控制器2100可以通过在多个状态检查命令中选择任意一个状态检查命令来对存储器装置2200执行状态检查。在一些实施例中,存储器控制器2100可以使用多个状态检查命令中的由存储器装置2200支持的第一状态检查命令来执行状态检查,并且基于使用第一状态检查命令的状态检查结果来使用第二状态检查命令进一步执行另一个状态检查。
存储器装置2200可在存储器控制器2100的控制下执行操作。例如,存储器装置2200可执行编程操作、读取操作、擦除操作、挂起操作、回拷操作等。
存储器装置2200可在存储器控制器2100的控制下将状态信息存储在状态寄存器中,同时执行操作。当从存储器控制器2100接收到状态检查命令时,存储器装置2200可以将存储在状态寄存器中的状态信息传输到存储器控制器2100。
存储器装置2200可以被配置成在电源被切断时其内存储的数据丢失的易失性存储器装置或者被配置成即使在电源被切断时其内仍保持存储的数据的非易失性存储器装置。
图2是示出存储器控制器,例如图1中所示的存储器控制器2100的示图。
参照图2,存储器控制器2100可以包括主机接口2110、错误校正码(ECC)组件2120、存储器接口2130、缓冲存储器2140、中央处理单元(CPU)2150和静态随机存取存储器(SRAM)2160。主机接口2110、ECC组件2120、存储器接口2130、缓冲存储器2140和SRAM 2160可由CPU2150控制。
主机接口2110可以使用通信协议与主机1000执行数据交换。
ECC组件2120可以在编程操作或读取操作中检测错误并且校正检测到的错误。
存储器接口2130可以使用通信协议来执行与存储器装置2200的通信。
缓冲存储器2140可以在存储器控制器2100正在控制存储器装置2200时临时存储数据。例如,从主机接收的数据可以临时被存储在缓冲存储器2140中,直到完成编程操作。此外,在读取操作中,从存储器装置2200读取的数据可以临时被存储在缓冲存储器2140中。
CPU 2150可以执行各种计算或生成命令和地址以控制存储器装置2200。例如,CPU2150可以生成执行编程操作、读取操作、擦除操作、挂起操作、回拷操作所需的各种命令。
CPU 2150可以使用与存储器装置的类型相对应的状态检查命令对存储器装置2200执行状态检查。可以从主机1100接收存储器装置2200的类型信息。
CPU 2150可以包括状态检查命令确定部2151和状态检查执行部2155。
状态检查命令确定部2151可以检查在第一表格2152中定义的多个状态检查命令中的由存储器装置2200支持的状态检查命令。例如,状态检查命令确定部2151可以根据第一表格2152来检查与从主机1000接收的存储器装置2200的类型信息相对应的检查状态命令。状态检查命令确定部2151可以将关于检查的状态检查命令的信息提供至状态检查执行部2155。关于状态检查命令的信息可以表示检查的状态检查命令。
状态检查执行部2155可以从状态检查命令确定部2151接收关于由存储器装置2200支持的状态检查命令的信息,并且使用检查的状态检查命令来对存储器装置2200执行状态检查,检查的状态检查命令通过关于状态检查命令的信息来表示。例如,状态检查执行部2155可以生成由状态检查命令确定部2151检查的状态检查命令,并且将生成的状态检查命令传输到存储器装置2200。
状态检查执行部2155可以通过检查从存储器装置2200接收的状态信息来检查状态检查结果,该状态信息对应于提供至存储器装置2200的状态检查命令。可以基于第二表格2156和第三表格2158中的至少一个来检查状态检查结果。例如,状态检查执行部2155根据第二表格2156来检查从存储器装置2200接收的状态信息的每个位的定义。例如,状态检查执行部2155可以根据第三表格2158通过检查从存储器装置2200接收的状态信息中的参考位来检查状态检查结果。
当多个状态检查命令由存储器装置2200支持时,状态检查执行部2155可以通过在多个对应的状态检查命令中选择任意一个状态检查命令来对存储器装置2200执行状态检查。在一些实施例中,状态检查执行部2155可以使用由存储器装置2200支持的多个状态检查命令中的第一状态检查命令来执行状态检查,并且基于使用第一个状态检查命令的状态检查结果使用第二状态检查命令来进一步执行状态检查。
SRAM 2160可以用作用于存储执行存储器控制器2100的操作所需的各种信息的存储单元。
图3是示出存储器装置,例如图1和图2中所示的存储器装置2200的示图。
存储器装置2200可包括控制逻辑2210、外围电路2220和存储器单元阵列2240。外围电路2220可包括电压发生电路2222、行解码器2224、输入/输出电路2226、列解码器2228、页面缓冲器组2232和电流感测电路2234。
控制逻辑2210可以在图2中所示的存储器控制器2100的控制下控制外围电路2220。控制逻辑2210可以响应于通过输入/输出电路2226从存储器控制器2100接收的命令CMD和地址ADD来控制外围电路2220。例如,控制逻辑2210可以响应于通过输入/输出电路2226从存储器控制器2100接收的命令CMD和地址ADD来输出操作信号OP_CMD、行地址RADD、页面缓冲器控制信号PBSIGNALS以及权限位VRY_BIT<#>。控制逻辑2210可以响应于从电流感测电路2234接收的通过或失败信号PASS或FAIL来确定验证操作是否通过或失败。
从存储器控制器2100接收的命令CMD可以包括操作命令和状态检查命令。操作命令可以包括编程操作命令、擦除操作命令、读取操作命令、挂起操作命令和回拷操作命令。
控制逻辑2210可以响应于从存储器控制器2100接收的命令将存储器装置2200的状态记录在状态寄存器2212中同时执行操作。例如,当从存储器控制器2100接收的命令是编程操作命令时,控制逻辑2210可以将对应的编程操作命令是成功还是失败记录在状态寄存器2212中。
当从存储器控制器2100接收到状态检查命令时,控制逻辑2210可以将存储在状态寄存器2212中的状态检查位传输到存储器控制器2100。
在控制逻辑2210的控制下,外围电路2220可以执行用于将数据存储在存储器单元阵列2240中的编程操作、用于输出在存储器单元阵列2240中存储的数据的读取操作,或用于擦除在存储器单元阵列2240中存储的数据的擦除操作。此外,外围电路2220可以执行用于挂起当前执行的操作的挂起操作或用于将数据复制到另一个存储块的回拷操作。
电压发生电路2222可以响应于从控制逻辑2210接收的操作信号OP_CMD生成用于编程操作、读取操作和擦除操作的各种操作电压Vop。例如,电压发生电路2222可以生成编程电压、验证电压、通过电压、补偿编程电压、读取电压、擦除电压、导通电压等。
行解码器2224可以响应于从控制逻辑2210接收的行地址RADD将操作电压Vop传输到局部线LL,该局部线LL联接到存储器单元阵列2240的存储块中的被选择的存储块。局部线LL可以包括局部字线、局部漏极选择线和局部源极选择线。另外,局部线LL可以包括与存储块联接的各种线,诸如源极线。
输入/输出电路2226可以将从存储器控制器2100接收的命令CMD和地址ADD通过输入/输出线DQ传输到控制逻辑2210,或者与列解码器2228交换数据。
列解码器2228可以响应于从控制逻辑2210接收的列地址CADD在输入/输出电路2226和页面缓冲器组2232之间传输数据。例如,列解码器2228可以通过数据线DL与页面缓冲器PB1至PBI交换数据,或通过列线CL与输入/输出电路2226交换数据。
页面缓冲器组2232可以联接到与存储器单元阵列2240中包括的存储块共同联接的位线BL1到BLI。页面缓冲器组2232可以包括联接到位线BL1到BLI的多个页面缓冲器PB1到PBI。例如,一个页面缓冲器可以联接到位线中的每一个。页面缓冲器PB1至PBI可以响应于从控制逻辑2210接收的页面缓冲器控制信号PBSIGNALS而操作。例如,在编程操作中,页面缓冲器PB1至PBI可以临时存储从存储器控制器2100接收的编程数据,并且根据编程数据调整施加到位线BL1至BLI的电压。此外,在读取操作中,页面缓冲器PB1至PBI可以临时存储通过位线BL1至BLI接收的数据,或者感测位线BL1至BLI的电压或电流。在读取操作或验证操作中,电流感测电路2234可响应于从控制逻辑2210接收的权限位VRY_BIT<#>生成参考电流,并且通过将从页面缓冲器组2232接收的感测电压VPB与由参考电流生成的参考电压进行比较来输出通过信号PASS或失败信号FAIL。
存储器单元阵列2240可以包括用于存储数据的多个存储块MB1至MBk。执行存储器装置2200的操作所需的用户数据和各种信息可以被存储在存储块MB1至MBk中。存储块MB1至MBk可以以二维结构或三维结构来实施。存储块MB1至MBk中的每一个可以被配置成彼此相同。
图4是示出具有二维结构的存储块的示例的示图。
存储器单元阵列可包括多个存储块,例如,图3中所示的存储块MB1到MBk。图4中所示的存储块MBk可以对应于图3中所示的多个存储块MB1至MBk中的任意存储块。为了便于描述,图4示出多个存储块中的任意一个存储块MBk。
存储块MBk可以包括联接在位线BL1至BLI与源极线SL之间的多个单元串ST。单元串ST可以分别联接到位线BL1至BLI,并且共同联接到源极线SL。单元串ST具有类似的结构。因此,在下文中,将描述联接到第一位线BL1的单元串ST作为示例。
单元串ST可以包括串联地联接在源极线SL和第一位线BL1之间的源极选择晶体管SST、第一至第n存储器单元F1至Fn(n是正整数),以及漏极选择晶体管DST。源极选择晶体管SST和漏极选择晶体管DST的数量不限于图4中所示的数量。
源极选择晶体管SST可以联接在源极线SL和第一存储器单元F1之间。第一至第n存储器单元F1至Fn可以串联地联接在源极选择晶体管SST和漏极选择晶体管DST之间。漏极选择晶体管DST可以联接在第n存储器单元Fn和第一位线BL1之间。虽然未在图中示出,但是虚设单元可以进一步联接在存储器单元F1至Fn之间或源极选择晶体管SST与漏极选择晶体管DST之间。
包括在单元串ST中的源极选择晶体管SST的栅极可以联接到源极选择线SSL。第一至第n存储器单元F1至Fn的栅极可以联接至第一至第n字线WL1至WLn。包括在单元串ST中的漏极选择晶体管DST的栅极可以联接到漏极选择线DSL。联接到字线WL1至WLn中的每一个的一组存储器单元可以被称为物理页面PPG。例如,包括在不同单元串ST中的存储器单元F1至Fn中的联接至第一字线WL1的一组第一存储器单元F1可以成为一个物理页面PPG。当使用多层单元(MLC)方法时,多个逻辑页面可以包括在一个物理页面PPG中。
图5是示出具有三维结构的存储块的示例的示图。
存储器单元阵列可包括多个存储块,例如,图3中所示的存储块MB1到MBk。图5中所示的存储块MBk可以对应于图3中所示的多个存储块MB1至MBk中的任意存储块。为了便于描述,图5中示出了多个存储块中的任意一个存储块MBk。
参照图5,具有三维结构的存储块MBk可以在垂直于衬底的方向(即,Z方向)以I型形成在衬底上。存储块MBk可以包括布置在位线BL和源极线SL之间的多个单元串ST。在一些实施例中,可以形成阱而不是源极线SL。该结构可以称为位成本缩减(BiCS)结构。例如,当在衬底上方并行于衬底形成源极线SL时,可以在源极线SL的上方在垂直于衬底的方向(即,Z方向)形成具有BiCS结构的单元串ST。
具体地,单元串ST可以沿第一方向(即,X方向)和第二方向(即,Y方向)布置。单元串ST可以包括被堆叠并同时彼此间隔开的源极选择线SSL、字线WL和漏极选择线DSL。源极选择线SSL,字线WL和漏极选择线DSL的数量不限于图中所示的数量,并且可以根据实施例而变化。单元串ST可以包括垂直沟道层CH和位线BL。垂直沟道层CH可以垂直穿透源极选择线SSL、字线WL和漏极选择线DSL。位线BL可以与突出到漏极选择线DSL顶部的垂直沟道层CH的顶部接触,并且沿第二方向(即,Y方向)延伸。存储器单元可以形成在字线WL和垂直沟道层CH之间。可以在位线BL和垂直沟道层CH之间进一步形成接触插塞CT。
图6是示出具有三维结构的存储块的另一示例的示图。
存储器单元阵列可包括多个存储块,例如,图3中所示的存储块MB1到MBk。图6中所示的存储块MBk可以对应于图3中所示的多个存储块MB1至MBk中的任意存储块。为了便于描述,图6中示出了多个存储块中的任意一个存储块MBk。
参照图6,具有三维结构的存储块MBk可以在垂直于衬底的方向(即,Z方向)上以U型形成在衬底上。存储块MBk可以包括源极串ST_S和漏极串ST_D,该源极串ST_S和漏极串ST_D联接在位线BL和源极线SL之间并形成对。源极串ST_S和漏极串ST_D可以通过管道栅极PG彼此联接以形成U型结构。管道栅极PG可以形成在管线PL中。具体地,源极串ST_S可以垂直于衬底形成在源极线SL和管线PL之间,并且漏极串ST_D可以垂直于衬底形成在位线BL和管线PL之间。该结构可以称为管状位成本缩减(P-BiCS)结构。
具体地,漏极串ST_D和源极串ST_S可以沿第一方向(即,X方向)和第二方向(即,Y方向)布置。漏极串ST_D和源极串ST_S可以沿第二方向(即,Y方向)交替布置。漏极串ST_D可以包括被堆叠并同时彼此间隔开的字线WL和漏极选择线DSL。漏极串ST_D可以包括垂直穿透字线WL和漏极选择线DSL的漏极垂直沟道层D_CH。源极串ST_S可以包括被堆叠并同时彼此间隔开的字线WL和源极选择线SSL。源极串ST_S可以包括垂直穿透字线WL和源极选择线SSL的源极垂直沟道层S_CH。漏极垂直沟道层D_CH和源极垂直沟道层S_CH可以通过管线PL中的管道栅极PG彼此联接。位线BL可以与突出到漏极选择线DSL顶部的漏极垂直沟道层D_CH的顶部接触,并且沿第二方向(即,Y方向)延伸。
图7是示出根据本公开的实施例的用于执行状态检查的方法的流程图。
参考图7描述的实施例可以应用于参考图1至图6描述的存储器系统。在一些实施例中,可以省略图7中所示的步骤中的至少一个步骤。在一些实施例中,可以改变图7中所示的步骤的顺序。
在步骤701中,状态检查命令确定部2151可以检查由存储器装置2200支持的状态检查命令。例如,状态检查命令确定部2151可以基于从主机1000接收的存储器装置2200的类型信息和第一表格2152检查由存储器装置2200支持的状态检查命令。
在步骤703至709中,状态检查执行部2155可以使用由状态检查命令确定部2151检查的状态检查命令对存储器装置2200执行状态检查。
在步骤703中,状态检查执行部2155可以生成由状态检查命令确定部2151检查的状态检查命令,并且将生成的状态检查命令传输到存储器装置2200。当多个状态检查命令由存储器装置2200支持时,状态检查执行部2155可以在多个对应的状态检查命令中选择任意一个状态检查命令,并将选择的状态检查命令传输到存储器装置2200。
在步骤705中,状态检查执行部2155可以从存储器装置2200接收状态信息,该状态信息与提供至存储器装置2200的状态检查命令相对应。
在步骤707中,状态检查执行部2155可以确定接收的状态信息中的待检查的参考位。例如,状态检查执行部2155可以使用第三表格2158确定状态信息中的待检查的参考位,该状态信息与传输到存储器装置的状态检查命令相对应。在一些实施例中,状态检查执行部2155可以通过进一步考虑待对其执行状态检查的操作的类型来确定待检查的参考位。例如,在传输状态检查命令之前,状态检查执行部2155可以根据操作命令队列检查传输到存储器装置2200的操作命令的类型。随后,状态检查执行部2155可以根据第三表格2158确定用于与检查的操作命令相对应的操作的待检查的参考位。
在步骤709中,状态检查执行部2155可以通过检查参考位来检查状态检查结果。例如,状态检查执行部可以根据第二表格2156通过检查从存储器装置接收的状态信息中的参考位的定义来检查存储器装置的状态检查结果。
同时,如上所述,当多个状态检查命令由存储器装置2200支持时,状态检查执行部2155可以使用多个对应的状态检查命令中的第一状态检查命令对存储器装置2200执行状态检查。状态检查执行部2155可以基于通过使用第一状态检查命令执行状态检查而获得的结果,使用第二状态检查命令对存储器装置2200执行另一状态检查。这将在后面参考图11进行描述。
图8是示出根据本公开的实施例的第一表格,例如图2中所示的第一表格2152的示图。
在第一表格2152中,存储器装置的一条或多条类型信息被映射到由存储器装置2200支持的多个状态检查命令中的每一个。
参照图8,作为示例示出了对应于类型A的存储器装置支持第一状态检查命令70h,第二状态检查命令78h和第N状态检查命令7Ah,而对应于类型B的存储器装置仅支持第二状态检查命令78h。
当从主机1000接收的存储器装置的类型信息表示类型A时,状态检查命令确定部2151可以检查用于类型A的存储器装置的第一状态检查命令70h、第二状态检查命令78h和第N状态检查命令7Ah,并且使用检查的状态检查命令中的至少一个状态检查命令对类型A的存储器装置执行状态检查。
图9是示出根据本公开的实施例的第二表格,例如第二表格2156的示图。
表示与多个状态检查命令中的每一个相对应的状态信息的位的定义可以被记录在第二表格2156中。
在参考图9描述的实施例中,为了方便和说明的目的,假设存储器装置包括四个平面。
在与第一状态检查命令70h或第N状态检查命令7Ah相对应的状态信息中通过第一输入/输出线DQ0接收的位可以表示对四个平面中的至少一个平面最近已执行的操作通过或失败。在与第二状态检查命令78h相对应的状态信息中通过第一输入/输出线DQ0接收的位可以表示对四个平面中的选择的平面最近已执行的操作通过或失败。
在与第一状态检查命令70h相对应的状态信息中通过第二输入/输出线DQ1接收的位可以表示对四个平面中的至少一个平面执行的先前操作的通过或失败。在与第二状态检查命令78h相对应的状态信息中通过第二输入/输出线DQ1接收的位可以表示对四个平面中的选择的平面执行的先前操作通过或失败。在与第N状态检查命令7Ah相对应的状态信息中通过第二输入/输出线DQ1接收的位可以表示对四个平面中的平面0最近已执行的操作通过或失败。
在与第一状态检查命令70h或第二状态检查命令78h相对应的状态信息中通过第三输入/输出线DQ2和第四输入/输出线DQ3接收的位可以是保留用于以后使用的位。在与第N状态检查命令7Ah相对应的状态信息中通过第三输入/输出线DQ2接收的位可以表示对四个平面中的平面1最近已执行的操作通过或失败。在与第N状态检查命令7Ah相对应的状态信息中通过第四输入/输出线DQ3接收的位可以表示对四个平面中的平面2最近已执行的操作通过或失败。
在与第一状态检查命令70h或第二状态检查命令78h相对应的状态信息中通过第五输入/输出线DQ4接收的位可以表示编程操作或擦除操作是否处于挂起状态。在与第N状态检查命令7Ah相对应的状态信息中通过第五输入/输出线DQ4接收的位可以表示对四个平面中的平面3最近已执行的操作通过或失败。
在与第一状态检查命令70h、第二状态检查命令78h或第N状态检查命令78A相对应的状态信息中通过第六输入/输出线DQ5接收的位可以表示对四个平面中的至少一个平面是否正在执行阵列操作。
在与第一状态检查命令70h、第二状态检查命令78h或第N状态检查命令78A相对应的状态信息中通过第七输入/输出线DQ6接收的位可以表示存储器装置是否准备好接收新的操作命令。
在与第一状态检查命令70h、第二状态检查命令78h或第N状态检查命令78A相对应的状态信息中通过第八输入/输出线DQ7接收的位可以表示一次性可编程(OTP)区域是否受到保护。
同时,与状态检查命令相对应的状态信息可以呈现不同的状态检查结果。例如,与第一状态检查命令70h相对应的通过第一输入/输出线DQ0接收的位和与第二状态检查命令78h相对应的通过第一输入/输出线DQ0接收的位可以呈现不同的状态检查结果。例如,如上所述,与第一状态检查命令70h相对应的通过第一输入/输出线DQ0接收的位可以表示对存储器装置的平面中的至少一个平面执行的最近操作是成功还是失败。另一方面,与第二状态检查命令78h相对应的通过第一输入/输出线DQ0接收的位可以表示对存储器装置的平面中的选择的平面执行的最近操作是成功还是失败。即,尽管接收到相同的状态检查位,但是状态检查位可以根据状态检查命令的类型呈现不同的状态检查结果。
因此,状态检查执行部可以通过检查表示从存储器装置接收的状态信息的位的定义来检查状态检查结果。
图10是示出根据本公开的实施例的第三表格,例如图2中所示的第三表格2158的示例图。
在第三表格2158中,多个操作被映射到多个状态检查命令中的每一个,并且待检查的一个或多个参考位被映射到操作中的每一个。
例如,当假设在编程操作之后生成第一状态检查命令70h,第三表格2158将通过第一输入/输出线DQ0接收的位、通过第二输入/输出线DQ1接收的位、通过第六输入/输出线DQ5接收的位和通过第七输入/输出线DQ6接收的位定义为参考位。因此,存储器控制器可以通过检查在与第一状态检查命令70h相对应的从存储装置接收的状态信息中的作为参考位的下列位来检查与编程操作相对应的状态检查结果:通过第一输入/输出线DQ0接收的位、通过第二输入/输出线DQ1接收的位、通过第六输入/输出线DQ5接收的位和通过第七输入/输出线DQ6接收的位。
例如,当假设在读取操作之后生成第一状态检查命令70h时,第三表格2158将通过第七输入/输出线DQ6接收的位定义为参考位。因此,存储器控制器可以通过检查在与第一状态检查命令70h相对应的从存储装置接收的状态信息中通过第七输入/输出线DQ6作为参考位接收的位来检查与读取操作相对应的状态检查结果。
例如,当假设在挂起操作之后生成第一状态检查命令70h时,第三表格2158将通过第五输入/输出线DQ4接收的位定义为参考位。因此,存储器控制器可以通过检查在与第一状态检查命令70h相对应的从存储装置接收的状态信息中通过第五输入/输出线DQ4作为参考位接收的位来检查与挂起操作相对应的状态检查结果。
将省略对第二状态检查命令78h和第N状态检查命令7Ah的详细描述。
同时,如上所述,多个状态检查命令可以由一个存储器装置来支持。存储器控制器可以通过选择由存储器装置支持的多个状态检查命令中的第一个来对存储器装置执行状态检查。可以随机地或根据预设的优先级顺序选择第一状态检查命令。例如,假设存储器装置支持第一状态检查命令70h和第二状态检查命令78h,并且第一状态检查命令70h的优先级顺序被设置成高于第二状态检查命令78h的优先级顺序。存储器控制器可以使用第一状态检查命令70h对存储器装置执行状态检查。存储器控制器可以基于通过使用第一状态检查命令70h执行状态检查所获得的结果来确定是否使用第二状态检查命令78h进一步执行状态检查。将参考图11对此进行描述
图11是更详细地说明图9中所示的状态信息的示图。
为了便于描述,图11仅示出图9中所示的状态信息的一部分。
参照图11,与第一状态检查命令70h相对应的通过第一输入/输出线DQ0接收的位可以表示对存储器装置的平面0、平面1、平面2和平面3中的至少一个平面执行的最近操作是成功(即,通过)还是失败。例如,当与第一状态检查命令70h相对应的通过第一输入/输出线DQ0接收的位为“0”时,该位表示对存储器装置的平面中的至少一个平面执行的最近操作成功。例如,当与第一状态检查命令70h相对应的通过第一输入/输出线DQ0接收的位为“1”时,该位表示对存储器装置的平面中的至少一个平面执行的最近操作失败。
与第一状态检查命令70h相对应的通过第二输入/输出线DQ1接收的位可以表示对存储器装置的平面0、平面1、平面2和平面3中的至少一个平面执行的先前操作是成功(即,通过)还是失败。例如,当与第一状态检查命令70h相对应的通过第二输入/输出线DQ1接收的位为“0”时,该位表示对存储器装置的平面中的至少一个平面执行的先前操作成功。例如,当与第一状态检查命令70h相对应的通过第二输入/输出线DQ1接收的位为“1”时,该位表示对存储器装置的平面中的至少一个平面执行的先前操作失败。
与第二状态检查命令78h相对应的通过第一输入/输出线DQ0接收的位可以表示对存储器装置的平面0、平面1、平面2和平面3中的选择的平面执行的最近操作是成功(即,通过)还是失败。即,不同于与第一状态检查命令70h相对应的通过第一输入/输出线DQ0接收的位,与第二状态检查命令78h相对应的通过第一输入/输出线DQ0接收的位可以表示与一个平面相对应的状态检查结果。例如,当与第二状态检查命令78h相对应的通过第一输入/输出线DQ0接收的位为“0”时,该位表示对存储器装置的平面中的选择的平面执行的最近操作成功。例如,当与第二状态检查命令78h相对应的通过第一输入/输出线DQ0接收的位为“1”时,该位表示对存储器装置的平面中的选择的平面执行的最近操作失败。
与第二状态检查命令78h相对应的通过第二输入/输出线DQ1接收的位可以表示对存储器装置的平面0、平面1、平面2和平面3中的选择的平面执行的先前操作是成功(即,通过)还是失败。即,不同于与第一状态检查命令70h相对应的通过第二输入/输出线DQ1接收的位,与第二状态检查命令78h相对应的通过第二输入/输出线DQ1接收的位可以表示与一个平面相对应的状态检查结果。例如,当与第二状态检查命令78h相对应的通过第二输入/输出线DQ1接收的位为“0”时,该位表示对存储器装置的平面中的选择的平面执行的先前操作成功。当与第二状态检查命令78h相对应的通过第二输入/输出线DQ1接收的位为“1”时,该位表示对存储器装置的平面中的选择的平面执行的先前操作失败。
如图11所示,假设存储器装置支持第一状态检查命令70h和第二状态检查命令78h,并且定义与第一状态检查命令70h和第二状态检查命令78h相对应的状态信息中的位。存储器控制器可以使用第一状态检查命令70h对存储器装置执行状态检查。假设作为通过使用第一状态检查命令70h执行状态检查获得的结果,通过第一输入/输出线DQ0接收的位是“1”,即,对存储器装置的平面中的至少一个平面执行的操作失败。存储器控制器可以通过检查存储器装置的平面中的对其执行的操作失败的平面来执行错误处理等。因此,存储器控制器可以通过使用第二状态检查命令78h进一步执行状态检查来检查存储器装置的平面中的对其执行的操作失败的平面。
图12是示出包括图1和图2中所示的存储器控制器的存储器系统的示例的示图。例如,图12的存储器系统30000可以对应于图1的存储器系统2000。
参照图12,存储器系统30000可以被实施为移动电话、智能电话、平板电脑(PC)、个人数字助理(PDA)或无线通信装置。存储器系统30000可包括存储器装置2200和能够控制存储器装置2200的操作的存储器控制器2100。图12中所示的存储器装置2200可以对应于图1和图2中所示的存储器装置2200。图12中所示的存储器控制器2100可以对应于图1和图2中所示的存储器控制器2100。
存储器控制器2100可在处理器3100的控制下控制存储器装置2200的数据存取操作,例如编程操作、擦除操作、读取操作等。
可在存储器控制器2100的控制下通过显示器3200输出在存储器装置2200中编程的数据。
无线电收发器3300可通过天线ANT发送/接收无线电信号。例如,无线电收发器3300可将通过天线ANT接收的无线电信号变换成可由处理器3100处理的信号。因此,处理器3100可处理从无线电收发器3300输出的信号,并将处理的信号传输到存储器控制器2100或显示器3200。存储器控制器2100可将由处理器3100处理的信号传输到存储器装置2200。此外,无线电收发器3300可将从处理器3100输出的信号变换成无线电信号,并且通过天线ANT将变换的无线电信号输出到外部装置。输入装置3400是能够输入用于控制处理器3100的操作的控制信号或待被处理器3100处理的数据的装置,并且可被实施为诸如触摸板或计算机鼠标的定点装置、小键盘或键盘。处理器3100可控制显示器3200的操作,使得从存储器控制器2100输出的数据、从无线电收发器3300输出的数据或从输入装置3400输出的数据能够通过显示器3200被输出。
在一些实施例中,能够控制存储器装置2200的操作的存储器控制器2100可被实施为处理器3100的一部分或被实施为与处理器3100分开的芯片。
图13是示出包括图1和图2中所示的存储器控制器的存储器系统的示例的示图。例如,图13的存储器系统40000可以对应于图1中所示的存储器系统2000。
参照图13,存储器系统40000可以被实施为个人计算机(PC)、平板电脑、上网本、电子阅读器、个人数字助理(PDA)、便携式多媒体播放器(PMP)、MP3播放器或MP4播放器
存储器系统40000可包括存储器装置2200和能够控制存储器装置2200的数据处理操作的存储器控制器2100。图13中所示的存储器装置2200可以对应于图1和图2中所示的存储器装置2200。图13中所示的存储器控制器2100可以对应于图1和图2中所示的存储器控制器2100。
处理器4100可根据从输入装置4200输入的数据通过显示器4300输出存储在存储器装置2200中的数据。例如,输入装置4200可被实施为诸如触摸板或计算机鼠标的定点装置、小键盘或键盘。
处理器4100可控制存储器系统40000的全部操作,并且控制存储器控制器2100的操作。在一些实施例中,能够控制存储器装置2200的操作的存储器控制器2100可被实施为处理器4100的一部分或被实施为与处理器4100分开的芯片。
图14是示出包括图1和图2中所示的存储器控制器的存储器系统的示例的示图。例如,存储器系统50000可以对应于图1的存储器系统2000。
参照图14,存储器系统50000可被实施为图像处理装置,例如数码相机、具有附接到其上的数码相机的移动终端、具有附接到其上的数码相机的智能电话或具有附接到其上的数码相机的平板电脑。
存储器系统50000可包括存储器装置2200和能够控制存储器装置2200的例如编程操作、擦除操作或读取操作的数据处理操作的存储器控制器2100。图14中所示的存储器装置2200可以对应于图1和图2中所示的存储器装置2200。图14中所示的存储器控制器2100可以对应于图1和图2中所示的存储器控制器2100。
存储器系统50000的图像传感器5200可将光学图像转换为数字信号,并且转换的数字信号可被传输到处理器5100或存储器控制器2100。在处理器5100的控制下,转换的数字信号可以通过显示器5300输出,或通过存储器控制器2100被存储在存储器装置2200中。另外,可以在处理器5100或存储器控制器2100的控制下通过显示器5300输出存储在存储器装置2200中的数据。
在一些实施例中,能够控制存储器装置2200的操作的存储器控制器2100可被实施为处理器5100的一部分或被实施为与处理器5100分开的芯片。
图15是示出包括图1和图2中所示的存储器控制器的存储器系统的示例的示图。例如,存储器系统70000可以对应于图1的存储器系统2000。
参照图15,存储器系统70000可被实施为存储卡或智能卡。存储器系统70000可包括存储器装置2200、存储器控制器2100和卡接口7100。图15中所示的存储器装置2200可以对应于图1和图2中所示的存储器装置2200。图15中所示的存储器控制器2100可以对应于图1和图2中所示的存储器控制器2100。
存储器控制器2100可控制存储器装置2200和卡接口7100之间的数据交换。在一些实施例中,卡接口7100可以是安全数字(SD)卡接口或多媒体卡(MMC)接口,但本公开不限于此。
卡接口7100可根据主机60000的协议来接口连接主机60000和存储器控制器2100之间的数据交换。在一些实施例中,卡接口7100可支持通用串行总线(USB)协议和芯片间(IC)-USB协议。卡接口7100可指能够支持主机60000使用的协议的硬件、嵌入在硬件中的软件或者信号传输方法。
当存储器系统70000联接到诸如个人电脑、平板电脑、数码相机、数字音频播放器、移动电话、控制台视频游戏硬件或数字机顶盒的主机60000的主机接口6200时,主机接口6200可在微处理器(μP)6100的控制下通过卡接口7100和存储器控制器2100与存储器装置2200执行数据通信。
根据本公开,可以根据存储器装置的类型执行状态检查,从而提高存储器系统的可靠性。
本文已经公开了示例实施例,并且虽然采用了特定术语,但是特定术语仅以一般性和描述性意义来使用和解释,而不是出于限制的目的。在一些情况下,如从本申请提交起,对于本领域普通技术人员而言显而易见的是,除非另外明确指出,否则结合特定实施例描述的特征、特性和/或元件可单独使用或与结合其它实施例描述的特征、特性和/或元件组合使用。因此,本领域技术人员将理解,在不脱离所附权利要求中阐述的本公开的技术方案的情况下,可以在形式和细节上进行各种改变。
Claims (19)
1.一种存储器控制器,包括:
状态检查命令确定部,检查多个状态检查命令中的由存储器装置支持的状态检查命令;以及
状态检查执行部,通过使用所检查的状态检查命令对所述存储器装置执行状态检查操作。
2.根据权利要求1所述的存储器控制器,其中所述状态检查命令确定部基于从主机接收的所述存储器装置的类型信息来检查由所述存储器装置支持的所述状态检查命令。
3.根据权利要求1所述的存储器控制器,其中所述状态检查命令确定部:
存储第一表格,支持所述多个状态检查命令中的每一个的存储器装置的一条或多条类型信息被记录在所述第一表格中,其中所述一条或多条类型信息被映射到对应的状态检查命令中;以及
基于所述第一表格和从所述主机接收的所述存储器装置的类型信息来检查由所述存储器装置支持的状态检查命令。
4.根据权利要求1所述的存储器控制器,其中所述状态检查执行部:
存储第二表格,表示与所述多个状态检查命令中的每一个相对应的状态信息的位的定义被记录在所述第二表格中;以及
基于所述第二表格和从所述存储器装置接收的状态信息来检查状态检查结果。
5.根据权利要求1所述的存储器控制器,其中所述状态检查执行部:
存储第三表格,与所述多个状态检查命令中的每一个相对应的状态信息中的待检查的一个或多个参考位被记录在所述第三表格中,其中所述一个或多个参考位被映射到对应的状态检查命令;以及
通过检查与从所述存储器装置接收的状态信息中的所述一个或多个参考位相对应的位来检查状态检查结果。
6.根据权利要求5所述的存储器控制器,其中,在所述第三表格中,进一步对应于每个操作来映射所述一个或多个参考位,
其中所述状态检查执行部通过检查与从所述存储器装置接收的状态信息中的所述一个或多个参考位相对应的位来检查状态检查结果,所述一个或多个参考位被映射到待执行状态检查的操作。
7.根据权利要求1所述的存储器控制器,其中所述状态检查执行部:
当检查多个状态检查命令时,使用多个所检查的状态检查命令中的任意一个状态检查命令来执行状态检查;以及
基于通过使用一个状态检查命令执行状态检查而获得的结果,确定是否进一步执行使用多个所检查的状态检查命令中的另一个状态检查命令的状态检查。
8.一种存储器系统,包括:
存储器装置,响应于状态检查命令输出状态信息;和
存储器控制器,检查多个状态检查命令中的由所述存储器装置支持的状态检查命令,并且通过使用所检查的状态检查命令对所述存储器装置执行状态检查。
9.根据权利要求8所述的存储器系统,其中所述存储器控制器基于从主机接收的所述存储器装置的类型信息来检查由所述存储器装置支持的所述状态检查命令。
10.根据权利要求8所述的存储器系统,其中所述存储器控制器:
存储第一表格,支持所述多个状态检查命令中的每一个的存储器装置的一条或多条类型信息被记录在所述第一表格中,其中所述一条或多条类型信息被映射到对应的状态检查命令中;以及
基于所述第一表格和从所述主机接收的所述存储器装置的类型信息来检查由所述存储器装置支持的状态检查命令。
11.根据权利要求8所述的存储器系统,其中所述存储器控制器:
存储第二表格,表示与所述多个状态检查命令中的每一个相对应的状态信息的位的定义被记录在所述第二表格中;以及
基于所述第二表格和从所述存储器装置接收的状态信息来检查状态检查结果。
12.根据权利要求8所述的存储器系统,其中所述存储器控制器:
存储第三表格,与所述多个状态检查命令中的每一个相对应的状态信息中的待检查的一个或多个参考位被记录在所述第三表格中,其中所述一个或多个参考位被映射到所述对应的状态检查命令;以及
通过检查与从所述存储器装置接收的状态信息中的所述一个或多个参考位相对应的位来检查状态检查结果。
13.根据权利要求12所述的存储器系统,其中,在所述第三表格中,进一步对应于每个操作来映射所述一个或多个参考位,
其中所述存储器控制器通过检查与从所述存储器装置接收的状态信息中的所述一个或多个参考位相对应的位来检查状态检查结果,所述一个或多个参考位被映射到待执行状态检查的操作。
14.根据权利要求8所述的存储器系统,其中所述存储器控制器:
当检查多个状态检查命令时,使用多个所检查的状态检查命令中的任意一个状态检查命令来执行状态检查;以及
基于通过使用一个状态检查命令执行状态检查而获得的结果,确定是否进一步执行使用多个所检查的状态检查命令中的另一个状态检查命令的状态检查。
15.一种用于操作存储器控制器的方法,所述方法包括:
从主机接收存储器装置的类型信息;
基于所接收的所述存储器装置的类型信息和第一表格来检查由所述存储器装置支持的状态检查命令,在所述第一表格中,支持多个状态检查命令中的每一个的存储器装置的一条或多条类型信息被映射到对应的状态检查命令;以及
使用所检查的状态检查命令对所述存储器装置执行状态检查。
16.根据权利要求15所述的方法,进一步包括:
响应于所述状态检查命令从所述存储器装置接收状态信息;以及
基于所接收的状态信息和第二表格来检查状态检查结果,表示与所述多个状态检查命令中的每一个相对应的状态信息的位的定义被记录在所述第二表格中。
17.根据权利要求16所述的方法,其中检查所述状态检查结果包括根据第三表格通过检查与从所述存储器装置接收的状态信息中的参考位相对应的位来检查状态检查结果,在所述第三表格中,与所述多个状态检查命令中的每一个相对应的状态信息中的待检查的所述参考位被映射到所述对应的状态检查命令。
18.根据权利要求17所述的方法,其中,在所述第三表格中,进一步对应于每个操作来映射所述一个或多个参考位,
其中检查所述状态检查结果包括通过检查与从所述存储器装置接收的状态信息中的所述参考位相对应的位来检查状态检查结果,所述参考位被映射到待执行状态检查的操作。
19.根据权利要求15所述的方法,其中执行所述状态检查包括:
当检查多个状态检查命令时,使用多个所检查的状态检查命令中的任意一个状态检查命令来执行状态检查;以及
基于通过使用一个状态检查命令执行状态检查而获得的结果,确定是否进一步执行使用多个所检查的状态检查命令中的另一个状态检查命令的状态检查。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020180012916A KR102505920B1 (ko) | 2018-02-01 | 2018-02-01 | 메모리 컨트롤러, 이를 포함하는 메모리 시스템 및 이의 동작 방법 |
KR10-2018-0012916 | 2018-02-01 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110109797A true CN110109797A (zh) | 2019-08-09 |
CN110109797B CN110109797B (zh) | 2023-06-13 |
Family
ID=67392145
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201811109320.5A Active CN110109797B (zh) | 2018-02-01 | 2018-09-21 | 存储器控制器、存储器系统及存储器控制器的操作方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10678471B2 (zh) |
KR (1) | KR102505920B1 (zh) |
CN (1) | CN110109797B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11586393B2 (en) * | 2020-12-30 | 2023-02-21 | Macronix International Co., Ltd. | Control method for requesting status of flash memory, flash memory die and flash memory with the same |
KR102481649B1 (ko) * | 2021-12-01 | 2022-12-28 | 삼성전자주식회사 | 비휘발성 메모리 장치, 그것을 제어하는 제어기, 그것을 포함하는 저장 장치 및 그것의 동작 방법 |
KR20240126708A (ko) * | 2023-02-14 | 2024-08-21 | 에스케이하이닉스 주식회사 | 컨트롤러를 포함하는 저장 장치 및 컨트롤러의 동작 방법 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1866399A (zh) * | 2005-05-16 | 2006-11-22 | 松下电器产业株式会社 | 存储器控制器、非易失性存储器、非易失性存储系统和数据写入方法 |
US20070220313A1 (en) * | 2006-03-03 | 2007-09-20 | Hitachi, Ltd. | Storage control device and data recovery method for storage control device |
US20130067455A1 (en) * | 2011-09-08 | 2013-03-14 | Via Technologies, Inc. | Memory online update system and method |
CN103426453A (zh) * | 2012-05-25 | 2013-12-04 | 华为技术有限公司 | 动态电压频率调节方法以及系统 |
US20140201473A1 (en) * | 2013-01-11 | 2014-07-17 | Micron Technology, Inc. | Host controlled enablement of automatic background operations in a memory device |
CN106775442A (zh) * | 2015-11-19 | 2017-05-31 | 爱思开海力士有限公司 | 存储器系统及其操作方法 |
US20170206037A1 (en) * | 2016-01-18 | 2017-07-20 | SK Hynix Inc. | Memory device and method of operating the same |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7406572B1 (en) * | 2004-03-26 | 2008-07-29 | Cypress Semiconductor Corp. | Universal memory circuit architecture supporting multiple memory interface options |
US7210030B2 (en) * | 2004-07-22 | 2007-04-24 | International Business Machines Corporation | Programmable memory initialization system and method |
US7376761B2 (en) * | 2004-12-30 | 2008-05-20 | Intel Corporation | Configuration data management |
JP4896450B2 (ja) * | 2005-06-30 | 2012-03-14 | 株式会社東芝 | 記憶装置 |
KR20070052471A (ko) * | 2005-11-17 | 2007-05-22 | 삼성전자주식회사 | 낸드 플래쉬 메모리 제어 장치 및 방법 |
US20080082750A1 (en) * | 2006-09-28 | 2008-04-03 | Okin Kenneth A | Methods of communicating to, memory modules in a memory channel |
KR20100108697A (ko) | 2009-03-30 | 2010-10-08 | 삼성전자주식회사 | 데이터 출력 패드들의 스왑 기능을 갖는 반도체 메모리 장치 |
KR20140128852A (ko) * | 2013-04-29 | 2014-11-06 | 삼성전자주식회사 | 데이터 처리 지연에 대한 빠른 응답을 수행할 수 있는 데이터 저장 장치와 이를 이용한 데이터 처리 방법들 |
US9977603B2 (en) * | 2016-05-02 | 2018-05-22 | Micron Technology, Inc. | Memory devices for detecting known initial states and related methods and electronic systems |
-
2018
- 2018-02-01 KR KR1020180012916A patent/KR102505920B1/ko active IP Right Grant
- 2018-08-30 US US16/117,426 patent/US10678471B2/en not_active Expired - Fee Related
- 2018-09-21 CN CN201811109320.5A patent/CN110109797B/zh active Active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1866399A (zh) * | 2005-05-16 | 2006-11-22 | 松下电器产业株式会社 | 存储器控制器、非易失性存储器、非易失性存储系统和数据写入方法 |
US20070220313A1 (en) * | 2006-03-03 | 2007-09-20 | Hitachi, Ltd. | Storage control device and data recovery method for storage control device |
US20130067455A1 (en) * | 2011-09-08 | 2013-03-14 | Via Technologies, Inc. | Memory online update system and method |
CN103426453A (zh) * | 2012-05-25 | 2013-12-04 | 华为技术有限公司 | 动态电压频率调节方法以及系统 |
US20140201473A1 (en) * | 2013-01-11 | 2014-07-17 | Micron Technology, Inc. | Host controlled enablement of automatic background operations in a memory device |
CN106775442A (zh) * | 2015-11-19 | 2017-05-31 | 爱思开海力士有限公司 | 存储器系统及其操作方法 |
US20170206037A1 (en) * | 2016-01-18 | 2017-07-20 | SK Hynix Inc. | Memory device and method of operating the same |
CN106980581A (zh) * | 2016-01-18 | 2017-07-25 | 爱思开海力士有限公司 | 存储器件及操作其的方法 |
Non-Patent Citations (1)
Title |
---|
龙翔等: "Linux中检查点(Checkpoint)的核心支持――ckpt文件系统的设计", 《计算机工程与应用》 * |
Also Published As
Publication number | Publication date |
---|---|
US10678471B2 (en) | 2020-06-09 |
CN110109797B (zh) | 2023-06-13 |
KR20190093364A (ko) | 2019-08-09 |
KR102505920B1 (ko) | 2023-03-06 |
US20190235786A1 (en) | 2019-08-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103928055B (zh) | 闪速存储器、闪速存储器系统及其操作方法 | |
CN107193486A (zh) | 数据存储设备和包括该数据存储设备的数据处理系统 | |
CN110400588A (zh) | 存储器装置以及该存储器装置的操作方法 | |
CN110413535A (zh) | 存储器控制器及存储器控制器的操作方法 | |
CN110032531A (zh) | 存储器控制器、存储器系统以及操作存储器控制器的方法 | |
KR20180035333A (ko) | 메모리 카드 및 이를 포함하는 스토리지 시스템 | |
CN110058799A (zh) | 存储器装置及操作存储器装置的方法 | |
CN110109797A (zh) | 存储器控制器、存储器系统及存储器控制器的操作方法 | |
CN110277126A (zh) | 存储器装置和具有存储器装置的存储器系统 | |
CN110245097A (zh) | 存储器控制器及具有存储器控制器的存储器系统 | |
CN109426446A (zh) | 存储器系统及其操作方法 | |
EP3992970A1 (en) | Non-volatile memory device, controller for controlling the same, storage device including the same, and reading method thereof | |
CN110111832A (zh) | 半导体存储器装置及其操作方法 | |
CN107810533A (zh) | 使用位线缺陷信息解码数据 | |
CN110045917A (zh) | 存储器系统及其操作方法 | |
CN110297786A (zh) | 存储器控制器、具有该控制器的存储器系统及其操作方法 | |
CN109426620A (zh) | 存储器系统以及存储器系统的操作方法 | |
CN108062965A (zh) | 半导体存储装置、控制器及其操作方法 | |
CN107229570A (zh) | 存储器装置及其操作方法 | |
CN109101361A (zh) | 存储器系统及其操作方法 | |
CN109840165A (zh) | 存储器系统及其操作方法 | |
CN109584937B (zh) | 非易失性存储器装置、其操作方法及其数据存储装置 | |
KR20220012435A (ko) | 비휘발성 메모리 장치, 그것의 동작 방법, 그것을 제어하는 제어기, 및 그것을 포함하는 저장 장치 | |
CN109491590A (zh) | 存储器控制器、具有其的存储器系统及其操作方法 | |
CN110196820A (zh) | 半导体存储器装置及其操作方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |