CN110058636B - 扩频时钟发生装置和方法、及显示装置和触摸显示装置 - Google Patents
扩频时钟发生装置和方法、及显示装置和触摸显示装置 Download PDFInfo
- Publication number
- CN110058636B CN110058636B CN201811398721.7A CN201811398721A CN110058636B CN 110058636 B CN110058636 B CN 110058636B CN 201811398721 A CN201811398721 A CN 201811398721A CN 110058636 B CN110058636 B CN 110058636B
- Authority
- CN
- China
- Prior art keywords
- frequency
- touch
- signal
- modulation profile
- clock signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000001228 spectrum Methods 0.000 title claims abstract description 88
- 238000000034 method Methods 0.000 title claims abstract description 23
- 230000007423 decrease Effects 0.000 claims description 89
- 230000003247 decreasing effect Effects 0.000 claims description 20
- 230000004044 response Effects 0.000 claims description 11
- 238000012545 processing Methods 0.000 claims description 5
- 230000011664 signaling Effects 0.000 claims 1
- 230000008859 change Effects 0.000 description 24
- OFHWSHGIZXHMJP-UHFFFAOYSA-N 1,3,5-tripropyl-1,3,5-triazinane-2,4,6-trione Chemical compound CCCN1C(=O)N(CCC)C(=O)N(CCC)C1=O OFHWSHGIZXHMJP-UHFFFAOYSA-N 0.000 description 14
- 238000010586 diagram Methods 0.000 description 14
- 230000005540 biological transmission Effects 0.000 description 9
- 230000009467 reduction Effects 0.000 description 7
- 238000004088 simulation Methods 0.000 description 7
- 239000013256 coordination polymer Substances 0.000 description 5
- 238000009826 distribution Methods 0.000 description 5
- BNPSSFBOAGDEEL-UHFFFAOYSA-N albuterol sulfate Chemical compound OS(O)(=O)=O.CC(C)(C)NCC(O)C1=CC=C(O)C(CO)=C1.CC(C)(C)NCC(O)C1=CC=C(O)C(CO)=C1 BNPSSFBOAGDEEL-UHFFFAOYSA-N 0.000 description 4
- 230000006870 function Effects 0.000 description 4
- 230000003071 parasitic effect Effects 0.000 description 4
- 238000005070 sampling Methods 0.000 description 4
- 230000007480 spreading Effects 0.000 description 4
- MSFGZHUJTJBYFA-UHFFFAOYSA-M sodium dichloroisocyanurate Chemical compound [Na+].ClN1C(=O)[N-]C(=O)N(Cl)C1=O MSFGZHUJTJBYFA-UHFFFAOYSA-M 0.000 description 3
- 239000008186 active pharmaceutical agent Substances 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 239000004973 liquid crystal related substance Substances 0.000 description 2
- 230000007257 malfunction Effects 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 230000007704 transition Effects 0.000 description 2
- 238000009825 accumulation Methods 0.000 description 1
- 230000004075 alteration Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000005855 radiation Effects 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
- H03L7/197—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division
- H03L7/1974—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division for fractional frequency division
- H03L7/1976—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division for fractional frequency division using a phase accumulator for controlling the counter or frequency divider
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/01—Details
- H03K3/013—Modifications of generator to prevent operation by noise or interference
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/04—Generating or distributing clock signals or signals derived directly therefrom
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/04—Generating or distributing clock signals or signals derived directly therefrom
- G06F1/08—Clock generators with changeable or programmable clock frequency
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/03—Arrangements for converting the position or the displacement of a member into a coded form
- G06F3/041—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
- G06F3/0416—Control or interface arrangements specially adapted for digitisers
- G06F3/04164—Connections between sensors and controllers, e.g. routing lines between electrodes and connection pads
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/03—Arrangements for converting the position or the displacement of a member into a coded form
- G06F3/041—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
- G06F3/0416—Control or interface arrangements specially adapted for digitisers
- G06F3/0418—Control or interface arrangements specially adapted for digitisers for error correction or compensation, e.g. based on parallax, calibration or alignment
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2092—Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G3/2096—Details of the interface to the display terminal specific for a flat panel
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03C—MODULATION
- H03C3/00—Angle modulation
- H03C3/02—Details
- H03C3/09—Modifications of modulator for regulating the mean frequency
- H03C3/0908—Modifications of modulator for regulating the mean frequency using a phase locked loop
- H03C3/0916—Modifications of modulator for regulating the mean frequency using a phase locked loop with frequency divider or counter in the loop
- H03C3/0925—Modifications of modulator for regulating the mean frequency using a phase locked loop with frequency divider or counter in the loop applying frequency modulation at the divider in the feedback loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/0802—Details of the phase-locked loop the loop being adapted for reducing power consumption
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/10—Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range
- H03L7/107—Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using a variable transfer function for the loop, e.g. low pass filter having a variable bandwidth
- H03L7/1072—Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using a variable transfer function for the loop, e.g. low pass filter having a variable bandwidth by changing characteristics of the charge pump, e.g. changing the gain
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/10—Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range
- H03L7/107—Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using a variable transfer function for the loop, e.g. low pass filter having a variable bandwidth
- H03L7/1075—Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using a variable transfer function for the loop, e.g. low pass filter having a variable bandwidth by changing characteristics of the loop filter, e.g. changing the gain, changing the bandwidth
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
- H03L7/197—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/69—Spread spectrum techniques
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/03—Arrangements for converting the position or the displacement of a member into a coded form
- G06F3/041—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
- G06F3/0416—Control or interface arrangements specially adapted for digitisers
- G06F3/0418—Control or interface arrangements specially adapted for digitisers for error correction or compensation, e.g. based on parallax, calibration or alignment
- G06F3/04184—Synchronisation with the driving of the display or the backlighting unit to avoid interferences generated internally
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/03—Arrangements for converting the position or the displacement of a member into a coded form
- G06F3/041—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
- G06F3/044—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/06—Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2354/00—Aspects of interface with display user
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/006—Details of the interface to the display terminal
- G09G5/008—Clock recovery
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Human Computer Interaction (AREA)
- Computer Networks & Wireless Communication (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Signal Processing (AREA)
- Manipulation Of Pulses (AREA)
- Position Input By Displaying (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
披露了扩频时钟发生装置和方法、及显示装置和触摸显示装置,其能够减少EMI而不增加抖动和输入缓冲存储器的容量。该扩频时钟发生装置,包括:频率调制器,配置为:通过根据调制轮廓信号对输入时钟信号进行频率调制,生成其频率相对于预先确定的中心频率可变的输出时钟信号;和轮廓生成器,配置为:生成用于控制输出时钟信号的频率的嵌套调制轮廓,根据嵌套调制轮廓生成调制轮廓信号,并且将调制轮廓信号输出至频率调制器,其中轮廓生成器进一步配置为:通过在时频域中相对于中心频率改变具有三角波形图案的三角调制轮廓的周期和变化范围,生成嵌套调制轮廓,三角波形图案具有预先指定的周期和预先指定的幅度。
Description
相关申请的交叉引用
本申请要求于2017年12月6日提交的韩国专利申请No.10-2017-0167055的优先权,为了所有目的通过引用将该专利申请并入本文,如同在此完全阐述一样。
技术领域
本公开内容涉及扩频时钟发生装置和扩频时钟发生方法、以及使用该扩频时钟发生装置的显示装置和触摸显示装置。
背景技术
随着信息导向社会和所需技术的进步,各种电子设备需要处理的数据量迅速增加,因此各种电子设备的工作速度越来越高。
电子设备的速度随数据量的增加而升高不仅表示在电子设备之间发送/接收数据的速率升高,也表示在电子设备内的各种装置之间发送/接收数据和处理数据的速率升高。
此外,以较高速率处理数据的电子设备通常产生具有较高频率的时钟信号,并且根据所产生的时钟信号来执行指定操作。
然而,规律地产生的高频时钟信号可能会引起电磁干扰(EMI)。EMI可能会导致附近的电路和设备的故障。因此,以较高速度工作的电子设备需要减少EMI的方法。
在减少EMI的各种方法当中,已知有代表性的一种方法是扩频时钟发生方法,该方法利用以调制比(或扩展比)δ和调制频率fm为特征的调制轮廓(modulation profile)来调制时钟信号的频率,并且针对输出信号中的每个频率减小功率密度。
扩频时钟发生器(SSCG)已知是能够通过扩展输出信号的频谱并降低其频率的功率密度而有效地减少EMI的方法。SSCG不仅应用于电子设备内的装置之间的高速接口,而且广泛用于电子设备等之间的通信。
具体地说,SSCG近来用于已实现为具有较高分辨率和较大尺寸的平面显示装置等等。近来,诸如液晶显示装置(LCD)、等离子体显示面板(PDP)装置和有机发光显示装置(OLED)之类的各种类型的显示装置用作平面显示装置。
其中平面显示装置具有较高分辨率的趋势要求传输大量的图像数据,并且目前商业化的4K超高清晰度(UHD)显示装置要求12Gbps的数据传输速率,之后将使用的8K UHD显示装置需要120Gbps的数据传输速率。
此外,其中平面显示装置具有较大尺寸的趋势导致显示装置内的线路路径的长度变得更长,而且需要短的上升转换时间或短的下降转换时间,因此可能会引起大量电磁波辐射。
为了减少由于这些情况而可能发生的EMI,目前,SSCG已逐渐地并且广泛地应用于显示装置。
作为用于调制时钟信号的频率的调制轮廓,SSCG通常可利用正弦波调制轮廓、三角调制轮廓和Hershey-Kiss调制轮廓等。
这些调制轮廓当中,Hershey-Kiss调制轮廓的优点在于调制时钟信号的功率密度呈现为相对均匀,而缺点在于Hershey-Kiss调制轮廓的配置复杂。
相比之下,正弦波调制轮廓和三角调制轮廓中的每一个的缺点在于:在调制时钟信号的最大扩展频率处针对每个频率的功率密度呈现为大于平均功率密度值。就是说,EMI的减少受到限制。
发明内容
在该背景下,本公开内容的一个方面是提供一种扩频时钟发生装置和扩频时钟发生方法、以及使用该扩频时钟发生装置的显示装置和触摸显示装置,其可减少EMI。
本公开内容的另一方面是提供一种扩频时钟发生装置和扩频时钟发生方法、以及使用该扩频时钟发生装置的显示装置和触摸显示装置,其在数据传输期间,可减少EMI而不增加缓冲存储器的容量。
本公开内容的又一方面是提供一种扩频时钟发生装置和扩频时钟发生方法、以及使用该扩频时钟发生装置的显示装置和触摸显示装置,其在数据传输期间,可减少EMI而不增加抖动。
根据本公开内容的一个方面,提供一种扩频时钟发生装置,包括:频率调制器,所述频率调制器配置为通过根据调制轮廓信号对输入时钟信号进行频率调制,生成其频率相对于预先确定的中心频率可变的输出时钟信号;和轮廓生成器,所述轮廓生成器配置为生成用于控制所述输出时钟信号的所述频率的嵌套调制轮廓,根据所述嵌套调制轮廓生成所述调制轮廓信号,并且将所述调制轮廓信号输出至所述频率调制器。
所述轮廓生成器可进一步配置为通过在时频域中相对于所述中心频率改变具有三角波形图案的三角调制轮廓的周期和变化范围而生成所述嵌套调制轮廓,所述三角波形图案具有预先指定的周期和预先指定的幅度。
所述嵌套调制轮廓可具有彼此成反比地可变的周期和变化范围,使得在所述时频域中由可变的所述周期和所述变化范围相对于所述中心频率限定的三角形的面积是恒定的。
所述嵌套调制轮廓可具有以预先指定的模式顺序地增大或减小的周期和变化范围。
所述嵌套调制轮廓可具有其中周期和变化范围随机地可变的模式。
所述频率调制器可包括:小数N分频锁相环(PLL),所述小数N分频锁相环(PLL)配置为根据所述调制轮廓信号指定的分频比来对所述输出时钟信号分频,并且根据分频输出时钟信号与所述输入时钟信号之间的相位差来改变和输出所述输出时钟信号的所述频率。
所述频率调制器可包括:分频器,所述分频器配置为根据所述调制轮廓信号指定的分频比来对所述输出时钟信号分频,并且输出分频时钟信号;相位频率检测器,所述相位频率检测器配置为接收所述输入时钟信号和所述分频时钟信号,并且输出表示所述输入时钟信号与所述分频时钟信号之间的相位差的相位差信号;电荷泵,所述电荷泵配置为生成和输出对应于所述相位差信号的电流信号;环路滤波器,所述环路滤波器配置为生成对应于所述电流信号的电压控制信号;和压控振荡器,所述压控振荡器配置为根据所述电压控制信号来调整和输出所述输出时钟信号的所述频率。
所述轮廓生成器可包括:第一调制器,所述第一调制器配置为接收指定所述中心频率的中心频率设定值、以及指定所述嵌套调制轮廓的可变的周期和可变的变化范围的增大/减小率设定值和目标设定值,以便生成所述嵌套调制轮廓,并且在所述嵌套调制轮廓的每个周期处输出标志信号;寄存器,所述寄存器配置为预先存储所述中心频率设定值、初始目标设定值和初始增大/减小率设定值;第二调制器,所述第二调制器配置为响应于所述标志信号,根据预先指定的方案生成步长指数,并且利用所述步长指数、所述初始目标设定值和所述初始增大/减小率设定值来计算所述目标设定值和所述增大/减小率设定值;和sigma-delta调制器,所述sigma-delta调制器配置为根据所述嵌套调制轮廓生成用于控制所述输出时钟信号的所述频率的所述调制轮廓信号。
所述第一调制器可配置为:从所述频率调制器接收通过根据所述调制轮廓信号指定的分频比对输出时钟信号分频而获得的分频时钟信号;并且响应于所述分频时钟信号,在所述时频域中,从所述中心频率在所述目标设定值指定的最大频率和最小频率的范围中根据所述增大/减小率设定值指定的频率间隔顺序地增大/减小所述嵌套调制轮廓。
所述第二调制器可包括:步长指数生成器,所述步长指数生成器配置为响应于所述标志信号生成所述步长指数;嵌套调制率计算器,所述嵌套调制率计算器配置为利用预先存储在所述寄存器中的所述步长指数和初始第二调制值来计算嵌套调制率,并且根据所述嵌套调制率来计算嵌套斜率;第一乘法器,所述第一乘法器配置为利用所述嵌套调制率和所述初始目标设定值来计算所述目标设定值;和第二乘法器,所述第二乘法器配置为利用所述嵌套斜率和所述初始增大/减小率设定值来计算所述增大/减小率设定值。
所述步长指数生成器可包括以下至少一者:上/下计数器,所述上/下计数器配置为当接收到标志信号时,在预先指定的最大步长数内的范围中,顺序地增大/减小所述步长指数并将所述步长指数输出;和伪随机二进制序列(PRBS)生成器,所述伪随机二进制序列生成器配置为当接收到所述标志信号时,在所述最大步长数内的范围中,随机选择所述步长指数并将所述步长指数输出。
所述第二调制器可进一步包括步长指数选择器,所述步长指数选择器配置为:当所述步长指数生成器包括所述上/下计数器和所述伪随机二进制序列生成器二者时,根据存储在寄存器中的选择信号,选择从所述上/下计数器和所述伪随机二进制序列生成器输出的相应步长指数之一;并且将所选择的步长指数输出至所述嵌套调制率计算器。
所述上/下计数器可配置为,当接收到所述标志信号时,从所述寄存器接收步长间隔,并且根据所述步长间隔均匀地或差别地增大/减小所述步长指数。
根据本公开内容的另一方面,可提供一种通过扩频时钟发生装置来生成扩频时钟的方法,所述方法包括:生成具有其中在时频域中具有三角波形图案的三角调制轮廓的周期和变化范围相对于预先确定的中心频率可变的模式的嵌套调制轮廓;并且通过根据所述嵌套调制轮廓对输入时钟信号进行频率调制,生成其频率相对于所述中心频率可变的输出时钟信号。
所述嵌套调制轮廓可具有彼此成反比地可变的周期和变化范围,使得在所述时频域中由可变的所述周期和所述变化范围相对于所述中心频率限定的三角形的面积是恒定的。
根据本公开内容的又一方面,可提供一种显示装置,包括:显示面板,在所述显示面板中布置有由多条数据线和多条栅极线限定的多个子像素;数据驱动器,所述数据驱动器配置为驱动所述多条数据线;栅极驱动器,所述栅极驱动器配置为驱动所述多条栅极线;扩频时钟发生器,所述扩频时钟发生器配置为生成具有其中在时频域中具有三角波形图案的三角调制轮廓的周期和变化范围相对于预先确定的中心频率可变的模式的嵌套调制轮廓,并且通过根据所述嵌套调制轮廓对输入时钟信号进行频率调制,生成其频率相对于所述中心频率可变的输出时钟信号;和控制器,所述控制器配置为接收所述输出时钟信号,并且根据所述输出时钟信号来控制所述数据驱动器和所述栅极驱动器。
所述嵌套调制轮廓可具有彼此成反比地可变的周期和变化范围,使得在所述时频域中由可变的周期和变化范围相对于所述中心频率限定的三角形的面积是恒定的。
所述控制器可包括所述扩频时钟发生器。
根据本公开内容的又一方面,可提供一种触摸显示装置,包括:触摸面板,在所述触摸面板中布置有多个触摸电极;和触摸电路,所述触摸电路配置为根据限定用于触摸感测的触摸间隔的触摸同步信号,将脉冲型触摸驱动信号输出至所述触摸面板,并且感测是否存在触摸或感测所述触摸的位置。
所述触摸电路可包括:扩频时钟发生器,所述扩频时钟发生器配置为生成具有其中在时频域中具有三角波形图案的三角调制轮廓的周期和变化范围相对于预先确定的中心频率可变的模式的嵌套调制轮廓,并且通过根据所述嵌套调制轮廓对输入时钟信号进行频率调制,生成其频率相对于所述中心频率可变的输出时钟信号;触摸驱动器,所述触摸驱动器配置为在基于所述输出时钟信号的所述触摸间隔期间,通过给所述多个触摸电极当中的一个或更多个触摸电极提供触摸驱动信号来驱动所述多个触摸电极当中的所述一个或更多个触摸电极,并且通过对从被驱动的触摸电极感测到的触摸感测信号进行信号处理来获取感测数据;触摸控制器,所述触摸控制器配置为基于所述输出时钟信号产生用于生成所述触摸驱动信号的触摸驱动生成信号,并且接收感测数据,以便感测是否存在触摸或感测所述触摸的位置;和触摸驱动信号生成器,所述触摸驱动信号生成器配置为根据所述触摸驱动生成信号生成触摸驱动信号,并且将所述触摸驱动信号输出到所述触摸驱动器。
所述嵌套调制轮廓可具有彼此成反比地可变的周期和变化范围,使得在所述时频域中由可变的周期和变化范围相对于所述中心频率限定的三角形的面积是恒定的。
所述触摸控制器可包括所述扩频时钟发生器。
上述实施方式可提供一种扩频时钟发生装置和扩频时钟发生方法、以及使用该扩频时钟发生装置的显示装置和触摸显示装置,其可减少EMI。
上述实施方式可提供一种扩频时钟发生装置和扩频时钟发生方法、以及使用该扩频时钟发生装置的显示装置和触摸显示装置,其在数据传输期间,可减少EMI而不增加数据接收侧的缓冲存储器的容量。
上述实施方式可提供一种扩频时钟发生装置和扩频时钟发生方法、以及使用该扩频时钟发生装置的显示装置和触摸显示装置,其在数据传输期间,可减少EMI而不增加抖动。
附图说明
本公开内容上述和其他的目的、特征和优点将根据下面结合附图的详细描述变得更加显而易见,其中:
图1是图解根据本公开内容实施方式的扩频时钟发生装置的示意性配置的框图;
图2是图解图1的轮廓生成器的示意性配置的框图;
图3至图5是图解根据本公开内容实施方式的扩频时钟发生装置的调制轮廓的图;
图6是图解图2的第二调制器的具体配置的框图;
图7是图解图3至图5中所示的调制轮廓的模拟结果的图;
图8是图解利用图7的模拟调制轮廓所调制的时钟信号的功率谱的模拟结果的图;
图9是图解根据本公开内容实施方式的扩频时钟发生方法的流程图;
图10是图解根据本公开内容实施方式的显示装置的示意性系统配置的框图;
图11是图解根据本公开内容实施方式的触摸显示装置的示意性系统配置的框图;和
图12是图解根据本公开内容实施方式的触摸电路的示意性配置的框图。
具体实施方式
下文中,将参照附图详细描述本公开内容的示例性实施方式。在给图中的元件指定参考标记时,尽管在不同的图中显示了相同的参考标记,但相同的参考标记尽可能表示相同的元件。此外,在本公开内容下面的描述中,当对并入本文的已知功能和构造的详细描述反而会使本公开内容的主题相当不清楚时,将省略其详细描述。
此外,当描述本公开内容的元件时,可在本文中使用诸如“第一”、“第二”、“A”、“B”、“(a)”、“(b)”等这样的术语。这些术语仅用于将一个元件与其他元件区分开,相应元件的本质、顺序、次序、或数量不受这些术语的限制。当一个元件被描述为“连接至”、“耦接至”或“链接至”另一元件时,将理解的是,一个元件不仅可以直接连接至或耦接至另一元件,而且还可以经由第三元件“连接至”、“耦接至”或“链接至”另一元件,或者第三元件可插置在一个元件与另一元件之间。
图1是图解根据本公开内容实施方式的扩频时钟发生装置的示意性配置的框图。
作为示例,图1图解了扩频时钟发生装置10,其以时钟信号的频率具有三角调制波形的方式调制时钟信号。
参照图1,扩频时钟发生装置10包括频率调制器100和轮廓生成器200。
频率调制器100接收输入时钟信号CLKi,利用轮廓生成器200施加的调制轮廓信号mps对接收到的输入时钟信号CLKi进行频率调制,并且输出具有可变频率的输出时钟信号CLKo。
轮廓生成器200通过在时频域中相对于预先确定的中心频率fcen改变具有三角波形图案的三角调制轮廓的频率和幅度,生成具有可变频率和可变幅度的嵌套调制轮廓,利用生成的嵌套调制轮廓生成调制轮廓,并将该调制轮廓输出至频率调制器100。
频率调制器100可由锁相环PLL实现,锁相环PLL包括相位频率检测器PFD、电荷泵CP、环路滤波器LF、压控振荡器VCO和分频器MMD。
相位频率检测器PFD接收输入时钟信号CLKi和分频时钟信号CLKm,并且输出表示前者与后者之间的相位差的相位差信号,分频器MMD通过对输出时钟信号CLKo的频率分频而输出分频时钟信号CLKm。
在本示例中,相位差信号可被输出为具有与输入时钟信号CLKi和分频时钟信号CLKm之间的相位差相对应的电压电平的信号。
此外,相位频率检测器PFD可根据输入时钟信号CLKi的相位是否超前或落后于分频时钟信号CLKm的相位,以在上信号(up-signal)与下信号(down-signal)之间区分的方式输出相位差信号。
电荷泵CP接收相位差信号,产生与接收到的相位差信号相对应的电流信号,并将该电流信号输出至环路滤波器LF。就是说,电荷泵CP向环路滤波器LF输出与输入时钟信号CLKi和分频时钟信号CLKm之间的相位差相对应的电流信号。
环路滤波器LF可包括多个电容器,并且基于该多个电容器响应于从电荷泵CP输出的电流信号而充放电的电荷量,输出施加至压控振荡器VCO的电压控制信号。
当相位差信号输出为具有与输入时钟信号CLKi和分频时钟信号CLKm之间的相位差相对应的电压电平的信号时,频率调制器100可配置为使得相位差信号被直接提供给电荷泵CP。
此外,环路滤波器LF可用作低通滤波器,并且可滤除电压控制信号中包含的噪声。
压控振荡器VCO输出具有与电压控制信号的电压电平相对应的频率的输出时钟信号CLKo。在本示例中,压控振荡器VCO输出具有根据电压控制信号的电压电平的变化而变化的频率的输出时钟信号CLKo。
分频器MMD对从压控振荡器VCO接收到的输出时钟信号CLKo分频并输出分频时钟信号CLKm。
在本示例中,分频器MMD可利用从轮廓生成器200接收到的调制轮廓信号mps通过改变分频比来控制分频时钟信号CLKm的频率。
作为示例,分频器MMD可由具有各种可变分频比的多模分频器来实现。多模分频器(或者亦可称为“小数N分频器(fractional-N divider)”)不仅可覆盖多个频带,而且还可在轻微的频率步长中调整频率,因此经常用于频率合成器或时钟发生器等。
使用这种多模分频器的频率调制器100也可称为“小数N分频PLL(fractional-NPLL)”。
就是说,频率调制器100可由如下配置的小数N分频PLL实现:利用由调制轮廓信号mps指定的分频比来对输出时钟信号CLKo分频;并且根据分频时钟信号CLKm与输入时钟信号CLKi之间的相位差来改变输出时钟信号CLKo的频率并将其输出。
轮廓生成器200接收分频时钟信号CLKm,并利用该分频时钟信号CLKm生成调制轮廓信号mps。在本示例中,调制轮廓信号mps是用于调整输出时钟信号CLKo的频率并扩展输出时钟信号CLKo的频谱的信号,即,用于调整分频器MMD的分频比的信号。
在现有的扩频时钟发生装置中,作为用于调制时钟信号的频率的调制轮廓,轮廓生成器通常生成并输出正弦波调制轮廓、三角调制轮廓和Hershey-Kiss调制轮廓。
然而,在本公开内容的实施方式中,轮廓生成器200可生成嵌套调制轮廓NMP,该嵌套调制轮廓NMP是通过以重叠方式对用于调制输入时钟信号CLKi一次的三角调制轮廓的波形进行调制而获得的。
图2是图解图1的轮廓生成器的示意性配置的框图。
参照图2,轮廓生成器200包括寄存器REG、第一调制器M1和第二调制器M2。
寄存器REG可存储用于驱动轮廓生成器200的设定值set_v。
在本示例中,设定值set_v可包括用于具有可变频率的输出时钟信号CLKo的中心频率fcen的中心频率设定值cen。就是说,输出时钟信号CLKo的频率可相对于中心频率fcen增大或减小。
此外,设定值set_v可包括目标设定值tg,目标设定值tg表示输出时钟信号CLKo的可变频率范围。
由于输出时钟信号CLKo的频率相对于中心频率fcen增大或减小,因此目标设定值tg是用于设定输出时钟信号CLKo相对于中心频率fcen的可调频率范围的值,并且可被视为是输出时钟信号CLKo相对于中心频率fcen的频率变化宽度,即时频域中嵌套调制轮廓NMP的幅度。
通常,为了使用生成的输出时钟信号CLKo的系统的稳定性,扩频时钟发生装置10设定可调频率范围,以便相对于中心频率fcen形成输出时钟信号CLKo的对称波形。就是说,中心频率fcen与频率范围内的最大频率之间的频率差被设定为和中心频率fcen与频率范围内的最小频率之间的频率差相同。在本示例中,最大频率或最小频率呈现为调制轮廓的峰值。
因此,目标设定值tg可设定为表示最大频率或最小频率与中心频率fcen之间的频率差的绝对值。
就此而言,在本公开内容的实施方式中,嵌套调制轮廓可具有通过嵌套调制可变的最大频率或最小频率。就是说,目标设定值tg是可变的。然而,寄存器REG可仅存储初始目标设定值i_tg,而不存储所有的可变的目标设定值tg。
通过这种配置,可由第二调制器M2来调整可变的目标设定值tg。
当输出时钟信号CLKo的频率可变时,设定值set_v可包括增大/减小率设定值inc,增大/减小率设定值inc表示可变的频率间隔。
轮廓生成器200可根据分频时钟信号CLKm来改变频率,因此,增大/减小率设定值inc是用于设定嵌套调制轮廓的斜率的设定值。就是说,嵌套调制轮廓不仅可具有最大频率或最小频率,而且具有可变的斜率。
特别是,在本公开内容的实施方式中,可改变目标设定值tg和增大/减小率设定值inc,使得前者与后者成反比。例如,当目标设定值tg增大时,增大/减小率设定值inc可减小。
寄存器REG可仅存储初始增大/减小率设定值i_inc,可由第二调制器M2来调整之后可变的增大/减小率设定值inc。
第一调制器M1接收分频时钟信号CLKm。此外,第一调制器M1从寄存器REG接收中心频率设定值cen,并且从第二调制器M2接收目标设定值tg和增大/减小率设定值inc。
当接收到分频时钟信号CLKm时,第一调制器M1根据增大/减小率设定值inc从中心频率fcen逐渐增大(或减小)由调制轮廓指定的频率,其中中心频率fcen是由中心频率设定值cen设定的。当增大(或减小)的频率达到目标设定值tg时,第一调制器M1根据增大/减小率设定值inc逐渐减小(或增大)频率。
就是说,第一调制器M1从中心频率fcen在频率变化范围内生成以由增大/减小率设定值inc指定的频率间隔增大或减小的调制轮廓,其中频率变化范围是由目标设定值tg指定的。
在本示例中,当第二调制器M2输出不是可变的而是固定的目标设定值tg和增大/减小率设定值inc时,第一调制器M1可生成图3中所示的三角调制轮廓。
作为示例,第一调制器M1可实现为上/下计数器(up/down counter),上/下计数器配置为指定目标设定值tg和增大/减小率设定值inc作为参数,并且响应于分频时钟信号CLKm而被驱动。
当第一调制器M1实现为上/下计数器时,中心频率fcen可以是上/下计数器的初始值,增大/减小率设定值inc可以是每当接收到分频时钟信号CLKm时增大或减小的计数值的变化值。此外,目标设定值tg可表示上/下计数器能够计数的最大值或最小值。
在本示例中,每当接收到分频时钟信号CLKm时,上/下计数器按由增大/减小率设定值inc指定的变化值增大或减小计数值,当计数值达到由目标设定值tg指定的最大值或最小值时,改变变化值的符号并且通过具有改变后的符号的变化值来减小或增大计数值。
作为示例,当计数值根据分频时钟信号CLKm增大并达到最大值时,上/下计数器改变变化值的符号,从而可在之后接收到分频时钟信号CLKm时逐渐减小计数值。
此外,当具有从中心频率fcen增大或减小的频率的调制轮廓达到最大值或最小值,然后再次达到中心频率fcen时,第一调制器M1向第二调制器M2输出标志信号flag。
就是说,第一调制器M1在可变的嵌套调制轮廓NMP的每个周期(cycle)处输出标志信号flag。
第二调制器M2从寄存器REG接收初始目标设定值i_tg和初始增大/减小率设定值i_inc,并且从第一调制器M1接收标志信号flag。
当第二调制器M2被初始驱动时,第二调制器M2可基于初始目标设定值i_tg和初始增大/减小率设定值i_inc确定目标设定值tg和增大/减小率设定值inc,并且可将所确定的目标设定值tg和所确定的增大/减小率设定值inc输出至第一调制器M1。
然后,当从第一调制器M1接收到标志信号flag时,第二调制器M2根据预先指定的方案重新计算目标设定值tg和增大/减小率设定值inc,并且将重新计算的目标设定值tg和重新计算的增大/减小率设定值inc输出至第一调制器M1。就是说,第二调制器M2可在嵌套调制轮廓NMP的每个周期处改变目标设定值tg和增大/减小率设定值inc。
在本示例中,第二调制器M2可规律地或随机地改变目标设定值tg和增大/减小率设定值inc。
如上所述,当目标设定值tg和增大/减小率设定值inc具有固定值时,第一调制器M1可生成具有与三角调制轮廓的形式相同的形式的调制轮廓并将其输出。
然而,在本公开内容的实施方式中,第二调制器M2改变目标设定值tg和增大/减小率设定值inc,因此,可重新调制三角调制轮廓。就是说,第一调制器M1可从用于对输入时钟信号CLKi执行初次调制的三角调制轮廓的波形,生成用于额外执行二次调制的嵌套调制轮廓NMP。
在本示例中,轮廓生成器200可进一步包括sigma-delta调制器SDM。
sigma-delta调制器SDM从第一调制器M1接收嵌套调制轮廓NMP,并利用接收到的嵌套调制轮廓NMP生成用于调整分频器MMD的分频比的调制轮廓信号mps。
在本示例中,sigma-delta调制器SDM可使调制轮廓信号mps抖动。
为了减少由于输出时钟信号CLKo而可产生的EMI,轮廓生成器200生成嵌套调制轮廓NMP并改变输出时钟信号CLKo的频率。然而,当嵌套调制轮廓NMP以特定模式规律地重复时,由于这些条件导致的噪声可能会产生。
在本公开内容的实施方式中,当由第二调制器M2调整的嵌套调制轮廓NMP的变化模式规律地重复时,可能会产生噪声。特别是,由第二调制器M2调整的嵌套调制轮廓NMP的变化模式可被包括在可听频带(20Hz至20kHz)中。
在本示例中,扩频时钟发生装置10可能会引起噪声。
因此,sigma-delta调制器SDM可以以不规律地调整基于嵌套调制轮廓NMP确定的分频器MMD的分频比的方式生成调制轮廓信号mps,从而可抑制扩频时钟发生装置10的噪声出现。
图3至图5是图解根据本公开内容实施方式的扩频时钟发生装置的调制轮廓的图。
图3图解了当第二调制器M2将目标设定值tg和增大/减小率设定值inc固定并且将固定的目标设定值tg和固定的增大/减小率设定值inc输出至第一调制器M1时,所生成的调制轮廓的示例。
如图3中所示,当第二调制器M2不改变目标设定值tg和增大/减小率设定值inc时,调制轮廓具有三角调制轮廓的简单波形。此外,由于目标设定值tg和增大/减小率设定值inc具有固定值,所以图3可被视为由第一调制器M1生成的单一调制轮廓。
图3中所示的三角调制轮廓图解了用于向下频率扩展的调制轮廓,其使得使用该调制轮廓从载波频率fc调制的频率变得低于载波频率fc。在本示例中,载波频率fc是预先指定的输出时钟信号CLKo的基本频率。
因此,由调制轮廓指定的最大频率可成为载波频率fc。
使用用于向下频率扩展的调制轮廓的目的是,使即使在输出时钟信号CLKo的频率可变时接收时钟信号的接收侧也能够稳定地接收输出时钟信号CLKo。
在图3中,三角调制轮廓的幅度是根据载波频率fc的最大扩展频率Δfc。
当最大扩展频率Δfc与载波频率fc的比值表示调制比δ时,调制比δ可由δ%=Δfc/fc定义。
此外,根据中心频率fcen由调制轮廓指定的最大频率与最小频率之间的频率差是最大扩展频率Δfc的一半。
因此,中心频率fcen的最大频率与最小频率之间的频率差由Δfc/2=fc×δ/2计算出。作为重复周期性地增大/减小的三角调制轮廓的周期的调制周期Tm,是表示调制频率fm的倒数的1/fm。
通常,为了减少EMI,需要增大频率的分布范围并且减小功率谱的频率间隔。就是说,需要增大调制比δ并且减小调制频率fm(增大调制周期Tm)。
这种配置意味着,当在图3中的时(t)频(f)域中描绘的三角调制轮廓中,由调制比δ和调制周期Tm(即,变化范围和周期)相对于中心频率fcen限定的三角形的面积A增加时,EMI变小。
三角形的面积A可由A=(f×t)/2=fc×δ/8fm定义。
然而,调制比δ的增大可能会导致较大的抖动,调制周期Tm的增大成为引起的抖动的累积的量增加的主要原因。就是说,三角形的面积A与累积的抖动的量成正比。
因此,接收时钟信号的接收侧需要包括较大容量的输入缓冲器存储器。在本示例中,输入缓冲器存储器可以是先进先出(FIFO)存储器。就是说,当增加三角形的面积A以减少EMI时,需要增加FIFO存储器的容量。
此外,在大多数情况下,相对于载波频率fc建立的数据传输通道的带宽是预先确定的,因此,不可能随意增大调制比δ。
因此,为了进一步减小EMI而增加三角形的面积A是不容易的。
图4和图5图解了作为通过重新调制图3中所示的三角调制轮廓而获得的嵌套调制轮廓NMP的示例的调制轮廓。
图4图解了当第二调制器M2在以预先指定的模式规律地改变目标设定值tg和增大/减小率设定值inc的同时将目标设定值tg和增大/减小率设定值inc输出至第一调制器M1时,所生成的调制轮廓的示例。
图4图解了当在以预先指定的模式调整目标设定值tg和增大/减小率设定值inc的同时规律地改变三角调制轮廓的调制比δ和调制周期Tm时,所获得的嵌套调制轮廓。
在本示例中,每当从第一调制器M1接收到标志信号flag时,第二调制器M2可通过改变目标设定值tg使得目标设定值tg逐渐增大或减小来调整嵌套调制轮廓的变化范围。
根据目标设定值tg的这种增大或减小产生的嵌套调制轮廓的波形的变化可被视为一种幅度调制(AM)方案。
然而,根据本公开内容的配置与AM方案的不同之处在于:第二调制器M2不仅改变目标设定值tg,还与目标设定值tg一起改变增大/减小率设定值inc。就是说,第二调制器M2一起改变嵌套调制轮廓NMP的变化范围和斜率,并且同时,可以以目标设定值tg的变化与增大/减小率设定值inc的变化成反比的方式来改变目标设定值tg和增大/减小率设定值inc。
因此,嵌套调制轮廓NMP的波形的周期与其幅度的变化成反比地减小或增大。
通过这种配置,在嵌套调制轮廓NMP中,即使在目标设定值tg和增大/减小率设定值inc变化时,也可使由调制比δ和调制周期Tm相对于中心频率fcen限定的三角形的面积A保持恒定。
在图4中,由N(例如,图4中的4)来表示第二调制器M2可改变目标设定值tg的最大步长数(number of steps),n表示从表示最大步长数的N到1再到N周期性变化的步长指数(step index)。在本示例中,步长指数n可被看作是第二调制器M2设定的嵌套调制值。
此外,虽然周期性变化的步长指数n可如图4中所示在最大步长数N内以均匀的方式变化,诸如(4,3,2,1,2,3,4),但也可差别地变化。
作为示例,当最大步长数N为8时,步长指数n可以以诸如(8,4,2,1,2,4,8)之类的差别的方式变化。步长指数n的变化间隔,即步长间隔stp也可预先存储在寄存器REG中,并且可被传输至第二调制器M2。
此外,cδ1(n)和cfm1(n)分别表示可变的第一调制比和可变的第一调制频率,它们由根据每个步长指数n变化的目标设定值tg改变。
此外,δ1表示可变的第一调制比的最大值,fm1表示可变的第一调制频率的最大值。相应地,可变的第一调制比的最大值δ1由δ1=max(cδ1(n))计算出,可变的第一调制频率的最大值由fm1=max(cfm1(n))计算出。
在本示例中,可变的第一调制比cδ1(n)和可变的第一调制频率cfm1(n)可分别由cδ1(n)=δ1×(n/N)和cfm1(n)=fm1×(n/N)计算出。
因此,根据步长指数n的变化,可变的第一调制比cδ1(n)增大或减小,且可变的第一调制频率cfm1(n)增大或减小,使得可变的第一调制比cδ1(n)除以可变的第一调制频率cfm1(n)的商均匀地保持。
因此,即使当步长指数n变化时,三角形的面积A也可相同地保持。在图4中,三角形的面积A可与图3中所示的三角形的面积A相同,并且可由A=fc×δ/8fm=1/2×(fc×δ1×(1-δ2)/2)×(Tm1/2(1-δ2))=(fc×δ1)Tm1/8=fc×cδ1(n)/8cfm1(n)计算出。
第二调制器M2生成的第二调制比δ2可基于可变的第一调制比cδ1的变化来确定,并且可定义为(N-1)/N。
第二调制器M2生成的第二调制频率fm2定义为在可变的第一调制频率cfm1中变化的频率,并且与1/N成正比。
因此,被可变的第一调制比cδ1(n)所表达的变化改变的功率谱被可变的第一调制频率cfm1(n)补偿。
因此,由于第二调制器M2通过利用可变的第一调制比cδ1(n)和可变的第一调制频率cfm1(n)来改变图3中所示的单一调制轮廓的频率分布的规律性,所以在嵌套调制轮廓中产生频率分布的各种组合。
由于这种配置,表示由嵌套调制轮廓调制的输出时钟信号CLKo的功率谱的频率间隔的第二调制频率fm2变得小于图3中所示的单一调制轮廓的情形中表示频率间隔的调制频率fm。
在图3与图4进行比较时,第二调制频率fm2远小于调制频率fm(fm2<<fm)。
因此,其频率利用嵌套调制轮廓而变化的输出时钟信号CLKo的功率谱,可在比根据单一调制轮廓的输出时钟信号CLKo的情形中的功率谱具有更小幅度的较小区域中扩展。
三角形的面积A保持为与图3所示三角形的面积A相同,因此,也不需要增加接收侧的输入缓冲存储器的容量。然而,嵌套调制轮廓使得可额外调制经规律调制的单一调制轮廓并生成频率分布的各种组合,从而可减少EMI。
因此,即使不增加输入缓冲存储器的容量,也能够减少EMI。
此外,嵌套调制轮廓的最大斜率小于或等于三角调制轮廓的最大斜率,因而,在最大循环周期处的抖动也呈现为小于或等于三角调制轮廓情形中的抖动,从而不会减小数据传输速率。
图5图解了当第二调制器M2在随机地改变目标设定值tg和增大/减小率设定值inc的同时将目标设定值tg和增大/减小率设定值inc输出至第一调制器M1时,所生成的调制轮廓的示例。
在图5中,考虑可改变目标设定值tg的最大步长数N如在图4中为4的情况,因此,作为在1到N的范围内可变的步长指数n具有1到4的值。
就此而言,每当接收到标志信号flag时,第二调制器M2随机地改变目标设定值tg和增大/减小率设定值inc,因而,随机地选择步长指数n。
通过这种配置,不同于图4的示例,可变的第一调制比cδ1(n)和可变的第一调制频率cfm1(n)随机地改变。
在本示例中,在每个可变的第一调制周期Tm1(其为可变的第一调制频率cfm1(n)的倒数)处,从第一调制器M1输出标志信号flag,因而,在可变的第一调制周期Tm1期间,可变的第一调制比cδ1(n)和可变的第一调制频率cfm1(n)不改变。
就是说,在可变的第一调制周期Tm1期间,相对于中心频率fcen示出的两个三角形具有对称形式。这种配置的目的是防止抖动累积。
第二调制器M2随机地改变目标设定值tg和增大/减小率设定值inc,因而,与图4的嵌套调制轮廓相比,图5的嵌套调制轮廓可进一步减少EMI。
在本示例中,三角形的面积A也可相同地保持,使得可相同地保持输入缓冲存储器的容量。
图6是图解图2的第二调制器的具体配置的框图。
参照图6,第二调制器M2包括步长指数生成器610、步长指数选择器620、嵌套调制率计算器630、以及第一乘法器640和第二乘法器650。
首先,当从第一调制器M1接收到标志信号flag时,步长指数生成器610生成步长指数n并将该步长指数n输出。
在本示例中,步长指数生成器610可以以预先指定的模式生成步长指数n并且可将该步长指数n输出。此外,步长指数生成器610可随机地生成步长指数n并且可将该步长指数n输出。
当以预先指定的模式生成步长指数n时,步长指数生成器610可实现为上/下计数器UDC,上/下计数器UDC配置为响应于标志信号flag而在指定范围内顺序地增大或减小步长指数n并将该步长指数n输出。
在本示例中,其中上/下计数器UDC改变步长指数n的范围,即步长指数n的范围可由寄存器REG预先指定。通过这种配置,当接收到标志信号flag时,上/下计数器UDC按指定的增量(或减量)顺序地增大(或减小)步长指数n,并且当步长指数n达到指定范围时,上/下计数器UDC按指定的减量(或增量)顺序地减小(或增大)步长指数n。就是说,步长指数n可在最大步长数N内重复地增大或减小。
此外,上/下计数器UDC可从寄存器REG接收步长间隔stp,并且可根据接收到的步长间隔stp来改变顺序地增大或减小的步长指数n的变化量。
就是说,如上所述,上/下计数器UDC可以以均匀的方式改变步长指数n,诸如(4,3,2,1,2,3,4),或者上/下计数器UDC可以以差别的方式改变步长指数n,诸如(8,4,2,1,2,4,8)。
当随机地生成步长指数n时,步长指数生成器610可包括伪随机二进制序列生成器PRBS,伪随机二进制序列生成器PRBS配置为响应于标志信号flag随机地生成步长指数n。
步长指数生成器610可包括上/下计数器UDC和伪随机二进制序列生成器PRBS中的至少一者。然而,当步长指数生成器610包括上/下计数器UDC和伪随机二进制序列生成器PRBS二者时,第二调制器M2可包括步长指数选择器620,步长指数选择器620配置为选择由上/下计数器UDC生成的步长指数n和由伪随机二进制序列生成器PRBS生成的步长指数n之一。
步长指数选择器620:从寄存器REG接收选择信号sel;根据接收到的选择信号sel选择由上/下计数器UDC生成的步长指数n和由伪随机二进制序列生成器PRBS生成的步长指数n之一;并将所选择的步长指数n传输至嵌套调制率计算器630。
当步长指数生成器610包括上/下计数器UDC和伪随机二进制序列生成器PRBS中的至少一者时,可省略步长指数选择器620。
嵌套调制率计算器630从步长指数选择器620接收步长指数n,并根据接收到的步长指数n,利用预先指定的初始第二调制比i_δ2计算出嵌套调制率α。
在本示例中,初始第二调制比i_δ2表示第二调制器M2的第二调制率δ2的初始值,并且具有不为0的固定的常数值。嵌套调制率计算器630利用初始第二调制比i_δ2而不是第二调制比δ2来计算嵌套调制率α的原因在于,第二调制比δ2也可变化。
当步长指数n以如图4中所示的均匀的方式(4,3,2,1,2,3,4)变化时,第二调制比δ2可设定为与初始第二调制比i_δ2相同的固定值。
然而,当步长指数n以差别的方式变化或以如图5中所示的随机方式变化时,第二调制比δ2也是可变的。此外,很难通过计算得出这样可变的第二调制比δ2。就此而言,在本公开内容中,使用由固定的初始第二调制比i_δ2和步长指数n计算出的嵌套调制率α。
作为示例,嵌套调制率α可通过将初始第二调制比i_δ2乘以步长指数n来计算,即α=i_δ2×n。
在本示例中,嵌套调制率α是用于调整嵌套调制轮廓NMP的可变的目标设定值tg的值。
当计算出嵌套调制率α时,嵌套调制率计算器630可根据嵌套调制率α计算出嵌套斜率α2。当嵌套调制率α是用于调整嵌套调制轮廓NMP的目标设定值tg的值时,嵌套斜率α2是用于调整嵌套调制轮廓NMP的斜率的值,并且是用于调整增大/减小率设定值inc的值。
作为示例,嵌套斜率α2可计算为嵌套调制率α的平方数。
在第一乘法器640和第二乘法器650当中,第一乘法器640通过将由嵌套调制速率计算器630计算出的嵌套调制率α与从寄存器REG接收到的初始目标设定值i_tg相乘来获取目标设定值tg。然后,第一乘法器640将获取到的目标设定值tg输出至第一调制器M1。
第二乘法器650通过将由嵌套调制速率计算器630计算出的嵌套斜率α2与从寄存器REG接收到的初始增大/减小率设定值i_inc相乘来获取增大/减小率设定值inc,并且将获取到的增大/减小率设定值inc输出至第一调制器M1。
通过这种配置,当接收到分频时钟信号CLKm时,第一调制器M1生成在由目标设定值tg指定的可变频率范围内相对于中心频率fcen以由增大/减小率设定值inc指定的可变频率增量/减量单位增大或减小的调制轮廓。
图7是图解图3至图5中所示的调制轮廓的模拟结果的图。图8是图解利用图7的模拟调制轮廓所调制的时钟信号的功率谱的模拟结果的图。
图7的(a)图解了图3中所示的调制轮廓的模拟结果,并且图解了当目标设定值tg和增大/减小率设定值inc固定时生成的三角调制轮廓。
在图7的(a)中,调制频率fm为300kHz,调制比δ为1.5%。
图7的(b)和图7的(c)图解了图4和图5中所示的相应嵌套调制轮廓,并且分别图解了如图7的(a)中那样的第一调制比(δ1=max(cδ1(n)))为1.5%且第一调制频率(fm1=max(cfm1(n)))为300kHz的情形。
图7的(b)和图7的(c)分别图解了最大步长数N为8的情形。此外,在图7的(b)中,步长间隔stp为1。
与图8的(a)相比,可以看出,图8的(b)的功率谱表明其峰值降低了6dB,其中图8的(a)对应于图7的(a)的三角调制轮廓,图8的(b)对应于图7的(b)的顺序嵌套调制轮廓。与图8的(b)相比,可以看出,图8的(c)的功率谱表明其峰值降低了11dB,其中图8的(c)对应于图7的(c)的随机嵌套调制轮廓。因此,在图8中可以看出,减少了EMI。
表1示出了根据调制轮廓的EMI减少量之间的比较。
表1
在表1中,嵌套表示顺序嵌套调制轮廓,RM嵌套表示随机嵌套调制轮廓,三角表示三角调制轮廓,Hershey-Kiss表示Hershey-Kiss调制轮廓。
在表1中,步长表示步长间隔stp,步长=/2表示步长指数n以诸如(8,4,2,1,2,4,8)之类的差别的方式变化的情形。
在表1中,调制频率fm和第一调制频率fm1均为150kHz,调制比δ和第一调制比δ1均为1.5%。此外,顺序嵌套调制轮廓的第二调制比δ2为87.5%;当步长间隔stp为/2时,第二调制频率fm2设定为7.14kHz,当步长间隔stp为1时,第二调制频率fm2设定为4.35kHz。
如表1中所示,当频谱分析仪的分辨率带宽(以下简称RBW)为1kHz时,可以看出,随机嵌套调制轮廓显示出最大EMI减少值,顺序嵌套调制轮廓在随机嵌套调制轮廓的最大EMI减少值之后显示出较大的EMI减少值。
根据表1,与三角调制轮廓和Hershey-Kiss调制轮廓相比,在顺序嵌套调制轮廓的情形中,EMI显著减少。
特别是,即使在通过以重叠方式调制三角调制轮廓来获得根据本公开内容的嵌套调制轮廓时,嵌套调制轮廓可均匀地保持由调制比δ和调制周期Tm相对于中心频率fcen限定的三角形的面积A,以防止抖动增加,使得能够保持FIFO存储器的尺寸与其现有尺寸相同。
图9是图解根据本公开内容实施方式的扩频时钟发生方法的流程图。
参照图1至图8,描述图9中所示的扩频时钟发生方法。首先,在操作S910中,扩频时钟发生装置10的轮廓生成器200获取预先存储在寄存器REG中的中心频率设定值cen、初始目标设定值i_tg、和初始增大/减小率设定值i_inc。
在本示例中,中心频率设定值cen是可变输出时钟信号CLKo的中心频率fcen的设定值,初始目标设定值i_tg是最大频率或最小频率与中心频率fcen之间的频率差的设定值当中的预先指定的初始值并且是通过嵌套调制可变的,初始增大/减小率设定值i_inc是嵌套调制轮廓的斜率的初始值并且是通过嵌套调制可变的。
此外,在操作S920中,轮廓生成器200的第二调制器M2利用使用预先指定的方案生成的步长指数n、初始目标设定值i_tg、和初始增大/减小率设定值i_inc来计算目标设定值tg和增大/减小率设定值inc。
在本示例中,在预先指定的范围内,步长指数n可根据指定模式顺序地生成步长指数n,或者可随机地生成步长指数n。此外,顺序地生成的步长指数n可在根据均匀变化量改变的同时生成,或者顺序地生成的步长指数n可在差别地改变变化量的同时生成。
目标设定值tg可通过将嵌套调制率α乘以初始目标设定值i_tg来计算,嵌套调制率α是根据初始第二调制比i_δ2和步长指数n计算出的。
此外,增大/减小率设定值inc可通过将嵌套斜率α2乘以初始增大/减小率设定值i_inc来计算,嵌套斜率α2计算为嵌套调制率α的平方数。
在操作S930中,当第二调制器M2计算出目标设定值tg和增大/减小率设定值inc时,第一调制器M1通过利用中心频率设定值cen、目标设定值tg和增大/减小率设定值inc而生成嵌套调制轮廓NMP。
在本示例中,嵌套调制轮廓NMP是利用中心频率设定值cen、目标设定值tg和增大/减小率设定值inc对以三角调制轮廓的形式规律地调制的单一调制轮廓进行调制而生成的轮廓。
特别是,根据本公开内容,即使当目标设定值tg和增大/减小率设定值inc变化时,时频域中的嵌套调制轮廓NMP也具有面积A(A=fc×cδ1(n)/8cfm1(n))始终恒定地保持的三角形,其中三角形是由可变的第一调制比cδ1(n)和可变的第一调制频率cfm1(n)相对于中心频率fcen来限定的。
当生成嵌套调制轮廓NMP时,轮廓生成器200利用生成的嵌套调制轮廓NMP来生成调制轮廓信号mps并将其输出,使得频率调制器100改变分频器MMD的分频比。
接下来,在操作S940中,分频器MMD:以根据调制轮廓信号mps的分频比对从压控振荡器VCO接收的输出时钟信号CLKo分频;输出分频时钟信号CLKm;并且使频率调制器100输出与输入时钟信号CLKi和分频时钟信号CLKm之间的相位差相对应的输出时钟信号CLKo。
在本示例中,当具有从中心频率fcen增大或减小的频率的调制轮廓达到最大值或最小值然后再次达到中心频率fcen时,即当调制轮廓达到其一个周期时,轮廓生成器200生成标志信号flag,根据生成的标志信号flag改变步长指数n,并且重新计算目标设定值tg和增大/减小率设定值inc,使得可在每一个周期中改变目标设定值tg和增大/减小率设定值inc。
就是说,轮廓生成器200可通过对作为单一调制轮廓的三角调制轮廓的波形额外执行二次调制而生成嵌套调制轮廓NMP。
其频率根据通过对三角调制轮廓重新调制而获得的嵌套调制轮廓NMP而变化的输出时钟信号CLKo可具有频率分布的各种组合,使得可减少EMI。
此外,在时频域中,由输出时钟信号CLKo的可变的第一调制比cδ1(n)和可变的第一调制频率cfm1(n)相对于中心频率fcen限定的三角形的面积A始终保持恒定(A=fc×cδ1(n)/8cfm1(n)),因而不会增加抖动,并且不需要增加FIFO存储器的容量。
图10是图解根据本公开内容实施方式的显示装置的示意性系统配置的框图。
参照图10,根据本公开内容实施方式的显示装置1000包括:显示面板1010,其中布置有多条数据线DL和多条栅极线GL并且布置有由多条数据线DL和多条栅极线GL限定的多个子像素SP;数据驱动器1020,该数据驱动器1020配置为驱动多条数据线DL;栅极驱动器1030,该栅极驱动器1030配置为驱动多条栅极线GL;控制器1040,该控制器1040配置为控制数据驱动器1020和栅极驱动器1030;等等。
此外,根据本公开内容实施方式的显示装置1000包括:扩频时钟发生器1050。
扩频时钟发生器1050接收输入时钟信号CLKi,对接收到的输入时钟信号CLKi进行频率调制,并输出具有可变频率的输出时钟信号CLKo。
在本示例中,包括第一调制器M1和第二调制器M2的扩频时钟发生器1050可生成嵌套调制轮廓NMP,可利用嵌套调制轮廓NMP对输入时钟信号CLKi进行调制,并且可生成嵌套调制的输出时钟信号CLKo。嵌套调制轮廓NMP使得输出时钟信号CLKo的频率相对于预先确定的中心频率fcen根据可变的目标设定值tg和可变的增大/减小率设定值inc逐级重复地增大或减小。就是说,这种配置使得可减少EMI。
特别是,在本公开内容的实施方式中,嵌套调制轮廓NMP使得由输出时钟信号CLKo的可变的第一调制比cδ1(n)和可变的第一调制频率cfm1(n)相对于时频域中的中心频率fcen限定的三角形的面积A始终恒定(A=fc×cδ1(n)/8cfm1(n)),因而不会增加抖动,并且即使当输出时钟信号CLKo的频率变化时,也可防止FIFO存储器(即,接收输出时钟信号CLKo的控制器1040的缓冲存储器)的容量增加。
在本示例中,输入时钟信号CLKi可与输入图像数据一起从外部输入。
此外,为了便于描述,在图10中,虽然扩频时钟发生器1050图示为单独的元件,但扩频时钟发生器1050可实现为包括在控制器1040中。
控制器1040接收由扩频时钟发生器1050调制和输出的输出时钟信号CLKo,并基于接收到的输出时钟信号CLKo,向数据驱动器1020和栅极驱动器1030提供各种控制信号,以便控制数据驱动器1020和栅极驱动器1030。
在本示例中,扩频时钟发生器1050还可将输出时钟信号CLKo传输至数据驱动器1020和栅极驱动器1030,从而使数据驱动器1020和栅极驱动器1030与控制器1040同步操作。
控制器1040:根据每个帧中实现的时序启动扫描;改变从外部输入的输入图像数据,以满足数据驱动器1020所使用的数据信号格式,并输出改变后的图像数据;和根据扫描以适当的时序来控制数据驱动器1020。
控制器1040基于具有可变频率的输出时钟信号CLKo,向数据驱动器1020和栅极驱动器1030提供各种控制信号,因此,也可抑制来自数据驱动器1020和栅极驱动器1030的EMI的发生。此外,不需要增加数据驱动器1020和栅极驱动器1030每一者的缓冲存储器的容量。
控制器1040可以是由传统显示技术使用的时序控制器或包括时序控制器并进一步执行其他控制功能的控制装置。
控制器1040可实现为独立于数据驱动器1020的部件,或者控制器1040可与数据驱动器1020一起实现为集成电路。
数据驱动器1020通过向多条数据线DL提供数据电压来驱动多条数据线DL。在本示例中,数据驱动器1020也可称为“源极驱动器”。
数据驱动器1020可包括至少一个源极驱动器集成电路SDIC,以驱动多条数据线。
每个源极驱动器集成电路SDIC可包括移位寄存器、锁存电路、数字模拟转换器DAC、输出缓冲器等等。
如上所述,每个源极驱动器集成电路SDIC可接收输出时钟信号CLKo,并且可基于接收到的输出时钟信号CLKo进行操作,以便与控制器1040同步地执行操作。
栅极驱动器1030通过顺序地向多条栅极线GL提供扫描信号来顺序地驱动多条栅极线GL。在本示例中,栅极驱动器1030也可称为“扫描驱动器”。
栅极驱动器1030可包括至少一个栅极驱动器集成电路GDIC。
每个栅极驱动器集成电路GDIC可包括移位寄存器、电平移位器等等。
此外,每个栅极驱动器集成电路GDIC可接收输出时钟信号CLKo,并且可基于接收到的输出时钟信号CLKo进行操作,以便与控制器1040同步地执行操作。
在控制器1040的控制下,栅极驱动器1030顺序地向多条栅极线GL提供导通电压或截止电压的扫描信号。
当特定的栅极线GL被栅极驱动器1030导通时,数据驱动器1020将从控制器1040接收的图像数据转换为具有模拟形式的数据电压,并将其提供至多条数据线DL。
控制器1040可接收包括垂直同步信号Vsync、水平同步信号Hsync、输入数据使能(DE)信号等等的各种时序信号,以及来自外部(例如,主机系统)的输入图像数据。
特别是,控制器1040可包括扩频时钟发生器1050,以接收输入时钟信号CLKi。
此外,控制器1040利用接收到的时序信号产生各种控制信号,并将生成的控制信号输出至数据驱动器1020和栅极驱动器1030。
例如,为了控制栅极驱动器1030,控制器1040输出包括栅极起始脉冲GSP、栅极移位时钟GSC、栅极输出使能信号GOE的各种栅极控制信号GCS。
在本示例中,栅极起始脉冲GSP控制构成栅极驱动器1030的一个或多个栅极驱动器集成电路的操作起始时序。栅极移位时钟GSC是共同输入至一个或多个栅极驱动器集成电路的时钟信号,并且控制扫描信号(栅极脉冲)的移位时序。栅极输出使能信号GOE指定一个或多个栅极驱动器集成电路的时序信息。
此外,为了控制数据驱动器1020,控制器1040输出包括源极起始脉冲SSP、源极采样时钟SSC、源极输出使能信号SOE等等的各种数据控制信号DCS。
在本示例中,源极起始脉冲SSP控制构成数据驱动器1020的一个或多个源极驱动器集成电路的数据采样起始时序。源极采样时钟SSC是用于控制每个源极驱动器集成电路中数据的采样时序的时钟信号。源极输出使能信号SOE控制数据驱动器1020的输出时序。
此外,控制器1040可向数据驱动器1020和栅极驱动器1030输出通过对输入时钟信号CLKi进行嵌套调制而获得的输出时钟信号CLKo。
在图10中,显示装置1000可实现为液晶显示(LCD)装置、等离子体显示(等离子体显示面板(PDP)装置)、有机发光显示(OLED)装置等等。
此外,构成各个子像素SP的电路元件的类型和数量可以根据电路元件提供的功能、设计方案等方面不同地确定。
因此,图10的使用扩频时钟发生器1050的显示装置基于其频率通过对输入时钟信号CLKi进行频率调制而可变的输出时钟信号CLKo进行操作,从而能够在不增加抖动和缓冲存储器容量的情况下显著减少EMI。因此,可防止由EMI导致的失效或故障的发生。
图11是图解根据本公开内容实施方式的触摸显示装置的示意性系统配置的框图。
图11的触摸显示装置1100包括如图10的显示装置1000中所示的显示面板1110、数据驱动器1120、栅极驱动器1130和控制器1140。
此外,触摸显示装置1100可包括:触摸面板1160,在该触摸面板1160中布置有用作用于触摸感测的触摸传感器的多个触摸电极TE;和触摸电路TC,该触摸电路TC配置为在触摸间隔期间驱动触摸面板1160,从触摸面板1160接收信号,并且基于接收到的信号执行触摸感测和笔触摸感测。
触摸面板1160可与显示面板1110分离地制造并且可结合至显示面板1110,或者触摸面板1160可安装在显示面板1110内。
当触摸面板1160安装在显示面板1110内时,触摸面板1160可被看作是多个触摸电极TE和多条触摸线TL的聚集体。
当多个触摸电极TE安装在显示面板1110内时,多个触摸电极TE可布置为内嵌(in-cell)型或外置(on-cell)型,并且可与显示面板1110一起制造。
在由控制器140接收的触摸同步信号Tsync限定的触摸间隔期间,触摸电路TC可生成用于驱动多个触摸电极TE的触摸驱动信号TDS,并且可将所述触摸驱动信号TDS输出至触摸电极TE。
触摸电路TC可包括:触摸驱动电路TDC,该触摸驱动电路TDC配置为驱动多个触摸电极TE;触摸控制器TCR,该触摸控制器TCR配置为基于在触摸间隔期间从被施加触摸驱动信号TDS的触摸电极TE接收的信号,确定是否存在触摸和/或确定该触摸的位置;等等。
此外,根据本公开内容实施方式的触摸电路TC可进一步包括如图10中所示的扩频时钟发生器SSCG。
扩频时钟发生器SSCG可从控制器1140接收输入时钟信号CLKi,并将输出时钟信号CLKo输出至触摸控制器TCR、触摸驱动电路TDC等,输出时钟信号CLKo的频率通过对接收到的输入时钟信号CLKi进行频率调制而是可变的。
当控制器1140已接收到如图10中所示的具有可变频率的输出时钟信号CLKo时,触摸电路TC可不包括扩频时钟发生器,触摸电路TC可接收由控制器1140传送的输出时钟信号CLKo,并且可以基于该输出时钟信号CLKo进行操作。
触摸控制器TCR可实现为安装在控制器1140(或时序控制器)内。
触摸驱动电路TDC可经由多条信号线电连接至多个触摸电极TE,并且可将触摸驱动信号TDS提供至多个触摸电极TE,以驱动多个触摸电极TE。
此外,触摸驱动电路TDC可从被提供触摸驱动信号TDS的每个触摸电极TE接收触摸感测信号TSS。
触摸驱动电路TDC可将所接收的触摸感测信号TSS或通过对所接收的触摸感测信号TSS进行信号处理而获得的感测数据TSD传送至触摸控制器TCR。
触摸控制器TCR利用触摸感测信号TSS或感测数据TSD执行触摸算法,并且可通过触摸算法的执行来确定是否存在触摸和/或触摸的位置。
尽管未示出,触摸显示装置1100可包括被配置为生成触摸驱动信号TDS的触摸驱动信号生成器。触摸驱动信号生成器可设置在触摸驱动电路TDC内侧或外侧。
触摸驱动信号生成器可设置在触摸控制器TCR内部或外部。根据情况,触摸驱动信号生成器可实现为分离的功率控制器集成电路。
触摸控制器TCR可在由从控制器1140接收的触摸同步信号Tsync限定的触摸间隔期间,向触摸驱动信号生成器和触摸驱动电路TDC发送触摸驱动控制信号。
接着,触摸驱动信号生成器可响应于所述触摸驱动控制信号,在触摸间隔期间生成触摸驱动信号TDS,并且可将该触摸驱动信号TDS输出至触摸驱动电路TDC。
根据本公开内容实施方式的触摸控制器TCR可采用基于自电容的触摸感测方案,用于测量每个触摸电极TE与指示物之间的自电容变化,并检测是否存在触摸和/或该触摸的位置。
或者,在根据本公开内容实施方式的触摸显示装置1100中,触摸控制器TCR可采用基于互电容的触摸感测方案,其中当多个触摸电极TE被划分成彼此电分离的驱动电极(也可以称作“触摸驱动电极或发送(Tx)电极”)和感测电极(也可以称作“触摸感测电极或接收(Rx)电极”)时,将触摸驱动信号TDS施加至驱动电极,并且从感测电极接收触摸感测信号TSS,以便根据触摸驱动电极与感测电极之间的互电容变化来检测是否存在触摸和/或该触摸的位置。
可通过综合考虑触摸感测效率和性能、触摸感测对显示器的影响等来调整触摸电极的尺寸与子像素的尺寸比。
例如,在触摸显示装置1100中,在显示驱动期间使用的公共电极(Vcom电极)可分组成多个电极块,以便用作多个触摸电极TE。
显示面板1110可由各种类型的面板实现,包括LCD面板、有机发光显示面板等等。作为示例,当显示面板1110由LCD面板实现时,在显示面板1110中,被施加公共电压Vcom并与像素电极产生电场的多个公共电极可被分组成电极块,以便用作多个触摸电极TE。
图12是图解根据本公开内容实施方式的触摸电路的示意性配置的框图。
参照图12,触摸电路TC可包括扩频时钟发生器SSCG、触摸控制器TCR、触摸驱动信号生成器TPIC和触摸驱动器TDC。
扩频时钟发生器SSCG从控制器1140接收输入时钟信号CLKi,并将输出时钟信号CLKo输出至触摸控制器TCR、触摸驱动信号生成器TPIC和触摸驱动器TDC,输出时钟信号CLKo的频率通过对接收到的输入时钟信号CLKi进行频率调制而是可变的。
在本示例中,包括第一调制器M1和第二调制器M2的扩频时钟发生器SSCG可生成嵌套调制轮廓NMP,并且可根据嵌套调制轮廓NMP对输入时钟信号CLKi进行调制以生成嵌套调制的输出时钟信号CLKo。嵌套调制轮廓NMP使得输出时钟信号CLKo的频率相对于预先确定的中心频率fcen根据可变的目标设定值tg和可变的增大/减小率设定值inc逐级重复地增大或减小。就是说,这种配置使得可减少EMI。
特别是,在本公开内容的实施方式中,嵌套调制轮廓NMP使得由输出时钟信号CLKo的可变的第一调制比cδ1(n)和可变的第一调制频率cfm1(n)相对于时频域中的中心频率fcen限定的三角形的面积A始终恒定(A=fc×cδ1(n)/8cfm1(n)),因而不会增加抖动,并且即使当输出时钟信号CLKo的频率改变时,也可防止FIFO存储器(即,接收输出时钟信号CLKo的触摸控制器TCR、触摸驱动信号生成器TPIC和触摸驱动器TDC的输入缓冲存储器)的容量增加。
在图12中,将描述其中控制器1140被认为接收具有不可变的频率的输入时钟信号CLKi并将其传送至触摸电路TC的情形。然而,当控制器1140接收到如上所述的频率已改变的输出时钟信号CLKo时,触摸电路TC可不包括扩频时钟发生器SSCG。
触摸控制器TCR从扩频时钟发生器SSCG接收输出时钟信号CLKo,并从控制器1140接收限定触摸间隔TS的触摸同步信号Tsync。
在本示例中,触摸同步信号Tsync可以是用于区分和限定显示间隔DS和如上所述的触摸间隔TS的信号,或者可以是仅用于限定触摸间隔TS的信号,而不考虑显示间隔DS。
触摸控制器TCR可根据接收到的触摸同步信号Tsync,基于输出时钟信号CLKo,在触摸间隔TS期间生成触摸驱动生成信号PWM,并且可将该触摸驱动生成信号PWM输出至触摸驱动信号生成器TPIC和触摸驱动器TDC。
在本示例中,触摸控制器TCR可将触摸驱动生成信号PWM输出至触摸驱动器TDC,该触摸驱动生成信号PWM在由触摸同步信号Tsync限定的触摸间隔TS期间基于输出时钟信号CLKo被多次切换。
此外,扩频时钟发生器SSCG可实现为包括在触摸控制器TCR中。
在这种配置中,触摸控制器TCR可同时向触摸驱动信号生成器TPIC和触摸驱动器TDC发送输出时钟信号CLKo,以便使触摸电路TC的触摸驱动信号生成器TPIC和触摸驱动器TDC与触摸控制器TCR的操作同步。
触摸驱动信号生成器TPIC根据触摸驱动生成信号PWM生成触摸驱动信号TDS,并将该触摸驱动信号TDS输出至触摸驱动器TDC。
就是说,触摸驱动生成信号PWM是用于生成触摸驱动信号TDS的信号,并且可确定触摸驱动信号TDS的频率、相位和幅度。
在本示例中,触摸驱动信号生成器TPIC可生成具有与触摸驱动生成信号PWM的信号波形相对应的信号波形的触摸驱动信号TDS。
作为示例,触摸驱动信号生成器TPIC可生成具有与触摸驱动生成信号PWM的频率相同的频率的触摸驱动信号TDS。就是说,触摸驱动信号生成器TPIC可生成在触摸间隔TS期间切换与触摸驱动生成信号PWM相同的次数的触摸驱动信号TDS。
在本示例中,触摸驱动信号生成器TPIC还可基于输出时钟信号CLKo生成触摸驱动信号TDS。
触摸驱动信号TDS被提供至多个触摸电极TE,以驱动多个触摸电极TE。
在这种配置中,触摸驱动信号生成器TPIC可配置为接收触摸同步信号Tsync,并根据接收到的触摸同步信号Tsync,仅在触摸间隔TS期间生成并输出触摸驱动信号TDS。
触摸驱动器TDC根据接收到的触摸同步信号Tsync,在触摸间隔TS期间通过向多个触摸电极TE提供接收到的触摸驱动信号TDS来驱动多个触摸电极TE。
当驱动多个触摸电极TE时,触摸驱动器TDC可顺序地驱动多个触摸电极TE,使得一次驱动该多个触摸电极TE中的一个或更多个,或者可一次驱动该多个触摸电极TE中的全部。
在本示例中,触摸驱动器TDC可从扩频时钟发生器SSCG接收输出时钟信号CLKo,并且可从触摸控制器TCR接收触摸驱动生成信号PWM,从而准确地确定将触摸驱动信号TDS提供至多个触摸电极TE的时序。
被施加触摸驱动信号TDS的触摸电极TE可在其自身与数据线DL、栅极线GL和未被施加触摸驱动信号TDS的另一触摸电极TE之间产生寄生电容Cp。此外,寄生电容Cp在触摸期间可充当负载,从而可能成为降低感测精确度的主要原因。
因此,当在触摸间隔期间将触摸驱动信号TDS施加至至少一个触摸电极TE时,触摸显示装置1100可将触摸驱动信号TDS或与触摸驱动信号TDS相对应的信号施加至多条数据线DL、多条栅极线GL以及其余触摸电极TE中的全部或一些。
在本示例中,与触摸驱动信号TDS相对应的信号被称为“无负载驱动信号LFDS”,无负载驱动方案可指通过将无负载驱动信号LFDS施加至多条数据线DL、多条栅极线GL以及其余触摸电极TE中的全部或一些来防止发生寄生电容Cp的驱动方案。
无负载驱动信号LFDS可以是与触摸驱动信号TDS完全相同或实质相同的信号。或者,当无负载驱动信号LFDS能够去除或减少作为触摸感测目标电极TE的触摸电极TE与另一电极之间的寄生电容时,无负载驱动信号LFDS可以是与触摸驱动信号TDS不同或类似的信号。
触摸驱动器TDC从被提供触摸驱动信号TDS的每个触摸电极TE接收触摸感测信号TSS,并通过预先指定的接口,将接收到的触摸感测信号TSS或通过对接收到的触摸感测信号TSS进行处理而获得的感测数据TSD传送至触摸控制器TCR。
通过这种配置,触摸控制器TCR可利用触摸感测信号TSS或感测数据TSD来执行触摸算法,并且可通过触摸算法的执行来确定是否存在触摸和/或触摸的位置。
如上所述,根据本公开内容实施方式的触摸显示装置1100:可包括触摸电路TC,触摸电路TC包括扩频时钟发生器SSCG;可生成具有可变频率的输出时钟信号CLKo;可使触摸电路TC的触摸控制器TCR、触摸驱动信号TPIC和触摸驱动器TDC基于输出时钟信号CLKo执行操作;因而,在触摸显示装置1100利用用于触摸感测的具有高频率的触摸驱动信号TDS来驱动触摸电极TE时,能够抑制EMI的发生。
此外,即使当EMI减少时,触摸显示装置1100:也能够防止接收输出时钟信号CLKo的触摸控制器TCR、触摸驱动信号生成器TPIC和触摸驱动器TDC每一者的输入缓冲存储器的容量增加;并且能够防止抖动的增加。
以上描述和附图仅提供作为本公开内容的技术构思的示例,本公开内容所属技术领域的普通技术人员将理解,在不背离本公开内容的本质特征的情况下,可对本文描述的实施方式进行形式上的各种修改和变化,诸如构造的组合、分离、替换和变化。因此,本公开内容中披露的实施方式并不意在限制而是描述本公开内容的技术构思,因而不限制本公开内容的技术构思的范围。本公开内容的范围应基于所附权利要求来解释,包括在与所附权利要求等同范围内的所有技术构思应被解释为包括在本公开内容的范围内。
Claims (16)
1.一种扩频时钟发生装置,包括:
频率调制器,所述频率调制器配置为通过根据调制轮廓信号对输入时钟信号进行频率调制,生成其频率相对于预先确定的中心频率可变的输出时钟信号;和
轮廓生成器,所述轮廓生成器配置为生成用于控制所述输出时钟信号的所述频率的嵌套调制轮廓,
根据所述嵌套调制轮廓生成所述调制轮廓信号,并且
将所述调制轮廓信号输出至所述频率调制器,
其中所述轮廓生成器进一步配置为通过在时频域中相对于所述中心频率改变具有三角波形图案的三角调制轮廓的周期和变化范围,生成所述嵌套调制轮廓,所述三角波形图案具有预先指定的周期和预先指定的幅度,
其中所述嵌套调制轮廓具有彼此成反比地可变的周期和变化范围,使得在所述时频域中由可变的所述周期和所述变化范围相对于所述中心频率限定的三角形的面积是恒定的。
2.根据权利要求1所述的扩频时钟发生装置,其中所述嵌套调制轮廓具有以预先指定的模式顺序地增大或减小的周期和变化范围。
3.根据权利要求1所述的扩频时钟发生装置,其中所述嵌套调制轮廓具有其中周期和变化范围随机地可变的模式。
4.根据权利要求1所述的扩频时钟发生装置,其中所述频率调制器包括:
小数N分频锁相环(PLL),所述小数N分频锁相环(PLL)配置为根据所述调制轮廓信号指定的分频比来对所述输出时钟信号分频,并且
根据分频输出时钟信号与所述输入时钟信号之间的相位差来改变和输出所述输出时钟信号的所述频率。
5.根据权利要求1所述的扩频时钟发生装置,其中所述频率调制器包括:
分频器,所述分频器配置为根据所述调制轮廓信号指定的分频比来对所述输出时钟信号分频,并且
输出分频时钟信号;
相位频率检测器,所述相位频率检测器配置为接收所述输入时钟信号和所述分频时钟信号,并且
输出表示所述输入时钟信号与所述分频时钟信号之间的相位差的相位差信号;
电荷泵,所述电荷泵配置为生成和输出对应于所述相位差信号的电流信号;
环路滤波器,所述环路滤波器配置为生成对应于所述电流信号的电压控制信号;和
压控振荡器,所述压控振荡器配置为根据所述电压控制信号来调整和输出所述输出时钟信号的所述频率。
6.根据权利要求1所述的扩频时钟发生装置,其中所述轮廓生成器包括:
第一调制器,所述第一调制器配置为接收指定所述中心频率的中心频率设定值、以及指定所述嵌套调制轮廓的可变的周期和可变的变化范围的增大/减小率设定值和目标设定值,以便生成所述嵌套调制轮廓,并且
在所述嵌套调制轮廓的每个周期处输出标志信号;
寄存器,所述寄存器配置为预先存储所述中心频率设定值、初始目标设定值和初始增大/减小率设定值;
第二调制器,所述第二调制器配置为
响应于所述标志信号,根据预先指定的方案生成步长指数,并且
利用所述步长指数、所述初始目标设定值和所述初始增大/减小率设定值来计算所述目标设定值和所述增大/减小率设定值;和
sigma-delta调制器,所述sigma-delta调制器配置为根据所述嵌套调制轮廓生成用于控制所述输出时钟信号的所述频率的所述调制轮廓信号。
7.根据权利要求6所述的扩频时钟发生装置,其中所述第一调制器配置为:
从所述频率调制器接收通过根据所述调制轮廓信号指定的分频比对所述输出时钟信号分频而获得的分频时钟信号;并且
响应于所述分频时钟信号,在所述时频域中,从所述中心频率在所述目标设定值指定的最大频率和最小频率的范围中根据所述增大/减小率设定值指定的频率间隔顺序地增大/减小所述嵌套调制轮廓。
8.根据权利要求6所述的扩频时钟发生装置,其中所述第二调制器包括:
步长指数生成器,所述步长指数生成器配置为
响应于所述标志信号生成所述步长指数;
嵌套调制率计算器,所述嵌套调制率计算器配置为利用预先存储在所述寄存器中的所述步长指数和初始第二调制值来计算嵌套调制率,并且
根据所述嵌套调制率来计算嵌套斜率;
第一乘法器,所述第一乘法器配置为利用所述嵌套调制率和所述初始目标设定值来计算所述目标设定值;和
第二乘法器,所述第二乘法器配置为利用所述嵌套斜率和所述初始增大/减小率设定值来计算所述增大/减小率设定值。
9.根据权利要求8所述的扩频时钟发生装置,其中所述步长指数生成器包括以下至少一者:
上/下计数器,所述上/下计数器配置为
当接收到所述标志信号时,在预先指定的最大步长数内的范围中,顺序地增大/减小所述步长指数并将所述步长指数输出;和
伪随机二进制序列(PRBS)生成器,所述伪随机二进制序列生成器配置为
当接收到所述标志信号时,在所述最大步长数内的范围中,随机选择所述步长指数并将所述步长指数输出。
10.根据权利要求9所述的扩频时钟发生装置,其中所述第二调制器进一步包括步长指数选择器,所述步长指数选择器配置为:
当所述步长指数生成器包括所述上/下计数器和所述伪随机二进制序列生成器二者时,根据存储在所述寄存器中的选择信号,选择从所述上/下计数器和所述伪随机二进制序列生成器输出的相应步长指数之一;并且
将所选择的步长指数输出至所述嵌套调制率计算器。
11.根据权利要求9所述的扩频时钟发生装置,其中所述上/下计数器配置为,
当接收到所述标志信号时,从所述寄存器接收步长间隔,并且
根据所述步长间隔均匀地或差别地增大/减小所述步长指数。
12.一种通过扩频时钟发生装置来生成扩频时钟的方法,所述方法包括:
生成具有其中在时频域中具有三角波形图案的三角调制轮廓的周期和变化范围相对于预先确定的中心频率可变的模式的嵌套调制轮廓;并且
通过根据所述嵌套调制轮廓对输入时钟信号进行频率调制,生成其频率相对于所述中心频率可变的输出时钟信号,
其中所述嵌套调制轮廓具有彼此成反比地可变的周期和变化范围,使得在所述时频域中由可变的所述周期和所述变化范围相对于所述中心频率限定的三角形的面积是恒定的。
13.一种显示装置,包括:
显示面板,在所述显示面板中布置有由多条数据线和多条栅极线限定的多个子像素;
数据驱动器,所述数据驱动器配置为驱动所述多条数据线;
栅极驱动器,所述栅极驱动器配置为驱动所述多条栅极线;
扩频时钟发生器,所述扩频时钟发生器配置为生成具有其中在时频域中具有三角波形图案的三角调制轮廓的周期和变化范围相对于预先确定的中心频率可变的模式的嵌套调制轮廓,并且
通过根据所述嵌套调制轮廓对输入时钟信号进行频率调制,生成其频率相对于所述中心频率可变的输出时钟信号;和
控制器,所述控制器配置为接收所述输出时钟信号,并且
根据所述输出时钟信号来控制所述数据驱动器和所述栅极驱动器,
其中所述嵌套调制轮廓具有彼此成反比地可变的周期和变化范围,使得在所述时频域中由可变的周期和变化范围相对于所述中心频率限定的三角形的面积是恒定的。
14.根据权利要求13所述的显示装置,其中所述控制器包括所述扩频时钟发生器。
15.一种触摸显示装置,包括:
触摸面板,在所述触摸面板中布置有多个触摸电极;和
触摸电路,所述触摸电路配置为根据限定用于触摸感测的触摸间隔的触摸同步信号,将脉冲型触摸驱动信号输出至所述触摸面板,并且
感测是否存在触摸或感测所述触摸的位置,
其中所述触摸电路包括:
扩频时钟发生器,所述扩频时钟发生器配置为生成具有其中在时频域中具有三角波形图案的三角调制轮廓的周期和变化范围相对于预先确定的中心频率可变的模式的嵌套调制轮廓,并且
通过根据所述嵌套调制轮廓对输入时钟信号进行频率调制,生成其频率相对于所述中心频率可变的输出时钟信号;
触摸驱动器,所述触摸驱动器配置为在基于所述输出时钟信号的所述触摸间隔期间,通过给所述多个触摸电极当中的一个或更多个触摸电极提供触摸驱动信号来驱动所述多个触摸电极当中的所述一个或更多个触摸电极,并且
通过对从被驱动的触摸电极感测到的触摸感测信号进行信号处理来获取感测数据;
触摸控制器,所述触摸控制器配置为基于所述输出时钟信号产生用于生成所述触摸驱动信号的触摸驱动生成信号,并且
接收所述感测数据,以便感测是否存在触摸或感测所述触摸的位置;和
触摸驱动信号生成器,所述触摸驱动信号生成器配置为根据所述触摸驱动生成信号生成所述触摸驱动信号,并且
将所述触摸驱动信号输出至所述触摸驱动器,
其中所述嵌套调制轮廓具有彼此成反比地可变的周期和变化范围,使得在所述时频域中由可变的周期和变化范围相对于所述中心频率限定的三角形的面积是恒定的。
16.根据权利要求15所述的触摸显示装置,其中所述触摸控制器包括所述扩频时钟发生器。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2017-0167055 | 2017-12-06 | ||
KR1020170167055A KR102484873B1 (ko) | 2017-12-06 | 2017-12-06 | 확산 스펙트럼 클럭 발생기, 확산 스펙트럼 클럭 발생 방법 및 이를 이용한 표시장치와 터치 표시장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110058636A CN110058636A (zh) | 2019-07-26 |
CN110058636B true CN110058636B (zh) | 2023-05-12 |
Family
ID=66658242
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201811398721.7A Active CN110058636B (zh) | 2017-12-06 | 2018-11-22 | 扩频时钟发生装置和方法、及显示装置和触摸显示装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10680586B2 (zh) |
KR (1) | KR102484873B1 (zh) |
CN (1) | CN110058636B (zh) |
Families Citing this family (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20190057191A (ko) * | 2017-11-17 | 2019-05-28 | 삼성디스플레이 주식회사 | 게이트 클록 신호를 변조하는 타이밍 컨트롤러 및 이를 포함하는 표시 장치 |
US10454464B2 (en) * | 2018-01-03 | 2019-10-22 | PowerBloks, LLC | Solid-state power control method and apparatus |
KR102447642B1 (ko) | 2018-02-06 | 2022-09-28 | 삼성디스플레이 주식회사 | 클록 변조를 수행하는 표시 장치, 및 표시 장치의 구동 방법 |
US11087708B2 (en) * | 2019-06-05 | 2021-08-10 | Himax Technologies Limited | Method for transmitting data from timing controller to source driver and associated timing controller and display system |
CN110867170B (zh) * | 2019-11-29 | 2022-07-29 | 厦门天马微电子有限公司 | 显示面板的驱动方法、显示驱动装置和电子设备 |
TWI715341B (zh) * | 2019-12-10 | 2021-01-01 | 瑞鼎科技股份有限公司 | 發光二極體顯示驅動電路 |
JP7193504B2 (ja) * | 2020-07-20 | 2022-12-20 | アンリツ株式会社 | スペクトラム拡散クロック発生器及びスペクトラム拡散クロック発生方法、パルスパターン発生装置及びパルスパターン発生方法、並びに、誤り率測定装置及び誤り率測定方法 |
CN111934681B (zh) * | 2020-08-02 | 2024-07-05 | 珠海一微半导体股份有限公司 | 一种微展频小数分频器、锁相环、芯片及微展频控制方法 |
KR20220017180A (ko) | 2020-08-04 | 2022-02-11 | 삼성전자주식회사 | 디스플레이를 포함하는 전자 장치 및 그의 동작 방법 |
CN111900979A (zh) * | 2020-08-21 | 2020-11-06 | 硅谷数模(苏州)半导体有限公司 | 动态调整扩频的方法、装置和电子设备 |
US11822414B2 (en) * | 2021-02-08 | 2023-11-21 | Microsoft Technology Licensing, Llc | Processor-based system employing configurable local frequency throttling management to manage power demand and consumption, and related methods |
US11327552B1 (en) | 2021-02-17 | 2022-05-10 | Microsoft Licensing Technology, LLC | Processor-based system employing local dynamic power management based on controlling performance and operating power consumption, and related methods |
JP7169500B2 (ja) * | 2021-02-25 | 2022-11-11 | アンリツ株式会社 | スペクトラム拡散クロック発生器及びスペクトラム拡散クロック発生方法、パルスパターン発生装置及びパルスパターン発生方法、並びに、誤り率測定装置及び誤り率測定方法 |
JP7122426B1 (ja) | 2021-03-23 | 2022-08-19 | アンリツ株式会社 | スペクトラム拡散クロック発生器及びスペクトラム拡散クロック発生方法、パルスパターン発生装置及びパルスパターン発生方法、並びに、誤り率測定装置及び誤り率測定方法 |
CN113315514B (zh) * | 2021-05-27 | 2023-03-28 | 同方工业有限公司 | 一种双模扩频时钟发生器 |
CN114442852B (zh) * | 2022-01-28 | 2023-03-10 | 北京奕斯伟计算技术股份有限公司 | 触控面板、触控方法、电子装置和存储介质 |
CN116312374B (zh) * | 2023-05-19 | 2023-07-21 | 苇创微电子(上海)有限公司 | 一种改善显示驱动芯片emi干扰的时序调制方法 |
CN118135929A (zh) * | 2024-05-10 | 2024-06-04 | 惠科股份有限公司 | 时序控制电路和显示面板 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1510839A (zh) * | 2002-12-24 | 2004-07-07 | ��ʿͨ��ʽ���� | 扩频时钟产生电路、抖动产生电路和半导体器件 |
CN101034885A (zh) * | 2006-09-07 | 2007-09-12 | 威盛电子股份有限公司 | 产生低电磁干扰的时钟信号的方法及系统 |
US7389095B1 (en) * | 2005-01-24 | 2008-06-17 | Nvidia Corporation | Variable frequency clock generator for synchronizing data rates between clock domains in radio frequency wireless communication systems |
US8254430B1 (en) * | 2001-09-10 | 2012-08-28 | Narendar Venugopal | Method and apparatus for detection and control of spread spectrum EMI reduction |
CN103578401A (zh) * | 2012-08-08 | 2014-02-12 | 乐金显示有限公司 | 显示装置及其驱动方法 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006197308A (ja) * | 2005-01-14 | 2006-07-27 | Renesas Technology Corp | クロック生成方法とクロック生成回路 |
US8037336B2 (en) * | 2006-05-15 | 2011-10-11 | Stmicroelectronics Pvt, Ltd. | Spread spectrum clock generation |
KR20120047379A (ko) * | 2010-11-03 | 2012-05-14 | 한국전자통신연구원 | 확산 스펙트럼 클럭 발생 회로 |
KR102253824B1 (ko) * | 2015-01-13 | 2021-05-21 | 삼성디스플레이 주식회사 | 타이밍 컨트롤러 및 그것을 포함하는 표시 장치 |
KR102109419B1 (ko) * | 2015-03-09 | 2020-05-12 | 주식회사 디비하이텍 | 터치 센서 |
-
2017
- 2017-12-06 KR KR1020170167055A patent/KR102484873B1/ko active IP Right Grant
-
2018
- 2018-11-22 CN CN201811398721.7A patent/CN110058636B/zh active Active
- 2018-12-04 US US16/208,761 patent/US10680586B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8254430B1 (en) * | 2001-09-10 | 2012-08-28 | Narendar Venugopal | Method and apparatus for detection and control of spread spectrum EMI reduction |
CN1510839A (zh) * | 2002-12-24 | 2004-07-07 | ��ʿͨ��ʽ���� | 扩频时钟产生电路、抖动产生电路和半导体器件 |
US7389095B1 (en) * | 2005-01-24 | 2008-06-17 | Nvidia Corporation | Variable frequency clock generator for synchronizing data rates between clock domains in radio frequency wireless communication systems |
CN101034885A (zh) * | 2006-09-07 | 2007-09-12 | 威盛电子股份有限公司 | 产生低电磁干扰的时钟信号的方法及系统 |
CN103578401A (zh) * | 2012-08-08 | 2014-02-12 | 乐金显示有限公司 | 显示装置及其驱动方法 |
Also Published As
Publication number | Publication date |
---|---|
CN110058636A (zh) | 2019-07-26 |
US10680586B2 (en) | 2020-06-09 |
KR102484873B1 (ko) | 2023-01-05 |
KR20190067053A (ko) | 2019-06-14 |
US20190173454A1 (en) | 2019-06-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110058636B (zh) | 扩频时钟发生装置和方法、及显示装置和触摸显示装置 | |
US8660223B2 (en) | PLL circuit, communication device, and loopback test method of communication device | |
JP5672092B2 (ja) | スペクトラム拡散クロック発生回路 | |
US8024598B2 (en) | Apparatus and method for clock generation with piecewise linear modulation | |
US8724674B2 (en) | Disabling spread-spectrum clock signal generation | |
US7636018B2 (en) | Phase locked loop with phase shifted input | |
JP2016127310A (ja) | クロック信号生成装置、クロック信号の生成方法およびプログラム | |
US9280928B2 (en) | Apparatus and method for driving LED display | |
US20120105114A1 (en) | Spread spectrum clock generating circuit | |
CN101783679A (zh) | 锁相环电路 | |
KR20100077990A (ko) | 소면적 확산 스펙트럼 클럭 발생 장치 및 방법 | |
US20110006817A1 (en) | Triangular wave generator, sscg utilizing the triangular wave generator, and related method thereof | |
US8319537B2 (en) | Modulation profile generator and spread spectrum clock generator including the same | |
JP2017112458A (ja) | スペクトラム拡散クロック発生回路及びスペクトラム拡散クロック発生方法 | |
JP4666670B2 (ja) | 通信装置及びその折り返し試験方法 | |
JP2009004868A (ja) | 拡散スペクトラムクロック生成装置 | |
WO2002078188A1 (en) | Apparatus for generating spread spectrum frequency-modulated clock pulses having reduced electromagnetic interference (emi) | |
US8531221B2 (en) | Delay lock loop circuit and method | |
US20150341163A1 (en) | Fractional pll circuit | |
JP2017169189A (ja) | スペクトラム拡散クロック発生回路 | |
CN101882923A (zh) | 三角波产生器,使用其的扩频时钟产生器以及相关方法 | |
JP2015103895A (ja) | スペクトラム拡散クロック発生回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |