CN109559689A - 驱动装置、电子表、驱动方法以及记录介质 - Google Patents

驱动装置、电子表、驱动方法以及记录介质 Download PDF

Info

Publication number
CN109559689A
CN109559689A CN201811131869.4A CN201811131869A CN109559689A CN 109559689 A CN109559689 A CN 109559689A CN 201811131869 A CN201811131869 A CN 201811131869A CN 109559689 A CN109559689 A CN 109559689A
Authority
CN
China
Prior art keywords
time
mentioned
timing
display
image data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201811131869.4A
Other languages
English (en)
Other versions
CN109559689B (zh
Inventor
粕尾智夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Casio Computer Co Ltd
Original Assignee
Casio Computer Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Casio Computer Co Ltd filed Critical Casio Computer Co Ltd
Publication of CN109559689A publication Critical patent/CN109559689A/zh
Application granted granted Critical
Publication of CN109559689B publication Critical patent/CN109559689B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G04HOROLOGY
    • G04BMECHANICALLY-DRIVEN CLOCKS OR WATCHES; MECHANICAL PARTS OF CLOCKS OR WATCHES IN GENERAL; TIME PIECES USING THE POSITION OF THE SUN, MOON OR STARS
    • G04B19/00Indicating the time by visual means
    • GPHYSICS
    • G04HOROLOGY
    • G04GELECTRONIC TIME-PIECES
    • G04G9/00Visual time or date indication means
    • G04G9/02Visual time or date indication means by selecting desired characters out of a number of characters or by selecting indicating elements the position of which represent the time, e.g. by using multiplexing techniques
    • G04G9/06Visual time or date indication means by selecting desired characters out of a number of characters or by selecting indicating elements the position of which represent the time, e.g. by using multiplexing techniques using light valves, e.g. liquid crystals
    • GPHYSICS
    • G04HOROLOGY
    • G04GELECTRONIC TIME-PIECES
    • G04G9/00Visual time or date indication means
    • G04G9/08Visual time or date indication means by building-up characters using a combination of indicating elements, e.g. by using multiplexing techniques
    • G04G9/12Visual time or date indication means by building-up characters using a combination of indicating elements, e.g. by using multiplexing techniques using light valves, e.g. liquid crystals
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • G06F1/1613Constructional details or arrangements for portable computers
    • G06F1/163Wearable computers, e.g. on a belt
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0823Several active elements per pixel in active matrix panels used to establish symmetry in driving, e.g. with polarity inversion
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0857Static memory circuit, e.g. flip-flop
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Human Computer Interaction (AREA)
  • General Engineering & Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electric Clocks (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明提供一种驱动装置、电子表、驱动方法以及记录介质。电子表具备显示器、驱动显示器的驱动器以及控制驱动器的CPU。CPU使向显示器施加的电压的极性在恒定的极性反转周期的反转定时,反转基准反转时间以下的时间。另外,CPU在与反转周期同步且与反转周期的整数分之一倍的基准周期相同周期的图像更新定时,向驱动器输出图像数据,图像更新定时与基准周期的定时相比延迟比基准周期的时间短且为基准反转时间以上的基准调整时间。

Description

驱动装置、电子表、驱动方法以及记录介质
技术领域
本发明涉及一种驱动装置、电子表、驱动方法以及记录介质。
背景技术
液晶显示装置为了抑制液晶的劣化,通过交流来驱动液晶。而且,期望驱动电压为正的期间与为负的期间的时间比率各为50%(占空比50%),因此以恒定周期使用于驱动液晶的电压极性反转。但是,当正在对液晶中显示的图像数据进行更新的过程中使驱动电压的极性反转时,有可能无法正常地更新图像数据。为了解决该问题,开发了一种使图像数据的更新定时与驱动电压的极性反转的定时在时间上不会重叠的技术。例如,在日本专利文献即专利第5450784号公报记载的液晶显示装置中,在图像数据的更新与驱动电压的极性反转在时间上有可能重叠的情况下,在驱动电压的极性反转之后进行图像数据的更新,由此使得这些动作在时间上不会重叠。
在上述专利文献所公开的液晶显示装置中,在图像数据的更新与驱动电压的极性反转在时间上可能重叠的情况下,使图像数据的开始更新延迟而在驱动电压的极性反转之后开始更新图像数据。但是,当设为这样时,当在驱动电压的极性反转定时的前后分别产生图像数据的更新时,将在极性反转前产生的图像数据的更新挪到极性反转后,因此在极性反转后无间隔地连续进行两个图像数据的更新。于是,这两个图像数据原本应该以一定的时间间隔进行显示,但是初始图像数据仅瞬间显示而显示下一个图像数据,从而成为不自然的显示。
发明内容
公开了一种驱动装置、电子表、驱动方法以及记录介质。
优选实施方式的驱动装置具备:
驱动器,其驱动显示器;以及
处理器,其控制上述驱动器,
上述处理器使向上述显示器施加的电压的极性在恒定的极性反转周期的反转定时,反转基准反转时间以下的时间,
上述处理器在与上述反转周期同步且与上述反转周期的整数分之一倍的基准周期相同周期的图像更新定时,向上述驱动器输出图像数据,上述图像更新定时与上述基准周期的定时相比延迟比上述基准周期的时间短且为上述基准反转时间以上的基准调整时间。
附图说明
图1表示第一实施方式的电子表的结构例。
图2说明第一实施方式的驱动器和显示器的结构。
图3说明第一实施方式的图像更新定时与极性反转定时的关系。
图4是表示第一实施方式的电子表的CPU所执行的电压反转控制处理的控制过程的流程图。
图5是表示第一实施方式的电子表的CPU所执行的图像数据输出控制处理的控制过程的流程图。
图6详细说明第一实施方式中的图像更新中的数据输出的定时。
图7是表示第二实施方式的电子表的CPU所执行的图像数据输出控制处理的控制过程的流程图。
图8详细说明第二实施方式中的图像更新中的数据输出的定时。
图9说明第三实施方式中的图像更新定时与极性反转定时的关系。
图10详细说明第四实施方式中的图像更新中的数据输出的定时。
图11是表示第四实施方式的电子表的CPU所执行的图像数据输出控制处理的控制过程的流程图。
图12说明第五实施方式中的图像更新定时与极性反转定时的关系。
图13是表示第五实施方式的电子表的CPU所执行的图像数据输出控制处理的控制过程的流程图。
图14表示第六实施方式的电子表的结构例。
图15表示第六实施方式的电子表的CPU所执行的图像数据生成处理的控制过程的流程图。
具体实施方式
以下,参照附图说明实施方式。此外,在附图中对相同或相当的部分赋予相同的附图标记。
(第一实施方式)
如图1所示,在第一实施方式的电子表100中,作为硬件结构,电子表100具备微型控制器110、振子141、显示器151、操作接受部152、电源部160以及通信部170。
微型控制器110具备振荡电路111、分频电路112、计时电路113、定时电路114、中断产生电路115、CPU(Central Processing Unit:中央处理器)120、ROM(Read Only Memory:只读存储器)131以及RAM(Random Access Memory:随机存取存储器)132。此外,振荡电路111、分频电路112、计时电路113、定时电路114、中断产生电路115、ROM 131以及RAM 132不限于微型控制器110的内部,还可以设置在微型控制器110的外部。另外,振子141、驱动器142、电源部160以及通信部170不限于微型控制器110的外部,还可以设置在微型控制器110的内部。
振荡电路111使振子141振荡来生成并输出预定的频率信号(时钟信号)。
分频电路112将从振荡电路111输入的频率信号分频为计时电路113、CPU120使用的频率的信号并输出。也可以根据CPU 120的设定来变更该输出信号的频率。
计时电路113通过对从分频电路112输入的信号的输入次数进行计数来对当前时刻进行计时。此外,计时电路113可以由每隔预定时间(例如1秒)使存储在RAM 132中的值变化的软件构成,或者也可以由专用硬件构成。由计时电路113计时的时刻可以是从预定的定时开始的累计时间、UTC(Coordinated Universal Time:协调世界时)、JST(JapanStandard Time:日本标准时)等各地的标准时或者预先设定的城市的时刻(当地时间)等中的任意一个。另外,该计时电路113计时的时刻可以不一定是年月日时分秒的形式。
定时电路114对中断周期进行计数,在每次经过中断周期时,向中断产生电路115通知已经过了中断周期。在定时电路114中能够设定多个中断周期(例如1/8秒和1秒),向中断产生电路115通知经过了哪个中断周期。在本实施方式中,作为中断周期,设定以下两个中断周期。第一个是将极性反转周期设定为1秒的中断周期,该极性反转周期是使向显示器151施加的电压的极性变化的周期。第二个是将基准周期设定为1/8秒的中断周期,该基准周期是对显示器151中显示的图像数据进行更新的周期。将基准周期进行8分频而得到该极性判定周期。
中断产生电路115当收到来自定时电路114的通知时,将中断请求信号输出到CPU120。如上所述,定时电路114的中断周期能够设定多个(例如1/8秒和1秒),中断产生电路115根据来自定时电路114的通知,将能够辨别是基于哪个中断周期的哪个中断的中断请求信号输出到CPU 120。通过这两个中断周期,CPU 120能够分别得到1/8秒的基准周期和1秒的极性反转周期。在该情况下,基准频率为基准周期的倒数即8Hz,极性反转频率为极性反转周期的倒数即1Hz。极性反转频率是将基准频率进行8分频而得到的,因此基准频率为极性反转频率的8倍。但是,基准周期(基准频率)和极性反转周期(极性反转频率)的关系并不限于此。只要是极性反转周期的整数分之一,则基准周期是任意的。
CPU 120是进行各种运算处理,综合控制电子表100的全体动作的处理器。CPU 120从ROM 131读取控制程序,将RAM 132用作工作存储器,并且进行与电子表100的各种功能有关的运算控制、显示控制等。另外,CPU 120也可以与多线程功能对应。在CPU 120与多线程功能对应的情况下,能够并行执行多个线程(不同的处理流程)。此外,在本实施方式中,由CPU 120和驱动器142构成本发明的驱动装置的一例。
ROM 131为掩模ROM、快闪存储器等非易失性存储器,存储控制程序、初始设定数据。在ROM 131存储的控制程序中包含与用于驱动显示器151的后述的电压反转和图像数据输出的控制有关的程序。
RAM 132为SRAM(Static Random Access Memory:静态随机存取存储器)、DRAM(Dynamic Random Access Memory:动态随机存取存储器)等易失性存储器。RAM 132作为工作存储器而存储临时的数据、各种设定数据、在显示器151中显示的图像数据等。在本实施方式中,图像数据例如为表示当前时刻、年月日、星期、电池余量等的图像数据。
振子141例如为晶振,与振荡电路111进行组合来生成固有的频率信号。
驱动器142根据来自CPU 120的控制信号,将用于驱动显示器151的驱动信号输出到显示器151,使显示器151进行时刻、各种功能的显示。详细地说,如图2所示,驱动器142包含数据驱动器1421、栅极驱动器1422、VCOM(公共电极电压)驱动器1423。数据驱动器1421根据来自CPU 120的控制信号和时钟信号,将数据信号输出到数据总线1424。栅极驱动器1422根据来自CPU 120的控制信号和时钟信号,将扫描信号输出到栅极总线1425。VCOM驱动器1423根据来自CPU 120的控制信号,输出向后述的显示元件1513的公共电极1515施加的电压(公共电极电压:VCOM)。在本实施方式中,公共电极电压的极性在由CPU 120决定的定时进行反转。
显示器151显示与时刻、各种功能有关的数据。在本实施方式中,显示器151为配置成格状的多个像素分别包含存储该像素的显示数据的存储元件的像素内存储器(MIP:Memory In Pixel)液晶。在显示器151中显示图像时,驱动器142将数据信号输出到显示对象的像素。然后,将该数据信号记录到显示对象的像素内包含的存储元件中。然后,通过在像素电极与公共电极之间施加与存储元件中记录的数据相对应的电压,来进行图像显示。
更详细地说,如图2所示,显示器151内包含的多个像素1510由存储元件1511、显示电压供给电路1512以及显示元件1513构成。另外,显示元件1513由像素电极1514、公共电极1515以及液晶1516构成。
在像素1510中显示图像数据时,栅极驱动器1422将扫描信号输出到包含显示对象的像素1510的栅极总线1425,当数据驱动器1421输出数据信号时,将该数据信号记录到像素1510中包含的存储元件1511。而且,通过显示电压供给电路1512向像素电极1514提供与存储元件1511中记录的数据相对应的电压。而且,通过由VCOM驱动器1423提供的公共电极1515与像素电极1514之间的电压,进行图像显示。
在需要改写正在显示的图像的情况下,数据驱动器1421和栅极驱动器1422激活来更新在存储元件1511中记录的数据,由此来改写显示内容。但是,在不需要改写正在显示的图像的情况下(在维持当前的显示内容的情况下),通过显示电压供给电路1512保持像素电极1514的电位,显示器151能够原样地维持在存储元件1511中记录的数据的显示,因此数据驱动器1421和栅极驱动器1422停止。像素内存储器液晶通过这样的动作,与通常的TFT(Thin Film Transistor薄膜晶体管)液晶相比,能够谋求低功耗。
操作接受部152接受来自用户的输入操作,将与该输入操作相对应的电信号作为输入信号而输出到CPU 120。操作接受部152例如包括按钮开关、表冠。或者,作为操作接受部152,也可以在显示器151的显示画面重叠地设置触摸传感器,与显示画面一起构成触摸面板。在该情况下,触摸传感器检测与用户向该触摸传感器的接触动作相关的接触位置、接触方式,将与检测出的接触位置、接触方式相对应的操作信号输出到CPU 120。
电源部160例如具备电池和电压变换电路。电源部160以电子表100内的各部的动作电压来进行供电。作为电源部160的电池,在本实施方式中,使用纽扣电池等一次电池。或者,作为电源部160的电池,也可以使用太阳能电池板和二次电池。
通信部170具备高频(RF:Radio Frequency)电路、基带(BB:Baseband)电路等。通信部170例如基于Bluetooth(注册商标)Low Energy(BLE)进行无线信号的发送和接收。通信部170将接收到的无线信号进行解调、解码等后发送到CPU 120。另外,通信部170将从CPU120发送的信号进行编码、调制等后发送到外部。
接着,说明第一实施方式的电子表100的CPU 120的功能结构。如图1所示,CPU 120作为图像数据输出控制部121和电压反转控制部122而发挥功能。这些图像数据输出控制部121和电压反转控制部122的功能可以通过单一CPU 120来实现,也可以分别通过独立的CPU来实现。另外,这些功能也可以通过微型控制器110以外的结构部所具备的CPU等CPU 120以外的处理器来实现。
作为图像数据输出处理器121的CPU 120对驱动器142进行指示,使得将图像数据输出给显示器151。例如,当由于检测到用户对操作接受部152的操作、或者由于时刻显示的更新等,需要更新在显示器151中显示的图像时,CPU 120生成应该输出的图像数据,并将其记录到RAM 132。而且,CPU 120在后述的图像更新定时对驱动器142输出垂直地址(GS:GateSelect:栅极选泽)和水平地址(SS:Source Select:源极选择)以指定显示位置(显示器151的输出地址),之后,输出在RAM 132中记录的图像数据(数据1~数据n)。于是,驱动器142将图像数据写入到显示器151的各像素1510来显示图像。
作为电压反转控制部122的CPU 120对驱动器142指示在每个中断周期(例如,上述1秒的极性反转周期)使向显示器151中包含的公共电极1515施加的电压(VCOM:公共电极电压)的极性反转来进行输出。被指示了公共电极电压的极性反转的驱动器142通过VCOM驱动器1423使公共电极电压的极性反转。
接着,使用图3说明本实施方式中的图像更新定时与公共电极电压的反转定时的关系。在此,图像更新定时是指CPU 120将图像数据输出到驱动器142的定时。图3的最上段表示生成图像更新定时的基准周期(例如上述1/8秒的基准周期),第2段表示图像更新定时,第3段表示公共电极电压的反转定时(极性反转定时)。另外,在图3的第4段和第5段中,将横(时间)方向的刻度放大至8倍,第4段表示公共电极电压(VCOM)反转中,第5段表示图像更新中。
在图3中,表示了在时刻t0产生了极性反转定时的中断请求信号(每个上述1秒的极性反转周期的中断请求信号),CPU 120(电压反转控制部122)根据该中断请求信号使公共电极电压反转。另外,图3的第5段表示直到该公共电极电压的反转完成为止花费了基准反转时间t的时间。同样地,图3的第5段表示了从t0时间点开始经过t+Δts后产生图像更新定时,由此CPU 120开始进行图像更新。该图像更新定时是在每个上述1/8秒的基准周期的中断请求信号产生后经过了t+Δts后。因而,CPU 120在接收到每个基准周期的中断请求信号后,等待t+Δts后开始进行图像更新。将该t+Δts称为基准调整时间。而且,图3的第5段表示图像更新花费“高”的时间,从图像更新完成开始至下一个图像更新定时为止具有Δth的富裕时间。根据显示器151的规格,公共电极电压的极性反转完成后在经过Δts的时间之前禁止图像更新,另外,图像更新完成后在经过Δth的时间之前禁止公共电极电压的极性反转,因此,图3的第5段表示考虑了Δts和Δth的定时。将Δts称为显示更新禁止时间,将Δth称为反转禁止时间。
图像更新的时间“高”根据图像数据的大小而发生变化,用(最大显示更新时间)“高”来表示对显示器151的整个画面进行更新时的时间。于是,为了满足图3的最下段表示的时间关系来进行图像更新,需要满足以下式(1)。
t+Δts+高+Δth<1/8秒···(1)
例如,如果t=0.2毫秒、Δts=4毫秒、高=119毫秒、Δth=1毫秒,则t+Δts+高+Δth=124.2毫秒。因为1/8秒=125毫秒,所以可知如果高<119毫秒,则满足式(1)。在本实施方式的电子表100中,对显示器151的整个画面进行图像更新所需的时间最长为100毫秒,因此可知满足式(1)。此外,在整个画面的图像更新所需的时间“高”为120毫秒以上时,需要将用于生成图像更新定时的基准周期变更为“高”以上(极性反转周期的整数分之一的周期)。例如,将基准周期变更为极性反转周期的1/7、1/6、1/4等(极性反转周期的整数分之一)即可。
如果满足上述式(1),则如图3的最下段所示,可知公共电极电压的极性反转和图像更新具有Δts和Δth以上的富裕时间,保证了在时间上不重叠。
如上所述,CPU 120当接收到与使公共电极电压的极性反转的定时相对应的中断请求信号时,经由驱动器142使公共电极电压的极性反转。然后,CPU120当接收到与图像更新的定时对应的中断请求信号时,等待t+Δts后经由驱动器142来更新在显示器151中显示的图像。如此,两个中断信号同步,极性反转的定时和图像更新的定时至少具有t+Δts的偏差,因此保证了该两个定时在时间上始终不会重叠。
接着,参照图4说明电子表100的CPU 120所执行的电压反转控制处理的控制过程。电压反转控制处理是使公共电极电压反转的处理,在电子表100启动,并设定了极性反转周期(例如每1秒)的中断后,作为一个线程而启动,与其它线程并行地开始进行处理。
当开始进行电压反转控制处理时,CPU 120对驱动器142指示将公共电极电压的极性初始化(步骤S101)。例如,CPU 120对驱动器142指示将公共电极电压设定为0V来作为公共电极电压的极性的初始值。
接着,CPU 120判断是否为极性反转定时(步骤S102)。这可通过是否接收到极性反转周期的中断请求信号来进行判断。如果接收到极性反转周期的中断请求信号则为极性反转定时,如果未接收到则不是极性反转定时。在每个极性反转周期(例如1秒),从中断产生电路115输出该极性反转周期的中断请求信号。
如果不是极性反转定时(步骤S102:“否”),CPU 120待机至成为极性反转定时。如果是极性反转定时(步骤S102:“是”),CPU 120对驱动器142指示公共电极电压的极性反转(步骤S103)。然后,返回至步骤S102的处理。步骤S103也被称为电压反转控制步骤。
通过上述的电压反转控制处理,以极性反转周期使公共电极电压的极性反转。该极性反转周期的占空比为50%,因此能够极力抑制显示器151的液晶劣化。
接着,参照图5说明电子表100的CPU 120所执行的图像数据输出控制处理的控制过程。图像数据输出控制处理是CPU 120用于使显示器151显示图像数据的处理,在电子表100启动,并进行了基准周期(在此每1/8秒)的中断设定之后,作为一个线程而启动,与其它线程并行地开始进行处理。
当开始进行图像数据输出控制处理时,CPU 120判断在显示器151中显示的图像数据是否需要更新(步骤S201)。在电子表100刚启动后在显示器151中尚未进行任何显示时、随着时间经过需要更新(例如每1秒、每1分钟等的)时刻显示时、以及在由操作接受部152检测出用户操作时等,需要更新图像数据。
如果不需要更新图像数据(步骤S201:“否”),则CPU 120待机至需要更新图像数据。如果需要更新图像数据(步骤S201:“是”),CPU 120生成应输出给显示器151的图像数据(步骤S202)。然后,CPU 120将生成的图像数据记录到RAM 132。
之后,CPU 120判断是否为基准周期定时(步骤S203)。基准周期定时是指每个基准周期的中断定时,能够通过是否接收到基准周期的中断请求信号来判断。如果接收到基准周期的中断请求信号则为基准周期定时,如果没有接收到则不是基准周期定时。在每个基准周期(例如1/8秒)从中断产生电路115输出该基准周期的中断请求信号。
如果不是基准周期定时(步骤S203:“否”),则CPU 120待机至成为基准周期定时。如果是基准周期定时(步骤S203:“是”),CPU 120等待t+Δts的时间(步骤S204)。然后,CPU120将在步骤S202中生成的图像数据输出到驱动器142(步骤S205)。然后,返回至步骤S201的处理。步骤S205也被称为图像数据输出控制步骤。
通过以上的图像数据输出控制处理,CPU 120能够在与公共电极电压的极性反转定时不同的定时,将图像数据输出到驱动器142。
如上所述,第一实施方式的电子表100的CPU 120进行控制,使得公共电极电压的极性反转的定时与输出图像数据的定时不会重叠。因此,例如能够防止以下情况:在输出图像数据的过程中使公共电极电压的极性反转,由此无法将图像数据正常地记录到像素1510中包含的存储元件1511,从而产生改写错误。由此,能够防止显示器151的可靠性降低。并且,CPU 120根据基准周期恒定地保持更新图像数据的定时,因此能够顺利地更新所显示的图像数据。
(第二实施方式)
在第一实施方式的电子表100中,在成为图像更新定时后,CPU 120将图像数据输出给驱动器142。在CPU 120将图像数据输出给驱动器142时,需要在设定垂直地址(GS)和水平地址(SS)之后输出数据。更详细地说,如图6所示,首先,将垂直地址(GS)输出到驱动器142的SDO(Serial Data Output:串行数据输出),启动驱动器142的SCLK(Serial Clock:串行时钟)来对驱动器142设定垂直地址。接着,将水平地址(SS)输出到SDO,启动SCLK来对驱动器142设定水平地址。在此设定垂直地址和水平地址两者,输出数据的准备完成。
然后,在将一个图像数据(数据)输出到SDO,启动SCLK来对驱动器142设定后,将写入激活信号(MWR:Memory Write:存储器写入)设为“H”,由此将该一个图像数据写入显示器151。之后,不需要设定垂直地址和水平地址而能够连续地写入数据。也就是说,从CPU 120要输出图像数据开始直到将图像数据实际写入显示器151为止,由于设定垂直地址以及设定水平地址而花费的时间等而存在时间延迟(tp)。因此,即使提前该时间延迟的量使CPU120开始进行图像数据输出处理,也能够确保公共电极电压的极性反转完成与图像更新开始之间的时间间隔t+Δts。对于提前开始CPU 120的处理的第二实施方式进行说明。
第二实施方式的电子表101与第一实施方式的电子表100的区别仅仅在于,图像数据输出控制处理的基准周期定时后的等待时间,因此,以下参照图7说明电子表的101的图像数据输出控制处理。关于除此以外的结构以及电压反转控制处理,电子表101与电子表100相同。另外,在图7中,除了将图5的步骤S204替换为步骤S211以外也相同。因此,仅说明步骤S211。
在步骤S211中,CPU 120等待t+Δts-tp的时间。在此,如图8所示,tp是直到CPU120通过启动SCLK对驱动器142设定垂直地址(GS)、水平地址(SS)以及数据(数据1),并启动写入激活信号为止的时间。根据驱动器142和显示器151的规格来决定该值。如果tp的值不是被决定为一个值,而是有可能在某个范围内变化的情况下,将该范围内的最小值设定为tp。在此,将tp称为地址指定时间。在本实施方式中,t+Δts-tp成为基准调整时间。也就是说,将第一实施方式中的基准调整时间(t+Δts)减去地址指定时间tp而得到的值设为本实施方式中的基准调整时间。
电子表101通过进行这样的处理,能够将显示的时间延迟减少tp的量,能够无延迟地更顺利地更新所显示的图像数据。该优点还能够根据与图6相比在图8中图像更新定时提前tp的量来确认。
(第三实施方式)
在上述各实施方式中,将更新显示器151的整个画面所需的最大时间假设为100毫秒,需要将比该最大时间加上t+Δts+Δth而得到的值更大的时间设为基准周期,因此将基准周期设为1/8秒(125毫秒)。但是,例如,如果更新显示器151的整个画面所需的最大时间为50毫秒,该最大时间加上t+Δts+Δth而得到的值小于62.5毫秒,则能够将基准周期设为1/16秒(62.5毫秒)。说明这样的第三实施方式。
第三实施方式的电子表102与第一实施方式的电子表100的区别仅在于,更新显示器151的整个画面所需的时间和基准周期。关于除此以外的结构、电压反转控制处理以及图像数据输出控制处理,电子表102与电子表100相同。
电子表102的更新显示器151的整个画面所需的时间“高”为50毫秒。另外,关于直到公共电极电压的反转完成为止花费的时间t、公共电极电压的极性反转完成后禁止图像更新的时间Δts以及图像更新完成后禁止公共电极电压的极性反转的时间Δth,与电子表100相同,例如为t=0.2毫秒、Δts=4毫秒、Δth=1毫秒。于是,上述式(1)的值为55.2毫秒。
另外,当第一实施方式的电子表100启动时,在进行了基准周期(1/8秒)的中断设定后,启动图像数据输出控制处理的线程,但是当第三实施方式的电子表102启动时,在进行了基准周期(1/16秒)的中断设定后,启动图像数据输出控制处理的线程。1/16秒=62.5毫秒,该值大于上述式(1)的值即55.2毫秒,因此,如图9所示,t+Δts+高+Δth的值收敛在基准周期的一个周期内。结果,公共电极电压的极性反转中的时间段与画面更新中的时间段具有Δts和Δth的余量,在时间上不会重叠。
与电子表100相比,电子表102的能够更新画面的定时增至2倍,因此相应地能够快速且频繁地进行画面更新。
(第四实施方式)
在上述第一实施方式的图像数据输出控制处理中,CPU 120生成图像数据后判断是否为基准周期定时,之后进行等待t+Δts时间的处理。但是,关于秒显示的更新,确实存在每秒的画面更新,此外,能够事先估计生成用于该秒显示更新的图像数据所需的时间。因此,对于在判明生成用于秒显示更新的图像数据所需的时间如图10所示确实比t+Δts长的情况下,使图像数据输出控制处理高效化的第四实施方式进行说明。
第四实施方式的电子表103与第一实施方式的电子表100的区别仅在于,图像数据输出控制处理,因此,以下参照图11说明电子表103的图像数据输出控制处理。关于除此以外的结构和电压反转控制处理,电子表103与电子表100相同。其中,电子表103的极性反转周期与秒的更新周期同步。也就是说,在恰好为每一秒的定时进行公共电极电压的极性反转和秒显示的更新。另外,在图11中,除了在图5中追加了步骤S221和步骤S222这点以外也相同。因此,说明图11的步骤S221和步骤S222。
在步骤S221中,CPU 120判断是否需要秒显示的更新。如果不需要秒显示的更新(步骤S221:“否”),则进入到步骤S201。如果需要秒显示的更新(步骤S221:“是”),则生成用于秒显示更新的图像数据(步骤S222)。之后,进入到步骤S205。
因为已判明在需要秒显示更新的定时也是基准周期定时、以及生成图像数据要花费t+Δts以上的时间,所以在第四实施方式的图像数据输出控制处理中,如果判定为需要秒显示更新,则能够跳过步骤S203和步骤S204的处理。因而,能够相应地减轻图像数据输出控制处理的负载,并且能够更快速地更新秒显示。
(第五实施方式)
在上述各实施方式中,基准周期与极性反转周期同步,极性反转定时确实也是基准周期定时。因此,在图像数据输出控制处理中,CPU 120在基准周期定时后等待t+Δts后输出图像数据。但是,如图12所示,如果预先将基准周期与极性反转周期错开t+Δts,则CPU120能够在基准周期定时后不等待t+Δts而输出图像数据。说明这样的第五实施方式。
第五实施方式的电子表104与第一实施方式的电子表100的区别仅在于,基准周期相对于极性反转周期错开t+Δts以及在图像数据输出控制处理中不等待t+Δts。关于除此以外的结构和电压反转控制处理,电子表104与电子表100相同。
在电子表104中,错开t+Δts来设定定时电路114的1/8秒的中断周期与1秒的中断周期。如果难以在一个定时电路114中设定错开了t+Δts的中断周期,则准备除了定时电路114以外的其它定时电路(未图示),使定时电路114与该其它定时电路错开t+Δts来进行中断周期的计数即可。在任何情况下,电子表104在相对于1秒的中断周期向后错开了t+Δts的状态下对1/8秒的中断周期进行计数。
而且,中断产生电路115在错开了该t+Δts的状态的各个中断周期输出中断请求信号。结果,如图12所示,图像更新定时与基准周期定时一致。
接着,参照图13说明电子表104的图像数据输出控制处理,该处理是从电子表100的图像数据输出控制处理(图5)中仅删除了步骤S204的处理。这是因为在电子表104中,如上所述,通过基准周期定时比极性反转定时晚t+Δts的方式预先设定了中断周期,从而不需要等待t+Δts的处理。
如上所述,在电子表104中,在图像数据输出控制处理中,不需要等待t+Δts,能够降低CPU 120进行图像数据输出控制处理时的负荷。
(第六实施方式)
在上述各实施方式中,CPU 120进行电压反转控制处理和图像数据输出控制处理,但是并不限于此。说明通过专用硬件来实现与电压反转控制处理和图像数据输出控制处理相当的处理的第六实施方式。
如图14所示,关于第六实施方式的电子表105的结构,除了第一实施方式的电子表100的结构(图1)以外,在微型控制器110内具备硬件用定时电路116、电压反转电路117、图像更新预约电路118以及图像更新许可电路119。其中,电子表105也可以在微型控制器110的外部设置硬件用定时电路116、电压反转电路117、图像更新预约电路118以及图像更新许可电路119的全部或一部分。另外,电子表105的CPU 120不需要作为图像数据输出控制部121和电压反转控制部122发挥功能,但是作为图像数据生成部123而发挥功能。关于除此以外的点,电子表105的结构与第一实施方式的电子表100的结构相同,因此在图14中,对于与第一实施方式相同的结构要素赋予相同的附图标记并省略说明。
硬件用定时电路116向电压反转电路117通知极性反转周期(每1秒)的定时,向图像更新许可电路119通知基准周期(每1/8秒)的定时。此外,也可以不另行设置硬件用定时电路116,而是由CPU 120通过振荡电路111或定时电路114向电压反转电路117和图像更新许可电路119通知极性反转周期和图像更新周期的定时。
电压反转电路117对驱动器142指示在每个极性反转周期使显示器151内包含的公共电极电压的极性反转。电压反转电路117通过硬件来实现第一实施例的作为电压反转处理器122的CPU 120的功能,是进行与第一实施方式的电压反转控制处理(图4)相同的处理的电路。
当CPU 120完成图像数据的生成而在RAM 132中存储了图像数据时,图像更新预约电路118接受来自CPU 120的信号,对于已预约了图像更新进行存储。另外,图像更新预约电路118具有以下功能:当由图像更新许可电路119输出图像数据,图像更新完成时,向CPU120通知图像更新完成。
如果在图像更新预约电路118中存储了已预约图像更新,则图像更新许可电路119在下一个图像更新定时,对驱动器142指示向显示器151输出存储在RAM 132的图像数据。在此,如果图像更新许可电路119接收到从硬件用定时电路116通知的基准周期定时则等待t+Δts,由此得到图像更新定时。图像更新许可电路119通过硬件来实现第一实施方式的作为图像数据输出控制部121的CPU 120的功能,是进行与第一实施方式的图像数据输出控制处理(图5)中的步骤S203至步骤S205的处理相同的处理的电路。
接着,参照图15说明电子表105的CPU 120所执行的图像数据生成处理的控制过程。该处理是从第一实施方式的图像数据输出控制处理(图5)中删除了步骤S203、步骤S204以及步骤S205,作为其替代追加了步骤S231和步骤S232的处理,因此说明所追加的步骤。
在步骤S231中,CPU 120向图像更新预约电路118通知图像数据的生成已完成。之后,在步骤S232中,CPU 120判断图像更新是否已完成。能够根据是否从图像更新预约电路118向CPU 120通知了图像更新完成来进行该判断。如果图像更新没有完成(步骤S232:“否”),则返回步骤S232而待机至图像更新完成。如果图像更新已完成(步骤S232:“是”),则返回至步骤S201。
如上所述,在第六实施方式的电子表105中,CPU 120不需要进行第一实施方式的电压反转控制处理(图4)、图像数据输出控制处理(图5)的步骤S203至步骤S205的处理。因此,能够减轻CPU 120的负荷。而且,根据基准周期恒定地保持更新图像数据的定时,因此能够顺利地更新所显示的图像数据。
(第六实施方式的变形例1)
另外,图像更新许可电路119将图像更新定时设为t+Δts-tp之后而不是基准周期定时的t+Δts之后,由此能够通过硬件进行第二实施方式的电子表101的CPU 120的处理的一部分。
(第六实施方式的变形例2)
并且,硬件用定时电路116向图像更新许可电路119通知每1/16秒的定时而不是每1/8秒的定时来作为基准周期,由此还能够通过硬件进行第三实施方式的电子表102的CPU120的处理的一部分。
(第六实施方式的变形例3)
另外,与上述第四实施方式同样地,在判明了生成用于秒显示更新的图像数据所花费的时间,如图10所示确实比t+Δts长的情况下,也可以屏蔽图像更新许可电路119的动作,而始终设为写入许可状态。于是,当CPU 120生成了用于秒显示更新的图像数据并通知给图像更新预约电路118时,立即开始输出图像数据。由此,能够通过硬件进行第四实施方式的电子表103的CPU 120的处理的一部分。
(第六实施方式的变形例4)
并且,硬件用定时电路116使通知给图像更新许可电路119的基准周期比通知给电压反转电路117的极性反转周期延迟t+Δts,由此能够通过硬件进行第五实施方式的电子表104的CPU 120的处理的一部分。
在如上所述的第六实施方式的各种变形例中,通过硬件进行CPU 120的处理的一部分,能够减轻CPU 120的负荷。
此外,本发明并不限于上述实施方式,能够进行各种变更。
例如,在上述各实施方式中,说明了显示器151为像素内存储器(MIP)液晶的例子。但是,显示器151的种类并不限于此。例如,显示器151也可以是通常的TFT液晶。此外,采用了MIP液晶的产品与通常的TFT液晶相比,很多时候为了发挥MIP液晶的特性(维持显示时的功耗小),降低图像的改写频率。因此,在MIP液晶中当使公共电极电压的极性反转的定时与输出图像数据的定时重叠而产生了改写错误的情况下,包含该错误的显示状态有可能比通常的TFT液晶持续时间长。但是,通过将本发明的驱动装置应用于MIP液晶,能够顺利地更新所显示的图像数据,并且难以产生改写错误,因此能够提高MIP液晶的可靠性。
另外,在第三实施方式中,说明了更新显示器151的整个画面所需的最大时间“高”为50毫秒的情况。但是,显示器151的更新最大时间“高”的更新对象并不限于整个画面。例如,假设仅1行的更新、仅秒位的更新等与更新整个画面相比不耗费时间的特定画面更新,作为用于更新这样的特定画面的基准周期,还能够选择比1/8秒短的1/16秒、1/32秒等第二基准周期。由此,与电子表100相比能够进行画面更新的定时增至2倍、4倍等,因此,相应地能够快速且频繁地进行画面更新。但是,在该情况下,需要注意以下点:对于基准周期不同的特定画面更新用的图像数据输出控制处理线程,启动基准周期的种类数的该线程,在各基准周期的图像数据输出控制处理线程之间需要进行排他控制。
另外,在上述第一至第五的各实施方式中,说明了CPU 120对应于多线程功能,并行地执行电压反转控制处理和图像数据输出控制处理,但是并不限于此。在CPU 120不对应于多线程功能的情况下,首先,使公共电极电压的极性初始化,在图像数据输出控制处理中的各判断之前,判断是否为极性反转定时,如果是极性反转定时则进行使公共电极电压的极性反转的处理,从而能够进行同样的控制。例如,在通过单线程的CPU执行第一实施方式的情况下,在图像数据输出控制处理(图5)的步骤S201和S203紧前进行电压反转控制处理(图4)的步骤S102的判断,如果该判断为“是”则执行电压反转控制处理(图4)的步骤S103,然后进入步骤S201或者S204,如果该判断为“否”则直接进入步骤S201或步骤S203即可。对于其他的实施方式也相同。
另外,在以上的说明中,作为用于存储与本发明的电压反转控制处理和图像数据输出控制处理有关的程序的计算机可读介质,举例说明了由快闪存储器等非易失性存储器构成的ROM 131。但是,计算机可读介质并不限于此,也可以应用HDD(Hard Disk Drive:硬盘驱动器)、CD-ROM(Compact Disc Read Only Memory:光盘只读存储器)、DVD(DigitalVersatile Disc:数字多功能光盘)等可移动记录介质。另外,作为通过通信线路提供本发明的程序数据的介质,可以将载波应用于本发明。
另外,在上述实施方式中表示的结构、控制过程、显示例等具体细节在不脱离本发明的宗旨的范围内能够适当地变更。
说明了本发明的几个实施方式,但是本发明的范围并不限于上述实施方式,包含在权利要求中记载的发明范围及其均等的范围。

Claims (10)

1.一种驱动装置,其特征在于,具备:
驱动器,其驱动显示器;以及
处理器,其控制上述驱动器,
上述处理器使向上述显示器施加的电压的极性在恒定的极性反转周期的反转定时,反转基准反转时间以下的时间,
上述处理器在与上述反转周期同步且与上述反转周期的整数分之一倍的基准周期相同周期的图像更新定时,向上述驱动器输出图像数据,上述图像更新定时与上述基准周期的定时相比延迟比上述基准周期的时间短且在上述基准反转时间以上的基准调整时间。
2.根据权利要求1所述的驱动装置,其特征在于,
上述基准周期是将最大显示更新时间、上述基准反转时间、在上述极性反转前所需的反转禁止时间以及在上述极性反转后所需的显示更新禁止时间计算总和而得到的时间以上的周期,
上述最大显示更新时间是在上述图像更新定时向上述驱动器输出上述图像数据所需的时间的最大值。
3.根据权利要求2所述的驱动装置,其特征在于,
上述基准调整时间在将上述基准反转时间和上述显示更新禁止时间计算总和而得到的时间以上。
4.根据权利要求2所述的驱动装置,其特征在于,
上述基准调整时间在将上述基准反转时间和上述显示更新禁止时间计算总和而得到的时间减去地址指定时间后的时间以上,
上述地址指定时间是上述处理器对上述驱动器指定向上述显示器的输出地址所需的时间。
5.根据权利要求1所述的驱动装置,其特征在于,
上述反转周期为1秒,上述基准周期为1/8秒。
6.根据权利要求1所述的驱动装置,其特征在于,
上述反转周期为1秒,上述基准周期为1秒,
上述处理器在与上述反转周期同步且为上述反转周期的整数分之一倍的基准周期的图像更新定时生成图像数据,并将生成的上述图像数据输出给上述驱动器。
7.根据权利要求1~6中的任意一项所述的驱动装置,其特征在于,
上述显示器具备多个像素以及与各个上述像素对应的多个存储元件,
上述存储元件存储对应的上述像素所显示的图像数据。
8.一种电子表,其特征在于,具备:
权利要求1所述的驱动装置;
计时电路,其对当前时刻进行计时;以及
显示器,其由上述驱动装置进行驱动,显示用于表示由上述计时电路计时的当前时刻的图像。
9.一种驱动装置执行的驱动方法,该驱动装置具备用于驱动显示器的驱动器,
其特征在于,
上述驱动方法
使向上述显示器施加的电压的极性在恒定的极性反转周期的反转定时,反转基准反转时间以下的时间,
在与上述反转周期同步且与上述反转周期的整数分之一倍的基准周期相同周期的图像更新定时,向上述驱动器输出图像数据,上述图像更新定时与上述基准周期的定时相比延迟比上述基准周期的时间短且在上述基准反转时间以上的基准调整时间。
10.一种记录介质,其记录了驱动装置的计算机可读取的程序,该驱动装置具备用于驱动显示器的驱动器,
其特征在于,
上述程序使上述计算机发挥以下功能:
电压反转处理器,其使向上述显示器施加的电压的极性在恒定的极性反转周期的反转定时,反转基准反转时间以下的时间;以及
图像数据输出处理器,其在与上述反转周期同步且与上述反转周期的整数分之一倍的基准周期相同周期的图像更新定时,向上述驱动器输出图像数据,上述图像更新定时与上述基准周期的定时相比延迟比上述基准周期的时间短且在上述基准反转时间以上的基准调整时间。
CN201811131869.4A 2017-09-27 2018-09-27 驱动装置、电子表、驱动方法以及记录介质 Active CN109559689B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2017186461A JP6866817B2 (ja) 2017-09-27 2017-09-27 駆動装置、電子時計、駆動方法及びプログラム
JP2017-186461 2017-09-27

Publications (2)

Publication Number Publication Date
CN109559689A true CN109559689A (zh) 2019-04-02
CN109559689B CN109559689B (zh) 2021-07-27

Family

ID=65806758

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811131869.4A Active CN109559689B (zh) 2017-09-27 2018-09-27 驱动装置、电子表、驱动方法以及记录介质

Country Status (3)

Country Link
US (1) US10636371B2 (zh)
JP (1) JP6866817B2 (zh)
CN (1) CN109559689B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011128370A (ja) * 2009-12-17 2011-06-30 Samsung Mobile Display Co Ltd 画素回路、画素回路の駆動方法および駆動回路並びに電気光学装置
JP2011209453A (ja) * 2010-03-29 2011-10-20 Renesas Electronics Corp 液晶表示装置、液晶表示装置の駆動方法
US20120306835A1 (en) * 2010-02-19 2012-12-06 Sharp Kabushiki Kaisha Liquid crystal display device, display method, display programme, and computer readable recording medium
CN103718237A (zh) * 2011-08-04 2014-04-09 夏普株式会社 用于有源存储像素反转的像素电路、显示电路和显示装置以及驱动像素电路的方法
US20140340383A1 (en) * 2011-12-07 2014-11-20 Sharp Kabushiki Kaisha Display device and electrical apparatus

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011102202A1 (ja) * 2010-02-19 2011-08-25 シャープ株式会社 駆動回路及び液晶表示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011128370A (ja) * 2009-12-17 2011-06-30 Samsung Mobile Display Co Ltd 画素回路、画素回路の駆動方法および駆動回路並びに電気光学装置
US20120306835A1 (en) * 2010-02-19 2012-12-06 Sharp Kabushiki Kaisha Liquid crystal display device, display method, display programme, and computer readable recording medium
JP2011209453A (ja) * 2010-03-29 2011-10-20 Renesas Electronics Corp 液晶表示装置、液晶表示装置の駆動方法
CN103718237A (zh) * 2011-08-04 2014-04-09 夏普株式会社 用于有源存储像素反转的像素电路、显示电路和显示装置以及驱动像素电路的方法
US20140340383A1 (en) * 2011-12-07 2014-11-20 Sharp Kabushiki Kaisha Display device and electrical apparatus

Also Published As

Publication number Publication date
JP2019061123A (ja) 2019-04-18
CN109559689B (zh) 2021-07-27
US20190096342A1 (en) 2019-03-28
JP6866817B2 (ja) 2021-04-28
US10636371B2 (en) 2020-04-28

Similar Documents

Publication Publication Date Title
TWI286301B (en) Liquid crystal display device, driving method, driving device, and display control device
JP5640552B2 (ja) 制御装置、表示装置及び表示装置の制御方法
JP6447802B2 (ja) 電気泳動表示装置、電子時計、腕時計及び電気泳動表示装置の動作方法
JP6153530B2 (ja) 液晶表示装置およびその駆動方法
JP5450784B2 (ja) 液晶表示装置
JP5454238B2 (ja) 電気光学装置
KR20140135603A (ko) 액정 표시 장치, 액정 표시 장치의 제어 방법, 액정 표시 장치의 제어 프로그램 및 그 기록 매체
US9412317B2 (en) Display device and method of driving the same
CN108461071A (zh) 液晶驱动装置、电子表、液晶驱动方法以及记录介质
JP5163182B2 (ja) 画像書き換え制御装置および情報表示装置
TW541514B (en) Drive method of display element, and electronic equipment using the method
JP2005140959A (ja) 表示装置及びこれを用いた携帯機器
CN109559689A (zh) 驱动装置、电子表、驱动方法以及记录介质
JP5659885B2 (ja) 電子時計、電子時計の制御方法
JP2011221466A (ja) 電気光学装置の駆動方法、電気光学装置、電気光学装置用の制御回路、電子機器
JP2010044294A (ja) 電気光学装置、その駆動方法および電子機器
JP2010026412A (ja) 電気光学装置、その駆動方法および電子機器
JP2015197484A (ja) 液晶表示装置および液晶表示装置の制御方法
JP5804093B2 (ja) 電気泳動表示装置の駆動方法
JPH1097226A (ja) 液晶駆動装置およびこれを有する液晶表示装置
JP2013008041A (ja) 画像書き換え制御装置および情報表示装置
JP2019168528A (ja) 液晶制御回路、電子時計、および液晶制御方法
JP2012189422A (ja) 電子時計、電子時計の制御方法
JP2012189420A (ja) 電子時計、電子時計の制御方法
JP2012189421A (ja) 電子時計、電子時計の制御方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant