CN109074783A - 点矩阵型显示装置以及时刻显示装置 - Google Patents

点矩阵型显示装置以及时刻显示装置 Download PDF

Info

Publication number
CN109074783A
CN109074783A CN201780021193.0A CN201780021193A CN109074783A CN 109074783 A CN109074783 A CN 109074783A CN 201780021193 A CN201780021193 A CN 201780021193A CN 109074783 A CN109074783 A CN 109074783A
Authority
CN
China
Prior art keywords
signal
pixel electrode
address
pixel
display device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201780021193.0A
Other languages
English (en)
Other versions
CN109074783B (zh
Inventor
粕尾智夫
山川英司
铃木隆信
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kyocera Corp
Original Assignee
Casio Computer Co Ltd
Kyocera Display Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Casio Computer Co Ltd, Kyocera Display Corp filed Critical Casio Computer Co Ltd
Publication of CN109074783A publication Critical patent/CN109074783A/zh
Application granted granted Critical
Publication of CN109074783B publication Critical patent/CN109074783B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0857Static memory circuit, e.g. flip-flop
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/04Partial updating of the display screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0492Change of orientation of the displayed image, e.g. upside-down, mirrored

Abstract

提供点矩阵型显示装置等,能以极低的消耗电力执行组合静止图像显示和动态图像显示而成的显示,另外能减少用于输入信号的端子数从而简化布线结构,另外能缩短信号的转发时间。点矩阵型显示装置(11)具备像素改写控制部(5)和解码器部(12、13、14)。像素改写控制部(5)基于包含确定像素电极部(4)的地址的地址信号和提供给像素电极部(4)的图像信号的串行信号来生成与像素电极部(4)对应的、确定一方向的地址的栅极选择信号、确定与一方向交叉的方向上的地址的源极选择信号和图像数据。解码器部(12、13、14)基于栅极选择信号对与像素电极部(4)对应的栅极信号线提供激活的栅极信号,且基于源极选择信号对与像素电极部(4)对应的源极信号线生成激活的源极信号,且将图像数据提供给与被激活的源极信号线对应的像素电极部(4)。

Description

点矩阵型显示装置以及时刻显示装置
技术领域
本发明涉及在基板上大量形成有包含薄膜晶体管(Thin Film Transistor:TFT)元件的像素电极部的点矩阵型显示装置以及时刻显示装置。
背景技术
过去制作各种点矩阵型显示装置。例如使大量形成包含TFT元件的像素电极部的TFT阵列侧基板、和形成彩色滤光器以及黑矩阵的彩色滤光器侧基板相互对置,使这些基板以给定的间隔贴合,在这些基板间填充、封入液晶,由此制作液晶显示装置(LiquidCrystal Display:LCD)。
对现有的点矩阵型显示装置的结构进行说明(例如希望参考专利文献1)。图14是表示现有的点矩阵型显示装置的基本结构的方块电路图。图14示出具有65536点(纵256点×横256点)的像素数的黑白显示的LCD面板111的结构。在图14中,在LCD面板111的一方的横侧设置栅极信号驱动电路103,在LCD面板111的下侧设置图像信号(源极信号)线驱动电路104。另外,如图14所示那样,显示部110的各个像素电极部100(P11~Pmn)形成像素电极部选择用的2个TFT元件101,在各个像素电极部100连接提供公共电压Vcom的公共电压线102、提供用于选择栅极信号线的信号(栅极信号)的栅极信号线1(GL1~GL256)、提供图像数据的源极信号线2(DL1~DL256)以及提供用于选择源极信号线2的信号(源极信号)的源极信号线选择线3(SL1~SL256)。
在此,TFT元件101例如具有非晶硅(a-Si)等所构成的半导体膜,具有栅极电极部、源极电极部、漏极电极部这3个端子部。并且TFT元件101作为开关元件(栅极转移元件)发挥功能,通过对栅极电极部施加给定电位的电压(例如3V或6V)而在源极电极部与漏极电极部之间的半导体膜(沟道)流过电流。另外,像素电极部100一般由氧化铟锡(Indium TinOxide:ITO)等所构成的透明导电体层构成。
另外,彩色滤光器侧基板在形成了公共电极以及公共电压线的面或与其相反侧的面形成与各像素对应的红(R)、绿(G)、蓝(B)的彩色滤光器,形成防止通过各像素的光相互干涉的黑矩阵包围彩色滤光器的外周。另外,彩色滤光器以及黑矩阵在不进行彩色显示的情况下不形成。另外,虽然在透过型LCD的情况下设置背光灯,但在反射型LCD的情况下不设背光灯。
图15A以及图15B是表示现有的点矩阵型显示装置中的动作的概略的时序图。最初,对栅极信号驱动电路103输入表示1画面的排头定时的垂直同步信号STV,并按每1水平期间输入水平同步信号STH。于是栅极信号驱动电路103基于从外部装置(未图示)输入的栅极选择信号生成用于选择第1行的栅极信号线GL1的信号,对该栅极信号线GL1进行激活(L→H变化)。与此同时,为了能进行第1行中的最初的8像素的显示(关于8像素的像素数据的更新)而将源极信号线选择线SLl~SL8激活。由此源极信号线驱动电路104将与第1行的8个像素电极部100(P(1,1)~P(1,8))对应的图像数据(DATA(1,1))提供给源极信号线DL1~DL8。由此对8个像素电极部100(P(1,1)~P(1,8))分别经由对应的源极信号线DL1~DL8提供像素数据。
之后,对接下来的右方向的8个像素电极部100(P(1,9)~P(1,16))也同样激活源极信号线选择线SL9~SL16,取入图像数据DATA(1,9),对这些像素电极部100(P(1,9)~P(1,16))也提供图像数据。如此对第1行的全部像素电极部100提供像素数据,依次对下位的行的像素电极部100执行同样的控制,完成1画面份的像素数据的提供。
现有技术文献
专利文献
专利文献1:JP特开2015-87437号公报
发明内容
发明要解决的课题
但上述现有的结构的点矩阵型显示装置有以下的问题点。即,为了将用于选择设为启用状态的栅极信号线GLn的垂直地址信号、用于选择设为启用状态的源极信号线选择线SLn的水平地址信号、和输入到选择的像素电极部100的图像信号(图像数据)并联(并行)地输入到LCD面板111,用于使各信号输入输出的端子数会变多,存在布线结构复杂化这样的问题点。即,如图14所示那样,由于从外部的信号提供部120,并行地对栅极信号驱动电路103输入栅极选择信号GS[7:0]、对源极信号线驱动电路104输入源极选择信号SS[7:3]以及图像数据DATA[7:0],因此需要在LCD面板111的周缘部引绕栅极选择信号GS[7:0]用的8条布线、源极选择信号SS[7:3]用的5条布线、图像数据DATA[7:0]用的8条布线。
为了消除这样的问题点,考虑将垂直地址信号、水平地址信号和图像信号串联(串行)地输入到LCD面板111的结构,但在该结构下信号的转发时间变长,作为结果而会出现动作变慢这样的问题点。
为此,本发明鉴于上述现有的问题点而完成,其目的在于,提供能以极低的消耗电力进行组合静止图像显示和动态图像显示而成的显示的点矩阵型显示装置以及时刻显示装置,进而提供能减少用于输入信号的端子数来简化布线结构并能缩短信号的转发时间的点矩阵型显示装置以及时刻显示装置。
用于解决课题的手段
本发明的点矩阵型显示装置具备:在一方向上配设的多个栅极信号线;在与所述一方向交叉的方向上配设的多个源极信号线;和进行用于显示的控制的矩阵状配设的多个像素电极部所构成的显示部,所述点矩阵型显示装置基于所述栅极信号线和所述源极信号线来选择所述多个像素电极部当中一部分像素电极部,所述点矩阵型显示装置具备:像素改写控制部,其基于包含确定1个或多个像素电极部的地址的地址信号和提供给所述1个或多个像素电极部的图像信号的串行信号,来生成与所述1个或多个像素电极部对应的、确定所述一方向的地址的栅极选择信号、确定与所述一方向交叉的方向上的地址的源极选择信号和图像数据;和解码器部,其基于所述像素改写控制部中生成的所述栅极选择信号生成对与所述1个或多个像素电极部对应的栅极信号线进行激活的栅极信号,且基于所述像素改写控制部中生成的所述源极选择信号生成对与所述1个或多个像素电极部对应的源极信号线进行激活的源极信号,且将在所述像素改写控制部中生成的所述图像数据提供给与被激活的所述源极信号线对应的像素电极部。
另外,在本发明的点矩阵型显示装置中,优选,还具备信号提供部,其基于从外部提供的影像信号生成包含所述地址信号和所述图像信号的串行信号、和规定与所述串行信号中的所述图像信号的处理相关的定时的控制信号,将所述串行信号和所述控制信号输出到所述像素改写控制部。
另外,在本发明中,优选,所述信号提供部基于所述影像信号仅生成与被执行所述图像数据的改写驱动的1个或多个像素电极部相关的串行信号,并输出到所述像素改写控制部。
另外,在本发明中,优选,所述像素改写控制部具备:地址运算电路,其基于从所述信号提供部输入的所述串行信号和所述控制信号来生成与所述1个或多个像素电极部对应的栅极选择信号和源极选择信号;和数据寄存器电路,其基于从所述信号提供部输入的所述串行信号和所述控制信号来生成提供给所述1个或多个像素电极部的图像数据。
另外,在本发明中,优选,所述像素电极部具备:保持电路,其保持被提供的所述图像数据;和驱动选择电路,其基于生成的所述栅极信号和生成的所述源极信号来选择执行改写驱动和静止图像驱动的哪一者,在选择了所述改写驱动的情况下,用被提供的所述图像数据改写所述保持电路中的图像数据,在选择了所述静止图像驱动的情况下,继续保持于所述保持电路的图像数据的保持。
另外,在本发明中,优选,在选择了所述改写驱动的情况下,在被执行改写驱动的所述像素电极部在所述一方向上连续时,所述地址运算电路基于一个源极地址信号来生成与所述多个像素电极部对应的所述源极选择信号。
另外,在本发明中,优选,在选择了所述改写驱动的情况下,在被执行改写驱动的所述像素电极部在与所述一方向交叉的方向上连续时,所述地址运算电路基于一个栅极地址信号来生成与所述多个像素电极部对应的所述栅极选择信号。
另外,在本发明中,优选,在选择了所述改写驱动的情况下,在被执行改写驱动的所述像素电极部在所述一方向以及与所述一方向交叉的方向上连续时,所述地址运算电路分别基于一个源极地址信号以及栅极地址信号来生成与所述多个像素电极部的各自对应的所述源极选择信号以及所述栅极选择信号。
另外,本发明的时刻显示装置具备:所述点矩阵型显示装置;和钟表控制部,其对时刻进行计时,生成被计时的所述时刻的显示所涉及的至少影像信号并输出到所述信号提供部。
发明的效果
本发明的点矩阵型显示装置起到以下的效果。
即,根据本发明的点矩阵型显示装置,像素改写控制部对选择静止图像驱动的像素电极部,不输入图像数据,另外选择静止图像驱动的像素电极部通过保持于保持电路的图像数据进行静止图像驱动,因此能以极低的消耗电力执行组合静止图像显示和动态图像显示而成的显示。另外,由于像素改写控制部具有串行输入栅极地址信号、源极地址信号和图像信号的输入部,因此能减少用于输入信号的端子数从而简化布线结构。进而,由于像素改写控制部具有并行输出栅极选择信号、源极选择信号和图像数据的输出部,因此能将这些信号的转发时间维持得短。
另外,根据本发明的点矩阵型显示装置,在执行改写驱动的像素电极部在一方向上连续的情况下,地址运算电路基于源极地址信号来生成输出到多个像素电极部的各自的源极选择信号,这时由于即使执行改写驱动的像素电极部有多个,串行输入到素改写控制部的源极地址信号也是一个即可,因此能缩短信号的转发时间。
另外,根据本发明的点矩阵型显示装置,由于在执行改写驱动的像素电极部在与一方向交叉的方向上连续的情况下,地址运算电路基于栅极地址信号生成输出到多个像素电极部各自的栅极选择信号,这时,即使执行改写驱动的像素电极部有多个,串行输入到像素改写控制部的栅极地址信号也是一个即可,因此能缩短信号的转发时间。
进而,根据本发明的点矩阵型显示装置,由于在执行改写驱动的像素电极部在一方向以及与一方向交叉的方向上分别连续的情况下,地址运算电路基于栅极地址信号以及源极地址信号来生成输出到多个像素电极部各自的栅极选择信号以及源极选择信号,这时即使执行改写驱动的像素电极部有大量,串行输入到像素改写控制部的栅极地址信号以及源极地址信号也是分别一个即可,因此能缩短信号的转发时间。
进而,根据本发明的时刻显示装置,由于具备上述的点矩阵型显示装置,因此能以极低的消耗电力实现组合静止图像显示和动态图像显示而成的显示,减少了用于输入信号的端子数从而简化了布线结构,由此能将这些信号的转发时间维持得短。
附图说明
本发明的目的、特色以及优点通过下述的详细的说明和附图将会变得更加明确。
图1是表示本发明所涉及的点矩阵型显示装置的结构的一例的方块电路图。
图2是表示图1的点矩阵型显示装置中的信号提供部的结构的一例的框图。
图3A是表示图1的点矩阵型显示装置中的像素改写控制部的整体结构的方块电路图。
图3B是表示图3A的像素改写控制部中的地址控制电路的结构的一例的电路图。
图4是表示图3A的像素改写控制部中的地址运算电路的结构的一例的电路图。
图5A是表示图3A的像素改写控制部中的移位寄存器电路的结构的一例的电路图。
图5B是表示图3A的像素改写控制部中的数据寄存器电路的结构的一例的电路图。
图6是表示包含具有点矩阵型显示装置中的保持电路和像素电极控制电路的驱动选择电路的像素电极部的结构的一例的方块电路图。
图7是描绘构成图6的像素电极部中的各方块的TFT元件群的连接关系的详细的电路图。
图8是描绘构成点矩阵型显示装置中的像素电极控制电路的TFT元件群的连接关系的详细的电路图。
图9是对点矩阵型显示装置中的像素电极控制电路记载以公共电压Vcom(A)和图像信号data(B)为二值输入的异或的逻辑门电路的输出(Y)的真值表。
图10是表示运用本发明所涉及的点矩阵型显示装置的数字显示式手表的显示面板的一例的图。
图11A是用于说明本发明所涉及的点矩阵型显示装置的整体动作的时序图的一部分。
图11B是与图11A对应的用于说明本发明所涉及的点矩阵型显示装置的整体动作的时序图的一部分。
图12A是用于说明本发明的第1实施方式所涉及的点矩阵型显示装置中的动作的时序图的一部分。
图12B是与图12A对应的用于说明本发明的第2实施方式所涉及的点矩阵型显示装置中的动作的时序图的一部分。
图13A是用于说明本发明的第2实施方式所涉及的点矩阵型显示装置中的动作的时序图的一部分。
图13B是与图13A对应的用于说明本发明的第2实施方式所涉及的点矩阵型显示装置中的动作的时序图的一部分。
图14是表示现有的点矩阵型显示装置的基本结构的方块电路图。
图15A是用于说明现有的点矩阵型显示装置的动作的时序图的一部分。
图15B是与图15A对应的用于说明现有的点矩阵型显示装置的动作的时序图的一部分。
具体实施方式
以下参考附图来说明本发明所涉及的点矩阵型显示装置的实施方式。其中在以下参考的各图,示出本发明的点矩阵型显示装置的结构构件当中为了说明本发明的特征所需的主要的结构构件。因此,本发明所涉及的点矩阵型显示装置也可以具备各图未示出的布线导体、电路基板、控制IC、控制LSI等周知的结构构件。
(第1实施方式)
参考图1~图13B来说明本实施方式所涉及的点矩阵型显示装置11。图1是表示点矩阵型显示装置11的整体结构的方块电路图。在图1中示出具备有65536点(纵256点×横256点)的像素数的黑白显示的显示部10的点矩阵型显示装置11的结构例。
本实施方式所涉及的点矩阵型显示装置11如图1所示那样具备:信号提供部6;像素改写控制部5;具有包含保持电路(存储器)的配置成矩阵状的像素电极部4的显示部10;生成选择(设为启用状态)在与一方向交叉的方向(例如图1的从上到下的方向)上排列的栅极信号线1(GL1~GL256)的栅极信号的栅极解码器电路12;生成选择(设为启用状态)在一方向(例如图1的从左到右的方向)上排列的源极信号线选择线3的源极信号的源极解码器电路13;和对应于所选择的源极信号线选择线3而选择性地将图像数据DATA[7:0]提供给源极信号线2(DL1~DL256)的源极信号线选择器电路14。另外,栅极解码器电路12、源极解码器电路13以及源极信号线选择器电路14是解码器部的一例。以下详细进行说明。
信号提供部6基于从TV接收机、个人计算机等外部装置输入的影像信号、同步信号以及时钟信号等来生成串行信号SI[7:0]、移位时钟信号SCLK、数据识别信号DEN以及使能信号ENB,并输出给像素改写控制部5、或栅极解码器电路12以及源极解码器电路13。这里,输出到像素改写控制部5的串行信号SI[7:0]是包含栅极地址信号、源极地址信号和图像信号的串行结构的信号。在作为该串行信号SI[7:0]的具体例而选择栅极信号线GL1以及源极信号线选择线SL1~SL8、在源极信号线DL1~DL8全都写入“1”数据的情况下,从串行信号SI[7:0]的第1循环到第3循环的输入数据成为00h、00h、FFh。
像素改写控制部5是本发明的特征性结构之一,从由信号提供部6输入的串行信号SI[7:0]提取或生成用于控制显示部10中配置成矩阵状的像素电极部4所需的栅极选择信号GS[7:0]、源极选择信号SS[7:3]以及图像数据DATA[7:0]。具体地,像素改写控制部5从串行信号SI[7:0]的栅极地址信号提取或生成用于选择栅极信号线1的栅极选择信号GS[7:0]。同样地,分别从串行信号SI[7:0]的源极地址信号提取或生成用于选择源极信号线选择线3的源极选择信号SS[7:3],进而从串行信号SI[7:0]的图像信号提取或生成输入到源极信号线2的图像数据DATA[7:0]。在此,上述的标记当中,[7:3]表征从7比特到3比特的5比特宽度的数据,[7:0]表征从7比特到0比特的8比特宽度的数据。另外,在作为上述栅极选择信号GS[7:0]以及源极选择信号SS[7:3]的具体例而选择栅极信号线GL1以及源极信号线选择线SL1~SL8的情况下,栅极选择信号GS[7:0]为00h,源极选择信号SS[7:3]为00h。
进而像素改写控制部5对选择了(图6中后述的)改写驱动的像素电极部4选择设为启用状态的栅极信号线1以及设为启用状态的源极信号线2,并选择性地输入图像数据DATA[7:0],另一方面,对选择了(图6中后述)静止图像驱动的像素电极部4进行控制,不输入图像数据,并用保持于像素电极部4中的(图6中后述的)保持电路的图像数据进行显示。
另外,对像素改写控制部5经由输入部5a输入从信号提供部6输出的串行信号SI[7:0]、移位时钟信号SCLK以及数据识别信号DEN。另外,分别从像素改写控制部5的输出部5b1输出源极选择信号SS[7:3],从输出部5b2输出图像数据DATA[7:0],进而从输出部5b3输出栅极选择信号GS[7:0]。
在此,移位时钟信号SCLK是为了控制并行输出像素改写控制部5中生成的源极选择信号SS[7:0]、图像数据DATA[7:0]以及栅极选择信号GS[7:0](另外,还分别仅标记为「源极选择信号」、「图像数据」以及「栅极选择信号」)时的定时而使用的时钟信号。另外,数据识别信号DEN是为了控制生成图像数据时的定时而使用的控制信号。
栅极解码器电路12基于像素改写控制部5中生成的8比特的栅极选择信号GS[7:0]和其反转信号(也称作「否定信号」)来对与显示部10连接的栅极信号线1(GL1~GL256)依次生成用于选择任意(GLn)的栅极信号。在此,从信号提供部6输出的使能信号ENB被输入到栅极解码器电路12中的各AND元件,控制对上述的各像素电极部4提供图像数据的定时。
源极解码器电路13基于像素改写控制部5中生成的5比特的源极选择信号SS[7:3]和其反转信号,来对与显示部10连接的源极信号线选择线3(SL1~SL256)生成用于在水平方向上以8条为单位依次进行选择的源极信号。具体地,源极解码器电路13中的各AND元件基于从信号提供部6输入的5比特宽度的源极选择信号SS[7:3]和其反转信号的内容来以8条为单位选择源极信号线选择线3(SLn~SLn+7)。例如在AND元件13a的情况下,基于源极选择信号SS[7:3]和其反转信号来生成源极信号,其将源极信号线选择线3(SL1~SL8)激活。另外,与上述的栅极解码器电路12同样,从信号提供部6输出的使能信号ENB被输入到源极解码器电路13的各AND元件,控制对上述的各像素电极部4提供图像数据的定时。
源极信号线选择器电路14在改写驱动被选择(即,栅极信号线GLn和源极信号线选择线SLn激活)的情况下,对像素电极部4提供图像数据DATA[7:0]。
显示部10具备配置成矩阵状的像素电极部4,各像素电极部4通过栅极信号线GLn以及源极信号线选择线SLn被选择,对选择的各个像素电极部4经由源极信号线DLn提供图像数据DATA[7:0]。在此,显示部10的各像素电极部4(P11~Pmn)具备像素电极部选择用的2个TFT元件101,在各个像素电极部4连接提供公共电压Vcom的公共电压线7、提供栅极信号的栅极信号线1(GL1~GL256)、提供图像数据的源极信号线2(DL1~DL256)以及提供用于选择源极信号线2(DL1~DL256)的源极信号的源极信号线选择线3(SL1~SL256)。
另外,在显示部10中,在对应于设为启用状态的栅极信号线1与设为启用状态的源极信号线2的交叉部配置的像素电极部4中,执行改写驱动。另一方面,对不执行改写驱动的像素电极部4,不输入图像数据,并选择静止图像驱动。选择静止图像驱动的像素电极部4通过保持于保持电路(图6中的保持电路162)的图像数据进行静止图像驱动。
钟表控制部20是与本发明的点矩阵型显示装置连接的外部装置的一例,内置计时功能,并生成为了进行时间显示所需的至少影像信号,输出给上述信号提供部6。
通过如上述那样构成本实施方式所涉及的点矩阵型显示装置来起到以下的效果。即,像素改写控制部5对选择了静止图像驱动的像素电极部4,不输入图像数据,另外选择了静止图像驱动的像素电极部4通过保持于保持电路的图像数据进行静止图像驱动,因此能以极低的消耗电力执行组合静止图像显示和动态图像显示而成的显示。另外,像素改写控制部5由于具有串行输入栅极地址信号、源极地址信号和图像信号的输入部5a,因此能减少用于输入信号的端子数从而简化布线结构。进而,像素改写控制部5由于具有并行输出栅极选择信号GS[7:0]、源极选择信号SS[7:3]和图像数据DATA[7:0]的输出部5b1、5b2、5b3,因此能将这些信号的转发时间维持得短。
另外,在以下的说明中,分别还有将像素改写控制部称作接口电路、将栅极地址称作垂直地址、将源极地址称作水平地址的情况。另外,在图1中,公共电压线7是用于对各像素电极部4施加公共电压(Vcom)的电压线。
图2是表示信号提供部6的结构的一例的框图。如该图所示那样,信号提供部6具有:与传输时钟信号CLK的时钟信号线、传输垂直同步信号STV的垂直同步信号线、传输水平同步信号STH的水平同步信号线分别并联连接的时钟生成电路15、地址生成电路16、图像信号生成电路17以及控制信号生成电路18;和并行-串行变换电路19。时钟生成电路15基于时钟信号CLK、垂直同步信号STV、水平同步信号STH生成移位时钟信号SCLK并输出。地址生成电路16基于时钟信号CLK、垂直同步信号STV、水平同步信号STH将指定执行改写驱动的地址的地址信号(栅极地址信号、源极地址信号)输出到并行-串行变换电路19。图像信号生成电路17基于时钟信号CLK、垂直同步信号STV、水平同步信号STH以及影像信号D来生成图像信号,并输出到并行-串行变换电路19。控制信号生成电路18基于时钟信号CLK、垂直同步信号STV、水平同步信号STH来输出数据识别信号DEN以及使能信号ENB。进而并行-串行变换电路19输出由栅极地址信号、源极地址信号以及图像信号构成的串行信号SI[7:0]。
图3A是表示上述图1的点矩阵型显示装置11中的像素改写控制部5的整体结构的框图。如图3A所示那样,像素改写控制部5具备地址控制电路21、移位寄存器电路22、地址运算电路23以及数据寄存器电路24。地址控制电路21基于信号提供部6中生成的移位时钟信号SCLK以及数据识别信号DEN,来生成用于进行地址运算电路23的动作的控制的相互排他的(即、不会在同时期激活)控制信号AEN、AINC、AHOLD,选择这当中的1个控制信号输出到地址运算电路23。
图3B是表示上述图3A所示的地址控制电路21的结构的一例的电路图。地址控制电路21由D型双稳态多谐振荡器(Flip-Flop)所构成的寄存器电路、D型锁存电路、反相器以及逻辑与(AND)电路构成,生成控制地址运算电路23的动作的控制信号AEN、AINC以及AHOLD。控制信号AEN是在将移位寄存器电路22的输出信号GS_SFT、SS_SFT取入地址运算电路23时激活的信号,如后述的图12A~图13B所示那样,在数据识别信号DEN从L(低)过渡到H(高)后,在直到下一移位时钟信号SCLK的L沿为止的期间保持激活状态(H)。控制信号AINC是在使地址的运算结果反映到地址运算电路23时激活的信号,如后述的图12A~图13B所示那样,在数据识别信号DEN为「H」且控制信号AINC为「L」的期间激活。控制信号AHOLD是在保持当前地址信号时激活的信号,在控制信号AEN为「L」且控制信号AINC为「L」的期间激活。另外,控制信号AEN、AINC以及AHOLD不会同时激活。
图5A是表示上述图3A所示的移位寄存器电路22的结构的一例的电路图。移位寄存器电路22对经由输入部5a串行输入的包含栅极地址信号、源极地址信号和图像信号的串行信号SI[7:0]进行串行-并行(串行到并行)变换。然后将用于生成栅极选择信号GS[7:0]的栅极选择信号移位信号GS_SFT[7:0]和用于生成源极选择信号SS[7:3]的源极选择信号移位信号SS_SFT[7:3]输出到地址运算电路23。另外,以下在仅称作「地址」的情况下表示栅极地址和源极地址双方。
进而,移位寄存器电路22,对串行信号SI[7:0]的各地址比特的每一者,串联连接由选择器、D型双稳态多谐振荡器所构成的寄存器电路构成的1组电路。使串行输入的垂直地址信号、水平地址信号与移位时钟信号SCLK同步地移位,来生成栅极选择信号移位信号GS_SFT和源极选择信号移位信号SS_SFT,将它们输出到与地址运算电路23内的各地址比特对应的电路部。进行移位动作的是数据识别信号DEN为非激活时。
图4是表示上述图3A所示的地址运算电路23的结构的一例的电路图。地址运算电路23在各地址比特的每一者具有运算电路、选择器、和D型双稳态多谐振荡器(Flip-Flop)所构成的寄存器电路。选择器基于从相互排他的控制信号AEN、AINC以及AHOLD中选择的1个控制信号来生成给寄存器电路的输入信号SS_lN或GS_IN。进而,各选择器在控制信号AEN激活时选择移位寄存器电路22的输出信号即栅极选择信号移位信号GS_SFT或源极选择信号移位信号SS_SFT,在控制信号AINC激活时选择运算电路的输出信号N_SS或N_GS,在控制信号AHOLD激活时选择寄存器电路的当前值SS或GS。由各选择器选择的这些信号的任意者在下一移位时钟信号SCLK的上升沿作为输入信号SS_IN或输入信号GS_IN被取入次级的寄存器电路。另外,所谓「信号激活」时,意味着信号成为启用状态(H:高,High的状态),所谓「信号成为非激活」时意味着信号成为停用状态(L:低,Low的状态)。
进而,地址运算电路23基于上述移位寄存器电路22中生成的栅极选择信号移位信号GS_SFT[7:0]来生成栅极选择信号GS[7:0],并基于源极选择信号移位信号SS_SFT[7:3]来生成源极选择信号SS[7:3],将它们从输出部5b1、5b2并行输出。另外,地址运算电路23在访问连续的多个像素电极部4时(连续访问时),从最初取入的栅极地址信号、源极地址信号,运算、生成与下一像素电极部4的地址对应的栅极地址信号、源极地址信号,并输出到栅极解码器电路12、源极解码器电路13,再度运算、生成与再下一像素电极部4的地址对应的栅极地址信号以及源极地址信号,并输出到栅极解码器电路12、源极解码器电路13,重复直到到达最后的像素电极部4。即,优选,在执行改写驱动的多个像素电极部4在给定方向上连续的情况下,地址运算电路23基于一个源极地址信号来生成输出给多个像素电极部4各自的源极选择信号SS[7:3]。在该情况下,就算执行改写驱动的像素电极部4有多个,串行输入到像素改写控制部5的源极地址信号也是一个即可,因此能更加缩短信号的转发时间。另外,优选,在执行改写驱动的多个像素电极部4在与给定方向交叉的方向上连续的情况下,地址运算电路23基于一个栅极地址信号来生成输出给多个像素电极部4各自的栅极选择信号GS[7:0]。在该情况下,就算执行改写驱动的像素电极部4有多个,串行输入到像素改写控制部5的栅极地址信号也是一个即可,因此能更加缩短信号的转发时间。
另外,地址运算电路23中的运算电路,在连续访问时对应于连续的地址的规格来从当前的地址值运算、生成下一地址值。在各地址比特成为不同的逻辑电路,地址值的递增(加法运算)、地址值的递减(减法运算)等根据连续的地址的规格而不同。虽然是将水平地址、垂直地址合起来作为运算电路的运算处理的对象,但也可以仅将水平地址、垂直地址当中单方作为运算处理的对象。另外,在将水平地址作为运算处理的对象的情况下,水平地址的一行的范围内成为对象,在将垂直地址作为运算处理的对象的情况下,垂直地址的一列的范围内成为对象。
图5B是表示上述图3A所示的数据寄存器电路24的结构的一例的电路图。另外,数据寄存器电路24中的数据是指图像数据(图像信号)。该数据寄存器电路24与输入的串行信号SI[7:0]的各地址比特对应,由选择器、D型双稳态多谐振荡器所构成的寄存器电路构成。数据寄存器电路24保持输入的作为改写信号的串行信号SI[7:0]。在数据识别信号DEN激活时,将输入的串行信号SI[7:0]取入到寄存器电路,如后述的图12A~图13B所示那样,在数据识别信号DEN的激活期间中的移位时钟信号SCLK从「L」成为「H」的上升沿的定时,将图像数据DATA[7:0]输出到源极信号线选择器电路14。
图6以及图7是表示本实施方式所涉及的像素电极部4的一例的电路图。图6是像素电极部4的方块电路图的一例,图7是包含构成像素电极部4中的各方块的TFT元件群的详细的电路的一例。在此,驱动选择电路164是基于在栅极信号线139(GLn)传输来的信号(栅极信号)和在源极信号线选择线138(SLn)传输来的信号(源极信号)来选择静止图像驱动和改写驱动的任一者的电路,具有保持电路162和像素电极控制电路163。
如这些图所示那样,在驱动选择电路164的前级的输入部161设置串联连接第1以及第2n沟道TFT元件161a以及161b而成的传输门电路。在源极信号线137(DLn)侧的第1n沟道TFT元件161a,对其栅极电极部输入在源极信号线选择线138(SLn)传输来的信号。在该信号为「H」的情况下,第1n沟道TFT元件161a成为启用,在「L」的情况下,第1n沟道TFT元件161a成为停用。在栅极信号线139(GLn)侧的第2n沟道TFT元件161b,对其栅极电极部输入在栅极信号线139(GLn)传输来的信号。在该信号为「H」的情况下,第2n沟道TFT元件161b成为启用,在「L」的情况下,第2n沟道TFT元件161b成为停用。
因此,仅在栅极信号线139(GLn)中传输来的信号(栅极信号)为「H」且源极信号线选择线138(SLn)中传输来的信号(源极信号)为「H」的情况下,传输门电路在等效电路上成为闭合(close)状态,源极信号线137(DLn)中传输来的信号传输到保持电路162,成为更新改写数据的图像数据的改写驱动,在其他情况下,成为基于到此为止保持于保持电路的图像数据控制像素的静止图像驱动。
图6还示出作为保持电路162的静态型存储器的结构。保持电路162将第1以及第2CMOS反相器162a、162b串联连接,使来自第2(后级侧)CMOS反相器162b的漏极公共连接点的输出反馈输入到第1(前级侧)CMOS反相器162a的栅极公共连接点。由此,若对第1CMOS反相器162a的栅极公共连接点输入「H」的信号,接着从第1CMOS反相器162a的漏极公共连接点输出「L」的信号,接着该「L」的信号被输入到第2CMOS反相器162b的栅极公共连接点,接着从第2CMOS反相器162b的漏极公共连接点输出「H」的信号,接着该「H」的信号被反馈输入到第1CMOS反相器162a的栅极公共连接点。其结果,例如「H,L,H」的信号始终被保持在环状的传输线上。
图8是描绘构成像素电极控制电路163的TFT元件群的连接关系的电路图。像素电极控制电路163具有:第1CMOS反相器162a,其共用保持电路162的第1CMOS反相器162a,输出图像信号B的反转信号iB(图8中在附图标记标注上标条(-)的反转记号);第1二值选择电路181,其由p沟道TFT元件181a和n沟道TFT元件181b构成,通过被输入公共电压Vcom(A)、图像信号data(B)和第1CMOS反相器162a的输出(iB)而输出二值数据;和第2二值选择电路182,其由p沟道TFT元件182a和n沟道TFT元件182b构成,通过被输入公共电压Vcom(A)、图像信号data(B)和第1CMOS反相器162a的输出(iB)而输出二值数据,输出线与第1二值选择电路181的输出线并联连接。然后,第1二值选择电路181的输出以及第2二值选择电路182的输出,对于公共电压Vcom(A)和图像信号data(B)为异或(Exclusive OR:EXOR)的逻辑门输出。
第1二值选择电路181包括p沟道TFT元件181a和n沟道TFT元件181b,是公共连接栅极电极部并公共连接漏极电极部的CMOS反相器,仅在图像信号data(B)为「H(1)」的信号的情况下输出二值数据(Y)。反之,在图像信号data(B)为「L(0)」的信号的情况下,第1二值选择电路181不作为反相器发挥功能,成为高阻抗的状态,即在等效电路上成为打开(open)状态,不输出二值数据(Y)。第2二值选择电路182包括p沟道TFT元件182a和n沟道TFT元件182b,是连接源极电极部彼此以及漏极电极部彼此的4端子型的传输门电路,将输入到n沟道TFT元件182b的栅极电极部的第1CMOS反相器162a的输出(iB)作为控制输入。并且仅在第1CMOS反相器162a的输出(iB)为「H的(1)」的情况下,即仅在图像信号data(B)为「L(0)」的情况下输出二值数据(Y)。反之,在第1CMOS反相器的输出(iB)为「L(0)」的情况下,第2二值选择电路182不作为传输门电路发挥功能,成为高阻抗的状态、即成为等效电路上打开(open)状态,不输出二值数据(Y)。如此,由于第2二值选择电路182的输出线与第1二值选择电路181的输出线并联连接,因此第1二值选择电路181的输出以及第2二值选择电路182的输出对于公共电压Vcom(A)和图像信号data(B)构成异或的逻辑门输出。即,像素电极控制电路163对于公共电压Vcom(A)和图像信号data(B)成为异或的逻辑门电路。
图9是将公共电压Vcom(A)和图像信号data(B)作为二值输入的、记载异或的逻辑门电路的输出(Y)的真值表。在图像信号data(B)输入到像素电极部的情况下,即,在图像信号data(B)为H(3V:「1」)的信号的情况下,在像素电压Pixel与公共电压Vcom(A)之间产生电位差,若是常白模式就成为黑显示,若是常黑模式就成为白显示。如此,由于即使使公共电压Vcom(A)反转驱动也会保持像素电压Pixel与公共电压Vcom(A)之间的电位差,因此在保持像素电极部中的显示的状态下,实现用于防止液晶的劣化的、对液晶的交流驱动。另一方面,在图像信号data(B)未输入到像素电极部的情况下,即,在图像信号data(B)为L(0V:「0」)的信号的情况下,不在像素电压Pixel与公共电压Vcom(A)之间产生电位差,若是常白模式就成为白显示,若是常黑模式就成为黑显示。如此,由于即使使公共电压Vcom(A)反转驱动也会保持没有像素电压Pixel与公共电压Vcom(A)之间的电位差的状态,在保持像素电极部中的显示的状态下,实现用于防止液晶的劣化的、对液晶的交流驱动。
另外,在改写像素电极部中的显示的情况下,启用上述图6所示的驱动选择电路164的前级的输入部161中的串联连接第1以及第2n沟道TFT元件161a、161b而成的传输门电路。即,将栅极信号线139(GLn)中传输来的信号设为「H」,将源极信号线选择线138(SLn)中传输来的信号设为「H」。在该状态下,使源极信号线137(DLn)中传输来的信号(data)传输到保持电路162。例如在信号(data)为「H」的情况下,保持电路162保持「H」的信号(data)。然后,在像素电极部4执行相当于图9中的data(B)为「H」的情况的显示。即,若是常白模式则像素电极部4的显示成为黑显示,若是常黑模式则像素电极部4的显示成为白显示。
另一方面,在信号(data)为「L」的情况下,保持电路162保持「L」的信号(data)。并且,在像素电极部4执行相当于图9中的data(B)为「L」的情况的显示。即,若是常白模式则像素电极部4的显示被改写成白显示,若是常黑模式则像素电极部4的显示被改写成黑显示。
通过上述的结构,本实施方式所涉及的点矩阵型显示装置11能在每1像素(点)进行显示区域中的改写驱动,能使这以外的全部像素静止图像驱动,因此消耗电力变得极低。例如在手表用的黑白显示的LCD中,在全画面扫描来进行静止图像驱动以及改写驱动的情况下为100μW程度的消耗电力,但在上述的点矩阵型显示装置中能抑制到10μW程度以下,进而能抑制到3μW程度以下。由此,即使是复杂的显示结构的LCD,也能例如以1次电池更换将能驱动的期间延长到10倍以上。
以下说明上述那样构成的本实施方式所涉及的点矩阵型显示装置11的动作。图11A以及图11B是用于说明本发明所涉及的点矩阵型显示装置11中的整体动作的时序图。
最初与现有的情况同样,被输入垂直同步信号STV和水平同步信号STH(未图示)后,像素改写控制部5在从信号提供部6接收到串行信号SI[7:0]、数据识别信号DEN以及移位时钟信号SCLK后(未图示),取入串行信号SI[7:0]中所含的栅极地址信号(GSn)和源极地址信号(SSm),确定用于选择与成为改写对象的像素对应的栅极信号线GLn的垂直地址、和用于选择源极信号线选择线SLm的水平地址。接下来,在数据识别信号DEN激活的期间,使能信号ENB、栅极信号线GLn以及源极信号线选择线SLm~SLm+7被激活,像素改写控制部5配合上述使能信号ENB被激活的定时,取入对应的图像数据DATA(n,m),提供给各个像素电极部4(该情况下为P(n,m)~P(n,m+7))的保持电路,进行图像数据的改写。以下,同样依次取入1水平期间中的图像数据DATA(n,m+8)~DATA(n,m+248),分别执行对应的像素电极部4(P(n,m+8)~P(n,m+255))中的图像数据的改写。
具体地,首先,若数据识别信号DEN激活,则之后在使能信号ENB、栅极信号线GL1以及源极信号线选择线SL1被激活的定时取入图像数据DATA(1,1),在对应的水平方向上提供给8个像素电极部4(P(1,1)~P(1,8))的保持电路,进行各自的图像数据的改写。以下同样依次取入1水平期间中的图像数据DATA(1,9)~DATA(1,249),在水平方向上8像素8像素地分别执行对应的像素电极部4(P(1,9)~P(1,16)、…、P(1,249)~P(1,256))的保持电路中的图像数据的改写。之后同样,在最后的水平期间也执行对应的各像素电极部4中的图像数据的改写,用于1画面的显示的控制结束。
(第2实施方式)
在上述的第1实施方式中说明了本发明所涉及的点矩阵型显示装置中的一般的整体动作,但在本实施方式中特别说明以1像素为单位进行像素改写控制部5中的驱动控制的情况。
图12A以及图12B是用于说明本实施方式所涉及的点矩阵型显示装置11的像素改写控制部5中的动作的时序图。即,图12A以及图12B是随机访问一个个地址来进行改写驱动的随机访问的时序图。首先在数据识别信号DEN非激活的期间的第1循环以及第2循环,将包含栅极地址信号、源极地址信号的串行信号SI[7:0]从信号提供部6输入到像素改写控制部5的移位寄存器电路22。之后使数据识别信号DEN激活,将在第3循环提供给改写驱动的图像数据DATA[7:0]输入到像素改写控制部5的数据寄存器电路24。若数据识别信号DEN激活且控制信号AEN激活,则在第1循环以及第2循环取入到移位寄存器电路22的栅极地址信号以及源极地址信号被取入到地址运算电路23。另外,图像数据DATA[7:0]在数据识别信号DEN激活时被取入到数据寄存器电路24。因此,在第3循环中的移位时钟信号SCLK的「H」的上升沿的定时,分别同时地,成为栅极选择信号GS[7:0]的输入信号GS_IN被取入到位于地址运算电路23内部的寄存器电路(D型双稳态多谐振荡器),成为源极选择信号SS[7:3]的输入信号SS_IN被取入到位于地址运算电路23内部的寄存器电路(D型双稳态多谐振荡器),成为图像数据DATA[7:0]的串行信号SI[7:0]被取入到位于数据寄存器电路24内部的寄存器电路(D型双稳态多谐振荡器)。之后,通过将使改写执行的使能信号ENB激活,在像素电极部4的保持电路162写入图像数据DATA[7:0]。接下来,通过使使能信号ENB为非激活来结束向保持电路162的写入。之后,从下一移位时钟信号SCLK起再度重复上述的第1循环~第3循环来实施对另外地址的改写动作。
(第3实施方式)
在上述的第2实施方式中说明了以1像素为单位进行驱动控制的情形,但在本实施方式中,特别说明像素改写控制部5中的控制对象的像素部分连续的情况。
图13A以及图13B是用于说明本实施方式所涉及的点矩阵型显示装置的像素改写控制部5中的动作的时序图。即,图13A以及13B是访问连续的地址来进行改写驱动的情况的时序图。从第1循环到第3循环是与上述12A以及图12B所示的随机访问的情况相同的动作。第3循环中串行输入的栅极地址(GS(A))、源极地址(SS(B))、图像信号(DATA(A,B))被取入到内部寄存器,通过将使改写执行的使能信号ENB激活,在像素电极部4的保持电路162写入图像数据(DATA(A,B))。接下来,地址运算电路23基于被取入到内部寄存器的地址值来进行下一地址值的运算。若在第3循环后也将数据识别信号DEN保持激活不变,则控制信号AINC激活,在下一移位时钟信号SCLK的H的上升沿(第4循环),在内部寄存器更新地址运算电路23的运算结果。在第4循环,仅从输入部5a输入与运算得到的下一地址对应的图像数据(DATA(A,B+8)。之后,通过将使能信号ENB激活,图像数据(DATA(A,B+8))被写入到保持电路162。
第5循环以后也与第4循环同样,能通过仅从输入部5a输入与运算得到的下一地址对应的图像数据(DATA(A,B+16))来执行保持电路162的改写。根据以上,由于在访问连续的地址的情况下,地址信号的输入仅是开始地址即可,之后的地址由地址运算电路23生成,因此能缩短用于改写驱动的地址信号的转发时间。
在上述的第1实施方式以及第2实施方式的说明中,如图12A以及图12B和图13A以及图13B所示那样,对地址的运算对象范围一并运算水平地址和垂直地址,将垂直地址设为上位,但也可以仅将水平地址或仅将垂直地址作为运算对象。
另外,关于地址运算的内容,说明了对地址进行加法运算(8比特份8比特份地增加)的情况(将加法运算数设为1∶8比特份),但也可以对地址进行减法运算,另外,也可以将加减法运算数设定为1(8比特份)以外的值。
另外,对于地址的运算对象范围、运算内容,可以通过对像素改写控制部5追加的寄存器等动态切换。
关于串行输入的输入信号SI的比特宽度,设为8比特([7:0]),但在不是8比特的情况下,也能通过采取与本发明同样的结构来获得同样的效果。
另外,本发明的点矩阵型显示装置能采用以下那样适合的结构。能在1个显示面板设置多个将改写周期分别设为最佳周期的显示区域。在该情况下,在某显示区域将改写与下次改写之间的期间设定得非常长,在其他显示区域将改写与下次改写之间的期间设定得短,由此能以高的精度进行消耗电力的控制。其结果能更加减低消耗电力。
进而也可以,使改写周期相异地设置多个运用改写驱动的显示区域,将相异的改写周期的比设为10倍以上。在该情况下,在某显示区域将改写与下次改写之间的期间设定得非常长,在其他显示区域将改写与下次改写之间的期间设定得短,由此能极其细致地以高精度进行消耗电力的控制。其结果能更加减低消耗电力。进而,通过将相异的改写周期的比设为10倍以上,能更加提高减低消耗电力的效果。
图10是表示运用点矩阵型显示装置11的数字显示式手表195的显示面板190的一例的图。作为本发明所涉及的时刻显示装置的数字显示式手表195内置计时功能,生成小时、分以及秒等的时刻显示所需的、至少影像信号,配合各显示内容的改写周期输出到点矩阵型显示装置11(另外,也可以和上述影像信号一起生成同步信号、时钟信号并输出到点矩阵型显示装置11)。例如如图10所示那样,能在显示面板190,在显示小时的显示区域191、显示分的显示区域192和显示秒的显示区域193使改写周期大幅相异。在显示秒的显示区域193,每1秒进行改写驱动,与此相对,在显示分的显示区域192,每1分钟进行改写驱动,在显示小时的显示区域191,每1小时进行改写驱动即可。因此,显示区域191~193以外的显示区域是静止图像的显示区域194。作为合适的实施方式,显示分的显示区域192和显示秒的显示区域193的改写驱动的周期的比成为60倍。换言之可以说成为1/60。另外,由于在显示小时的显示区域191,每1小时进行改写驱动即可,因此显示秒的显示区域193与显示秒的显示区域191的改写驱动的周期的比成为3600倍。换言之可以说成为1/3600。另外,在显示区域191~193,能对每1像素(点)进行改写驱动,但也可以对每多个像素进行改写驱动。另外,可以在显示区域191~193改写全部像素,也可以仅对需要改写的像素进行改写。例如在1个显示区域中将「5」的显示改写成「6」的情况下,由于能区别不需要改写的像素和需要改写的像素,因此能仅对需要改写的像素进行改写。
另外,在手表中接收到来自便携电话、智能手机、平板终端、个人计算机等的邮件来信的电波信号时,能通过上述的像素选择驱动方式的改写驱动使由该手表的LCD等构成的显示面板进行邮件接收的显示。能以极低的消耗电力进行这样的复杂的显示功能。例如能将气温、湿度、高度、方位、照度、气压、水深、水压、天气预报、与外国的时差、步数计、潮汐时间、日出/日落时间、血压、脉搏、邮件的内容、新闻速报、紧急地震速报等的告知等的显示,以它们的最佳的改写周期或任意的定时进行显示。另外,还能从外部由人进行输入、变更等来控制这些改写周期或显示的定时。改写周期的变更、控制或显示的定时的控制,能由设于点矩阵型显示装置11的周边的控制LSI等进行。
在本发明的点矩阵型显示装置11中,与显示区域的改写周期对应的改写期间包含执行改写的动作期间以及这以外的改写休止期间,优选改写休止期间长于动作期间。根据该结构,由于改写的显示的切换动作变得快速,视觉辨识不出显示的切换过程,因此显示的切换变得容易看清。例如在切换钟表的秒的显示的情况下,将改写期间设为1秒,将执行改写的动作期间设为0.1~0.3秒(10%~30%)程度,将这以外的0.7~0.9秒程度的期间设为改写休止期间即可。
另外,优选,使显示钟表的秒的显示区域那样让改写周期短的显示区域的像素数少于显示钟表的分、小时的显示区域那样改写周期长的显示区域的像素数。由此能进一步减低消耗电力。例如优选,使改写周期短的显示区域的像素数为改写周期长的显示区域的像素数的30%以下,更优选10%以下。
另外,本发明的点矩阵型显示装置11优选是将像素电极设为反射型电极的反射型LCD。在该情况下,能将保持电路等配置在像素电极的下方,能消除保持电路等引起的光反射率的降低。另一方面,在透过型LCD中,若将透明的像素电极和保持电路162重叠配置,就有因透过光而让构成保持电路162等的TFT元件误动作的可能性。为此需要用这遮光膜覆盖TFT元件的栅极电极部,孔径比容易降低。另外,反射型LCD由于不需要设置背光灯,因此在消耗电力的减低上是有效的。另外,本发明的点矩阵型显示装置11可以是半透过型液晶显示装置,在像素电极的区域具备有上述的反射型电极的反射区域和有透过型电极的透过区域。
另外,优选,将由保持电路保持的比特数设为1以上。在将该比特数设为多个来进行多比特化的情况进行,能在静止图像显示时进行灰度显示。另外,若设为存储模拟信号的保持电路,则还能进行全彩显示。
另外,像素电极控制电路如图9的真值表所示那样,对公共电压Vcom的H/L任一信号都进行静止图像驱动和改写驱动。即,在公共电压Vcom(A)为H(3V)、图像信号data(B)为H(3V)的情况下,在公共电压Vcom(A)与像素电压Pixel(L:0V)之间形成电位差,在公共电压Vcom(A)为L(0V)、图像信号data(B)为H(3V)的情况下,同样也在公共电压Vcom(A)与像素电压Pixel(H:3V)之间形成电位差,液晶被交流驱动。由此,例如能配合秒显示的改写周期每1秒使公共电压Vcom(A)的H/L反转,能抑制液晶分子的劣化。即,能抑制如下情况:由于对液晶分子长时间施加直流电压分量而让液晶分子在像素电极表面引起正负的电荷的偏倚(微量杂质的固定化),从而寿命会变短。
如此,优选与改写周期联动定期进行公共电压Vcom的H/L的反转。在该情况下,与不使公共电压Vcom的H/L的反转和改写周期联动的情况比较,不再需要附加用于个别控制公共电压Vcom的控制电路等,在消耗电力的进一步的降低上是有效的。另外,公共电压Vcom的H/L的反转驱动起到用于抑制液晶分子的劣化的反转驱动、和座作为构成EXOR的逻辑门电路的像素电极控制电路的控制输入的像素电压控制信号这2个作用,由此也能有助于消耗电力的进一步的降低。
另外,在本发明的点矩阵型显示装置11中,优选在运用静止图像驱动的显示区域中,使提供给各像素电极部的公共电压的高/低定期反转。由此,运用改写驱动的显示区域自不必说,在运用静止图像驱动的区域也能抑制液晶分子的劣化。另外,公共电压Vcom的反转的定期的周期还能根据控制LSI等的不同,适宜设定为每1秒、每数十秒、以分为单位、以小时为单位。进而,可以将公共电压Vcom的反转的周期设为每n秒(n是自然数),在该情况下,能将秒显示的改写周期用在公共电压Vcom的反转的控制的基础(base),公共电压Vcom的反转的控制变得容易。
在本发明的点矩阵型显示装置11中,可以在像素电极控制电路与像素电极之间并联连接1~3pF程度的辅助电容。由此在进行改写驱动时,能抑制像素电压逐渐降低而难以保持1场期间,能将像素电压保持1场期间。
另外,可以使用低温多晶硅(Low-Temperature Poly Silicon:LTPS)来形成n沟道TFT元件以及p沟道TFT元件。在该情况下,能将以CMOS电路为基础的驱动电路、SRAM电路、D/A变换器、图像显示部等在玻璃基板上一体集成化。因此,也能使用LTPS制作搭载声音处理电路、微处理器的LCD。由于能在玻璃基板上一体形成液晶显示面板和其周边驱动电路,因此电气可靠性提升。即,由于能大幅减低液晶显示面板与驱动电路的电连接数,耐振动,轻量化,因此对便携信息终端而言合适。另外,由于电流驱动能力高,因此能制作具有高精细的像素、孔径率高的像素的LCD。
以下示出LTPS的制造方法。首先在玻璃基板上用等离子CVD(Chemical VaporDeposition,化学气相沉积)法形成非晶硅膜。接下来,为了使非晶硅膜成为多晶化,在450℃以下的玻璃基板的温度下对非晶硅膜照射准分子激射光。作为准分子激光器装置,例如,能使用作为气体激光光源利用ArF(波长193nm)、KrF(波长248nm)等的非晶硅膜的振荡吸收大的紫外光的装置。将激光振荡频率约300Hz、激射光能量约300W、脉冲宽度约20ns~约60ns、照射能量密度500mJ/cm2~1J/cm2程度的脉冲激射光对非晶硅膜进行照射,使非晶硅膜瞬间熔融,并在过冷却状态后使其凝固。其结果变化为具有平均粒径0.3μm程度的结晶粒径的多晶硅的膜。
另外,在像素电极具有透光性的情况下,能使用氧化铟锡(ITO)、氧化铟锌(IZO)、添加了氧化硅的铟锡氧化物(ITSO)、氧化锌(ZnO)、含磷或硼的硅(Si)等有透光性的导电性材料形成。
作为配置于像素电极部的显示元件,能使用LCD元件、有机EL(ElectroLuminescence,电致发光)元件、无机EL元件、PDP(Plasma Display,等离子显示器)元件等显示元件。另外,在本发明的点矩阵型显示装置是LCD的情况下,能采用TN(TwistedNematic,扭曲向列)方式、平面转换(In-plane Switching:IPS)方式、边缘场开关(FringeField Switching:FFS)方式的显示装置等。在是IPS方式的LCD、FFS方式的LCD的情况下,通过在形成像素电极的阵列侧基板(形成TFT元件的基板)的主面对每个像素电极部形成公共电极,能在每个像素电极部独立进行公共电压的控制。
产业上的可利用性
另外,本发明的点矩阵型显示装置能运用到各种电子设备中。作为该电子设备,有智能手表等数字显示式手表、汽车路径引导系统(导航系统)、船舶路径引导系统、飞机路径引导系统、智能手机终端、便携电话、平板终端、个人数字助理(PDA)、视频摄像机、数字静态摄像机、电子记事本、电子书、电子词典、个人计算机、复印机、游戏设备的终端装置、电视机、商品显示标牌、价格显示标牌、产业用的可编程显示装置、汽车音响、平视显示器、数字音频播放器、传真机、打印机、复印机、现金自动存取机(ATM)、自动贩卖机、头部装备型图像显示装置(Head Mounted Displaydevice:HM)等。
本发明能不脱离其精神或主要的特征地以其他各种形态实施。因此,前述的实施方式在所有点上都只是单纯的例示,本发明的范围在权利要求书示出,并不受说明书正文的任何束缚。进而属于权利要求书的变形和变更全都是本发明的范围内。
附图标记的说明
1 栅极信号线
2 源极信号线
3 源极信号线选择线
4、100 像素电极部
5 像素改写控制部
5a 输入部
5b1、5b2、5b3 输出部
6 信号提供部
7 公共电压线
10 显示部
11 点矩阵型显示装置
12 栅极解码器电路
13 源极解码器电路
13a AND元件
14 源极信号线选择器电路
15 时钟生成电路
16 地址生成电路
17 图像信号生成电路
18 控制信号生成电路
19 并行-串行变换电路
20 钟表控制部
21 地址控制电路
22 移位寄存器电路
23 地址运算电路
24 数据寄存器电路
101 TFT元件
102 公共电压线
103 栅极信号线驱动电路
104 源极信号线驱动电路
110 显示部
111 LCD面板
161 输入部
161A 源极信号线侧的第1n沟道TFT元件
161b 栅极信号线侧的第2n沟道TFT元件
162 保持电路
162a 第1CMOS反相器
162b 第2CMOS反相器
163 像素电极控制电路
164 驱动选择电路
181 第1二值选择电路
181a p沟道TFT元件
181b n沟道TFT元件
182 第2二值选择电路
182a p沟道TFT元件
182b n沟道TFT元件
190 显示面板
191 使时间显示的显示区域
192 使分显示的显示区域
193 使秒显示的显示区域
194 使静止图像显示的显示区域
195 数字显示式手表

Claims (9)

1.一种点矩阵型显示装置,具备:
在一方向上配设的多个栅极信号线;
在与所述一方向交叉的方向上配设的多个源极信号线;和
进行用于显示的控制的矩阵状配设的多个像素电极部所构成的显示部,
所述点矩阵型显示装置基于所述栅极信号线和所述源极信号线来选择所述多个像素电极部当中一部分像素电极部,
所述点矩阵型显示装置的特征在于,具备:
像素改写控制部,其基于包含确定1个或多个像素电极部的地址的地址信号和提供给所述1个或多个像素电极部的图像信号的串行信号,来生成与所述1个或多个像素电极部对应的、确定所述一方向的地址的栅极选择信号、确定与所述一方向交叉的方向上的地址的源极选择信号和图像数据;和
解码器部,其基于所述像素改写控制部中生成的所述栅极选择信号生成对与所述1个或多个像素电极部对应的栅极信号线进行激活的栅极信号,且基于所述像素改写控制部中生成的所述源极选择信号生成对与所述1个或多个像素电极部对应的源极信号线进行激活的源极信号,且将在所述像素改写控制部中生成的所述图像数据提供给与被激活的所述源极信号线对应的像素电极部。
2.根据权利要求1所述的点矩阵型显示装置,其特征在于,
所述点矩阵型显示装置具备:
信号提供部,其基于从外部提供的影像信号生成包含所述地址信号和所述图像信号的串行信号、和规定与所述串行信号中的所述图像信号的处理相关的定时的控制信号,将所述串行信号和所述控制信号输出到所述像素改写控制部。
3.根据权利要求2所述的点矩阵型显示装置,其特征在于,
所述信号提供部基于所述影像信号仅生成与被执行所述图像数据的改写驱动的1个或多个像素电极部相关的串行信号,并输出到所述像素改写控制部。
4.根据权利要求2或3所述的点矩阵型显示装置,其特征在于,
所述像素改写控制部具备:
地址运算电路,其基于从所述信号提供部输入的所述串行信号和所述控制信号来生成与所述1个或多个像素电极部对应的栅极选择信号和源极选择信号;和
数据寄存器电路,其基于从所述信号提供部输入的所述串行信号和所述控制信号来生成提供给所述1个或多个像素电极部的图像数据。
5.根据权利要求1或2所述的点矩阵型显示装置,其特征在于,
所述像素电极部具备:
保持电路,其保持被提供的所述图像数据;和
驱动选择电路,其基于生成的所述栅极信号和生成的所述源极信号来选择执行改写驱动和静止图像驱动的哪一者,
在选择了所述改写驱动的情况下,用被提供的所述图像数据改写所述保持电路中的图像数据,在选择了所述静止图像驱动的情况下,继续保持于所述保持电路的图像数据的保持。
6.根据权利要求4所述的点矩阵型显示装置,其特征在于,
在选择了所述改写驱动的情况下,在被执行改写驱动的所述像素电极部在所述一方向上连续时,所述地址运算电路基于一个源极地址信号来生成与所述多个像素电极部对应的所述源极选择信号。
7.根据权利要求4所述的点矩阵型显示装置,其特征在于,
在选择了所述改写驱动的情况下,在被执行改写驱动的所述像素电极部在与所述一方向交叉的方向上连续时,所述地址运算电路基于一个栅极地址信号来生成与所述多个像素电极部对应的所述栅极选择信号。
8.根据权利要求4所述的点矩阵型显示装置,其特征在于,
在选择了所述改写驱动的情况下,在被执行改写驱动的所述像素电极部在所述一方向以及与所述一方向交叉的方向上连续时,所述地址运算电路分别基于一个源极地址信号以及栅极地址信号来生成与所述多个像素电极部的各自对应的所述源极选择信号以及所述栅极选择信号。
9.一种时刻显示装置,其特征在于,具备:
权利要求2~4以及权利要求6~8中任一项所述的点矩阵型显示装置;和
钟表控制部,其对时刻进行计时,生成被计时的所述时刻的显示所涉及的至少影像信号,并输出到所述信号提供部。
CN201780021193.0A 2016-03-31 2017-02-24 点矩阵型显示装置以及时刻显示装置 Active CN109074783B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2016-073106 2016-03-31
JP2016073106 2016-03-31
PCT/JP2017/007257 WO2017169406A1 (ja) 2016-03-31 2017-02-24 ドットマトリクス型表示装置および時刻表示装置

Publications (2)

Publication Number Publication Date
CN109074783A true CN109074783A (zh) 2018-12-21
CN109074783B CN109074783B (zh) 2021-05-28

Family

ID=59964220

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201780021193.0A Active CN109074783B (zh) 2016-03-31 2017-02-24 点矩阵型显示装置以及时刻显示装置

Country Status (5)

Country Link
US (1) US10847104B2 (zh)
JP (1) JP6823048B2 (zh)
CN (1) CN109074783B (zh)
DE (1) DE112017001671T5 (zh)
WO (1) WO2017169406A1 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7366522B2 (ja) 2018-03-22 2023-10-23 カシオ計算機株式会社 液晶制御回路、電子時計、および液晶制御方法
CN108447436B (zh) * 2018-03-30 2019-08-09 京东方科技集团股份有限公司 栅极驱动电路及其驱动方法、显示装置
JP7132010B2 (ja) * 2018-07-23 2022-09-06 ローム株式会社 異常検知回路
CN115428064A (zh) * 2020-04-24 2022-12-02 京瓷株式会社 点矩阵型显示装置以及计时装置
CN114566122B (zh) * 2022-03-01 2023-08-01 业成科技(成都)有限公司 智能电源的驱动装置及其拼接显示系统

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1342966A (zh) * 2000-09-06 2002-04-03 精工爱普生株式会社 电光学装置的驱动方法、驱动电路和电光学装置及其电子仪器
JP2002175040A (ja) * 2000-09-05 2002-06-21 Toshiba Corp 表示装置及びその駆動方法
JP2003099018A (ja) * 2001-07-04 2003-04-04 Toshiba Corp 平面表示装置
CN101029983A (zh) * 2006-01-25 2007-09-05 株式会社瑞萨科技 光控制电路和液晶显示器控制驱动装置
CN101038728A (zh) * 2006-03-14 2007-09-19 卡西欧计算机株式会社 显示装置及其驱动控制方法
JP2015087437A (ja) * 2013-10-29 2015-05-07 京セラディスプレイ株式会社 ドットマトリクス型表示装置の駆動方法及びドットマトリクス型表示装置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3947249B2 (ja) * 1996-07-10 2007-07-18 株式会社日立製作所 画像表示素子、画像表示装置およびその駆動方法
US6636194B2 (en) * 1998-08-04 2003-10-21 Seiko Epson Corporation Electrooptic device and electronic equipment
JP3884885B2 (ja) * 1999-07-29 2007-02-21 株式会社日立製作所 液晶表示装置
JP4058888B2 (ja) * 1999-11-29 2008-03-12 セイコーエプソン株式会社 Ram内蔵ドライバ並びにそれを用いた表示ユニットおよび電子機器
JP3659139B2 (ja) * 1999-11-29 2005-06-15 セイコーエプソン株式会社 Ram内蔵ドライバ並びにそれを用いた表示ユニットおよび電子機器
US6784878B2 (en) 2001-07-04 2004-08-31 Kabushiki Kaisha Toshiba Flat-panel display device
JP4190862B2 (ja) * 2001-12-18 2008-12-03 シャープ株式会社 表示装置およびその駆動方法
JP4422699B2 (ja) * 2006-05-17 2010-02-24 株式会社ルネサステクノロジ 表示装置用駆動回路および駆動方法
JP2010128014A (ja) * 2008-11-25 2010-06-10 Toshiba Mobile Display Co Ltd 液晶表示装置
US8823624B2 (en) * 2010-08-13 2014-09-02 Au Optronics Corporation Display device having memory in pixels
CN102456321A (zh) * 2010-10-19 2012-05-16 天钰科技股份有限公司 电泳显示器及其画面更新方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002175040A (ja) * 2000-09-05 2002-06-21 Toshiba Corp 表示装置及びその駆動方法
CN1342966A (zh) * 2000-09-06 2002-04-03 精工爱普生株式会社 电光学装置的驱动方法、驱动电路和电光学装置及其电子仪器
JP2003099018A (ja) * 2001-07-04 2003-04-04 Toshiba Corp 平面表示装置
CN101029983A (zh) * 2006-01-25 2007-09-05 株式会社瑞萨科技 光控制电路和液晶显示器控制驱动装置
CN101038728A (zh) * 2006-03-14 2007-09-19 卡西欧计算机株式会社 显示装置及其驱动控制方法
JP2015087437A (ja) * 2013-10-29 2015-05-07 京セラディスプレイ株式会社 ドットマトリクス型表示装置の駆動方法及びドットマトリクス型表示装置

Also Published As

Publication number Publication date
JPWO2017169406A1 (ja) 2019-01-31
WO2017169406A1 (ja) 2017-10-05
CN109074783B (zh) 2021-05-28
US20200302886A1 (en) 2020-09-24
US10847104B2 (en) 2020-11-24
JP6823048B2 (ja) 2021-01-27
DE112017001671T5 (de) 2018-12-20

Similar Documents

Publication Publication Date Title
JP6783410B1 (ja) 半導体装置
CN109074783A (zh) 点矩阵型显示装置以及时刻显示装置
KR101324428B1 (ko) 표시장치
CN103578443B (zh) 显示装置及其驱动方法
CN105185318B (zh) 栅线驱动电路、输出发射控制信号的电路及触控显示装置
US8089444B2 (en) Liquid crystal display and memory controlling method thereof
US7948461B2 (en) Image display device
KR20170003848A (ko) 표시장치와 이를 이용한 모바일 단말기
JP6305725B2 (ja) ドットマトリクス型表示装置の駆動方法及びドットマトリクス型表示装置
CN107111981A (zh) 具有板内栅极电路的柔性显示装置
JP2006146220A (ja) 表示装置用駆動チップ、及びそれを有する表示装置
KR20140082413A (ko) 표시 장치
KR100896364B1 (ko) 표시 장치
US20110193852A1 (en) Liquid crystal display and method of driving the same
JP2012088737A (ja) 表示装置
JP2007094262A (ja) 電気光学装置及び電子機器
CN102214431B (zh) 电光学装置及其驱动方法、控制电路、电子设备
JP6608730B2 (ja) ドットマトリクス型表示装置
CN100442351C (zh) 数据驱动器、光电装置、电子设备及驱动方法
Harada et al. A novel low‐power‐consumption all‐digital system‐on‐glass display with serial interface
KR102582158B1 (ko) 표시장치와 그 구동방법
JP2018017992A (ja) ドットマトリクス型表示装置
JP6612520B2 (ja) ドットマトリクス型表示装置
JP4963761B2 (ja) 表示装置
JP2016033541A (ja) ドットマトリクス型表示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
CB02 Change of applicant information

Address after: Tokyo, Japan

Applicant after: CASIO Computer Co., Ltd.

Applicant after: KYOCERA Corporation

Address before: Tokyo, Japan

Applicant before: CASIO Computer Co., Ltd.

Applicant before: KYOCERA DISPLAY CORPORATION

CB02 Change of applicant information
TA01 Transfer of patent application right

Effective date of registration: 20181229

Address after: Tokyo, Japan

Applicant after: CASIO Computer Co., Ltd.

Applicant after: KYOCERA Corporation

Address before: Tokyo, Japan

Applicant before: CASIO Computer Co., Ltd.

Applicant before: KYOCERA DISPLAY CORPORATION

TA01 Transfer of patent application right
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant