CN1087560C - 箝位信号控制产生电路及其方法 - Google Patents
箝位信号控制产生电路及其方法 Download PDFInfo
- Publication number
- CN1087560C CN1087560C CN94104313A CN94104313A CN1087560C CN 1087560 C CN1087560 C CN 1087560C CN 94104313 A CN94104313 A CN 94104313A CN 94104313 A CN94104313 A CN 94104313A CN 1087560 C CN1087560 C CN 1087560C
- Authority
- CN
- China
- Prior art keywords
- signal
- synchronizing signal
- clamp
- output
- synchronizing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/006—Details of the interface to the display terminal
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
- H04N5/08—Separation of synchronising signals from picture signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/14—Picture signal circuitry for video frequency region
- H04N5/16—Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level
- H04N5/18—Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level by means of "clamp" circuit operated by switching circuit
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Picture Signal Circuits (AREA)
- Television Signal Processing For Recording (AREA)
- Processing Of Color Television Signals (AREA)
- Synchronizing For Television (AREA)
Abstract
一种箝位信号控制产生电路,包括一个箝位信号控制器,用于鉴别从视频卡向监视器提供的在绿信号上的同步和分离同步信号的存在,以根据鉴别输出控制信号,还包括一个自动改变箝位信号发生点的箝位信号发生器。同时提供了一种控制该电路的方法。提供给监视器的箝位信号发生点被控制,以自动移动视频信号的箝位位置,从而可防止非专业用户操作引起的故障、异常图象显示或破碎图象的产生。该电路适合提供于有各种同步信号的监视器。
Description
本发明涉及一种箝位信号控制产生电路及其方法,特别是涉及一种用于鉴别施加给一监视器的视频信号以显示一图象是否同步信号与绿色信号在该视频信号中混合,和根据该鉴别结果自动地控制所施加的箝位信号的箝位信号控制产生电路,以及实现上述电路的方法。
监视器的图象输出装置通常被称作视频卡。根据所使用的监视器的类型提供有各种不同的视频卡。
来自各种视频卡的信号例如是红(下面简称为“R”),绿(G)和兰(B)信号,以及水平和垂直同步信号。
自视频卡提供的水平/垂直同步信号可以从R、G和B信号中分离出来,或者与G信号混合。此时,来自水平/垂直同步信号与G信号混合的信号被叫作“在绿信号上的同步”,而分开提供给一水平/垂直同步信号输出终端的信号称作“分离同步信号”。
分离同步信号中的水平同步信号被称为H-SYNC,而其中的垂直同步信号被称为V-SYNC。箝位信号用于对视频信号电平进行箝位。这里,由箝位信号箝位的电平是一个状态,在这一状态视频信号被固定在OV。
图1是来自视频卡的各信号的一般波形,其中各波形表示唯一的R信号,唯一的G信号,唯一的B信号,分离同步信号中的H-SYNC,分离同步信号中的V-SYNC,和表示H/V同步信号与绿信号混合的状态的在绿信号上的同步。
图1中的R、G和B信号的电压电平必须是一样的。然而,如果H-SYNC和V-SYNC与G信号混合,即在图1的绿信号上同步的情况下,其电压电平变得与图1中R、G和B的电压电平不同。换句话说,绿信号上同步的电压电平被提高到等于图1中R、G和B信号加入了同步信号的电压电平。
然而,如图1中所示所提供的各信号的电压电平在任何时刻都必须相同。为了不断地控制各信号的电压电平,利用了箝位信号,由此产生该箝位信号的在绿信号上的同步的状态是一个参考电压,即OV。这就是说,当箝位信号由在绿信号上的同步的点“a”提供时,该点a的电势被认定为OV,同样,如果由点“b”提供时,该点电势也被认定为OV。
此时,使用被认定为OV的电平作为参考,在监视器中对视频信号进行处理。
此外,根据监视器中所接收的同步信号的类型,即通过确定所接收的同步信号是否是分离同步信号还是在绿信号上的同步,箝位信号应该在由外面提供的一个前或后沿被触发。并且随后该视频信号电平由合成输出确定。因此提供适合于同步信号种类的箝位信号是非常重要的。
图2是一个表示普通箝位信号控制产生电路的电路图。当图1的在绿信号上的同步经一绿信号输入终端G被接收到一个同步信号分离部分10中时,同步信号通过一个内部预置的参考电压被分离,以便提供给一个同步信号选择部分11,并且H-SYNC和V-SYNC也被施加给同步信号选择部分11。
这时,可以仅向同步信号分离部分10提供图1的G信号或在绿信号上的同步。以相同的方式,H-SYNC和V-SYNC可以或不可以被接收到同步信号选择部分11的输入端上来。
如果同步信号分离部分10的一个输出信号和H/V SYNC信号被同时施加到同步信号选择部分11上,则最初选择H/VSYNC信号,以便将其施加到一个箝位信号产生部分12和一个H/V同步分离部分13。
箝位信号产生部分12触发自同步信号选择部分11提供的同步信号的一个边沿,以产生箝位信号。这里,被产生的箝位信号被混合在同步信号的前面或后面部分上,其中通过一转换部分14的转换,该前面和后面部分可由人工移动。
同时,H/V同步分离部分13利用一个低通滤波器(未示出)把H/V SYNC信号分离成H-SYNC和V-SYNC。在H/V同步分离部分13中被分离的H-SYNC施加到未示出的不变监视器,而V-SYNC被施加到一个加法器15。
加法器15把来自H/V同步分离部分13的V-SYNC与来自其另一侧的V-SYNC相加,以提供合成和给监视器。
图3是一个方框图,它简要地示出了一个与图2所示类似的通常的箝位信号控制产生电路,其中或者选择在绿信号上的同步,或者选择同步信号以一个TTL(晶体管一晶体管逻辑)电平输出该箝位信号。
首先,经一在绿信号上同步输入部分16接收的在绿信号上的同步中的同步信号仅被在一同步信号分离部分17中分离。然后被施加到一个同步信号选择部分18。第一和第二TTL电平同步信号经第一和第二TTL电平同步信号输入部分19和20被施加到一个TTL电平同步信号处理/混合部分21。
这里,TTL电平同步信号表示在电子电路中通常采用的低/高电平概念下以OV/5V电平接收的信号。第一和第二TTL电平同步信号是当仅一个监视器被连接到个人计算机等的两个主帧上时由各自主帧提供给该监视器的两种不同类型的同步信号。
TTL电平同步信号处理/混合部分21使用一个未示出的开关人工地选择来自第一和第二TTL电平同步信号输入部分19和20的第一和第二TTL电平同步信号中的一个,并提供一个处理过的信号给同步信号选择部分18。
同步信号选择部分18利用开关人工选择来自同步信号分离部分17和TTL电平同步信号处理/混合部分21中的任何一个同步信号,并提供一个所选择的同步信号给一个同步信号处理部分22,它随后不断地保持该被接收同步信号的一种极性,以将其提供给一个同步信号输出部分23和一个箝位信号产生部分24。箝位信号产生部分24产生已被接收同步信号的后沿触发的箝位信号,以将其提供给一个箝位信号输出部分25。
图4是一个表示图2的箝位信号产生部分12的详细电路图,其中来自图2的同步信号选择部分11的H-YSNC被施加到一个“异”门26的一个输入侧,并且一个同步信号鉴别部分27响应一来自图2的转换部分14的转换控制信号对一信号进行鉴别,以根据鉴别的结果提供一个逻辑信号给“异”门26的另一侧。
“异门”26通过对来自同步信号鉴别部分27的一逻辑信号和H-SYNC进行或运算,提供一获得的信号给一多谐振荡器28,并产生一个预定频率的信号,该信号的占空比由与该多谐振荡器28另一侧连接的电容C和电阻R的时间常数确定。
图4所示电路的工作将参考图5作详细的描述。
当提供给监视器的信号是在绿信号上的同步时,同步信号鉴别部分27产生一个低电平逻辑信号,或当是分离同步信号时则产生一个高电平逻辑信号。
因此,当H-SYNC经一水平同步信号端被施加到“异”门26的一个输入端,其如图5A①的H-SYNC和通过同步信号鉴别部分27提供给监视器的同步信号被确定为如图5A所示的在绿信号上的同步,且为图5A的②所示的低电平信号,并被施加到“异”门26的另一输入端时,该“异”门26的输出是如图5A③所示的高电平信号。
“异”门26的输出被提供给多谐振荡器28之后,该多谐振荡器28的输出脉冲占空比通过时间常数(R,C)被进行调整,以产生在如图5A的④所示的同步信号的后沿触发的箝位信号。
另一方面,当水平同步信号经水平同步信号端被施加到“异”门26的一个输入端,其H-SYNC如图5B的①,和通过同步信号鉴别部分27提供给监视器的同步信号被确定为如图5B所示的分离同步信号,且为图5B的②所示的高电平信号,并被施加到“异”门26的另一输入端时,该“异”门26的输出是如图5B③所示的低电平信号。
响应“异”门26的输出,多谐振荡器28根据由与其的一侧连接的电阻R和电容C的时间常数确定输出脉冲的占空比,并产生在如图5B的④所示的同步信号的前沿触发的箝位信号。此时,多谐振荡器28的所产生的箝位信号的触发状态根据“异”门26的输出信号电平确定。换句话说,如果该“异”门26的输出为高,则该箝位信号在后沿被触发;反之在前沿被触发。
然而,图2和3中所示的通常的箝位信号控制发生电路包含的问题如下:
第一,当箝位信号在同步信号的前部被触发时,如果在绿信号上的同步和该同步信号经H/V同步信号输入端被同时提供,由于视频参考电平之间的差使得显示的图象异常。
第二,当箝位信号在同步信号的后部被触发时,如果在该同步信号的消隐期间没有余量(margin)(例如,在V-T、VRAM2等),则该箝位信号在视频信号部分上被混合,以使该视频信号部分为OV,它将禁止图象的显示。
第三,因为箝位信号必须被人工转换来执行前后移动,以在该同步信号的前或后部分触发该箝位信号,所以可能会使非专业用户感到慌乱。
此外,在图4的通常的箝位信号产生电路中,如果如图5B所示的分离同步信号被接收到监视器中,由于在RGB复合视频信号通过一个门等期间导致的延迟时间,则来自多谐振荡器28的箝位信号的定时是不合适的。
这时在分离同步信号如在V-7,VRAMII等中的具有与一消隐定时相同的同步定时的信号将被提供。这样,箝位信号在复合视频信号部分被产生,以使该复合视频信号部分成为OV,以减小由于图象不能显示出现的分裂现象。
本发明的提出是为解决上述的问题。因此,本发明的一个目的是提供一种箝位信号控制产生电路,用以自动地鉴别在绿信号上的同步的存在,和根据鉴别结果自动地提供一个逻辑信号以自动地控制一箝位信号的触发位置。
本发明的另一目的是提供一种用于控制箝位信号产生的方法,其中该箝位信号的触发位置是通过确定一同步信号是否与一绿信号混合被自动地转换。
本发明的又一目的是提供一种箝位信号控制产生电路,它能够在一视频信号中获得一种恒定的放大特性而与一同步信号的状态无关,以便扩展一多吸收点监视器(multi-sink monioor)的接收范围,因为该电路中包括有一延迟电路和多个多谐振荡器,从而能自动地鉴别在绿信号上的同步的存在,于是可改变箝位信号的触发位置。
为了实现本发明的上述目的,提供有一种具有一箝位信号控制电路的箝位信号控制产生电路,该箝位信号控制电路包括一个同步信号分离部分,用于分离和输出在视频信号中与绿信号混合的同步信号,和一个同步信号选择部分,用于有选择地输出在同步信号分离部分中被分离的同步信号和根据一事先设定的优先次序由其分开提供的同步信号。
此处,一水平/垂直同步信号分离部分分离和输出自同步信号选择部分接收的水平和垂直同步信号,一个箝位信号产生部分在由同步信号选择部分提供的同步信号的一预定边沿触发一箝位信号。这里,该箝位信号控制产生电路进一步包括一个箝位信号控制单元,用于通过来自同步信号分离部分和同步信号选择部分的同步信号鉴别该同步信号与绿信号的混合和分开提供的同步信号的输入,并控制该箝位信号产生部分的输出。
最好,该箝位信号控制单元具有一个分离同步信号鉴别部分,它鉴别由同步信号选择部分提供的水平同步信号的存在和提供该鉴别结果作为一逻辑信号;和一个计数器,它由自分离同步信号鉴别部分提供的逻辑信号清零并由来自同步信号分离部分的信号启动,用以对施加给其时钟端的信号计数一预定时间,并输出该计数信号作为一个箝位控制信号;以及具有一个反馈单元,它对翻转来自计数器的箝位控制信号获得的信号与水平同步信号执行逻辑乘,并提供该逻辑乘的结果给计数器的时钟端。
为了实现本发明的另一目的,一种通过确定一同步信号其是否是一个与一视频信号混合的同步信号还是一个在内部分离的同步信号来控制一箝位信号的输出的箝位信号控制产生的方法包括下列步骤:
当鉴别同步信号没与一绿信号混合,或者它没经一水平/垂直同步信号输入端的一个输入端被提供时,输出低电平的箝位信号;
当鉴别仅有该同步信号与绿信号混合时,产生在该同步信号的后沿触发的箝位信号;
当鉴别该同步信号与绿信号混合,且同时该同步信号经水平/垂直同步信号输入端被提供时,产生在该同步信号的后沿触发的箝位信号。
当鉴别该同步信号没与绿信号混合,但该同步信号仅经水平/垂直同步信号输入端被提供时,产生在该同步信号的前沿触发的箝位信号。
为了实现本发明的又一目的,箝位信号控制产生电路包括一个在绿信号上的同步的分离部分,用于从经一在绿信号上的同步的输入部分接收的在绿信号上的同步中仅分离一同步信号,和一个TTL电平同步信号处理/混合部分,用于选择和混合经第一和第二TTL电平同步信号输入部分提供的第一和第二TTL电平同步信号中的任何一个。
然而,一个同步信号选择部分有选择地提供来自在绿信号上的同步的分离部分和TTL电平同步信号处理/混合部分的同步信号,一个同步信号处理部分恒定地保持同步信号选择部分提供的同步信号的极性,以及一种箝位信号产生部分根据该输入信号的极性转换箝位信号的触发位置。这里,该箝位信号控制产生电路进一步具有一个延迟部分,用于延迟在绿信号上的同步的分离部分的输出信号到一预定时间;一个在绿信号上的同步的鉴别部分,利用来自延迟部分和同步信号处理部分的输出信号鉴别在绿信号上的同步的存在;一个脉冲检测部分,它响应来自在绿信号上的同步的鉴别部分之在绿信号上的周步的存在的鉴别结果,输出一个逻辑信号;以及一个脉冲转换部分,用于根据来自脉冲检测部分的逻辑信号转换从同步信号处理部分提供给箝位信号输出部分的信号的极性。
此外,本发明提供了一种根据施加给监视器的同步信号的类型控制所产生的箝位信号的输出的箝位信号控制产生电路,它包括一个同步信号鉴别部分,用于鉴别提供给监视器的同步信号是否是一个在绿信号上的同步,还是一个分离同步信号,以输出一个逻辑信号;和一个“异”门,用于把来自同步信号鉴别部分的逻辑信号与分离同步信号求“异或”和,以输出该和的结果。此时,该箝位信号控制产生电路进一步包括一个箝位信号产生部分,用于当来自同步信号鉴别部分的逻辑信号与在绿信号上的同步相符合时,输出一个在一水平同步信号的后沿触发的信号;一个延迟部分,用于当来自同步信号鉴别部分的逻辑信号和同步分离信号相符合时,输出一个在被延迟一预定时间后在水平同步信号的前沿触发的箝位信号;和一个箝位信号选择部分,用于响应同步信号鉴别部分的的鉴别逻辑信号的输入,有选择地从箝位信号产生部分和延迟部分产生输出。
通过参考附图对最佳实施例进行详细的描述,本发明的上述目的和优点将变得更加明显。
图1是表示通常的红、绿和兰信号,水平和垂直同步信号,和混合同步信号的波形图;
图2是表示通常的箝位信号控制产生电路的方框图;
图3是表示另一通常的箝位信号控制产生电路的方框图;
图4是示出了图2的通常的箝位信号产生部分的详细电路图;
图5A和5B是说明图4中各部分的工作状态的波形图;
图6示出了根据本发明箝位信号控制产生电路的一个实施例的方框图;
图7示出了根据本发明箝位信号控制产生电路的另一实施例的方框图;
图8示出了图7的主要部分的详细电路图;
图9A至9H是当一在绿信号上的同步被唯一地接收或当该在绿色信号上的同步和TTL电平同步信号被同时接收时在图7和8中各部分的波形;
图10A至10H是当仅接收TTL电平同步信号时图7和8中各部分的波形;
图11示出了图6的箝位信号控制部分的详细电路图;
图12A至12C是表示图11中各部分的工作状态的工作波形;
图13示出了图6的箝位信号产生部分的一个实施例的详细电路图;
图14示出了图13中各部分的工作状态的波形。
在说明根据本发明一自动箝位信号控制产生电路的一个实施例的图6中,与图2中相同的参考数字表示相同的部分,于是这些部分的描述将被省略。
本发明在图2的开关14的位置提供有一个箝位信号控制部分30。该箝位信号控制部分30的一侧被连接接收一同步信号分离部分10的输出信号,而其另一侧被连接接收来自一同步信号选择部分11的信号。此外,该箝位信号控制部分30的输出信号被提供给一个箝位信号产生部分29。
现在,将详细地描述本发明的工作。
当G信号或在绿信号上的同步被接收到同步信号分离部分10中时,该同步信号分离部分10根据一事先设定的电压电平分离同步信号,并把分离的同步信号提供给同步信号选择部分11,该同步信号选择部分11的另一侧接收作为一分离同步的H/VSYNC。
换句话说,图1的G信号或者图1的在绿信号上的同步可被提供给同步信号分离部分10。H/V SYNC被施加到同步信号选择部分11的另一侧,该H/V SYNC也可以不向其提供。
因此,如果来自同步信号分离部分10的同步信号和H/VSYNC被同时提供给同步信号选择部分11,则该同步信号选择部分11根据事先设定的优先次序有选择地向箝位信号控制部分30、箝位信号产生部分29和H/V SYNC分离部分13提供所接收的同步信号。
箝位信号产生部分29在由同步信号选择部分11选择的同步信号的一预定边沿触发和产生一个箝位信号。此时,箝位信号控制部分30接收一来自同步信号分离部分10的信号和一来自同步信号选择部分11的信号,以确定同步信号的存在,并按如下<表1>控制来自箝位信号产生部分29的箝位信号。
<表1>根据接收的同步信号箝位信号产生状态
被接收同步信号的鉴别 | 箝位信号发生器的输出 |
无同步信号 | 低电平信号输出 |
在绿信号上的同步 | 在同步信号的后沿触发 |
分离同步信号 | 在同步信号的前沿触发 |
在绿信号上的同步+分离同步信号 | 在同步信号的后沿触发 |
如以上<表1>所述,当鉴别无同步信号时,箝位信号控制部分30控制箝位信号产生部分29产生一个低电平信号。反之,当鉴别同步信号与G信号混合,或者在绿信号上的同步和作为分离同步的H/V SYNC被同时接到时,则控制箝位信号产生部分29在该同步信号的后沿触发和产生箝位信号。此时,如果确定该同步信号不是在绿信号上的同步而是仅通过H/V SYNC提供的同步信号,则在该同步信号的前沿触发和产生箝位信号。
这样,通过鉴别作为分离同步的H/V SYNC的在绿信号上的同步的输入,自动地移动箝位信号的触发指示点,使非专业用户不会由于转换的人工操纵而感到慌乱。此外,当箝位信号在同步信号的后部产生时,能够避免由于电压电平之间的差导致的异常视频显示,或由消隐期间与同步信号之间无余量导致的视频破碎(无显示)现象。
图7示出了根据本发明箝位信号控制产生电路的另一实施例的方框图。这里,与在图3中所使用的相同参考数字表示相同的部分,于是这些部分的详细描述将被省略。
在绿信号上的同步输出部分17的输出被分别提供给一同步信号选择部分18和一延迟部分31,其中在绿信号上的同步输出部分17用于以经一在绿信号上的同步输入部分16接收的在绿信号上的同步中仅分离同步信号,同步信号选择部分18用于有选择地提供多个同步信号中的任何一个,而延迟部分31用于延迟输入信号一预定时间。延迟部分31的一输出端被连接到一在绿信号上的同步鉴别部分32,用以对该在绿信号上的同步的输入进行鉴别。
用于恒定保持一输出波形为正或负的极性的一个同步信号处理部分33在上述两种输出之间提供一个输出给在绿信号上的同步鉴别部分32,并同时提供另一输出给一同步信号输出部分23和一脉冲转换部分34。一个根据同步信号鉴别输出高或低电平信号的脉冲检测部分35被连接到在绿信号上的同步鉴别部分32的输出侧。脉冲转换部分34响应来自脉冲检测部分35的一个输入信号对来自同步信号处理部分33的信号反相或不反相,从而输出复合信号给一箝位信号产生电路24。
图8示出了在绿信号上的同步鉴别信号部分32,脉冲检测部分35,脉冲转换部分34和箝位信号产生部分24的详细电路图。这里,在绿信号上的同步鉴别部分32和脉冲检测部分35分别由多谐振荡器形成,脉冲转换部分34由一个“异”门38构成。箝位信号产生部分24由一个多揩振荡器形成。
各结构将被进行详细的描述。在构成同步信号鉴别部分32的一个多谐振荡器36中,一个复位端CLR被连接到延迟部分31的输出侧,一个输入端IN1被接地,以保持所提供的电压电平为低。此外,一个输入端IN2被连接到同步信号处理部分33的一个输出端,以及一个输出端
Q被连接到一多谐振荡器37的一输入端IN2。
形成脉冲检测部分35的多谐振荡器37被这样连接,即其一输入端IN1和复位端CLR被加有一电源电压Vcc。其另两个输入端C和RC被分别连接到一个电阻R1和一个电容C1,电阻R1偏置有参考电压以根据时间常数确定所产生的一触发波形的占空比,一个输出端
Q被连接到“异门”38的一个输入侧。
构成脉冲转换部分34的“异”门38其一侧施加有多谐振荡器37的一个输出,而另一端施加有同步信号处理部分33的一个输出信号。形成箝位信号产生部分24的多谐振荡器39被这样连接。即其复位端CLR和一输入端INI被加有电源电压VCC,一输入端IN2施加有“异”门38的一个输出信号,其另两个输入端C和RC被分别连接到一个电阻R2和一个电容C2,电阻R2偏置有参考电压,以根据时间常数确定所产生的触发波形的占空比,其输出端
Q和Q分别产生消隐信号和箝位信号。
图9A至9H是当在绿信号上的同步仅被接收或该在绿信号上的同步与TTL电平同步信号同时被接收时,图7和8中各部分的波形。图10A至10H是当TTL电平同步信号仅被接收时图7和8各部分中的波形。这里,图A是延迟部分31的一个输出波形,图B是从同步信号处理部分33到在绿信号上的同步鉴别部分32的一个输出波形,图C是在绿信号上的同步鉴别部分32的一个输出波形,图D属于脉冲检测部分35。图E是从同步信号处理部分33向脉冲转换部分34和同步信号输出部分23提供的一个信号波形。图F属于脉冲转换部分34,图G属于箝位信号产生部分24中多谐振荡器39的反相输出端
Q,而图H是来自箝位信号产生部分24中多谐振荡器39的正相输出端Q的输出的波形。
现将参考图9A至9B和图10A至10H对图9和8中各部分的工作进行描述。来自在绿信号上的同步输入部分16的G信号可能或不可能与同步信号混合。这就是说,在绿信号上的同步或仅G信号可能被提供。于是,在绿信号上的同步分离部分17把一接收的信号与一预定电压电平比较,将低于预定电压电平的信号确认为同步信号,并分离输出该结果。此时,一提供给延迟部分31的信号可能存在,即该同步信号可能不存在。当在绿信号上的同步分离部分17的输出信号在延迟部分31中被延迟并随后被提供给在绿信号上的同步鉴别部分32时,同步信号鉴别部分32鉴别接收到的同步信号。
这里,执行图6的同步信号选择部分11的相同操作的图7的同步信号选择部分18根据在绿信号上的同步的存在按照事先设定的优先次序产生同步信号。如上所述产生的同步信号选择部分18的输出同步信号从同步信号处理部分33被施加到在绿信号上的同步鉴别部分32。
因此,在绿信号上的同步鉴别部分32判别所接收的信号是否是在绿信号上的同步还是TTL电平信号,从而输出一个鉴别信号给脉冲检测部分35。因为鉴别信号是经脉冲检测部分35和脉冲转换部分34的输出,所以,当箝位信号产生部分24唯一接收到在绿信号上的同步或同时接收到在绿信号上的同步和TTL电平同步信号时,它产生在同步信号的后沿触发的箝位信号;当被施加的仅为TTL电平同步信号时,它将产生在同步信号的前沿触发的箝位信号。
首先,将描述仅被提供有在绿信号上的同步的情况。
利用同步信号分离部分17,唯一的同步信号从在绿信号上的同步输入部分16接收的在绿信号上的同步信号中分离出来,然后被提供给同步信号选择部分18和延迟部分31。为鉴别在绿信号上的同步之目的,延迟部分31延迟同步信号分离部分17的输出一个预定时间,如图9A所示。
同时,同步信号分离部分17和TTL电平同步信号处理/混合部分21的输出被提供给同步信号选择部分18,它随后从同步信号分离部分17中选择同步信号以便将其提供给同步信号处理部分33。同步信号处理部分33恒定地保持被接收同步信号的极性。在本发明中,同步信号处理部分33被设定恒定保持如图9B所示的正极性。
同步信号处理部分33的输出(图9B)被提供给作为在绿信号上的同步鉴别部分32的多谐振荡器36的输入端IN2,延迟部分31的输出被施加到在绿信号上的同步鉴别部分32中的多谐振荡器36的复位端CLR。
如图9C所示,如果延迟部分31的输出为低,则作为在绿信号上同步鉴别部分32的多谐振荡器36的反相输出端
Q必然变为高,并且当延迟部分31的输出为高时,该反相端
Q在经输入端IN2接收的同步信号的上升沿变为低。多谐振荡器36的输出信号被提供给构成脉冲检测部分35的多谐振荡器37的输入端IN2。这里,多谐振荡器37产生一个高或低信号,且通过增加与其连接的电阻R1和电容C1的时间常数值,该由输出端
Q产生的信号能够充分地保持高或低状态,以便多谐振荡器37经其反相输出端
Q提供如图9D所示的OV低信号。
另一方面,如图9D所示的多谐振荡器37的输出施加给脉冲转换部分34中的“异”门38的一个输入端,该“异”门38的另一输入端被施加有来自同步信号处理部分33的如图9E所示的输出。由于多谐振荡器37的输出是如图9D所示的低信号,所以“异”门38输出如图9F所示的未改变的来自同步信号处理部分33的同步信号。“异”门38的输出被提供给箝位信号产生部分24中的多谐振荡器39的输入端IN2。此时,因为多谐振荡器39的输入端IN2被设置通过确认处于下降沿的脉冲来启动,所以多谐振荡器39在“异”门38的输出脉冲的下降沿通过正相端Q产生消隐信号,而通过反相输出端
Q产生箝位信号,如图9G和9H所示。在这种工作中,多谐振荡器39的时间常数(R2、C2)决定该箝位信号的脉冲宽度。因此,如图9所示,当箝位信号产生部分24仅接收到在绿信号上的同步时,它产生在来自同步信号处理部分33为同步信号的后沿触发的箝位信号。
第二.在绿信号上的同步和TTL电平同步信号被同时接收时,则对于输入在绿信号上的同步的那些部分将执行同样的确认和处理。即将提供在由同步信号处理部分33产生的同步信号的后沿触发的箝位信号。接下来,将描述仅提供TTL电平同步信号的情况。在这种情况中,因为不存在绿信号上的同步,所以,同步信号分离部分17的输出把图10A中所示的消隐周期作为同步信号提供给同步信号选择部分18。同步信号选择部分18选择来自TTL电平同步信号处理/混合部分21的同步信号,以输出所选择的同步信号给同步信号处理部分33,同步信号处理部分33随后把如图10B所示具有正极性的同步信号提供给在绿信号上的同步鉴别部分32、同步信号输出部分23和脉冲转换部分34。
此时,因为延迟部分31的输出处于来自同步信号处理部分33的同步信号的上升沿的低电平状态,所以,作为在绿信号上的同步鉴别部分32的多谐振荡器36提供如图10C所示的高信号VCC经反相输出端
Q给脉冲检测部分35中的多谐振荡器37的输入端IN2。脉冲检测部分35中的多谐振荡器37的输入端IN2被设置以确认处于下降沿的脉冲,并且被施加给输入端IN2的信号为高,以便脉冲检测部分35中的多谐振荡器37经其反相输出端
Q提供如图10D所示的高信号给在脉冲转换部分34中“异”门37的一个输入端。
因为该“异”门38的另一输入端被施加有来自同步信号处理部分33的如图10E所示的同步信号,所以,“异”门38把来自同步信号处理部分33的同步信号反相如图10F所示,以提供该反相同步信号给箝位信号产生部分24中的多谐振荡器39的输入端IN2。
因为多谐振荡器39的输入端IN2被设置通过确认处于下降沿的脉冲来启动,所以,多谐振荡器39在来自“异”门38的输出脉冲的下降沿输出在来自同步信号处理部分33的同步信号前沿触发的箝位信号给箝位信号输出部分25,如图10G和10H所示。此时,多谐振荡器39的时间常数(R2、C2)决定该箝位信号的脉冲宽度。
因此,构造了延迟在绿信号上的同步一预定周期的延迟电路和多个多谐振荡器,以便当在绿信号上的同步和TTL电平同步信号被同时接收或仅有在绿信号上的同步被接收时,提供在该同步信号的后沿触发的箝位信号;
相反,当仅有TTL电平同步信号被接收时,在该同步信号的前沿触发的箝位信号被提供。因此,视频信号被稳定地放大,从而加宽了监视器的接收范围,并且用户不必根据同步输入信号的状态分别调整监视器。
图11示出了图6的箝位信号控制部分30的详细电路图。通过利用一预定电平作为参考转换和放大被提供的绿信号的消隐周期获得的同步信号分离部分10的输出信号被提供给一计数器40启动端E,用于鉴别分离同步信号的存在的分离同步信号鉴别部分41的输出被提供给该计数器40的复位端CLR,并且水平同步信号输入端H-SYNC的输入信号被提供给一个与门42的一个输入侧。自计数器40的任意两输出端(在图中的一个第三输出端Q3和一个第六输出端Q6)的输出之逻辑产生的一与门43的输出信号OUT被产生,并同时经一反相器44提供给与门42的另一输入侧。与门42的输出被施加给计数器40的一个时钟端CLK。在计数器40中使用第三和第六输出端Q3和Q6的原因是用于计数一预定时间,在该计数器中,计数时间能被改变,且在该计数器40中使用的输出端根据变化的计数时间变得不同。
另一方面,分离同步信号鉴别部分41用两个触发器45和46构成。触发器45的输入端D与+5V电压端相连接,其时钟端与一提供参考时种(例如20Hz)的参考时钟CLKref相连接,其复位端CLR被连接接收由一反相器47反相的H-SYNC。触发器46的输出端Q被连接到计数器40的一个复位端CLR。
图12A、12B、和12C示出了图11中各部分的工作状态的工作波形,其中图12A是仅提供分离同步信号时各部分的工作波形,图12B是在绿信号上的同步与分离同步信号被同时接收时各部分的工作波形,图12C是仅接收到在绿信号上的同步时各部分的工作波形。
图11所示各部分10工作将参考图12进行描述。将就下列三种情况,即仅提供有分离同步信号;同时提供有分离同步信号和在绿信号上的同步;和仅提供有在绿信号上的同步的情况进行描述。
(1)当仅提供有分离同步信号时:
提供有如图12A所示的如波形P1的H-SYNC,并且G信号被提供同步信号分离部分10。同步信号分离部分10把收到的G信号与一预定电平的电压比较。并反相和放大低于该预定电平的信号,以输出复合信号。此时,因为G信号没有与同步信号混合,所以视频信号部分和消隐部分被分成如图12A所示的波形P2,随后,该波形P2被施加到计数器40的启动端E,从而能够启动计数器40。
由于提供给分离同步信号鉴别部分41中的触发器45和46的时钟端的参考时钟信号CLKref是大约20Hz,所以,H-SYNC的预定数量可以被包含在一个参考时钟信号的周期期间。触发器45在参考时钟CLKref的第一上升沿被启动,触发器46在参考时钟CLKref的第二上升沿被启动。这样,如果有图12A中波形P1的H-SYNC经反相器47提供给分离同步信号鉴别部分41的触发器45和46的复位端CLR,则在到达参考时钟CLKref的第二上升沿之前,通过利用H-SYNC,触发器45和46被不断地复位。结果,一个如图12A波形P4所示的高信号被提供给计数器40的复位端CLK,以致计数器40响应于H-SYNC开始计数。
通过利用计数器40计数操作一预定时间,第三和第六输出端Q3和Q6的两个输出信号变为高,随后与门43的输出信号变为如图12A波形P3所示的高信号。来自与门43的高信号通过反相器44被反相,并被提供给与门42,以便该计数器40的输出被控制连续地保持为其输出。
(2)当在绿信号上的同步和分离同步信号被同时提供时:
如果在绿信号上的同步和分离同步信号被同时提供,则在绿信号上的同步与该分离同步信号相同,或者由于视频卡的特性发生轻微的延迟。此外,在由同步信号分离部分10对在绿信号上的同步切割、转换和放大至一预定电平期间也会发生轻微的延迟。因此,当如图12B所示波形P1的H-SYNC被接收到时,来自同步信号分离部分10的同步信号被延迟一预定时期,如图12B中所示的波形P2。
接着,被施加给计数器40的启动端E的同步信号分离部分10的输出(图12B的P2)在提供给计数器40的时钟端的H-SYNC(图12B的P1)的上升沿处于低态,计数器40不受由其复位端CLR接收的信号的影响,不能被启动以便连续地输出如图12B中所示波形P3的低电平信号。另外,分离同步信号鉴别部分41提供如在仅接收分离同步信号的情况中的高电平信号。
(3)当仅提供有在绿信号上的同步时:
如果仅提供有在绿信号上的同步,则处于低态如图12C中的波形P1的H-SYNC信号由反相器47翻转成高态,以施加给分离同步信号鉴别部分41中的触发器45和46的复位端CLR,以便触发器45和46由参考时钟CLKref操作,经触发器46的输出端Q在第二个参考时钟CLKref的上升沿把如图12C所示波形P4的低电平信号提供给计数器40。
在同步信号分离部分10中把在绿信号上的同步与一预定电平比较,低于该电平的信号被反相和放大成图12C中所示的波形P3。然后被施加给计数器40的启动端E,以启动该计数器40。
然而,计数器40被来自分离同步信号鉴别部分41的低电平信号复位。如图12C所示波形P3的低电平信号经与门44必然产生,而不受启动信号的影响。这样,由于鉴别在绿信号上的同步的存在与计数器40的输出有关,所以箝位信号的触发点能够被自动地控制。
结果,利用触发器和计数器,与G信号混合的同步信号的存在被自动地鉴别,以便自动地控制箝位信号的触发点,这样就消除了人工转换的不方便并避免了由于用户的箝位信号直接输出信号位置控制而产生的错误。
图13示出的根据本发明的箝位信号产生部分的一个实施例的详细电路图,它作为图4所示内容的补充。与图4中使用的相同的参考数字表示相同的部件,这些部件的描述将被省略。
这里,同步信号鉴别部分27通过鉴别提供给监视器的一同步信号是否为分离同步信号还是在绿信号上的同步,输出一个高/低电平逻辑信号,一个“异”门26的一个输入端被不变地施加有一个恒定电平的H-SYNC,而其另一输入端被施加有同步信号鉴别部分27的一个输出信号。一个箝位信号产生部分50接收“异”门26的输出信号和一时钟信号CLK,并产生一个在H-SYNC的后沿触发的箝位信号。一个延迟部分51接收“异”门26的输出信号和时钟信号CLK,并在延迟一预定期间之后产生在该H-SYNC的前沿触发的箝位信号。与同步信号鉴别部分27,箝位信号产生部分50和延迟部分51的输出端连接的箝位信号选择部分52有选择地提供箝位信号产生部分50和延迟部分51的输出,以响应同步信号鉴别部分27的输出。
在箝位信号产生部分50中,具有连接到电源电压的输入端D和连接到“异”门26的输出端的时钟端的触发器53具有一个输出端Q,它同时连接到计数器54的复位输入端CLR和箝位信号选择部分52。
计数器54的输出端经反相器55同时连接到与门56的一个输入端和触发器53的复位端CLR。与门56的另一输入端连接到时钟端CLK。与门56的输出端连接到计数器54的时钟端。
在延迟部分51中,具有连接到电源端输入端D和连接到“异”门26的输出端的时钟端的触发器57具有一连接到计数器58的复位输入端CLK的输出端Q,输出端Q1和Q2分别连接到与门59的两个输入端。与门59的输出端经反相器60连接到与门61的一个输入端和触发器57和62的复位端。与门61的另一输入端被提供有时钟信号,并且与门61的输出端被连接到计数器58的时钟端。触发器62的输入端D连接到电源电压,一时钟端被连接到计数器58的输出端Q1。触发器62的输出Q被连接到箝位信号选择部分52。
同时,在箝位信号选择部分52中,同步信号鉴别部分27的输出端经反相器63被连接到与门64的一个输入端,并直接连接到与门65的一个输入端。与门64的另一输入端连接到箝位信号产生部分50中触发器53的输出端Q和计数器54的复位端CLR,并且与门64的输出端连接到或门66的一个输入端。与门65的另一输入端连接到延迟部分51中触发器62的输出端Q,而与门65的输出端连接到或门66的另一输入端。箝位信号经或门66的输出端OUT产生。
图14示出了根据本发明箝位信号产生部分中各部分的工作状态的波形,其中H-SYNC是水平同步信号但具有一预定周期时的波形。图14A是当同步信号为在绿信号上的同步时“异”门26的输出波形,图14B是箝位信号产生部分50中的触发器53的输出波形,图14C是箝位信号产生部分50中计数器54的输出波形,图14D是从反相器55到箝位信号产生部分50中触发器53的复位端的波形输出。图14E是当同步信号为分离同步信号时“异”门26的输出波形,图14F是延迟部分51中触发器57的输出波形,图14G是延迟部分51中计数器58的第一输出端Q1的波形,图14H是延迟部分51中与门59的输出波形,图14I是从反相器60到延迟部分51中触发器57的复位端的波形输出,而图14J是延迟部分51中触发62的输出波形。
在如上所述构造的本发明中,同步信号鉴别部分27鉴别提供给监视器的同步信号是与G信号混合的在绿信号上的同步,从G信号中分离出的分离同步信号,还是同时提供的在绿信号上的同步和分离同步信号,以便当同步信号为在绿信号上的同步,或同时提供的在绿信号上的同步和分离同步信号时以便该同步信号鉴别部分27提供低电平的逻辑信号,不仅有分离同步信号被提供时,同步信号鉴别部分27提供高电平逻辑信号给“异”门26的一个输入端。
同时,因为“异”门26的另一输入端被连续地施加有具有正极性的H-SYNC,如果两个输入中的一个是高电平,则依照“异”门的特性输出高电平的逻辑信号,当同步信号鉴别部分27的输出是高电平逻辑信号时,“异”门26提供具有负极性的H-SYNC给箝位信号产生部分50中触发器53的时钟端和延迟部分51中触发器57的时钟端,当同步信号鉴别部分27的输出是低电平逻辑信号时,“异”门26提供具有正极性的H-SYNC给上述两个时钟端。
在这种情况中,当具有正极性的H-SYNC被接收到达触发器53的时钟端时,该箝位信号产生部分50中的触发器53被启动,并且当具有负极性的H-SYNC输入到延迟部分51的触发器57的时钟端时,该触发器57被启动。这是因为,箝位信号产生部分50的输出是在H-SYNC的后沿触发的箝位信号,而延迟部分51的输出是在H-SYNC的后沿触发的箝位信号,而延迟部分51的输出是在H-SYNC的前沿触发的箝位信号。
箝位信号产生部分50中的计数器53的输出被设置计数1s,而在延迟部分51中的计数器58的输出A和B被分别设置计数280ns和1μs。
首先,将详细描述仅被提供在绿信号上的同步或同时被提供在绿信号上的同步和分离同步信号的情况。当仅有在绿信号上的同步,或既有在绿信号上的同步又有分离同步信号被提供给监视器时,同步信号鉴别部分27把低电平逻辑信号经箝位信号选择部分52的反相器63提供给“异”门26和与门64,以及直接提供给与门65。因而,箝位信号选择部分52的与门64的输出被改变以响应来自箝位信号产生部分50的输出,与门65必然提供低电平信号,而不受延迟部分51的输出影响。
这样,经箝位信号选择部分52的最后输出端OUT产生的箝位信号是箝位信号产生部分50的输出。换句话说,如果来自同步信号鉴别部分27的输出为低,箝位信号选择部分52选择箝位信号产生部分50的输出,而如果来自同步信号鉴别部分27的输出为高,它将选择延迟部分51的输出。
由于被施加有同步信号鉴别部分27的低输出的“异”门26的另一输入端经水平同步信号端H-SYNC被施加有具有如图14所示正极性的H-SYNC,所以“异”门26产生如图14A所示的与图14的H-SYNC相一致的波形给箝位信号产生部分50的触发器53和延迟部分51的触发器57。
此时,“异”门26的输出波形一达到下降沿,延迟部分51中的触发器57即被禁止,并且箝位信号产生部分50中触发器53的输出Q变为高,以输出给计数器54的复位端CLR和箝位信号产生部分52的与门64。
这里,触发器53的高输出使计数器54复位,计数器54计数1μs,如图14B所示。在1μs过后,计数器54的输出变为高,如图14C所示。计数器54的高输出如图14D所示通过反相器55被反相提供给触发器53的复位端,以便计数器54被复位,并且触发器53被复位,使其输出为低。
因此,只要当提供H-SYNC时,上述的操作就被重复,经箝位信号选择部分52中或门66的输出端OUT形成具有1s宽然后在如图14B所示同步信号的后沿被触发的箝位信号。
另一方面,将描述仅向监视器提供分离同步信号的情况。
当仅向监视器提供分离同步信号时,同步信号鉴别部分27经箝位信号选择部分52中的反相器63把高电平逻辑信号提供给“异”门26和与门64,并直接提供给与门65。因此,箝位信号选择部分52中的与门64的输出必然产生低信号,而与来自箝位信号产生部分50的输出无关,并且与门65的输出按照来自延迟部分51的输出变化。即来自箝位信号选择部分52的最后输出端OUT的箝位信号是延迟部分51的输出。
施加有同步信号鉴别部分27的高输出的“异”门26的另一输入端经水平同步信号端H-SYNC被提供有具有正极性的H-SYNC,如图14所示。于是“异”门26提供如图14E所示为反相的图14H-SYNC波形的波形给箝位信号产生部分50的触发器53和延迟部分51的触发器57。
此时,“异”门26的输出波形一达到下降沿,如图14E所示,箝位信号产生部分50中的触发器53即被禁止,并且延迟部分51中触发器57的输出Q变为高,以输出给计数器58的复位输入端CLR和箝位信号产生部分50的与门65。
因为延迟部分51的触发器57的高输出使计数器复位,所以计数器58开始计数,如图14F所示。当计数器58计数280ns时,计数器58的输出Q1变为高,如图14G所示,计数器58中输出端Q1的高输出使得触发器58启动,从而使得触发器62的输出Q变为高,如图14J所示。
此时,计数器58继续计数。然后,1.28μs过后,计数器58的两个输出Q1和Q2变为高,如图14G和14H所示,以便允许与门59的输出变为高。该与门59的输出由反相器60反相,如图14I所示,以提供给与门61和触发器57和62的复位端,以便计数器58被复位,以及触发器57和62被复位。这样,触发器57和62的输出Q变为低,如图14J所示。
就是说,只要当接收到H-SYNC时,上述过程就被重复,经箝位信号选择部分52中或门66的输出端输出将被产生的具有宽1s、延迟280ns的,在如图14J所示同步信号的前沿被触发的箝位信号。
结果,当施加分离同步信号时,延迟电路对箝位信号延迟,并且当接收到在绿信号上的同步时,提供选择部分以输出在同步信号后沿正常的触发箝位信号,或者当仅接收到分离同步信号时,在被延迟一预定时间之后输出在同步信号的前沿触发的箝位信号,从而同时导致消隐定时和同步定时。
在如上述根据本发明的箝位信号控制产生电路和方法中,对在绿信号上的同步和分离同步信号的输入进行鉴别以根据同步信号调整所产生的箝位信号的触发位置,以便箝位信号的触发位置能够被自动地控制,以消除人工转换的不方便和防止由于箝位信号输出位置的用户控制导致的操动故障。
虽然已参考特定实施例对本发明作了描述和说明,但本领域的技术人员将知道,在不脱离本申请权利要求限定的本发明的精神和范围的情况下可以对其构成和细节作出各种改进。
Claims (5)
1.一种箝位信号控制产生的方法,用于通过确定同步信号是与视频信号混合的同步信号还是内部分离的同步信号来控制箝位信号的输出,该方法包括下列步骤:
当鉴别所述同步信号没有与一绿信号混合,或者它不是经由一水平/垂直同步信号的输入端提供时,输出低电平的所述箝位信号;
当鉴别仅所述同步信号与所述绿信号混合时,产生在所述同步信号的后沿触发的箝位信号;
当鉴别所述同步信号与所述绿信号混合,且同时所述同步信号经由所述水平/垂直同步信号输入端提供时,产生在所述同步信号的后沿触发的所述箝位信号;和
当鉴别所述同步信号没有与所述绿信号混合,但所述同步信号仅经所述水平/垂直同步信号输入端提供时,产生在所述同步信号的前沿触发的所述箝位信号。
2.一种箝位信号控制产生电路,包括一个在绿信号上的同步分离部分,用于从经一在绿信号上的同步输入部分接收的在绿信号上的同步中仅分离一同步信号,一个TTL电平同步信号处理/混合部分,用于选择和混合经第一和第二TTL电平同步信号输入部分施加的第一和第二TTL电平同步信号中的任何一个,一个同步信号选择部分,用于选择输出来自所述在绿信号上的同步分离部分和所述TTL电平同步信号处理/混合部分的同步信号,一个同步信号处理部分,用于恒定保持由所述同步信号选择部分提供的所述同步信号的极性,和一个箝位信号产生部分,用于根据输入信号的极性转换箝位信号的触发位置,其特征在于所述箝位信号控制产生电路进一步包括:
一个延迟部分,用于对所述在绿信号上的同步分离部分的输出信号延迟到一预定时间;
一个在绿信号上的同步鉴别部分,使用来自所述延迟部分和同步信号处理部分的所述输出信号鉴别在绿信号上的同步的存在;
一个脉冲检测部分,用于响应来自所述在绿信号上的同步鉴别部分的所述在绿信号上的同步之存在的鉴别结果,输出一个逻辑信号;和
一个脉冲转换部分,用于根据来自所述脉冲检测部分的所述逻辑信号,转换从所述同步信号处理部分提供给所述箝位信号输出部分的信号的极性。
3.根据权利要求2所述的箝位信号控制产生电路,其特征在于所述在绿信号上的同步鉴别部分包括一个多谐振荡器,它具有一个接收来自所述延迟部分的信号的复位端,一个在来自所述同步信号处理部分被提供给其第一输入端的所述信号的瞬间固定为低的第二输入端,和一个用于输出鉴别信号的反相输出端。
4.根据权利要求2所述的箝位信号控制产生电路,其特征在于所述脉冲检测部分包括一个多谐振荡器,它具有一个复位端和一个固定为高的第一输入端,其中时间常数由与第二和第三输入端连接的一个电阻和一个电容决定,用于响应来自所述在绿信号上的同步鉴别部分经其一个第四输入端接收的所述鉴别信号,输出脉冲给一反相输出端。
5.根据权利要求2所述的箝位信号控制产生电路,其特征在于所述脉冲转换部分包括一个“异”门,用于对来自所述同步信号处理部分的第一输入信号和来自所述脉冲检测部分的第二输入信号求异或和,并输出和的结果给所述箝位信号产生部分。
Applications Claiming Priority (10)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR3476/93 | 1993-03-10 | ||
KR930003476 | 1993-03-10 | ||
KR1019930006852A KR960010187B1 (ko) | 1993-04-23 | 1993-04-23 | 클램프 신호 지연회로 |
KR6852/93 | 1993-04-23 | ||
KR8339/93 | 1993-05-14 | ||
KR1019930008339A KR950007127B1 (ko) | 1993-05-14 | 1993-05-14 | 클램프 신호 자동 제어 회로 및 방법 |
KR1019930008547A KR960004128B1 (ko) | 1993-05-19 | 1993-05-19 | 영상합성 동기신호 판별에 의한 클램프 신호 자동절환회로 |
KR8546/93 | 1993-05-19 | ||
KR8547/93 | 1993-05-19 | ||
KR1019930008546A KR960008056B1 (ko) | 1993-05-19 | 1993-05-19 | 동기 온 그린 신호 판별 회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1102281A CN1102281A (zh) | 1995-05-03 |
CN1087560C true CN1087560C (zh) | 2002-07-10 |
Family
ID=27532148
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN94104313A Expired - Fee Related CN1087560C (zh) | 1993-03-10 | 1994-03-10 | 箝位信号控制产生电路及其方法 |
Country Status (5)
Country | Link |
---|---|
US (1) | US5502498A (zh) |
JP (1) | JP3181462B2 (zh) |
CN (1) | CN1087560C (zh) |
DE (1) | DE4408125B4 (zh) |
GB (1) | GB2276509B (zh) |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020091850A1 (en) | 1992-10-23 | 2002-07-11 | Cybex Corporation | System and method for remote monitoring and operation of personal computers |
US5502498A (en) * | 1993-03-10 | 1996-03-26 | Samsung Electronics Co., Ltd. | Clamp signal generation-control circuit and a method therefor |
US5721842A (en) * | 1995-08-25 | 1998-02-24 | Apex Pc Solutions, Inc. | Interconnection system for viewing and controlling remotely connected computers with on-screen video overlay for controlling of the interconnection switch |
KR100202079B1 (ko) * | 1996-06-21 | 1999-06-15 | 윤종용 | 멀티플렉서 동기신호 검출 및 분리방법 |
IL142119A0 (en) * | 1998-09-22 | 2002-03-10 | Cybex Computer Prod Corp | System and method for accessing and operating personal computers remotely |
DE10227199A1 (de) | 2002-06-18 | 2004-01-08 | Robert Bosch Gmbh | Schnittstelle und Verfahren zur Bilddatenübertragung |
JP2004059116A (ja) | 2002-07-31 | 2004-02-26 | Sharp Corp | ディスプレイ用基板収納用トレイ及びディスプレイ用基板の取り出し機構並びにディスプレイ用基板の取り出し方法 |
US8729107B2 (en) | 2002-12-06 | 2014-05-20 | Purdue Research Foundation | Pyridines for treating injured mammalian nerve tissue |
EP1567497B1 (en) | 2002-12-06 | 2009-09-23 | Purdue Research Foundation | Pyridines for treating injured mammalian nerve tissue |
JP4155812B2 (ja) * | 2002-12-17 | 2008-09-24 | 三洋電機株式会社 | キードクランプ回路 |
US7408592B2 (en) * | 2004-06-02 | 2008-08-05 | Mstar Semiconductor, Inc. | Method and device for dynamically adjusting sync-on-green (SOG) signal of video signal |
US20070040789A1 (en) * | 2005-08-17 | 2007-02-22 | Samsung Electronics Co., Ltd. | Protection device for gate integrated circuit, gate driver, liquid crystal display including the same and method of protecting a gate IC in a display |
US20090190035A1 (en) * | 2008-01-29 | 2009-07-30 | Chao-Hsin Lu | Circuit for processing video signal |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5008753A (en) * | 1986-08-20 | 1991-04-16 | Matsushita Electric Industrial Co. | Clamp system used for television signal |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0715013Y2 (ja) * | 1987-06-25 | 1995-04-10 | 三菱電機株式会社 | カラ−デイスプレイ装置 |
US5229853A (en) * | 1991-08-19 | 1993-07-20 | Hewlett-Packard Company | System for converting a video signal from a first format to a second format |
JPH05244450A (ja) * | 1992-02-27 | 1993-09-21 | Fuji Xerox Co Ltd | 入力信号選択装置 |
US5502498A (en) * | 1993-03-10 | 1996-03-26 | Samsung Electronics Co., Ltd. | Clamp signal generation-control circuit and a method therefor |
-
1994
- 1994-03-07 US US08/207,406 patent/US5502498A/en not_active Expired - Lifetime
- 1994-03-10 GB GB9404750A patent/GB2276509B/en not_active Expired - Fee Related
- 1994-03-10 CN CN94104313A patent/CN1087560C/zh not_active Expired - Fee Related
- 1994-03-10 DE DE4408125A patent/DE4408125B4/de not_active Expired - Fee Related
- 1994-03-10 JP JP04004494A patent/JP3181462B2/ja not_active Expired - Fee Related
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5008753A (en) * | 1986-08-20 | 1991-04-16 | Matsushita Electric Industrial Co. | Clamp system used for television signal |
Also Published As
Publication number | Publication date |
---|---|
JP3181462B2 (ja) | 2001-07-03 |
JPH0715742A (ja) | 1995-01-17 |
DE4408125B4 (de) | 2005-01-20 |
CN1102281A (zh) | 1995-05-03 |
US5502498A (en) | 1996-03-26 |
GB9404750D0 (en) | 1994-04-27 |
GB2276509B (en) | 1997-06-11 |
GB2276509A (en) | 1994-09-28 |
DE4408125A1 (de) | 1994-09-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1087560C (zh) | 箝位信号控制产生电路及其方法 | |
CN1262985C (zh) | 垂直锁定输入输出视频信号的方法和装置 | |
CN1057417C (zh) | 图像类型识别装置以及采用该装置的宽高比自动识别装置 | |
CN1113544C (zh) | 运动检测电路、运动检测方法以及亮度/色度信号分离装置 | |
CN1321961A (zh) | 调制电路以及采用该电路的图像显示装置 | |
CN1324880C (zh) | 信号处理装置、图像显示装置和信号处理方法 | |
CN1041253A (zh) | 图像信号接收装置相位同步电路及其方法 | |
CN1205151A (zh) | 电视接收机、设置接收频道的方法和图像显示方法 | |
CN1774915A (zh) | 数字接口解码接收装置 | |
CN1771531A (zh) | 图像处理设备和方法、显示设备和方法、以及电子设备 | |
CN1150447C (zh) | 显示控制设备及方法 | |
CN1496132A (zh) | 用饱和控制来调整色饱和的方法 | |
CN1774735A (zh) | 处理图像信号的设备和方法以及利用它们的图像显示设备 | |
CN1746949A (zh) | 图像显示单元及驱动该图像显示单元的方法 | |
US4591910A (en) | Horizontal picture centering | |
CN1967639A (zh) | 具有多个电源的显示设备及其控制方法 | |
CN1500347A (zh) | 扫描变换装置 | |
CN1150504C (zh) | 液晶显示装置 | |
CN1134994C (zh) | 电视广播制式的自动模式检测器 | |
CN1059770C (zh) | 用于同步在电视屏幕上显示的视频信号的控制器和方法 | |
CN1312646A (zh) | 同步频率变换电路 | |
CN1190973C (zh) | 基准信号发生电路 | |
US6037926A (en) | Emulation of computer monitor in a wide screen television | |
US4118729A (en) | Set-up arrangement for a color television receiver | |
CN1275290A (zh) | 电视接收机的彩色传输制式判别电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20020710 Termination date: 20100310 |