CN108665840A - 显示器驱动设备 - Google Patents
显示器驱动设备 Download PDFInfo
- Publication number
- CN108665840A CN108665840A CN201711324295.8A CN201711324295A CN108665840A CN 108665840 A CN108665840 A CN 108665840A CN 201711324295 A CN201711324295 A CN 201711324295A CN 108665840 A CN108665840 A CN 108665840A
- Authority
- CN
- China
- Prior art keywords
- vertical
- synchronizing signal
- cycle
- display device
- driving apparatus
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2092—Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0291—Details of output amplifiers or buffers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/18—Use of a frame buffer in a display terminal, inclusive of the display panel
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Transforming Electric Information Into Light Information (AREA)
Abstract
一种显示器驱动设备可以包括接口、时钟发生器、同步信号发生器和时序控制器。所述接口接收具有第一垂直周期的第一垂直同步信号、具有比第一垂直周期短的第一水平周期的第一水平同步信号以及图像数据。时钟发生器产生具有预定频率的时钟信号。同步信号发生器使用所述第一垂直同步信号来产生第二垂直同步信号,并且当包括在所述第一垂直周期中的边沿时段大于预定参考值时,使用所述时钟信号来产生具有与所述第一水平周期不同的第二水平周期的第二水平同步信号。所述时序控制器基于第二垂直同步信号和第二水平同步信号来驱动显示器面板。
Description
相关申请的交叉引用
本申请要求于2017年3月27日在韩国知识产权局提交的韩国专利申请第一0-2017-0038563号的优先权,其公开内容以引用的方式全部并入本文。
技术领域
本发明构思涉及一种显示器驱动设备。
背景技术
用于诸如电视机、膝上型计算机、监视器、移动设备等的电子设备中以显示图像的平板显示器包括液晶设备(LCD)、有机发光设备(0 LED)等。平板设备可以包括具有多个像素的面板和将电信号施加到像素的驱动设备。另外,由于驱动设备发送给像素的电信号,可以显示图像。驱动设备可以基于由其自身产生的定时信号或者使用从另一个处理器接收到的定时信号来驱动面板。
发明内容
本发明构思的一个方面可以提供一种能够显著降低可以在显示设备中发生的亮度变化的显示器驱动设备。
根据本发明构思的示例实施例,显示器驱动设备可以包括接口、时钟发生器、同步信号发生器和时序控制器。所述接口接收具有第一垂直周期的第一垂直同步信号、具有比第一垂直周期短的第一水平周期的第一水平同步信号以及图像数据。时钟发生器产生具有预定频率的时钟信号。同步信号发生器使用所述第一垂直同步信号来产生第二垂直同步信号,并且当包括在所述第一垂直周期中的边沿时段大于预定参考值时,使用所述时钟信号来产生具有与所述第一水平周期不同的第二水平周期的第二水平同步信号。所述时序控制器基于第二垂直同步信号和第二水平同步信号来驱动显示器面板。
根据本发明构思的示例实施例,显示器驱动设备可以包括接口、同步信号发生器、时序控制器和缓冲器。所述接口接收具有第一垂直周期的第一垂直同步信号、具有比第一垂直周期短的第一水平周期的第一水平同步信号以及图像数据。同步信号发生器产生具有所述第一垂直周期的第二垂直同步信号和具有比所述第一水平周期长的第二水平周期的第二水平同步信号。时序控制器在所述第一垂直周期的有效时段期间响应于所述第二水平同步信号,向显示器面板输入所述图像数据。缓冲器存储图像数据中的在有效时段期间未被输入到显示器面板的部分。
附图说明
根据结合附图给出的以下具体实施方式,将更清楚地理解本公开的上述和其他方面、特征和优点,在附图中:
图1是根据示例实施例的包括显示器驱动设备的显示系统的框图;
图2是根据示例实施例的包括显示器驱动设备的显示设备的框图;
图3是示出了根据示例实施例的显示器驱动设备的操作的图;
图4是示出了根据示例实施例的显示器驱动设备的操作的图;
图5是根据示例实施例的显示系统的框图;
图6至图8是示出了根据示例实施例的显示器驱动设备的操作的图;
图9至图11是示出了根据示例实施例的包括在显示器驱动设备中的同步信号发生器的操作的框图;
图12至图14是示出了根据示例实施例的显示器驱动设备的操作的图;
图15和图16是示出了根据示例实施例的显示器驱动设备的操作的图;以及
图17是根据示例实施例的包括显示设备的电子设备的框图。
具体实施方式
在下文中,将参考附图来描述本发明构思的示例实施例。
图1是根据示例实施例的包括显示器驱动设备的显示系统1的框图。
参考图1,根据示例实施例的显示系统1可以包括处理器10和显示设备20,并且显示设备20可以包括显示器驱动设备30和显示器面板40。
在移动设备的情况下,处理器10可以是应用处理器(AP),并且在台式计算机或膝上型计算机的情况下,处理器10可以是中央处理单元(CPU)。例如,处理器10可以被解释为表示具有操作功能的处理设备。处理器10可以产生要在显示设备20上显示的图像数据,或者可以从存储器、通信模块等接收图像数据,并将所述图像数据发送到显示器驱动设备30。
显示设备20可以包括显示器驱动设备30和显示器面板40。显示器驱动设备30可以包括将由处理器10发送的图像数据输入到显示器面板40的栅极驱动器和源极驱动器,并且可以包括控制栅极驱动器和源极驱动器的时序控制器。时序控制器可以根据垂直同步信号和水平同步信号来控制栅极驱动器和源极驱动器。
显示器驱动设备30可以通过预定的通信接口与处理器10进行通信。在示例实施例中,显示器驱动设备30可以通过诸如移动工业处理器接口(MIPI)等的高速串行接口与处理器10进行通信。当处理器10通过MIPI与显示器驱动设备30进行通信时,显示器驱动设备30可以在从处理器10仅接收图像数据的命令模式或从处理器10接收图像数据和时序控制信号的视频模式下操作。
图2是根据示例实施例的包括显示器驱动设备60的显示设备50的框图。
参考图2,显示设备50可以包括显示器驱动设备60和显示器面板70。显示器驱动设备60可以包括时序控制器61、栅极驱动器62和源极驱动器63。显示器面板70可以包括设置在多个栅极线G1至Gm以及多个源极线S1至Sn上的多个像素PX。
在示例实施例中,显示设备50可以以帧为单位显示图像。显示一个图像帧所需的时间可以被定义为垂直周期,并且垂直周期可以由显示设备50的刷新率来确定。在示例实施例中,当显示设备50的刷新率是60Hz时,垂直周期可以是1/60秒,即大约16.7毫秒。
对于一个垂直周期,栅极驱动器62可以扫描栅极线G1至Gm中的每一个。栅极驱动器62扫描栅极线G1至Gm中的每一个的时间可以被定义为水平周期。对于一个水平周期,源极驱动器63可以将图像数据输入到像素PX。
水平周期和垂直周期可以由时序控制器61确定。当显示设备50通过MIPI连接到外部处理器时,时序控制器61可以在命令模式下确定水平周期和垂直周期。相反,在视频模式下,时序控制器61可以使用处理器产生并通过MIPI发送的水平周期和垂直周期。
在示例实施例中,在视频模式下通过MIPI发送的水平周期可以短于在显示器面板70上显示图像数据所需的水平周期。具体地,当显示设备50是有机电致发光显示(OLED)设备时,显示设备50可以需要相对较长的水平周期。当显示器驱动设备60根据在视频模式下通过MIPI发送的水平周期操作时,可能不能提供足够长度的水平周期,因此在每个图像帧中可能出现显示设备50的亮度偏差。
图3是示出了根据示例实施例的显示器驱动设备的操作的图。
参考图3,显示器面板80可以响应于具有垂直周期VP的垂直同步信号Vsync和具有水平周期HP的水平同步信号Hsync而操作。垂直周期VP可以包括第一垂直边沿时段VBP、垂直有效时段VACT和第二垂直边沿时段VFP。第一垂直边沿时段VBP可以包括垂直响应时段,例如垂直速度动作VSA。在示例实施例中,第一垂直边沿时段VBP可以是垂直后沿时段,并且第二垂直边沿时段VFP可以是垂直前沿时段。
水平周期HP可以包括第一水平边沿时段HBP、水平有效时段HACT和第二水平边沿时段HFP。第一水平边沿时段HBP可以包括水平响应时段,例如,水平速度动作HSA。在示例实施例中,第一水平边沿时段H BP可以是水平后沿时段,并且第二水平边沿时段HFP可以是水平前沿时段。
扫描包括在显示器面板80中的多个栅极线并向连接到扫描的栅极线的像素输入数据可以针对垂直有效时段VACT和水平有效时段HACT执行。例如,可以在垂直有效时段VACT期间顺序地扫描栅极线,并且可以在水平有效时段HACT期间将数据输入到连接到扫描的栅极线的像素。
在示例实施例中,显示器驱动设备可以使用从外部处理器接收的垂直同步信号Vsync和水平同步信号Hsync来驱动显示器面板80。因此,当水平同步信号Hsync的水平有效时段HACT短于将数据输入到显示器面板80的像素所需的最短时间时,显示器面板80的亮度偏差可能发生。即使当从外部处理器接收到垂直同步信号Vsync和水平同步信号Hsync时,根据各个示例实施例的显示器驱动设备也可以根据操作条件产生新的垂直同步信号Vsync和新的水平同步信号Hsync。因此,显示器驱动设备可以确保足够的时间量来向显示器面板80的像素输入数据,由此显著减小显示器面板80的亮度偏差。
图4是示出了根据示例实施例的显示器驱动设备的操作的图。
参考图4,垂直周期VP可以包括第一垂直边沿时段VBP、垂直有效时段VACT和第二垂直边沿时段VFP。可以在垂直周期VP之间输入用于将垂直周期VP彼此分离的垂直同步开始VSS信号。在图4所示的示例性实施例中,显示器驱动设备可以从外部处理器接收垂直同步信号和水平同步信号以及图像数据,以驱动显示器面板。
参考图4,可以将处理器将图像数据发送到显示器驱动设备的传输速率90与显示器驱动设备将图像数据输入到显示器面板的输入速率91进行比较。传输速率90可以与将图像数据从处理器发送到显示器驱动设备的速率相对应。输入速率91可以与显示器驱动设备将图像数据输入到显示器面板的速率相对应。在垂直有效时段VACT期间,处理器可以通过将处理器与显示器驱动设备相连的接口(例如MIPI)将图像数据发送到显示器驱动设备。显示器驱动设备可以将从处理器接收的图像数据(DDI DATA)输入到显示器面板的像素。
在图4所示的示例性实施例中,显示器面板可以包括m个栅极线,其中m是2或更大的整数,并且显示器驱动设备可以在垂直有效时段VA CT期间通过栅极驱动器来扫描m个栅极线中的每一个。扫描m个栅极线中的每一个所需的时间可以与水平周期相对应。参考图4,处理器可以在垂直有效时段VACT期间完成图像数据向显示器驱动设备的传输。相比之下,显示器驱动设备可能不能在垂直有效时段VACT期间将全部图像数据输入到显示器面板。
这种操作差异可能是由处理器的水平周期与显示器驱动设备的水平周期之差引起的。例如,处理器可以将水平周期设置为用于在垂直有效时段VACT期间发送与一个图像帧相对应的所有图像数据的值,并且显示器驱动设备可以将水平周期设置为用于确保将图像数据输入到显示器面板所需的足够时间量的值。在示例实施例中,显示器驱动设备的水平周期可以比处理器的水平周期长。参考图4中所示的示例实施例,显示器驱动设备的水平周期与处理器的水平周期之差可以导致在垂直有效时段VACT内未对第k个栅极线至第m个栅极线进行扫描。
为了解决上述问题,根据示例实施例的显示器驱动设备可以包括补偿显示器驱动设备和处理器的水平周期之差的同步信号发生器。此外,显示器驱动设备可以包括缓冲器,其存储要被输入到在垂直有效时段VACT内未被扫描的栅极线的图像数据。
在示例实施例中,同步信号发生器可以从处理器接收具有第一水平周期的第一水平同步信号,并且可以产生具有与第一水平周期不同的第二水平周期的第二水平同步信号。第二水平周期可以比第一水平周期长,并且显示器驱动设备可以确保将图像数据输入到显示器面板所需的足够的时间量。因此,显示器面板上可能出现的亮度偏差可以显著降低。
图5是根据示例实施例的显示系统100的框图。
参考图5,根据示例实施例的显示系统100可以包括处理器110、显示器驱动设备120和显示器面板130。处理器110和显示器驱动设备120可以通过预定接口彼此进行通信,并且可以通过诸如MIPI的高速串行接口彼此进行通信。
处理器110可以发送图像数据DATA、驱动显示器面板130所需的定时信号等。定时信号可以包括第一垂直同步信号Vsync1和第一水平同步信号Hsync1。第一垂直同步信号Vsync1可以具有第一垂直周期,并且第一水平同步信号Hsync1可以具有第一水平周期。可以将图像数据DATA、第一垂直同步信号Vsyncl和第一水平同步信号Hsync1从处理器110的发送模块111发送到显示器驱动设备120的接收模块121。
接收模块121可以将图像数据DATA、第一垂直同步信号Vsync1和第一水平同步信号Hsync1发送到时序控制器124。在示例实施例中,可以经由缓冲器122将图像数据DATA输入到时序控制器124。此外,可以将第一垂直同步信号Vsync1和第一水平同步信号Hsync1输入到同步信号发生器123。同步信号发生器123可以使用第一垂直同步信号Vsync1和第一水平同步信号Hsync1来产生第二垂直同步信号Vsync2和第二水平同步信号Hsync2。
时序控制器124可以通过控制栅极驱动器125和源极驱动器126将图像数据DATA输入到显示器面板130的像素。在示例实施例中,时序控制器124可以使用第二垂直同步信号Vsync2和第二水平同步信号Hsync 2来控制栅极驱动器125和源极驱动器126的操作时序。第二垂直同步信号Vsync2可以具有第二垂直周期,并且第二水平同步信号Hsync2可以具有第二水平周期。在示例实施例中,第二水平周期可以比第一水平周期长,并且因此源极驱动器126可以确保将图像数据DATA输入到显示器面板130的像素所需的足够的时间量。因此,根据图像帧可能发生的显示器面板130的亮度偏差可以显著减小。
发送模块111和接收模块121可以通过诸如MIPI等的接口彼此进行通信。当在MIPI的视频模式下操作时,显示器驱动设备120可根据由处理器110发送的第一垂直同步信号Vsync1和第一水平同步信号Hsync 1将图像数据DATA输入到显示器面板130的像素。这里,根据显示器面板130的特性所需的水平周期可以比第一水平同步信号Hsync1的第一水平周期长。因此,显示器驱动设备120可能无法确保将图像数据DAT A输入到显示器面板130的像素所需的足够的时间量,从而导致显示器面板130的亮度偏差。
在示例实施例中,即使当显示器驱动设备120在MIPI的视频模式下操作时,显示器驱动设备120也可以根据由显示器驱动设备120产生的第二垂直同步信号Vsync2和第二水平同步信号Hsync2将图像数据DA TA输入到显示器面板130的像素(如果需要的话)。在示例实施例中,第二水平同步信号Hsync2的第二水平周期可以比第一水平同步信号Hs ync1的第一水平周期长。因此,显示器驱动设备120可以确保足够的时间量以将图像数据DATA输入到显示器面板130的像素,由此解决显示器面板130的亮度偏差的问题。
图6至图8是示出了根据示例实施例的显示器驱动设备的操作的图。
首先,图6可以是示出了公共显示器驱动设备的操作的图。参考图6,处理器可以产生具有第一垂直周期VP1的第一垂直同步信号Vsyn c1以及具有第一水平周期HP1的第一水平同步信号Hsync1。处理器可以将第一垂直同步信号Vsyncl和第一水平同步信号Hsync1与图像数据DA TA一起发送到显示器驱动设备。处理器可以响应于预定的第一时钟信号CLK1而操作。
在示例性实施例中,第一垂直周期VP1可以包括第一边沿时段、有效时段和第二边沿时段。可以在有效时段期间将图像数据DATA发送到显示器驱动设备。如果需要的话,在有效时段结束之后开始的第二边沿时段可以包括预定的时钟停止时段SP。时钟停止时段SP可以是处理器改变第一时钟信号CLK1的频率的时间,以便降低噪声等。
例如,可以考虑第一边沿时段、第二边沿时段以及显示器面板的刷新率和分辨率来确定第一水平周期HP1。当显示器面板的刷新率是6OHz时,第一垂直周期VP1可以是大约16.7毫秒。当显示器面板支持全高清(HD)分辨率时,包括在显示器面板中的栅极线的数量可以是1920,并且第一水平周期HP1可以被确定为约6.0微秒。在示例实施例中,有效时段可以是大约11.52毫秒,并且包括在第一垂直周期VP1中的第一边沿时段和第二边沿时段之和可以是大约5毫秒。当进一步需要第一边沿时段或第二边沿时段时,第一水平周期HP1可以更短。例如,可以根据以下公式1来确定第一水平周期HP1。
公式1
显示器驱动设备可以使用第二垂直同步信号Vsync2和第二水平同步信号Hsync2将图像数据DATA输入到显示器面板。显示器驱动设备可以响应于第二时钟信号CLK2而操作。在示例实施例中,第二垂直同步信号Vsync2和第二水平同步信号Hsync2可以分别等于第一垂直同步信号Vsync1和第一水平同步信号Hsync1。例如,第二垂直周期VP2可以等于第一垂直周期VP1,并且第二水平周期HP2可以等于第一水平周期HP1。
在示例实施例中,第二水平周期HP2(将图像数据DATA输入到显示器面板的像素的时间)可以比第一水平周期HP1长。当第二水平周期HP2被设置为与第一水平周期HP1相同的值而不考虑显示器面板的特性和操作条件时,显示器驱动设备可能不能向显示器面板的像素输入足够量的图像数据DATA,这可能导致显示器面板的亮度偏差。
在示例实施例中,根据显示器面板的特性和操作条件,第二水平周期HP2可以被设置为与第一水平周期HP1不同的值。因此,当需要相当长的第二水平周期HP2时,显示器驱动设备可以稳定地将图像数据D ATA输入到显示器面板的像素,由此解决亮度偏差的问题。在下文中,将参考图7至图8提供描述。
首先,图7是示出了根据示例实施例的显示器驱动设备的操作的图,并且可以与其中第二水平周期HP2短于或等于第一水平周期HP1的示例实施例相对应。处理器可以产生第一垂直同步信号Vsync1和第一水平同步信号Hsync1。处理器可以将第一垂直同步信号Vsync1和第一水平同步信号Hsync1与图像数据DATA一起发送到显示器驱动设备。处理器可以响应于第一时钟信号CLK1而操作。
显示器驱动设备可以包括响应于第二垂直同步信号Vsync2和第二水平同步信号Hsync2而操作的栅极驱动器和源极驱动器。显示器驱动设备可以将第二图像数据DATA2输入到显示器面板的像素。第二图像数据DATA2可以包括与第一图像数据DATA1基本相同的数据。另外,第二垂直周期VP2可以基本上等于第一垂直周期VP1,并且第二水平周期HP2可以基本上等于第一水平周期HP1。由于第一水平周期HP1和第二水平周期HP2彼此基本相同,所以第一垂直周期VP1和第二垂直周期VP2的相应有效时段可以彼此相等。
在图7所示的示例性实施例中,第一水平同步信号Hsync1可以在第一时钟信号CLK1的时钟停止时段SP期间未被激活。时钟停止时段SP可以是处理器改变第一时钟信号CLK1的频率的时间,以便降低噪声等。相反,在显示器驱动设备中产生的第二时钟信号CLK2可以不包括时钟停止时段SP,并且因此第二水平同步信号Hsync2可以继续被激活同时第一水平同步信号Hsyncl未被激活。
图8是示出了根据示例实施例的显示器驱动设备的操作的图,并且可以与其中第二水平周期HP2长于第一水平周期HP1的示例实施例相对应。处理器可以产生第一垂直同步信号Vsync1和第一水平同步信号Hsync1。处理器可以将第一垂直同步信号Vsync1和第一水平同步信号Hsync1与第一图像数据DATA1一起发送到显示器驱动设备。处理器可以响应于第一时钟信号CLK1而操作。
在图8所示的示例性实施例中,根据显示器面板的特性和操作条件,显示器驱动设备所需的第二水平周期HP2可以比处理器所发送的第一水平周期HP1更长。因此,显示器驱动设备可以不按原样使用由处理器发送的第一垂直同步信号Vsync1和第一水平同步信号Hsyncl。显示器驱动设备可以产生第二垂直同步信号Vsync2和第二水平同步信号Hs ync2来驱动显示器面板。可以使用显示器面板的分辨率和刷新率、处理器发送的第一垂直同步信号Vsync1和第一水平同步信号Hsync1以及在显示器驱动设备中产生的第二时钟信号CLK2来产生第二垂直同步信号Vsync2和第二水平同步信号Hsync2。
在示例实施例中,显示器面板的刷新率可以是60Hz。因此,第一垂直同步信号Vsync1的第一垂直周期VP1和第二垂直同步信号Vsync2的第二垂直周期VP2都可以是1/60秒,即大约16.7毫秒。例如,第一垂直周期VP1和第二垂直周期VP2可以彼此相等,并且可以具有根据显示器面板的刷新率确定的值。在示例实施例中,显示器驱动设备可以将第一垂直同步信号Vsync1延迟预定延迟时间,以产生第二垂直同步信号Vsync2。
第一水平周期HP1可以由包括在第一垂直同步信号Vsync1中的边沿时段和有效时段以及显示器面板的分辨率来确定。当显示器面板具有全高清分辨率并且第一水平周期HP1是6.0微秒时,有效时段可以被设置为大约11.52毫秒或更大,并且边沿时段可以被设置为大约5.18毫秒或更小。
在图8中示出的示例性实施例中,显示器驱动设备所需的第二水平周期HP2可以长于由处理器确定的第一水平周期HP1。显示器驱动设备可以在第二水平周期HP2的时间段期间通过对作为内部时钟信号的第二时钟信号CLK2进行计数,产生具有第二水平周期HP2的第二水平同步信号Hsync2。例如,当第二水平周期HP2是6.6微秒并且第二时钟信号CLK2具有100MHz的频率时,显示器驱动设备可以将通过对第二时钟信号CLK2的一个周期计数660次而获得的时间确定为第二水平周期HP2,以产生第二水平同步信号Hsync2。
然而,上述方法可能不适合于计算准确的第二水平周期HP2。显示器驱动设备可能难以包括使用锁相环(PLL)方法等的振荡器,这是因为必须防止功耗增加。因此,在显示器驱动设备中产生的第二时钟信号CLK2的频率可以具有相对较大的变化范围。例如,当第二时钟信号CLK2的目标频率是100MHz时,第二时钟信号CLK2的频率可以被改变最大值±5%,因此第二水平周期HP2也可以被改变最大值±5%。
在示例性实施例中,为了解决上述问题,显示器驱动设备可以通过使用第一水平同步信号Hsync1对第一垂直周期VP1进行计数来产生第一值,并且可以通过使用第二水平同步信号Hsync2对第二垂直周期VP2进行计数来产生第二值。当第二垂直周期VP2等于第一垂直周期VP1时,显示器驱动设备可以通过使用第一水平同步信号Hsync1和第二水平同步信号Hsync2中的每一个对第一垂直周期VP1进行计数来产生第一值和第二值。另外,显示器驱动设备可以通过使用第二时钟信号CL K2对第一水平周期HP1进行计数来产生第三值。
可以从处理器发送的第一水平同步信号Hsync1获得第一水平周期HP1,并且第二水平周期HP2可以是先前根据显示器面板的特性和操作条件而确定的值。例如,在第一垂直周期VP1和第二垂直周期VP2均为16.7毫秒、第一水平周期HP1为6.0微秒并且第二水平周期HP2为6.6微秒的情况下,第一值可以为2783,第二值可以为2530。假定第二时钟信号CLK2是100MHz,则第三值可以是6000。显示器驱动设备可以通过将第一值至第三值插入以下公式2来产生第四值以确定第二水平周期HP2。
公式2
当在示例性实施例中计算出的值被插入到公式2中时,第四值可以被计算为6600。例如,显示器驱动设备可以将第二时钟信号CLK2的周期重复6600次的时间确定为第二水平周期HP2。根据第二时钟信号C LK2的频率变化而计算的第四值可以如下面的表1所示。
[表1]
频率 | 频率变化 | 第一值 | 第二值 | 第三值 | 第四值 |
105MHz | +5% | 2783 | 2530 | 5714 | 6285 |
95MHz | -5% | 2783 | 2530 | 6315 | 6947 |
110MHz | +10% | 2783 | 2530 | 5455 | 6000 |
90MHz | -10% | 2783 | 2530 | 6667 | 7333 |
例如,在示例实施例中,在操作过程中,第二时钟信号CLK2的频率变化可以已经在先前在第三值中被反映。因此,无论第二时钟信号CLK2的频率变化如何,都可以准确地产生用于产生等于6.6微秒(即目标值)的第二水平周期HP2的第四值。当第二时钟信号CLK2的频率增加时,第四值(显示器驱动设备为了确定第二水平周期HP2而对第二时钟信号CLK2进行计数的次数)可以减小。相反,当第二时钟信号CLK2的频率减小时,第四值(显示器驱动设备为了确定第二水平周期HP2而对第二时钟信号CLK2进行计数的次数)可以增加。
当显示器驱动设备为了确定第二水平周期HP2而对第二时钟信号CLK2计数预定次数时,与示例性实施例中不同,由于第二时钟信号CL K2的频率变化,第二水平周期HP2可能不能被确定为期望值。例如,当显示器驱动设备所需的第二水平周期HP2为6.6微秒且第二时钟信号CL K2的频率为100MHz时,显示器驱动设备可以通过对第二时钟信号CLK2计数6600次来确定第二水平周期HP2。这里,当第二时钟信号CLK2的频率增加时,第二水平周期HP2可以减小。当第二时钟信号CLK2的频率减小时,第二水平周期HP2可以增加。例如,第二时钟信号CLK2的频率变化可以导致第二水平周期HP2改变,因此显示器驱动设备可能无法产生等于准确的目标值的第二水平周期HP2。
在示例实施例中,显示器驱动设备可以使用第一值、第二值和第三值来获得第四值,即对产生第二水平周期HP2所需的第二时钟信号C LK2进行计数的次数。第一值和第二值是通过使用第一水平同步信号H sync1和第二水平同步信号Hsync2中的每一个对第一水平周期HP1进行计数而获得的。第三值是通过使用第二时钟信号CLK2对第一水平周期HP1进行计数而获得的。由于第二时钟信号CLK2的频率变化已经在先前在计算第三值的过程中被反映,所以即使当第二时钟信号CLK2的频率改变时,显示器驱动设备也可以产生等于准确的目标值的第二水平周期HP2。
图9至图11是示出了根据示例实施例的包括在显示器驱动设备中的同步信号发生器的操作的框图。
首先参考图9,根据示例实施例的同步信号发生器200可以包括操作单元210、第一信号发生器220、第二信号发生器230和信号选择器240。同步信号发生器200可以从外部处理器接收第一垂直同步信号Vsy nc1和第一水平同步信号Hsync1,并且可以产生第二垂直同步信号Vsy nc2和第二水平同步信号Hsync2。
操作单元210可以从外部处理器接收第一垂直同步信号Vsync1和第一水平同步信号Hsync1,并且可以接收具有预定频率的时钟信号CL K。在示例实施例中,输入到操作单元210的时钟信号CLK可以是用于对第一水平周期HP1进行计数的信号。第一水平周期HP1是第一水平同步信号Hsync1的周期。时钟信号CLK可以是由包括在显示器驱动设备中的内部振荡器产生的信号。在示例实施例中,将由同步信号发生器200产生的第二水平同步信号Hsync2的周期(即,第二水平周期HP2)可以被输入到操作单元210。
第一信号发生器220和第二信号发生器230可以分别响应于第一启用信号EN1和第二启用信号EN2而操作。例如,当第二水平周期HP2比第一水平周期HP1长时,第一启用信号EN1可以具有高逻辑值。另外,当第二水平周期HP2短于或等于第一水平周期HP1时,第二启用信号EN 2可以具有高逻辑值。
操作单元210可以使用第一水平周期HP1和第二水平周期HP2中的每一个对第一垂直周期VP1(即,第一垂直同步信号Vsync1的周期)进行计数,以产生第一值和第二值。另外,操作单元210可以使用时钟信号CLK对第一水平周期HP1进行计数以产生第三值。在示例实施例中,操作单元210可以使用第一值至第三值来计算第四值,并且第四值可以是为了确定第二水平周期HP2而对时钟信号CLK进行计数的次数。
操作单元210可以将第四值发送到第一信号发生器220。第一信号发生器220可以将时钟信号CLK计数第四值以确定第二水平周期HP2,并且可以产生具有第二水平周期HP2的第二水平同步信号Hsync2。另外,如果需要,则第一信号发生器220可以将第一垂直同步信号Vsync1延迟预定延迟时间,以产生第二垂直同步信号Vsync2。
在示例实施例中,当第一启用信号EN1具有高逻辑值时,第一信号发生器220可以产生第二垂直同步信号Vsync2和第二水平同步信号H sync2。另外,当第一启用信号EN1具有低逻辑值时,第一信号发生器220可以旁路第一垂直同步信号Vsync1和第一水平同步信号Hsync1。例如,当第一启用信号EN1具有低逻辑值时,由第一信号发生器220产生的第二垂直同步信号Vsync2和第二水平同步信号Hsync2可以分别等于第一垂直同步信号Vsyncl和第一水平同步信号信号Hsyncl。例如,当包括在第一垂直周期VP1中的边沿时段长于预定参考时间时,第一启用信号EN1可以具有高逻辑值。
当第二启用信号EN2具有高逻辑值时,第二信号发生器230可以产生第二垂直同步信号Vsync2和第二水平同步信号Hsync2。在示例实施例中,第二垂直同步信号Vsync2可以等于第一垂直同步信号Vsync1。第二水平同步信号Hsync2的第二水平周期HP2可以短于或等于第一水平同步信号Hsync1的第一水平周期HP1。在示例实施例中,如在图7所示的示例实施例中一样,第二水平同步信号Hsync2可以具有与第一水平同步信号Hsyncl相同的时间长度的周期,并且与第一水平同步信号Hsync1中不同,即使在时钟停止区间SP期间,第二水平同步信号Hsyn c2也可以继续被激活。
信号选择器240可以基于选择信号SEL来选择第一信号发生器220和第二信号发生器230中的一个的输出。在示例实施例中,当选择信号SEL具有第一逻辑值时,信号选择器240可以选择第一信号发生器220的输出,并且当选择信号SEL具有第二逻辑值时,信号选择器240可以选择第二信号发生器230的输出。当第一垂直周期VP1中包括的边沿时段长于预定参考时间时,选择信号SEL可以具有第一逻辑值,并且当第一垂直周期VP1中包括的边沿时段短于预定参考时间时,选择信号SEL可以具有第二逻辑值。
图10是根据示例实施例的包括在信号发生器中的操作单元的框图。
首先参考图10,根据示例实施例的操作单元300可以包括第一计数器31、第二计数器320、第三计数器330和乘法器340。第一计数器310可以接收第一垂直同步信号Vsyncl和第一水平同步信号Hsync1,并且可以使用第一水平同步信号Hsync1对第一垂直周期VP1进行计数以产生第一值CNT1。
第二计数器320可以接收第一垂直同步信号Vsync1和目标第二水平周期REF HP2。第二计数器320可以使用目标第二水平周期REF HP2对第一垂直周期VP1进行计数以产生第二值CNT2。第三计数器330可以接收第一水平同步信号Hsync1和具有预定频率的时钟信号CLK。时钟信号CLK可以是由显示器驱动设备的内部振荡器产生的信号。第三计数器330可以使用时钟信号CLK对第一水平周期HP1进行计数以产生第三值C NT3。
在示例实施例中,显示器驱动设备可以在比第一水平周期HP1长的时间长度期间将图像数据输入到显示器面板的像素。这里,显示器驱动设备可以产生比第一水平周期HP1长的第二水平周期HP2,以确保足够的时间量以将图像数据输入到像素。可以通过对时钟信号CLK计数由乘法器340输出的第四值CNT4确定的次数来确定第二水平周期HP2。乘法器340可以将第一值CNT1至第三值CNT3插入至公式2以计算第四值CNT4。
在示例实施例中,可以根据显示器面板的刷新率和分辨率、边沿时段的长度等来确定第一垂直周期VP1和第一水平周期HP1。例如,当显示器面板的刷新率是120Hz时,第一垂直周期VP1可以是大约8.33毫秒。当显示器面板具有全高清分辨率并且边沿时段是2.0毫秒时,第一水平周期HP1可以是大约3.3微秒。假设目标第二水平周期REFHP2是3.5微秒,如在示例实施例中那样,第一值CNT1可以是2525并且第二值C NT2可以是2380。假设时钟信号CLK的频率为100MHz,则可以将第三值CNT3计算为3300。
乘法器340可以将第一值CNT1至第三值CNT3插入至公式2以计算第四值CNT4。当根据示例实施例的第一值CNT1至第三值CNT3被插入到公式2中时,第四值CNT4可以被计算为3501。例如,显示器驱动设备可以将在对时钟信号CLK的周期计数3501次时经过的时间确定为第二水平周期HP2。
根据示例实施例,可以使用通过使用时钟信号CLK对第一水平周期HP1进行计数而产生的第三值CNT3来计算用于产生第二水平周期HP2的第四值CNT4。因此,时钟信号CLK的频率变化可以反映在第四值CNT 4中,并且目标第二水平周期REF HP2与实际产生的第二水平周期HP2之间的偏差可以显著减小。
图11是包括在显示器驱动设备中的第三计数器400的框图。第三计数器400可以使用时钟信号CLK对第一水平周期HP1进行计数以产生第三值CNT3。参考图11,第三计数器400可以包括第一水平周期计数器410、第一滤波器420、第二滤波器430、加法器440、延迟单元450和平均计算器460。
第一水平周期计数器410可以接收第一水平同步信号Hsync1和时钟信号CLK。
第一水平同步信号Hsync1可以是由连接到显示器驱动设备以与其通信的处理器发送的信号,并且可以具有第一水平周期HP1。时钟信号CLK可以是由显示器驱动设备的内部振荡器产生的信号,并且可以具有预定频率。第一水平周期计数器410可以使用时钟信号CLK对第一水平周期HP1进行计数以产生计数值CNT。
第一滤波器420和第二滤波器430中的每一个可以将计数值CNT与第一参考值和第二参考值进行比较。在示例实施例中,第一滤波器420可以对大于第一参考值(上限参考值)的计数值CNT进行滤波,并且第二滤波器420可以对小于第二参考值(下限参考值)的计数值CNT进行滤波。加法器440和延迟单元450可以计算已经通过第一滤波器420和第二滤波器430的计数值CNT的累加和。平均计算器460可以计算由加法器440和延迟单元450计算出的计数值CNT的累加和的平均值,并且可以将计算出的平均值作为第三值CNT3输出。
当使用时钟信号CLK对仅一个第一水平周期HP1进行计数时,可能发生相对大的误差。根据示例实施例的第三计数器400可以使用时钟信号CLK对多个第一水平周期HP1进行计数,并且可以将第一水平周期HP 1的计数值的平均值用作第三值CNT3。另外,第三计数器400可以通过对通过使用时钟信号CLK对第一水平周期HP1进行计数而产生的计数值CNT中的大于第一参考值或小于第二参考值的计数值CNT进行滤波来减少计算中的误差。
在示例实施例中,第一水平周期计数器410可以使用时钟信号CLK分别对1000个连续的第一水平周期HP1进行计数,以产生1000个计数值CNT。第一滤波器420和第二滤波器430可以在1000个计数值CNT中对大于第一参考值或小于第二参考值的CNT值进行滤波。例如,当存在大于第一参考值的10个计数值CNT并且存在小于第二参考值的5个计数值CN T时,平均计算器460可以计算已经通过第一滤波器420和第二滤波器430的985个计数值CNT之和的平均值作为第三值CNT3。
图12至图14是示出了根据示例实施例的显示器驱动设备的操作的图。在图12至图14所示的示例实施例中,显示器驱动设备可以使用与由外部处理器发送的第一水平同步信号Hsync1不同的第二水平同步信号Hsync2来驱动显示器面板。第二水平周期HP2可以比第一水平周期HP1更长,并且因此显示器面板的亮度偏差可以显著减小。
首先参考图12,显示器驱动设备可以针对第二垂直同步信号Vsyn c2的每一个周期对第二水平周期HP2进行计算并更新一次。例如,显示器驱动设备可以针对一个第二垂直周期VP2计算水平周期,并且可以将计算出的水平周期用作针对后续的第二垂直周期VP2的第二水平周期H P2。在图12所示的示例性实施例中,由显示器驱动设备的内部振荡器产生的第二时钟信号CLK2的频率可能不是恒定的。
参考图12,针对在t1和t2之间的第一操作时间501计算的水平周期H2可以用作t2之后的第二水平周期HP2,在t2时后续的第二垂直周期VP2开始。另外,针对在t2和t3之间的第二操作时间502计算出的水平周期H3可以用作在t3之后的第二水平周期HP2,在t3时后续的第二垂直周期VP2开始。因此,在图12所示的示例实施例中,第二水平周期HP2被更新的时间可以与第二垂直周期VP2的开始时间一致。
与图12示出的示例性实施例中不同,当水平周期的计算完成时,第二水平周期HP2可以被更新为新的值。参考图13,针对第一操作时间503计算的水平周期H1可以用作从t1开始的第二水平周期HP2,在t1时第一操作时间503结束。另外,针对第二操作时间504计算的水平周期H2可以用作从t2开始的第二水平周期HP2,在t2时第二操作时间504结束。因此,在图13所示的示例实施例中,更新第二水平周期HP2的时间可以与第二垂直周期VP2的开始时间不一致。
根据示例实施例的显示器驱动设备可以实时地计算第二水平周期HP2。参考图14,显示器驱动设备可以针对第一操作时间510计算第二水平周期HP2。第一操作时间510可以包括第一区间511至第五区间5 15。针对第一区间511计算出的水平周期H1-1可以同时用作紧接在第一区间511结束之后的第二水平周期HP2。类似地,分别针对第二区间51 2至第五区间515计算的水平周期H1-2至H1-5中的每一个可以同时用作第二区间512至第五区间515中的每一个结束之后的第二水平周期HP2。针对第五区间515计算的水平周期H1-5可以继续用作第二水平周期HP2,直到第二操作时间520(随后的操作时间)开始为止。
根据图14所示的示例实施例,显示器驱动设备的计算复杂度可以增加超过图12和13所示的示例实施例中的显示器驱动设备的计算复杂度。相反,由于第二水平周期HP2被实时更新,所以显示器驱动设备的内部振荡器产生的第二时钟信号CLK2的频率变化可以在第二水平周期HP2中被快速反映。
因此,根据第二时钟信号CLK2的频率变化的第二水平周期HP2中的误差可以显著减小,并且相应地,显示器面板的亮度偏差可以减小。
图15和图16是示出了根据示例实施例的显示器驱动设备的操作的图。
首先参考图15,处理器可以产生具有第一垂直周期VP1的第一垂直同步信号Vsyncl和具有第一水平周期HP1的第一水平同步信号Hsync 1,并且可以将第一垂直同步信号Vsync1和第一水平同步信号Hsync1与第一图像数据DATA1一起发送到显示器驱动设备。响应于具有第二垂直周期VP2的第二垂直同步信号Vsync2和具有第二水平周期HP2的第二水平同步信号Hsync2,显示器驱动设备可以将第二图像数据DATA2输入到显示器面板的像素。在示例实施例中,第一垂直周期VP1和第二垂直周期VP2可以彼此相等。第一水平周期HP1可以短于或等于第二水平周期HP2。
在图15示出的示例性实施例中,第一垂直周期VP1可以包括第一垂直后沿时段VBP1、第一垂直有效时段VACT1和第一垂直前沿时段VFP 1。第二垂直周期VP2可以包括第二垂直后沿时段VBP2、第二垂直有效时段VACT2和第二垂直前沿时段VFP2。第二垂直后沿时段VBP2可以长于或等于第一垂直后沿时段VBP1。因此,处理器开始发送第一图像数据DATA1的时间t4可以等于显示器驱动设备开始将第二图像数据DATA2输入到像素的时间t5,或者可以在t5之前到达。
在示例实施例中,当处理器将第一垂直后沿时段VBP1设置为较长时,处理器开始发送第一图像数据DATA1的时间可以晚于显示器驱动设备向像素输入第二图像数据DATA2的时间。这里,用于显示准确图像的数据可以不被输入到像素。因此,在示例实施例中,当第一垂直后沿时段VBP1被设置为长于特定参考时间时,显示器驱动设备可以将第一垂直同步信号Vsync1延迟预定时间,以产生垂直同步信号。在下文中,将参考图16来提供描述。
在图16中所示的示例性实施例中,第一垂直后沿时段VBP1可以比图15所示的示例性实施例中的第一垂直后沿时段VBP1更长。因此,类似于图15所示的示例性实施例,当第一垂直同步信号Vsync1用作第二垂直同步信号Vsync2时,处理器开始发送第一图像数据DATA1的时间t 4可以晚于显示器驱动设备开始将第二图像数据DATA2输入到像素的时间t5。结果,可能不能在显示设备上显示期望的准确图像。
参考图16,当第一垂直后沿时段VBP1长于预定参考时间时,显示器驱动设备可以将第一垂直同步信号Vsync1延迟预定延迟时间td,以产生第三垂直同步信号Vsync3,并且可以响应于第三垂直同步信号Vs ync3向像素输入第二图像数据DATA2。这里,包括在第三垂直同步信号Vsync3中的延迟时间td和第三垂直后沿时段VBP3之总可以比第一垂直后沿时段VBP1长。在示例实施例中,延迟时间td可以等于第一垂直后沿时段VBP1。
在示例实施例中,当第一垂直后沿时段VBP1长于显示器驱动设备所需的垂直后沿时段时,显示器驱动设备可以将第一垂直同步信号Vs ync1延迟延迟时间td,以产生第三垂直同步信号Vsync3。通过在第一垂直同步信号Vsync1中反映延迟时间td以产生第三垂直同步信号Vsyn c3,显示器驱动设备响应于第三垂直同步信号Vsync3开始将第二图像数据DATA2输入到像素的时间t6可以晚于处理器开始将第一图像数据D ATA1发送到显示器驱动设备的时间t4到达。因此,当处理器将第一垂直后沿时段VBPl设置为足够长时,可以防止可以在显示设备上发生的图像显示中的错误。
图17是根据示例实施例的包括显示设备的电子设备1000的框图。
参考图17,根据示例实施例的电子设备1000可以包括显示器1010、存储器1020、通信模块1030、传感器模块1040和处理器1050。电子设备1000可以包括电视、台式计算机等、以及诸如智能电话、平板个人计算机(PC)、膝上型计算机等的移动设备。诸如显示器1010、存储器1020、通信模块1030、传感器模块1040、处理器1050等的组件可以通过总线1060彼此进行通信。
显示器1010可以包括显示器驱动设备和显示器面板。在示例实施例中,显示器驱动设备可以使用处理器1050通过总线1060发送的垂直同步信号和水平同步信号来驱动显示器面板。显示器驱动设备可以产生具有比水平同步信号的周期更长的周期的新的水平同步信号,并且可以使用新产生的水平同步信号来驱动显示器面板。因此,显示器驱动设备可以确保足够的时间量以将图像数据输入到显示器面板的像素,从而显著减小显示器1010的亮度偏差。
如上所述,根据本发明构思的示例实施例,显示器驱动设备可以通过根据操作条件产生具有与从外部处理器接收到的定时信号的周期不同的周期的定时信号来驱动面板。因此,显示器驱动设备可以确保将图像数据输入到面板的每个像素所需的足够的时间量。因此,面板的亮度偏差可以显著降低。
虽然以上已经示出并描述了示例实施例,但是本领域技术人员将清楚的是,在不脱离由所附权利要求限定的本发明构思的范围的情况下,可以进行修改和改变。
Claims (20)
1.一种显示器驱动设备,包括:
接口,被配置为接收具有第一垂直周期的第一垂直同步信号、具有比所述第一垂直周期短的第一水平周期的第一水平同步信号以及图像数据;
时钟发生器,被配置为产生具有预定频率的时钟信号;
同步信号发生器,被配置为使用所述第一垂直同步信号来产生第二垂直同步信号,并且使用所述时钟信号来产生具有与所述第一水平周期不同的第二水平周期的第二水平同步信号;以及
时序控制器,被配置为基于所述第二垂直同步信号和所述第二水平同步信号来驱动显示器面板。
2.根据权利要求1所述的显示器驱动设备,其中,当包括在所述第一垂直周期中的边沿时段小于预定参考值时,所述第二水平同步信号具有所述第一水平周期。
3.根据权利要求1所述的显示器驱动设备,其中,所述第一垂直周期包括第一边沿时段、有效时段和第二边沿时段。
4.根据权利要求3所述的显示器驱动设备,其中,在所述第二边沿时段的至少一部分期间,所述第一水平同步信号未被激活,并且所述第二水平同步信号被激活。
5.根据权利要求1所述的显示器驱动设备,其中,所述第二水平周期比所述第一水平周期长。
6.根据权利要求1所述的显示器驱动设备,其中,所述同步信号发生器通过对所述第一垂直周期进行计数来产生第一值,通过对所述第一垂直周期进行计数来产生第二值,通过对所述第一水平周期进行计数来产生第三值,并且使用所述第一值、所述第二值和所述第三值来确定所述第二水平周期。
7.根据权利要求6所述的显示器驱动设备,其中,所述同步信号发生器通过将计数值除以整数N来产生所述第三值,以及
其中所述计数值是通过对所述第一水平周期进行计数来获得的。
8.根据权利要求6所述的显示器驱动设备,其中,所述同步信号发生器通过对所述第一水平周期进行计数来产生多个计数值,并且通过对所述多个计数值中的除了大于第一参考值或小于第二参考值的值之外的值进行平均来产生所述第三值。
9.根据权利要求1所述的显示器驱动设备,其中,当所述第一垂直同步信号的后沿时段长于预定参考时间时,所述同步信号发生器通过将所述第一垂直同步信号延迟预定延迟时间来产生所述第二垂直同步信号。
10.根据权利要求1所述的显示器驱动设备,其中,所述第一垂直周期由所述显示器面板的刷新率确定。
11.根据权利要求1所述的显示器驱动设备,还包括缓冲器,被配置为存储所述图像数据的至少一部分。
12.根据权利要求11所述的显示器驱动设备,其中,所述缓冲器存储所述图像数据中的在所述第一垂直周期的有效时段期间未被输入到所述显示器面板的部分。
13.一种显示器驱动设备,包括:
接口,被配置为接收具有第一垂直周期的第一垂直同步信号、具有比所述第一垂直周期短的第一水平周期的第一水平同步信号以及图像数据;
同步信号发生器,被配置为产生具有所述第一垂直周期的第二垂直同步信号和具有比所述第一水平周期长的第二水平周期的第二水平同步信号;
时序控制器,被配置为在所述第一垂直周期的有效时段期间响应于所述第二水平同步信号,向显示器面板输入所述图像数据;以及
缓冲器,被配置为存储所述图像数据中的在所述有效时段期间未被输入到所述显示器面板的部分。
14.根据权利要求13所述的显示器驱动设备,其中,所述时序控制器在所述有效时段之后的边沿时段期间将存储在所述缓冲器中的所述图像数据的所述部分输入到所述显示器面板。
15.根据权利要求14所述的显示器驱动设备,其中,所述时序控制器响应于所述第二水平同步信号将存储在所述缓冲器中的所述图像数据的所述部分输入到所述显示器面板。
16.一种显示器驱动设备,包括:
接口,被配置为接收图像数据和具有第一垂直周期的第一垂直同步信号,所述第一垂直周期包括第一垂直后沿时段、第一垂直有效时段和第一垂直前沿时段;
同步信号发生器,被配置为产生具有与所述第一垂直周期相同的第二垂直周期的第二垂直同步信号;以及
时序控制器,被配置为在所述第二垂直周期期间将所述图像数据输入到显示器面板,
其中所述同步信号发生器通过将所述第一垂直同步信号延迟预定延迟时间来产生所述第二垂直同步信号。
17.根据权利要求16所述的显示器驱动设备,其中,所述第二垂直周期包括第二垂直后沿时段、第二垂直有效时段以及第二垂直前沿时段。
18.根据权利要求17所述的显示器驱动设备,其中,所述第二垂直后沿时段与所述预定延迟时间之和长于所述第一垂直后沿时段。
19.根据权利要求17所述的显示器驱动设备,还包括缓冲器,被配置为存储所述图像数据中的在所述第二垂直有效时段期间未被输入到所述显示器面板的部分,
其中所述时序控制器在所述第二垂直有效时段之后的边沿时段期间将存储在所述缓冲器中的所述图像数据的所述部分输入到所述显示器面板。
20.根据权利要求16所述的显示器驱动设备,其中,所述接口响应于具有第一水平周期的第一水平同步信号而接收所述图像数据,以及
所述时序控制器响应于具有比所述第一水平周期长的第二水平周期的第二水平同步信号而将所述图像数据输入到所述显示器面板。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2017-0038563 | 2017-03-27 | ||
KR1020170038563A KR102223032B1 (ko) | 2017-03-27 | 2017-03-27 | 디스플레이 구동 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108665840A true CN108665840A (zh) | 2018-10-16 |
CN108665840B CN108665840B (zh) | 2023-05-16 |
Family
ID=63582808
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201711324295.8A Active CN108665840B (zh) | 2017-03-27 | 2017-12-12 | 显示器驱动设备 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10380934B2 (zh) |
KR (1) | KR102223032B1 (zh) |
CN (1) | CN108665840B (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111179874A (zh) * | 2020-02-24 | 2020-05-19 | Tcl华星光电技术有限公司 | 显示面板的驱动方法及驱动系统 |
CN113345358A (zh) * | 2020-03-01 | 2021-09-03 | 联詠科技股份有限公司 | 适用于动态更新率的应用的显示驱动电路 |
WO2022021058A1 (zh) * | 2020-07-28 | 2022-02-03 | 深圳市大疆创新科技有限公司 | 图像接收设备、图像处理设备及方法、图传系统 |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10943542B2 (en) * | 2018-09-10 | 2021-03-09 | Synaptics Incorporated | Semiconductor device and method for driving a display panel |
US11176386B2 (en) * | 2019-07-08 | 2021-11-16 | Nxp Usa, Inc. | System and method for continuous operation of vision/radar systems in presence of bit errors |
US11194420B2 (en) * | 2019-11-19 | 2021-12-07 | Synaptics Incorporated | Device and method for proximity sensing for display panel having a variable display frame rate |
KR102442662B1 (ko) * | 2020-09-14 | 2022-09-13 | 엘지전자 주식회사 | 디스플레이 장치 및 그의 동작 방법 |
JP7344188B2 (ja) * | 2020-09-18 | 2023-09-13 | 株式会社東芝 | 画像処理装置、及び画像処理システム |
US11854491B2 (en) * | 2022-03-24 | 2023-12-26 | Synaptics Incorporated | Mode switching in display device for driving a display panel |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003255883A (ja) * | 2002-03-06 | 2003-09-10 | Canon Inc | 画像表示装置及びその駆動方法 |
US20070152996A1 (en) * | 2006-01-03 | 2007-07-05 | Beyond Innovation Technology Co., Ltd. | Methods and devices for signal synchronization |
CN102231267A (zh) * | 2011-04-18 | 2011-11-02 | 友达光电股份有限公司 | 水平同步信号同步的方法及显示器 |
WO2013164947A1 (ja) * | 2012-05-01 | 2013-11-07 | 三星ディスプレイ株式會会社 | フレームメモリの制御回路、表示装置及びフレームメモリの制御方法 |
CN105321476A (zh) * | 2014-06-02 | 2016-02-10 | 三星显示有限公司 | 驱动光源的方法、光源设备和具有该光源设备的显示设备 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3713084B2 (ja) | 1995-11-30 | 2005-11-02 | 株式会社日立製作所 | 液晶表示制御装置 |
EP1032200B1 (en) | 1999-02-26 | 2005-11-16 | Canon Kabushiki Kaisha | Image display apparatus control system and image display system control method |
JP3753931B2 (ja) * | 2000-08-04 | 2006-03-08 | 富士通株式会社 | 画像処理装置及び画像処理方法 |
KR101079599B1 (ko) * | 2004-08-06 | 2011-11-03 | 삼성전자주식회사 | 디스플레이장치 및 그 제어방법 |
TWI326067B (en) | 2005-06-29 | 2010-06-11 | Mstar Semiconductor Inc | Flat display device, controller, and method for displaying images |
JP5531496B2 (ja) | 2009-08-18 | 2014-06-25 | セイコーエプソン株式会社 | 画像処理装置、表示システム、電子機器及び画像処理方法 |
DE102012107954A1 (de) | 2011-09-02 | 2013-03-07 | Samsung Electronics Co. Ltd. | Anzeigetreiber, Betriebsverfahren davon, Host zum Steuern des Anzeigetreibers und System mit dem Anzeigetreiber und dem Host |
US8644782B2 (en) | 2011-11-14 | 2014-02-04 | Apple Inc. | Agile clocking with receiver PLL management |
WO2013097071A1 (en) * | 2011-12-26 | 2013-07-04 | Intel Corporation | Direct link synchronization communication between co-processors |
WO2014103918A1 (ja) | 2012-12-28 | 2014-07-03 | シャープ株式会社 | 液晶表示装置およびその駆動方法 |
KR20150057404A (ko) | 2013-11-19 | 2015-05-28 | 삼성전자주식회사 | 디스플레이 드라이버 ic와 이를 포함하는 시스템의 동작 방법 |
US10699677B2 (en) * | 2016-09-27 | 2020-06-30 | Intel Corporation | Display controller to prevent visual artifacts with spread spectrum clocking |
-
2017
- 2017-03-27 KR KR1020170038563A patent/KR102223032B1/ko active IP Right Grant
- 2017-07-21 US US15/656,209 patent/US10380934B2/en active Active
- 2017-12-12 CN CN201711324295.8A patent/CN108665840B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003255883A (ja) * | 2002-03-06 | 2003-09-10 | Canon Inc | 画像表示装置及びその駆動方法 |
US20070152996A1 (en) * | 2006-01-03 | 2007-07-05 | Beyond Innovation Technology Co., Ltd. | Methods and devices for signal synchronization |
CN102231267A (zh) * | 2011-04-18 | 2011-11-02 | 友达光电股份有限公司 | 水平同步信号同步的方法及显示器 |
WO2013164947A1 (ja) * | 2012-05-01 | 2013-11-07 | 三星ディスプレイ株式會会社 | フレームメモリの制御回路、表示装置及びフレームメモリの制御方法 |
CN105321476A (zh) * | 2014-06-02 | 2016-02-10 | 三星显示有限公司 | 驱动光源的方法、光源设备和具有该光源设备的显示设备 |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111179874A (zh) * | 2020-02-24 | 2020-05-19 | Tcl华星光电技术有限公司 | 显示面板的驱动方法及驱动系统 |
CN111179874B (zh) * | 2020-02-24 | 2021-07-23 | 苏州华星光电技术有限公司 | 显示面板的驱动方法及驱动系统 |
CN113345358A (zh) * | 2020-03-01 | 2021-09-03 | 联詠科技股份有限公司 | 适用于动态更新率的应用的显示驱动电路 |
WO2022021058A1 (zh) * | 2020-07-28 | 2022-02-03 | 深圳市大疆创新科技有限公司 | 图像接收设备、图像处理设备及方法、图传系统 |
Also Published As
Publication number | Publication date |
---|---|
US10380934B2 (en) | 2019-08-13 |
US20180277034A1 (en) | 2018-09-27 |
CN108665840B (zh) | 2023-05-16 |
KR102223032B1 (ko) | 2021-03-04 |
KR20180109250A (ko) | 2018-10-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108665840A (zh) | 显示器驱动设备 | |
US10049642B2 (en) | Sending frames using adjustable vertical blanking intervals | |
KR101642849B1 (ko) | 구동 장치의 동기화 방법 및 이를 수행하기 위한 표시 장치 | |
CN104347023B (zh) | 用于控制显示驱动器的操作时钟信号频率的主机和系统 | |
US10909912B2 (en) | Display system and method of synchronizing a frame driving timing for the same | |
CN105976774B (zh) | 栅极驱动器、显示驱动器电路及驱动栅极线的方法 | |
KR101318005B1 (ko) | 패널 적응형 게이트 스캔 신호 변조 기능을 가지는 액정디스플레이 장치 | |
US20170069256A1 (en) | Display apparatus and method of driving the same | |
CN1909054B (zh) | 液晶显示器以及驱动该液晶显示器的方法 | |
CN106205460A (zh) | 显示装置的驱动方法、时序控制器和显示装置 | |
EP4012697A1 (en) | Sink device and liquid crystal display device including the same | |
US20130113811A1 (en) | Display device and method for driving the display device | |
KR20170024920A (ko) | 디스플레이 구동 회로 및 디스플레이 장치 | |
TW201519208A (zh) | 顯示器驅動裝置及顯示器驅動方法 | |
CN105427783B (zh) | 栅极驱动电路以及使用该栅极驱动电路的显示装置 | |
TW200822026A (en) | Method and apparatus for driving an LCD monitor | |
KR102100915B1 (ko) | 표시장치를 위한 타이밍 제어장치 및 방법 | |
KR101341028B1 (ko) | 표시 장치 | |
CN105632430A (zh) | 显示控制装置及方法、半导体集成电路装置以及显示装置 | |
JP5974218B1 (ja) | 画像通信装置 | |
KR101247114B1 (ko) | 구동장치 및 이를 갖는 표시장치 | |
KR102207220B1 (ko) | 디스플레이 드라이버, 디스플레이 드라이버 구동방법 및 영상 표시 시스템 | |
TW200842809A (en) | Image processing method and related apparatus for a display device | |
KR101786649B1 (ko) | 화상 통신 장치 | |
KR102135923B1 (ko) | 입력 비디오 정보를 이용한 충전 시간 제어 장치 및 제어 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |