CN113345358A - 适用于动态更新率的应用的显示驱动电路 - Google Patents

适用于动态更新率的应用的显示驱动电路 Download PDF

Info

Publication number
CN113345358A
CN113345358A CN202010682226.XA CN202010682226A CN113345358A CN 113345358 A CN113345358 A CN 113345358A CN 202010682226 A CN202010682226 A CN 202010682226A CN 113345358 A CN113345358 A CN 113345358A
Authority
CN
China
Prior art keywords
vertical synchronization
display
data
driving circuit
time interval
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010682226.XA
Other languages
English (en)
Inventor
陈诘征
郭志嘉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Novatek Microelectronics Corp
Original Assignee
Novatek Microelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Novatek Microelectronics Corp filed Critical Novatek Microelectronics Corp
Publication of CN113345358A publication Critical patent/CN113345358A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3618Control of matrices with row and column drivers with automatic refresh of the display panel using sense/write circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0469Details of the physics of pixel operation
    • G09G2300/0478Details of the physics of pixel operation related to liquid crystal pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0219Reducing feedthrough effects in active matrix panels, i.e. voltage changes on the scan electrode influencing the pixel voltage due to capacitive coupling
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

一种显示驱动电路,适用于驱动显示面板,包含时间记录电路、储存电路与输出控制电路。时间记录电路用于计算第一垂直同步脉波和第二垂直同步脉波之间的第一时间间隔,第二垂直同步脉波接续于第一垂直同步脉波。储存电路用于在显示驱动电路接收到第一垂直同步脉波时,储存对应于第一垂直同步脉波的显示数据。输出控制电路耦接于时间记录电路和储存电路。当显示驱动电路接收到第二垂直同步脉波时,输出控制电路输出多个数据片段至显示面板,且多个数据片段经由分割显示数据所产生。多个数据片段以多个第二时间间隔被输出,每个第二时间间隔正相关于第一时间间隔。上述显示驱动电路的优点之一,是能改善显示面板因动态更新率模式所引起的亮度衰减。

Description

适用于动态更新率的应用的显示驱动电路
技术领域
本揭示文件有关一种显示驱动电路,尤指一种能补偿因动态更新率所引起的亮度衰减的显示驱动电路。
背景技术
动态更新率(variable refresh rate)技术透过使显示器适应于视频源(例如,独立显示卡或集成显示卡)的帧率,以消除画面撕裂(screen tearing)现象。当视频源以低帧率进行输出时,显示器会被要求暂时停止刷新像素电路中储存的电压。然而,若所述显示器为液晶显示器,显示器的亮度会因为液晶电容的漏电流而逐渐衰减。因此,使用者将会于低帧率期间察觉到屏幕闪烁现象。
发明内容
本揭示文件提供一种显示驱动电路,其适用于驱动显示面板,且包含时间记录电路、储存电路与输出控制电路。时间记录电路用于计算第一垂直同步脉波和第二垂直同步脉波之间的第一时间间隔,且第二垂直同步脉波接续于第一垂直同步脉波。储存电路用于在显示驱动电路接收到第一垂直同步脉波时,储存对应于第一垂直同步脉波的显示数据。输出控制电路耦接于时间记录电路和储存电路。当显示驱动电路接收到第二垂直同步脉波时,输出控制电路输出多个数据片段至显示面板,且多个数据片段至少经由分割显示数据所产生。多个数据片段以多个第二时间间隔被输出,且每个第二时间间隔正相关于第一时间间隔。
在一些实施例中,时间记录电路包含N个计数器,N为大于1的整数,且N等于将显示面板的最高帧率除以显示面板的最低帧率所得的计算结果。
在一些实施例中,显示驱动电路还用于接收多个垂直同步脉波,多个垂直同步脉波包含第一垂直同步脉波与第二垂直同步脉波。N个计数器的每一者用于记录多个垂直同步脉波中相邻的两对应垂直同步脉波之间的对应时间间隔。
在一些实施例中,输出控制电路还用于输出第一垂直起始脉波和第二垂直起始脉波以通知显示面板对应地显示第一帧画面和第二帧画面。在显示驱动电路接收到第二垂直同步脉波后,第一垂直起始脉波被输出。第二垂直起始脉波接续于第一垂直起始脉波被输出,且第一垂直起始脉波与第二垂直起始脉波间距第一时间间隔。
在一些实施例中,多个数据片段于第一垂直起始脉波和第二垂直起始脉波之间被输出。
在一些实施例中,输出控制电路还用于以多个第三时间间隔输出多个水平起始脉波至显示面板,且每个水平起始脉波用于通知显示面板更新对应的一行(row)像素电路。每个第三时间间隔正相关于第一时间间隔,且相同或不同于每个第二时间间隔。
在一些实施例中,输出控制电路还用于输出当前帧率至显示面板,且当前帧率是依据第一时间间隔所计算。
在一些实施例中,多个数据片段是依据显示数据乘上增益值所得的计算结果所产生,且增益值正相关于第一时间间隔。
本揭示文件提供一种显示驱动电路,其适用于驱动显示面板,且包含时间记录电路、储存电路与输出控制电路。时间记录电路,用于计算第一垂直同步脉波和第二垂直同步脉波之间的第一时间间隔,且第二垂直同步脉波接续于第一垂直同步脉波。储存电路用于在显示驱动电路接收到第一垂直同步脉波时,储存对应于第一垂直同步脉波的显示数据。输出控制电路耦接于时间记录电路和储存电路。当显示驱动电路接收到第二垂直同步脉波时,输出控制电路输出多个数据副本至显示面板,且每个数据副本至少经由复制显示数据所产生。多个数据副本的数量正相关于第一时间间隔。
在一些实施例中,时间记录电路包含N个计数器,N为大于1的整数,且N等于将显示面板的最高帧率除以显示面板的最低帧率所得的计算结果。
在一些实施例中,显示驱动电路还用于接收多个垂直同步脉波,多个垂直同步脉波包含第一垂直同步脉波与第二垂直同步脉波。N个计数器的每一者用于记录多个垂直同步脉波中相邻的两对应垂直同步脉波之间的对应时间间隔。
在一些实施例中,输出控制电路还用于输出第一垂直起始脉波和第二垂直起始脉波以通知显示面板对应地显示第一帧画面和第二帧画面。在显示驱动电路接收到第二垂直同步脉波后,第一垂直起始脉波被输出。第二垂直起始脉波接续于第一垂直起始脉波被输出,且第一垂直起始脉波与第二垂直起始脉波间距第一时间间隔。
在一些实施例中,多个数据副本于第一垂直起始脉波和第二垂直起始脉波之间被输出。
在一些实施例中,输出控制电路还用于输出当前帧率至显示面板,且当前帧率是依据第一时间间隔所计算。
在一些实施例中,每个数据副本是依据显示数据乘上增益值所得的计算结果所产生,且增益值正相关于第一时间间隔。
在一些实施例中,在输出多个数据副本后,输出控制电路输出多个数据片段至显示面板,且多个数据片段至少经由分割显示数据所产生。
上述多个实施例的优点之一,是能改善显示面板因动态更新率模式所引起的亮度衰减。
附图说明
图1为依据本揭示文件一实施例的显示驱动电路简化后的功能方块图;
图2为依据本揭示文件一实施例的图1的显示驱动电路接收或输出的多个信号简化后的时序图;
图3为依据本揭示文件一实施例的图1的显示驱动电路接收或输出的多个信号简化后的时序图;
图4为依据本揭示文件一实施例的图1的显示驱动电路接收或输出的多个信号简化后的时序图;
图5为依据本揭示文件一实施例的显示面板简化后的功能方块图。
【符号说明】
100:显示驱动电路
110:处理器
120:时间记录电路
130:储存电路
140:输出控制电路
Vsi:垂直同步信号
Dsi:数据信号
Re_Vsi:重制垂直同步信号
Re_Hsi:重制水平同步信号
Re_Dsi:重制数据信号
Vsyn-1~Vsyn-n:垂直同步脉波
T1a,T1b,T1c:第一时间间隔
Da-1~Da-n:显示数据
Vst-1~Vst-n:垂直起始脉波
Pe-1~Pe-n:数据片段群组
T2a,T2b:第二时间间隔
T3a,T3b:第三时间间隔
Hst:水平起始脉波
M:正整数
Dup-1~Dup-n:数据副本群组
dVst:额外垂直起始脉波
Rt:剩余时间长度
500:显示面板
510:时序控制电路
520:数据驱动器
530:扫描驱动器
SL:扫描线
GL:栅极线
PX:像素电路
AA:主动区
具体实施方式
以下将配合相关附图来说明本揭示文件的实施例。在附图中,相同的标号表示相同或类似的元件或方法流程。
图1为依据本揭示文件一实施例的显示驱动电路100简化后的功能方块图。显示驱动电路100包含处理器110、时间记录电路120、储存电路130与输出控制电路140。时间记录电路120与储存电路130耦接于处理器110与输出控制电路140之间。显示驱动电路100能补偿因动态更新率(variable refresh rate)所引起的亮度衰减。为简洁起见,显示驱动电路100的其他元件与连接关系并未绘示于图1中。
图2为依据本揭示文件一实施例的显示驱动电路100接收或输出的多个信号简化后的时序图。请同时参考图1和图2,处理器110用于自一外部视频源接收垂直同步信号Vsi与数据信号Dsi,外部视频源可以是独立显示卡或集成显示卡(未绘示于图1)。垂直同步信号Vsi用于提供多个垂直同步脉波Vsyn-1~Vsyn-n至处理器110,且每个垂直同步脉波Vsyn用于指定一帧画面的起始时间点。数据信号Dsi用于提供多个显示数据Da-1~Da-n至处理器110。每个显示数据Da接续于一对应的垂直同步脉波Vsyn之后被提供,且用于指定图5的显示面板500的多个像素电路PX的灰阶值(亮度)以形成一帧画面。显示驱动电路100可用于驱动显示面板500,其驱动流程将于后续段落进一步叙述。
本案说明书和附图中使用的元件编号和信号编号中的索引1~n,只是为了方便指称个别的元件和信号,并非有意将前述元件和信号的数量局限在特定数目。在本案说明书和附图中,若使用某一元件编号或信号编号时没有指明该元件编号或信号编号的索引,则代表该元件编号或信号编号是指称所属元件群组或信号群组中不特定的任一元件或信号。例如,信号编号Vsyn-1指称的对象是垂直同步脉波Vsyn-1,而信号编号Vsyn指称的对象则是垂直同步脉波Vsyn-1~Vsyn-n中不特定的任意垂直同步脉波。又例如,信号编号Da-1指称的对象是显示数据Da-1,而信号编号Da指称的对象则是显示数据Da-1~Da-n中不特定的任意显示数据。
时间记录电路120用于记录每两个相邻的垂直同步脉波Vsyn之间的时间间隔。例如,时间记录电路120可以记录图2中的多个第一时间间隔T1a、T1b与T1c。具体而言,时间记录电路120包含多个计数器,每个计数器用于记录两个相邻的垂直同步脉波Vsyn之间的时间间隔。这些被记录下的时间间隔可用于产生相当于延迟的垂直同步信号Vsi的其他信号,其产生过程将于后续段落中进一步叙述。
处理器110可针对接收到的显示数据Da-1~Da-n执行多种图像处理运作,例如图像缩放、模拟数字转换和/或音频/视频编码与解码。处理器110用于将处理后的显示数据Da-1~Da-n储存于储存电路130。在一些实施例中,处理器110可以用以下的一或多者的组合来实现:缩放控制晶片(scaler IC)、模拟数字转换器、微处理器以及最小化传输差分讯号(transition minimized differential signaling,TMDS)接收器。在另一些实施例中,储存电路130可以用各种合适的非挥发性或挥发性记忆体来实现。
输出控制电路140用于提供重制(regenerated)垂直同步信号Re_Vsi、重制(regenerated)水平同步信号Re_Hsi以及重制(regenerated)数据信号Re_Dsi,其中这些信号可被传输至显示面板500。重制垂直同步信号Re_Vsi用于提供多个垂直起始脉波Vst-1~Vst-n。每个垂直起始脉波Vst用于通知显示面板500开始显示新的一帧画面,亦即从第一行(row)像素电路PX开始更新显示面板500的多个像素电路PX。重制水平同步信号Re_Hsi用于提供多个水平起始脉波Hst。每个水平起始脉波Hst用于通知显示面板500开始更新对应的一行像素电路PX。重制数据信号Re_Dsi用于提供多个数据片段群组Pe-1~Pe-n,其中每个数据片段群组Pe包含多个数据片段。每个数据片段用于指定设置于显示面板500的一或多行中的多个像素电路PX的灰阶值(亮度)。
两个相邻的垂直同步脉波Vsyn之间的时间间隔(例如,第一时间间隔T1a、T1b或T1c)代表一帧画面的时间长度。输出控制电路140可以利用时间记录电路120所记录的多个时间间隔而将垂直同步信号Vsi延迟一帧画面的时间,以产生重制垂直同步信号Re_Vsi。换言之,每个垂直起始脉波Vst是通过将一对应的垂直同步脉波Vsyn延迟约一帧画面的时间所产生。
例如,时间记录电路120记录垂直同步脉波Vsyn-1和Vsyn-2之间的第一时间间隔T1a。接着,垂直起始脉波Vst-1在处理器110接收到垂直同步脉波Vsyn-2后被输出,且垂直起始脉波Vst-2与垂直起始脉波Vst-1之间相距第一时间间隔T1a。
又例如,时间记录电路120记录垂直同步脉波Vsyn-2和Vsyn-3之间的第一时间间隔T1b。垂直起始脉波Vst-2在处理器110接收到垂直同步脉波Vsyn-3后被输出,且垂直起始脉波Vst-3与垂直起始脉波Vst-2之间相距第一时间间隔T1b。
在一些实施例中,时间记录电路120中计数器的数量被设置为大于或等于将显示面板500的最高帧率除以显示面板500的最低帧率所得的计算结果,以完整记录垂直同步脉波Vsyn-1~Vsyn-n的出现态样。
每个数据片段群组Pe的产生流程至少为:将处理后的一对应显示数据Da分割为多个数据片段。并且,每个数据片段群组Pe会于两对应的垂直起始脉波Vst之间被提供。例如,数据片段群组Pe-1是经由将处理后的显示数据Da-1分割所产生,且会于垂直起始脉波Vst-1与Vst-2之间被提供。又例如,数据片段群组Pe-2是经由将处理后的显示数据Da-2分割所产生,且会于垂直起始脉波Vst-2与Vst-3之间被提供。
在本实施例中,输出控制电路140可以分割自储存电路130中读取的处理后的显示数据Da-1~Da-n,以分别产生数据片段群组Pe-1~Pe-n,但本揭示文件不以此为限。在一些实施例中,处理器110可以事先分割处理后的显示数据Da-1~Da-n,并将得到的多个数据片段存入储存电路130。
数据片段群组Pe中的多个数据片段会以对应的时间间隔被提供,且所述对应的时间间隔正相关于两个对应的垂直起始脉波Vst之间的时间间隔。因此,数据片段群组Pe中的多个数据片段会实质上均匀地分布于所述两个对应的垂直起始脉波Vst之间。
例如,数据片段群组Pe-1的多个数据片段是以第二时间间隔T2a被提供,且数据片段群组Pe-2的多个数据片段是以第二时间间隔T2b被提供。由于垂直起始脉波Vst-1和Vst-2之间的第一时间间隔T1a具有垂直起始脉波Vst-2和Vst-3之间的第一时间间隔T1b的两倍长度,第二时间间隔T2a会被设置为具有第二时间间隔T2b的大约两倍长度。
在本实施例中,每个数据片段是接续于一对应的水平起始脉波Hst之后被提供至显示面板500。于两个相邻的垂直起始脉波Vst之间,总共会有M个水平起始脉波Hst被提供,其中M是正整数且可被设置为等于显示面板500的主动区(active area)的垂直解析度。两个相邻的垂直起始脉波Vst之间的多个水平起始脉波Hst会以对应的时间间隔被提供,所述对应的时间间隔正相关于所述两个相邻的垂直起始脉波Vst之间的时间间隔。
例如,垂直起始脉波Vst-1和Vst-2之间的多个水平起始脉波Hst是以第三时间间隔T3a被提供,且垂直起始脉波Vst-2和Vst-3之间的多个水平起始脉波Hst是以第三时间间隔T3b被提供。由于垂直起始脉波Vst-1和Vst-2之间的第一时间间隔T1a具有垂直起始脉波Vst-2和Vst-3之间的第一时间间隔T1b的两倍长度,第三时间间隔T3a会被设置为具有第三时间间隔T3b的大约两倍长度。
具体而言,两个相邻的水平起始脉波Hst之间的时间间隔可以通过下列的《公式1》来计算。符号“T1”代表两个相邻的垂直起始脉波Vst之间的时间间隔,符号“T3”代表于所述两个相邻的垂直起始脉波Vst之间被提供的两个相邻的水平起始脉波Hst之间的时间间隔,而符号“m”为一正数。
T1≈T3×m 《公式1》
在一些每个数据片段是用于为多行像素电路PX指定灰阶值的实施例中,每个数据片段可以于每两个或多个水平起始脉波Hst被提供后才被提供至显示面板500。因此,相邻的两个数据片段之间的时间间隔可以大致上相同或大于两个相邻的水平起始脉波Hst之间的时间间隔。
在显示面板500为液晶显示面板的情况下,由于多个数据片段与多个水平起始脉波Hst实质上平均地分散于一帧画面的时间中,不论一帧画面的时间长短,显示面板500都能利用一帧画面的完整时间逐步对多行的液晶电容充电,而不局限于只在一帧画面的初期对所有液晶电容充电。如此一来,液晶电容的漏电程度得以获得改善,进而得以改善显示面板500于动态更新率模式下的亮度衰减程度。
在一些实施例中,当显示驱动电路100辨识出相邻的两个垂直同步脉波Vsyn之间的时间间隔(例如,第一时间间隔T1c)短于一预设时间长度,显示驱动电路100可以决定不分割对应的处理后的显示数据Da。如此一来,输出控制电路140可以将对应的处理后的显示数据Da直接提供至显示面板500。
在另一些实施例中,本揭示文件中的数据片段的产生流程不仅可以包含分割对应的显示数据Da,还可以包含:将分割后的显示数据Da乘上一增益值。增益值可以设置为正相关于对应的两个相邻的垂直起始脉波Vst之间的时间间隔。例如,数据片段群组Pe-1中的多个数据片段可以通过将分割后的显示数据Da-1乘上一第一增益值而产生。数据片段群组Pe-2中的多个数据片段可以通过将分割后的显示数据Da-2乘上一第二增益值而产生。由于第一时间间隔T1a大于第一时间间隔T1b,所述第一增益值大于所述第二增益值。
图3为依据本揭示文件一实施例的显示驱动电路100接收或输出的多个信号简化后的时序图。在本实施例中,重制数据信号Re_Dsi用于提供多个数据副本群组Dup-1~Dup-n。每个数据副本群组Dup于对应的两个垂直起始脉波Vst之间被提供,且包含一或多个数据副本。数据副本的产生流程至少包含:复制对应的一显示数据Da。例如,数据副本群组Dup-1包含通过复制显示数据Da-1所产生的多个数据副本,而数据副本群组Dup-2包含通过复制显示数据Da-2所产生的多个数据副本2,依此类推。
输出控制电路140可以依据每两个相邻的垂直起始脉波Vst之间的时间间隔,决定每个数据副本群组Dup中的数据副本的数量。具体而言,数据副本群组Dup中的数据副本数量会正相关于对应的两个相邻的垂直起始脉波Vst之间的时间间隔。在任意两个相邻的垂直起始脉波Vst之间,会有实质上平均地分布的对应的多个数据副本。
例如,数据副本群组Dup-1会于垂直起始脉波Vst-1和Vst-2之间被提供,而数据副本群组Dup-2会于垂直起始脉波Vst-2和Vst-3之间被提供。由于垂直起始脉波Vst-1和Vst-2之间的第一时间间隔T1a两倍于垂直起始脉波Vst-2和Vst-3之间的第一时间间隔T1b,数据副本群组Dup-1包含的数据副本数量可以是数据副本群组Dup-2包含的数据副本数量的两倍。
在本实施例中,输出控制电路140可以复制由储存电路130中读取的处理后的显示数据Da-1~Da-n,以产生对应的多个数据副本,但本揭示文件不以此为限。在一些实施例中,处理器110可以事先复制处理后的显示数据Da-1~Da-n且将得到的多个数据副本存入储存电路130。
在本实施例中,重制垂直同步信号Re_Vsi还用于提供多个额外(dummy)垂直起始脉波dVst。每个额外垂直起始脉波dVst会于两个相邻的数据副本之间被提供。额外垂直起始脉波dVst用于通知显示面板500自第一行像素电路PX开始重新更新其像素电路PX。另外,当每个数据副本被传送时,重制水平同步信号Re_Hsi还会提供M个水平起始脉波Hst,其中M是正整数且可被设置为等于显示面板500的主动区的垂直解析度。
在显示面板500是液晶显示面板的情况下,显示驱动电路100能指示显示面板500于一帧画面时间中重复地更新其整个主动区。因此,液晶电容的漏电程度得以获得改善,进而得以改善显示面板500于动态更新率模式下的亮度衰减程度。前述图2的实施例的其余对应连接方式、运作方式、实施方式以及优点,皆适用于图3的实施例,为简洁起见,在此不重复赘述。
在一些实施例中,本揭示文件的数据副本的产生流程不仅可以包含复制一对应的显示数据显示数据Da,还可以包含:将复制后的显示数据Da乘上增益值。所述增益值可以被设置为正相关于对应的两个垂直起始脉波Vst之间的时间间隔。例如,数据副本群组Dup-1中的多个数据副本可以通过将复制后的显示数据Da-1乘上一第三增益值,而数据副本群组Dup-2中的多个数据副本可以通过将复制后的显示数据Da-2乘上一第四增益值。由于第一时间间隔T1a大于第一时间间隔T1b,所以第三增益值大于第四增益值。
图4为依据本揭示文件一实施例的显示驱动电路100接收或输出的多个信号简化后的时序图。本实施例相似于图3的实施例,差异在于:在相邻的两个垂直起始脉波Vst之间,输出控制电路140可以选择性地在提供一数据副本群组Dup之后,接着提供一数据片段群组Pe。具体而言,若数据副本群组Dup中最后一个数据副本与下一个垂直同步脉波Vst之间的一剩余时间长度Rt足以用于传送另一个数据副本,但不足以用于传送一个以上的数据副本,则输出控制电路140可以在所述最后一个数据副本之后提供数据片段群组Pe以填满剩余时间长度Rt。
例如,如图4所示,在提供数据副本群组Dup-1之后,输出控制电路140还进一步在数据副本群组Dup-1之后提供数据片段群组Pe-1,其中数据片段群组Pe-1中的每个数据片段至少是经由分割显示数据Da-1所产生。
换言之,输出控制电路140可以将数据副本群组Dup中的最后一个数据副本替换为一对应的数据片段群组Pe,且所述数据片段群组Pe中的多个数据片段之间的时间间隔会正相关于剩余时间长度Rt。
图5为依据本揭示文件一实施例的显示面板500简化后的功能方块图。显示面板500包含时序控制电路510、数据驱动器520、扫描驱动器530以及多个像素电路PX。时序控制电路510用于耦接于显示驱动电路100,且用于自显示驱动电路100接收重制垂直同步信号Re_Vsi、重制水平同步信号Re_His以及重制数据信号Re_Dsi。依据自显示驱动电路100接收到的这些信号,时序控制电路510可以提供多个时脉信号至数据驱动器520与扫描驱动器530,且时序控制电路510还可以提供图像数据至数据驱动器520。
数据驱动器520与扫描驱动器530分别透过多条扫描线SL与多条栅极线GL耦接于多个像素电路PX。多个像素电路PX的设置位置对应于多条扫描线SL与多条栅极线GL的交叉处。亦即,多个像素电路PX形成具有多列(column)像素电路PX与多行像素电路PX的矩阵,且所述矩阵位于主动区AA之内。数据驱动器520可以提供图像数据至扫描线SL,而扫描驱动器530可以控制像素电路PX接收图像数据的时间点。
在一些实施例中,显示驱动电路100用于依据最新收到的两个相邻的垂直起始脉波Vst之间的时间间隔计算一当前帧率。例如,当所述时间间隔为8.33毫秒(ms),则当前帧率为102赫兹(Hz)。当前帧率可以经由输出控制电路140传送至时序控制电路510。
在说明书及申请专利范围中使用了某些词汇来指称特定的元件。然而,所属技术领域中具有通常知识者应可理解,同样的元件可能会用不同的名词来称呼。说明书及申请专利范围并不以名称的差异做为区分元件的方式,而是以元件在功能上的差异来做为区分的基准。在说明书及申请专利范围所提及的“包含”为开放式的用语,故应解释成“包含但不限定于”。另外,“耦接”在此包含任何直接及间接的连接手段。因此,若文中描述第一元件耦接于第二元件,则代表第一元件可通过电性连接或无线传输、光学传输等信号连接方式而直接地连接于第二元件,或者通过其他元件或连接手段间接地电性或信号连接至该第二元件。
在此所使用的“及/或”的描述方式,包含所列举的其中之一或多个项目的任意组合。另外,除非说明书中特别指明,否则任何单数格的用语都同时包含复数格的涵义。
以上仅为本揭示文件的较佳实施例,凡依本揭示文件请求项所做的均等变化与修饰,皆应属本揭示文件的涵盖范围。

Claims (16)

1.一种显示驱动电路,用于驱动一显示面板,其特征在于,该显示驱动电路包含:
一时间记录电路,用于计算一第一垂直同步脉波和一第二垂直同步脉波之间的一第一时间间隔,其中该第二垂直同步脉波接续于该第一垂直同步脉波;
一储存电路,用于在该显示驱动电路接收到该第一垂直同步脉波时,储存对应于该第一垂直同步脉波的一显示数据;以及
一输出控制电路,耦接于该时间记录电路和该储存电路,其中当该显示驱动电路接收到该第二垂直同步脉波时,该输出控制电路输出多个数据片段至该显示面板,且该多个数据片段至少经由分割该显示数据所产生;
其中该多个数据片段以多个第二时间间隔被输出,且每个第二时间间隔正相关于该第一时间间隔。
2.根据权利要求1所述的显示驱动电路,其特征在于,该时间记录电路包含N个计数器,N为大于1的整数,且N等于将该显示面板的一最高帧率除以该显示面板的一最低帧率所得的一计算结果。
3.根据权利要求2所述的显示驱动电路,其特征在于,还用于接收多个垂直同步脉波,该多个垂直同步脉波包含该第一垂直同步脉波与该第二垂直同步脉波,
该N个计数器的每一者用于记录该多个垂直同步脉波中相邻的两对应垂直同步脉波之间的一对应时间间隔。
4.根据权利要求1所述的显示驱动电路,其特征在于,该输出控制电路还用于输出一第一垂直起始脉波和一第二垂直起始脉波以通知该显示面板对应地显示一第一帧画面和一第二帧画面,
在该显示驱动电路接收到该第二垂直同步脉波后,该第一垂直起始脉波被输出,
该第二垂直起始脉波接续于该第一垂直起始脉波被输出,且该第一垂直起始脉波与该第二垂直起始脉波间距该第一时间间隔。
5.根据权利要求4所述的显示驱动电路,其特征在于,该多个数据片段于该第一垂直起始脉波和该第二垂直起始脉波之间被输出。
6.根据权利要求1所述的显示驱动电路,其特征在于,该输出控制电路还用于以多个第三时间间隔输出多个水平起始脉波至该显示面板,且每个水平起始脉波用于通知该显示面板更新对应的一行(row)像素电路,
每个第三时间间隔正相关于该第一时间间隔,且相同或不同于每个第二时间间隔。
7.根据权利要求1所述的显示驱动电路,其特征在于,该输出控制电路还用于输出一当前帧率至该显示面板,且该当前帧率是依据该第一时间间隔所计算。
8.根据权利要求1所述的显示驱动电路,其特征在于,该多个数据片段是依据该显示数据乘上一增益值所得的一计算结果所产生,且该增益值正相关于该第一时间间隔。
9.一种显示驱动电路,用于驱动一显示面板,其特征在于,该显示驱动电路包含:
一时间记录电路,用于计算一第一垂直同步脉波和一第二垂直同步脉波之间的一第一时间间隔,其中该第二垂直同步脉波接续于该第一垂直同步脉波;
一储存电路,用于在该显示驱动电路接收到该第一垂直同步脉波时,储存对应于该第一垂直同步脉波的一显示数据;以及
一输出控制电路,耦接于该时间记录电路和该储存电路,其中当该显示驱动电路接收到该第二垂直同步脉波时,该输出控制电路输出多个数据副本至该显示面板,且每个数据副本至少经由复制该显示数据所产生;
其中该多个数据副本的数量正相关于该第一时间间隔。
10.根据权利要求9所述的显示驱动电路,其特征在于,该时间记录电路包含N个计数器,N为大于1的整数,且N等于将该显示面板的一最高帧率除以该显示面板的一最低帧率所得的一计算结果。
11.根据权利要求10所述的显示驱动电路,其特征在于,还用于接收多个垂直同步脉波,该多个垂直同步脉波包含该第一垂直同步脉波与该第二垂直同步脉波,
该N个计数器的每一者用于记录该多个垂直同步脉波中相邻的两对应垂直同步脉波之间的一对应时间间隔。
12.根据权利要求9所述的显示驱动电路,其特征在于,该输出控制电路还用于输出一第一垂直起始脉波和一第二垂直起始脉波以通知该显示面板对应地显示一第一帧画面和一第二帧画面,
在该显示驱动电路接收到该第二垂直同步脉波后,该第一垂直起始脉波被输出,
该第二垂直起始脉波接续于该第一垂直起始脉波被输出,且该第一垂直起始脉波与该第二垂直起始脉波间距该第一时间间隔。
13.根据权利要求12所述的显示驱动电路,其特征在于,该多个数据副本于该第一垂直起始脉波和该第二垂直起始脉波之间被输出。
14.根据权利要求9所述的显示驱动电路,其特征在于,该输出控制电路还用于输出一当前帧率至该显示面板,且该当前帧率是依据该第一时间间隔所计算。
15.根据权利要求9所述的显示驱动电路,其特征在于,每个数据副本是依据该显示数据乘上一增益值所得的一计算结果所产生,且该增益值正相关于该第一时间间隔。
16.根据权利要求9所述的显示驱动电路,其特征在于,在输出该多个数据副本后,该输出控制电路输出多个数据片段至该显示面板,且该多个数据片段至少经由分割该显示数据所产生。
CN202010682226.XA 2020-03-01 2020-07-15 适用于动态更新率的应用的显示驱动电路 Pending CN113345358A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/805,818 US11227561B2 (en) 2020-03-01 2020-03-01 Display driver circuit suitable for applications of variable refresh rate
US16/805,818 2020-03-01

Publications (1)

Publication Number Publication Date
CN113345358A true CN113345358A (zh) 2021-09-03

Family

ID=77463700

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010682226.XA Pending CN113345358A (zh) 2020-03-01 2020-07-15 适用于动态更新率的应用的显示驱动电路

Country Status (2)

Country Link
US (1) US11227561B2 (zh)
CN (1) CN113345358A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023097879A1 (zh) * 2021-12-04 2023-06-08 深圳市奥拓电子股份有限公司 一种刷新率自适应的调节方法、装置及led显示设备

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI823377B (zh) * 2022-05-05 2023-11-21 友達光電股份有限公司 顯示驅動系統與相關顯示裝置

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1350280A (zh) * 2000-09-25 2002-05-22 富士通日立等离子显示器股份有限公司 显示装置
WO2006100988A1 (ja) * 2005-03-18 2006-09-28 Sharp Kabushiki Kaisha 画像表示装置、画像表示モニター、およびテレビジョン受像機
CN103700348A (zh) * 2013-12-31 2014-04-02 深圳市华星光电技术有限公司 一种amoled驱动电路及其驱动方法
CN104464675A (zh) * 2014-10-24 2015-03-25 友达光电股份有限公司 电力管理方法与电力管理装置
US20150248873A1 (en) * 2012-09-28 2015-09-03 Sharp Kabushiki Kaisha Liquid-crystal display device and drive method thereof
CN105185284A (zh) * 2014-05-30 2015-12-23 辉达公司 可变刷新率系统中的动态帧重复
US20160148563A1 (en) * 2014-11-21 2016-05-26 Joled Inc. Display device
CN108665840A (zh) * 2017-03-27 2018-10-16 三星电子株式会社 显示器驱动设备
CN110164350A (zh) * 2018-02-12 2019-08-23 三星显示有限公司 对支持可变帧模式的显示装置进行操作的方法和显示装置
KR20190122056A (ko) * 2018-04-19 2019-10-29 엘지디스플레이 주식회사 전계 발광 표시장치와 그 구동 방법

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1350280A (zh) * 2000-09-25 2002-05-22 富士通日立等离子显示器股份有限公司 显示装置
WO2006100988A1 (ja) * 2005-03-18 2006-09-28 Sharp Kabushiki Kaisha 画像表示装置、画像表示モニター、およびテレビジョン受像機
US20150248873A1 (en) * 2012-09-28 2015-09-03 Sharp Kabushiki Kaisha Liquid-crystal display device and drive method thereof
CN103700348A (zh) * 2013-12-31 2014-04-02 深圳市华星光电技术有限公司 一种amoled驱动电路及其驱动方法
CN105185284A (zh) * 2014-05-30 2015-12-23 辉达公司 可变刷新率系统中的动态帧重复
CN104464675A (zh) * 2014-10-24 2015-03-25 友达光电股份有限公司 电力管理方法与电力管理装置
US20160148563A1 (en) * 2014-11-21 2016-05-26 Joled Inc. Display device
CN108665840A (zh) * 2017-03-27 2018-10-16 三星电子株式会社 显示器驱动设备
CN110164350A (zh) * 2018-02-12 2019-08-23 三星显示有限公司 对支持可变帧模式的显示装置进行操作的方法和显示装置
KR20190122056A (ko) * 2018-04-19 2019-10-29 엘지디스플레이 주식회사 전계 발광 표시장치와 그 구동 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023097879A1 (zh) * 2021-12-04 2023-06-08 深圳市奥拓电子股份有限公司 一种刷新率自适应的调节方法、装置及led显示设备

Also Published As

Publication number Publication date
US11227561B2 (en) 2022-01-18
US20210272529A1 (en) 2021-09-02

Similar Documents

Publication Publication Date Title
US10839755B2 (en) Display device capable of changing luminance depending on operating frequency
US6937224B1 (en) Liquid crystal display method and liquid crystal display device improving motion picture display grade
KR100563170B1 (ko) 표시 장치 및 그 구동 방법
US7391398B2 (en) Method and apparatus for displaying halftone in a liquid crystal display
JP5058524B2 (ja) 表示装置及びその駆動方法
US6094243A (en) Liquid crystal display device and method for driving the same
US7352350B2 (en) Display device
JPH08509818A (ja) 液晶表示装置における漏話補償方法及び装置
JP2008129576A (ja) 液晶表示装置及びその駆動方法
JP2002207463A (ja) 液晶表示装置
KR19980033287A (ko) 단순 행렬형 표시 장치를 구동하기 위한 구동 회로
CN113345358A (zh) 适用于动态更新率的应用的显示驱动电路
CN109166545B (zh) Ar/vr显示设备的驱动方法、驱动装置及显示设备
JP2006048074A (ja) 液晶表示装置
JP2005010579A (ja) ホールド型表示パネルの駆動方法
JP4121351B2 (ja) 液晶表示装置およびその駆動方法
KR20080064243A (ko) 표시 장치의 구동 장치
JP4732440B2 (ja) 表示装置
US20080122766A1 (en) Display device and driving method thereof
US6359600B1 (en) Matrix display device for displaying a lesser number of video lines on a greater number of display lines
JP2007521520A (ja) ディスプレイ装置及び駆動方法
JP2009042725A (ja) 動態残像を解決するディスプレーの駆動方法とそれを使用するドライバー
KR20020086270A (ko) 과도하게 큰 액정 이미저의 흑색 라인 삽입 시스템 및 방법
JP2009015103A (ja) 表示制御装置及びその制御方法
JP2004354577A (ja) 液晶表示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination