CN110164350A - 对支持可变帧模式的显示装置进行操作的方法和显示装置 - Google Patents

对支持可变帧模式的显示装置进行操作的方法和显示装置 Download PDF

Info

Publication number
CN110164350A
CN110164350A CN201910110801.6A CN201910110801A CN110164350A CN 110164350 A CN110164350 A CN 110164350A CN 201910110801 A CN201910110801 A CN 201910110801A CN 110164350 A CN110164350 A CN 110164350A
Authority
CN
China
Prior art keywords
frame
data
frame data
variable
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910110801.6A
Other languages
English (en)
Other versions
CN110164350B (zh
Inventor
金洪圭
金容范
朴普允
吕东铉
田炳吉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN110164350A publication Critical patent/CN110164350A/zh
Application granted granted Critical
Publication of CN110164350B publication Critical patent/CN110164350B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0127Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level by changing the field or frame frequency of the incoming video signal, e.g. frame rate converter
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • G09G2320/0214Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display with crosstalk due to leakage current of pixel switch in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/029Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本公开涉及对支持可变帧模式的显示装置进行操作的方法以及显示装置,所述方法包括:在帧周期中的恒定的有效周期期间接收帧数据,所述帧周期包括所述有效周期和可变消隐周期;在所述有效周期中,将接收到的所述帧数据写入到帧存储器;在所述有效周期中,将接收到的所述帧数据输出到数据驱动器,以基于接收到的所述帧数据来显示图像;对所述可变消隐周期的时间进行计数;以及当所述可变消隐周期的所述时间达到设定的阈值消隐时间时,在所述可变消隐周期中,将存储在所述帧存储器中的所述帧数据输出到所述数据驱动器,以基于存储在所述帧存储器中的所述帧数据来显示图像。

Description

对支持可变帧模式的显示装置进行操作的方法和显示装置
技术领域
本发明构思的示例性实施方式涉及显示装置,并且更具体地,涉及支持可变帧模式的显示装置以及对该显示装置进行操作的方法。
背景技术
显示装置通常可用(或者,以)约60Hz或更高的恒定帧速率来显示(或者,刷新)图像。然而,由向显示装置提供帧数据的主处理器(例如,图形处理单元(GPU)或图形卡)进行的渲染的帧速率可能与显示装置的刷新帧速率不同。具体地,当主处理器向显示装置提供需要复杂渲染的游戏图像(游戏的图像)的帧数据时,可能会加剧帧速率失配,并且可能发生撕裂现象,在撕裂现象中,帧速率失配在显示装置的图像中导致边界线。
为了防止撕裂现象,已开发出可变帧模式(例如,自由同步、G同步等),在可变帧模式中,主处理器通过改变每个帧中的消隐周期的长度来用可变帧速率向显示装置提供帧数据。支持可变帧模式的显示装置可与可变帧速率同步地显示(或者,刷新)图像,从而减少或防止撕裂现象。
然而,在以可变帧模式操作的显示装置中,与用恒定帧速率显示图像的正常模式中的消隐周期的长度相比,消隐周期的长度(或者,持续时间)可能增加,并且增加的消隐周期可能导致漏电流等,而这导致亮度劣化和图像品质劣化。
发明内容
一些示例性实施方式的方面涉及能够改善图像品质的对支持可变帧模式的显示装置进行操作的方法。
一些示例性实施方式的方面涉及能够改善图像品质的支持可变帧模式的显示装置。
根据示例性实施方式,提供了对支持可变帧模式的显示装置进行操作的方法。在该方法中,在帧周期中的恒定的有效周期期间接收帧数据,其中,帧周期包括有效周期和可变消隐周期。此处,在有效周期中,将接收到的帧数据写入帧存储器,在有效周期中,将接收到的帧数据输出到数据驱动器,以基于接收到的帧数据来显示图像,对可变消隐周期的时间进行计数,并且当可变消隐周期的时间达到设定或预定的阈值消隐时间时,在可变消隐周期中,将存储在帧存储器中的帧数据输出到数据驱动器,以基于存储在帧存储器中的帧数据来显示图像。
在示例性实施方式中,帧存储器可具有与一帧的帧数据对应的大小。
在示例性实施方式中,在当前帧中写入到帧存储器的帧数据可用于对待在下一帧中接收到的帧数据进行的动态电容补偿(DCC)操作。
在示例性实施方式中,可变消隐周期的时间可以使用包括在显示装置的时序控制器中的内部振荡器来计数。
在示例性实施方式中,阈值消隐时间可由主处理器设置。
在示例性实施方式中,从可变消隐周期的时间达到阈值消隐时间时到接收到新的帧数据时,存储在帧存储器中的帧数据可用恒定的帧速率被输出。
在示例性实施方式中,在可变帧模式中,帧数据可通过在预定帧速率范围内变化的帧速率从主处理器输入到显示装置,并且输出存储在帧存储器中的帧数据的恒定的帧速率可以是帧速率范围内的最大帧速率。
在示例性实施方式中,可在当前帧的有效周期中从帧存储器读取在前一帧中写入到帧存储器的前一帧数据,并且可基于前一帧数据,为在当前帧中接收到的帧数据执行校正(或校正处理)。
在示例性实施方式中,校正可为基于当前帧的帧数据与前一帧数据之间的差异对当前帧的帧数据进行的动态电容补偿(DCC)(或DDC操作)。
在示例性实施方式中,当在输出存储在帧存储器中的帧数据的同时接收到新的帧数据时,可停止输出存储在帧存储器中的帧数据,可将新的帧数据写入到帧存储器,并且可将新的帧数据输出到数据驱动器以基于新的帧数据来显示图像。
在示例性实施方式中,当在输出存储在帧存储器中的帧数据的同时接收到新的帧数据时,可继续输出存储在帧存储器中的帧数据,并且可将新的帧数据写入到帧存储器。
在示例性实施方式中,输出接收到的帧数据或存储在帧存储器中的帧数据的输出周期可短于接收帧数据的有效周期。
在示例性实施方式中,输出周期可短于或等于有效周期的一半。
在示例性实施方式中,帧存储器可具有与两帧的帧数据对应的大小。
在示例性实施方式中,可对从输出存储在帧存储器中的帧数据完成时的时间进行计数,并且当从输出存储在帧存储器中的帧数据完成时计数的时间达到设定的阈值插入时间时,可再次将存储在帧存储器中的帧数据输出到数据驱动器。
在示例性实施方式中,阈值插入时间可由主处理器设置。
在示例性实施方式中,提供了显示装置,该显示装置包括显示面板、栅极驱动器、数据驱动器、帧存储器和时序控制器,其中,显示面板包括多个像素,栅极驱动器配置成向多个像素提供栅极信号,数据驱动器配置成向多个像素提供数据信号,并且时序控制器配置成支持可变帧模式并且配置成控制栅极驱动器、数据驱动器和帧存储器。时序控制器在包括有效周期和可变消隐周期的帧周期中的恒定的有效周期期间接收帧数据。在有效周期中,时序控制器将接收到的帧数据写入到帧存储器,并且将接收到的帧数据输出到数据驱动器以基于接收到的帧数据来显示图像。当可变消隐周期的时间达到预定的阈值消隐时间时,时序控制器在可变消隐周期中将存储在帧存储器中的帧数据输出到数据驱动器,以基于存储在帧存储器中的帧数据来显示图像。
在示例性实施方式中,时序控制器可包括消隐时间计数器,其中,消隐时间计数器配置成对可变消隐周期的时间进行计数。
在示例性实施方式中,时序控制器还可包括数据处理单元,其中,数据处理单元配置成在当前帧的有效周期中从帧存储器读取在前一帧中写入到帧存储器的前一帧数据,并且配置成基于前一帧数据对在当前帧中接收到的帧数据执行校正。
在示例性实施方式中,校正可为基于当前帧的帧数据与前一帧数据之间的差异对当前帧的帧数据进行的动态电容补偿(DCC)。
如上所述,根据示例性实施方式的对支持可变帧模式的显示装置进行操作的方法和显示装置可对可变消隐周期的时间进行计数,并且当可变消隐周期的时间达到预定的阈值消隐时间时,可基于存储在帧存储器中的帧数据来显示图像,从而减少或防止在可变消隐周期中由漏电流引起的图像品质劣化。
另外,根据示例性实施方式的对支持可变帧模式的显示装置进行操作的方法和显示装置可在输入帧的可变消隐周期结束之前执行帧插入,并因此,可在没有输入帧与输出帧之间的帧延迟的情况下执行帧插入。
此外,根据示例性实施方式的对支持可变帧模式的显示装置进行操作的方法和显示装置可基于存储在用于设定或预定的校正或校正处理(例如,动态电容补偿(DCC))的帧存储器中的帧数据在可变消隐周期中显示图像,并因此,可在没有除了用于DCC的帧存储器以外的附加帧存储器的情况下执行可变消隐周期中的帧插入。
附图说明
通过结合附图的以下详细描述,将更清楚地理解说明性的、非限制性的示例性实施方式。
图1是示出根据示例性实施方式的显示装置的框图。
图2是示出在可变帧模式中输入到显示装置的帧数据的实例的视图。
图3是示出根据示例性实施方式的对支持可变帧模式的显示装置进行操作的方法的流程图。
图4是用于描述对图3中所示的支持可变帧模式的显示装置进行操作的方法的实例的时序图。
图5是示出根据示例性实施方式的对支持可变帧模式的显示装置进行操作的方法的流程图。
图6是用于描述对图5中所示的支持可变帧模式的显示装置进行操作的方法的实例的时序图。
图7是示出根据示例性实施方式的对支持可变帧模式的显示装置进行操作的方法的流程图。
图8是用于描述对图7中所示的支持可变帧模式的显示装置进行操作的方法的实例的时序图。
图9是示出根据示例性实施方式的对支持可变帧模式的显示装置进行操作的方法的流程图。
图10是用于描述对图9中所示的支持可变帧模式的显示装置进行操作的方法的实例的时序图。
图11是示出根据示例性实施方式的对支持可变帧模式的显示装置进行操作的方法的流程图。
图12是用于描述对图11中所示的支持可变帧模式的显示装置进行操作的方法的实例的时序图。
具体实施方式
在下文中,将参照附图对本发明构思的实施方式进行详细解释。
图1是示出根据示例性实施方式的显示装置的框图,并且图2是示出在可变帧模式中输入到显示装置的帧数据的实例的视图。
参照图1,显示装置100包括显示面板110(其包括多个像素PX)、栅极驱动器120(其向多个像素PX提供栅极信号)、数据驱动器130(其向多个像素PX提供数据信号)、帧存储器160和时序控制器140(其控制栅极驱动器120、数据驱动器130和帧存储器160)。
显示面板110可包括多个栅极线GL1至GLm、多个数据线DL1、DL2至DLn以及多个像素PX,其中,多个像素PX与多个栅极线GL1至GLm以及多个数据线DL1、DL2至DLn联接。在一些示例性实施方式中,如图1中所示,每个像素PX可包括开关晶体管和与开关晶体管联接的液晶电容器,并且显示面板110可为液晶显示(LCD)面板。在其它示例性实施方式中,每个像素PX可包括至少两个晶体管、至少一个电容器和有机发光二极管(OLED),并且显示面板110可为OLED显示面板。然而,显示面板110可不限于LCD面板和OLED显示面板,并且可为任何合适的显示面板。
栅极驱动器120可基于来自时序控制器140的栅极控制信号CTRL1来生成栅极信号,并且可将栅极信号顺序地施加到多个栅极线GL1至GLm。在一些示例性实施方式中,栅极控制信号CTRL1可包括栅极时钟信号和扫描起始脉冲,但不限于此。根据示例性实施方式,栅极驱动器120可直接安装在显示面板110上、以带载封装(TCP)的形式联接到显示面板110、或者可集成在显示面板110的外围部分中。
数据驱动器130可基于从时序控制器140输出的帧数据ODAT和数据控制信号CTRL2来生成数据信号,并且可将数据信号施加到多个数据线DL1、DL2至DLn。在一些示例性实施方式中,数据控制信号CTRL2可包括水平起始信号和负载信号,但不限于此。根据示例性实施方式,数据驱动器130可直接安装在显示面板110上、以TCP的形式联接到显示面板110、或者可集成在显示面板110的外围部分中。
时序控制器140可从外部主处理器(例如,图形处理单元(GPU)或图形卡)接收帧数据IDAT和控制信号CTRL。在一些示例性实施方式中,帧数据IDAT可为包括红色图像数据、绿色图像数据和蓝色图像数据的RGB数据。在一些示例性实施方式中,控制信号CTRL可包括数据使能信号和像素时钟信号,但不限于此。时序控制器140可基于控制信号CTRL和帧数据IDAT来生成栅极控制信号CTRL1、数据控制信号CTRL2和输出帧数据ODAT。时序控制器140可通过将栅极控制信号CTRL1提供给栅极驱动器120来控制栅极驱动器120的操作,并且可通过将数据控制信号CTRL2和输出帧数据ODAT提供给数据驱动器130来控制数据驱动器130的操作。
时序控制器140可支持可变帧模式,在可变帧模式中,主处理器通过改变每帧中的消隐周期的长度(或者,时间)来以可变帧速率将帧数据IDAT提供给显示装置100,并且时序控制器140与可变帧速率同步地将帧数据ODAT提供给数据驱动器130,以便用可变帧速率来显示(或者,刷新)图像。例如,可变帧模式可包括自由同步模式、G同步模式等。
例如,如图2中所示,由主处理器(例如,GPU或图形卡)进行的每个渲染的周期220、240、260可不为恒定的(具体地,在渲染游戏图像数据的情况下),并且在可变帧模式中,主处理器可分别与这些不规则的渲染周期220、240、260同步地将帧数据210、230、250提供给显示装置100。具体地,在可变帧模式中,主处理器可通过改变每个帧周期FP1、FP2、FP3中的消隐周期BP1、BP2、BP3(即,分别在帧周期FP1、FP2和FP3中的每个中的消隐周期BP1、BP2和BP3中的每个)的长度(或者,持续时间)来用可变帧速率将帧数据210、230、250提供给显示装置100。在图2的实例中,主处理器可在第一帧周期FP1的第一有效周期AP1期间输出第一帧数据210,可继续第一帧周期FP1的第一消隐周期BP1,直到完成用于第二帧数据230的渲染220,主处理器可在第二帧周期FP2的第二有效周期AP2期间输出第二帧数据230,可继续第二帧周期FP2的第二消隐周期BP2,直到完成用于第三帧数据250的渲染240,主处理器可在第三帧周期FP3的第三有效周期AP3期间输出第三帧数据250,并且可继续第三帧周期FP3的第三消隐周期BP3,直到完成用于第四帧数据的渲染260。相应地,在可变帧模式中,帧周期FP1、FP2和FP3中的每个可包括恒定的有效周期AP1、AP2、AP3和可变消隐周期BP1、BP2、BP3。
支持可变帧模式的时序控制器140可在包括恒定的有效周期和可变消隐周期的帧周期中的有效周期期间接收帧数据IDAT。在有效周期中,时序控制器140可将接收到的帧数据IDAT输出到数据驱动器130,以基于接收到的帧数据IDAT来显示图像。因此,时序控制器140可用可变帧速率接收帧数据IDAT,并且可用可变帧速率将帧数据ODAT输出到数据驱动器130。相应地,支持可变帧模式的显示装置100可与可变帧速率同步地显示(或者,刷新)图像,从而减少或防止由帧速率失配而引起的撕裂现象。
此外,在接收帧数据IDAT的有效周期期间,时序控制器140可将接收到的帧数据IDAT写入帧存储器160。在一些示例性实施方式中,写入帧存储器160的帧数据IDAT可用于对在下一帧中接收到的帧数据的校正(例如,动态电容补偿(DCC)),但不限于用于此。在一些示例性实施方式中,帧存储器160可具有与一帧的帧数据IDAT对应的大小。在其它示例性实施方式中,帧数据ODAT的输出速度可快于帧数据IDAT的输入速度,并且在这种情况下,帧存储器160可具有与两帧的帧数据IDAT对应的大小。在一些示例性实施方式中,如图1中所示,帧存储器160可包括在时序控制器140中。在其它示例性实施方式中,帧存储器160可位于时序控制器140外部。
在可变帧模式中,由于可变消隐周期的长度(或者,持续时间)可在每帧中改变,因此与用恒定帧速率显示图像的正常模式中的消隐周期的长度相比,可变消隐周期的长度(或者,持续时间)可增加,并且增加的消隐周期可能导致漏电流等,而这导致亮度劣化和图像品质劣化。
为了减少或防止在可变消隐周期中由漏电流引起的图像品质劣化,当可变消隐周期的时间达到设定或预定的阈值消隐时间时,根据示例性实施方式的时序控制器140可将存储在帧存储器160中的帧数据ODAT输出到数据驱动器130以基于存储在帧存储器160中的帧数据ODAT来显示图像。此处,对存储在帧存储器160中的帧数据ODAT的输出和显示可被称为帧插入。为了执行这种帧插入,时序控制器140可包括对可变消隐周期的时间进行计数的消隐时间计数器170。例如,消隐时间计数器170可通过使用包括在时序控制器140中的内部振荡器,在可变消隐周期期间,对内部振荡器的时钟(或者,使用时钟生成的消隐数据使能脉冲(或者,消隐数据使能信号))进行计数,并且可对计数的时钟的数量与对应于阈值消隐时间的时钟的数量进行比较。然而,消隐时间计数器170的操作可不限于上述操作。相应地,即使可变消隐周期的时间过度增加,当可变消隐周期的时间达到阈值消隐时间时也可输出存储在帧存储器160中的帧数据ODAT,可基于输出的帧数据ODAT来显示(或者,刷新)图像,并因此,能够减少或防止在可变消隐周期中由漏电流引起的图像品质劣化。在一些示例性实施方式中,可在制造显示装置100时设置阈值消隐时间。在其它示例性实施方式中,阈值消隐时间可在显示装置100操作时由主处理器设置。
在一些示例性实施方式中,时序控制器140还可包括对接收到的帧数据IDAT执行校正的数据处理单元150。在当前帧的有效周期中,数据处理单元150可从帧存储器160读取在前一帧中写入帧存储器160的前一帧数据,并且可基于前一帧数据对在当前帧中接收到的帧数据IDAT执行校正。在一些示例性实施方式中,作为校正,数据处理单元150可基于当前帧的帧数据IDAT与前一帧数据之间的差异对当前帧的帧数据IDAT执行动态电容补偿(DCC)。在一些示例性实施方式中,在有效周期中,从帧存储器160读取前一帧数据以及将接收到的帧数据IDAT写入帧存储器160可被执行基本相同的时间长度。在这种情况下,读取前一帧数据的开始时间点可在写入接收到的帧数据IDAT的开始时间点之前,并因此,即使帧存储器160具有与一帧的帧数据IDAT对应的大小,也可不会发生读取与写入之间的数据损坏。
如上所述,根据示例性实施方式的显示装置100可对可变消隐周期的时间进行计数,并且当可变消隐周期的时间达到阈值消隐时间时,可基于存储在帧存储器160中的帧数据ODAT来显示图像,从而减少或防止在可变消隐周期中由漏电流引起的图像品质劣化。此外,在根据示例性实施方式的显示装置100中,由于在可变消隐周期结束之前执行帧插入,因此可在没有输入帧与输出帧之间的帧延迟的情况下执行帧插入。此外,根据示例性实施方式的显示装置100可基于存储在用于校正(例如,DCC)的帧存储器160中的帧数据在可变消隐周期中显示图像,并因此,在没有用于DCC的帧存储器160以外的附加帧存储器的情况下,可在可变消隐周期中执行帧插入。
图3是示出根据示例性实施方式的对支持可变帧模式的显示装置进行操作的方法的流程图,并且图4是用于描述对图3中所示的支持可变帧模式的显示装置进行操作的方法的实例的时序图。
参照图1、图3和图4,在对支持可变帧模式的显示装置100进行操作的方法中,在包括有效周期AP1、AP2、AP3、AP4和可变消隐周期BP1、BP2、BP3、BP4的帧周期FP1、FP2、FP3、FP4中的恒定有效周期AP1、AP2、AP3、AP4期间,时序控制器140可接收帧数据IDAT(S310)。
在有效周期AP1、AP2、AP3、AP4中,时序控制器140可将接收到的帧数据IDAT写入帧存储器160(S320),并且可将接收到的帧数据IDAT作为输出帧数据ODAT输出到数据驱动器130以基于接收到的帧数据IDAT来显示图像(S330)。例如,在第一帧周期FP1的第一有效周期AP1中,时序控制器140可接收第一帧数据FRAME1,可将第一帧数据FRAME1写入帧存储器160,并且可将第一帧数据FRAME1输出到数据驱动器130。数据驱动器130可向显示面板110提供与第一帧数据FRAME1对应的数据信号,并且显示面板110可响应于数据信号来显示(或者,刷新)图像。
在有效周期AP1、AP2、AP3、AP4结束之后,消隐时间计数器170可对可变消隐周期BP1、BP2、BP3、BP4的时间进行计数(S340),并且如果在可变消隐周期BP1、BP2、BP3、BP4的时间达到设定或预定的阈值消隐时间TBT之前接收到新的帧数据(S350:否),则时序控制器140可再次执行接收(S310)新的帧数据、写入(S320)到帧存储器160以及输出(S330)到数据驱动器130。例如,如果在第一可变消隐周期BP1的时间达到阈值消隐时间TBT之前输入第二帧数据FRAME2,则时序控制器140可接收第二帧数据FRAME2,可将第二帧数据FRAME2写入帧存储器160,并且可将第二帧数据FRAME2输出到数据驱动器130以基于第二帧数据FRAME2来显示图像。在一些示例性实施方式中,消隐时间计数器170可通过使用包括在时序控制器140中的内部振荡器来对可变消隐周期BP1、BP2、BP3、BP4的时间进行计数(但不限于通过使用包括在时序控制器140中的内部振荡器来对可变消隐周期BP1、BP2、BP3、BP4的时间进行计数)。在一些示例性实施方式中,阈值消隐时间TBT可由主处理器设置。
当可变消隐周期BP1、BP2、BP3、BP4的时间达到阈值消隐时间TBT时(S350:是),时序控制器140可读取存储在帧存储器160中的帧数据(S360),并且可将读取的帧数据ODAT输出到数据驱动器130以显示与读取的帧数据ODAT对应的图像(S370)。例如,当第二可变消隐周期BP2的时间达到阈值消隐时间TBT时,时序控制器140可从帧存储器160读取第二帧数据FRAME2,并且可将第二帧数据FRAME2输出到数据驱动器130以显示与第二帧数据FRAME2对应的图像。相应地,虽然在第二可变消隐周期BP2期间帧数据IDAT未被输入,但是显示装置100可显示(或者,刷新)图像,从而减少或防止由漏电流引起的图像品质劣化等。
如果新的帧数据未被输入(S380:否),则时序控制器140可再次执行从帧存储器160读取(S360)并输出(S370)到数据驱动器130。例如,时序控制器140可再次执行第二帧数据FRAME2的读取和输出。在一些示例性实施方式中,在从可变消隐周期BP1、BP2、BP3、BP4的时间达到阈值消隐时间TBT时至接收到新的帧数据时的周期期间,时序控制器140可用恒定帧速率输出存储在帧存储器160中的帧数据ODAT。例如,直到第三帧数据FRAME3被输入,时序控制器140可用恒定帧速率将存储在帧存储器160中的第二帧数据FRAME2输出到数据驱动器130。在一些示例性实施方式中,在可变帧模式中,帧数据IDAT可用在设定或预定的帧速率范围内改变的帧速率从主处理器输入到显示装置100,并且存储在帧存储器160中的帧数据ODAT被输出的恒定帧速率(或者,帧插入的帧速率)为该帧速率范围内的最大帧速率。例如,帧数据IDAT可在可变帧模式中用约25Hz到约144Hz的范围内的可变帧速率输入,并且帧插入的帧速率可为约144Hz。在图4的实例中,在第二可变消隐周期BP2期间,存储在帧存储器160中的第二帧数据FRAME2可用约144Hz输出到数据驱动器130。
如果新的帧数据被输入(S380:是),则时序控制器140可再次执行接收(S310)新的帧数据、写入(S320)到帧存储器160以及输出(S330)到数据驱动器130。例如,如果第三帧数据FRAME3被输入,则时序控制器140可接收第三帧数据FRAME3,可将第三帧数据FRAME3(或者,F3)写入帧存储器160,并且可将第三帧数据FRAME3输出到数据驱动器130以显示与第三帧数据FRAME3对应的图像。此外,可用可变帧速率接收第三帧数据FRAME3和随后的第四帧数据FRAME4和第五帧数据FRAME5;以及,当每个可变消隐周期(例如,BP4)的时间达到阈值消隐时间TBT时,可执行输出存储在帧存储器160中的帧数据(例如,FRAME4)或帧插入。
图5是示出根据示例性实施方式的对支持可变帧模式的显示装置进行操作的方法的流程图,并且图6是用于描述对图5中所示的支持可变帧模式的显示装置进行操作的方法的实例的时序图。
参照图1、图5和图6,在对支持可变帧模式的显示装置100进行操作的方法中,在包括有效周期AP1、AP2、AP3、AP4和可变消隐周期BP1、BP2、BP3、BP4的帧周期FP1、FP2、FP3、FP4中的恒定有效周期AP1、AP2、AP3、AP4期间,时序控制器140可接收帧数据IDAT(S410)。
在有效周期AP1、AP2、AP3、AP4中,时序控制器140可从帧存储器160读取前一帧数据(S415),可将接收到的帧数据IDAT写入帧存储器160(S420),可基于前一帧数据为接收到的帧数据IDAT执行校正(S425),并且可将经校正的帧数据ODAT输出到数据驱动器130(S430)。例如,在第一有效周期AP1中,时序控制器140可接收第一帧数据FRAME1,可从帧存储器160读取前一帧数据FRAME0,可将第一帧数据FRAME1写入帧存储器160,可基于前一帧数据FRAME0为第一帧数据FRAME1执行校正,并且可将经校正的第一帧数据FRAME1输出到数据驱动器130。在一些示例性实施方式中,作为校正,时序控制器140的数据处理单元150可基于当前帧的帧数据IDAT与前一帧数据之间的差异对当前帧的帧数据IDAT执行动态电容补偿(DCC)。此外,在一些示例性实施方式中,在这种情况下,读取(S415)前一帧数据的开始时间点可在写入(S420)接收到的帧数据IDAT的开始时间点之前,并因此,即使帧存储器160具有与一帧的帧数据IDAT对应的大小,也可不会发生读取(S415)与写入(S420)之间的数据损坏。
在有效周期AP1、AP2、AP3、AP4结束之后,消隐时间计数器170可对可变消隐周期BP1、BP2、BP3、BP4的时间进行计数(S435),并且如果在可变消隐周期BP1、BP2、BP3、BP4的时间达到设定或预定的阈值消隐时间TBT之前接收到新的帧数据(S440:否),则时序控制器140可再次执行接收(S410)新的帧数据、从帧存储器160读取(S415)、写入(S420)到帧存储器160、校正(S425)以及输出(S430)到数据驱动器130。
当可变消隐周期BP1、BP2、BP3、BP4的时间达到阈值消隐时间TBT时(S440:是),时序控制器140可读取存储在帧存储器160中的帧数据(S445),并且可将读取的帧数据ODAT输出到数据驱动器130以显示与读取的帧数据ODAT对应的图像(S450)。如果新的帧数据未被输入(S455:否且S490:否),则时序控制器140可再次执行从帧存储器160读取(S445)以及输出(S450)到数据驱动器130。
如果在将从帧存储器160读取的帧数据ODAT输出到数据驱动器130的同时输入新的帧数据(S455:是),则时序控制器140可停止输出读取的帧数据ODAT(S460)。此外,时序控制器140可通过将重置信号提供给栅极驱动器120来控制栅极驱动器120停止顺序地输出栅极信号。然后,时序控制器140可再次执行接收(S410)新的帧数据、从帧存储器160读取(S415)、写入(S420)到帧存储器160、校正(S425)以及输出(S430)到数据驱动器130。例如,如图6中所示,在阈值消隐时间TBT之后的第二可变消隐周期BP2中,时序控制器140可用恒定帧速率将存储在帧存储器160中的第二帧数据FRAME2输出到数据驱动器130。此外,如果在输出第二帧数据FRAME2期间接收到第三帧数据FRAME3,则时序控制器140可停止输出第二帧数据FRAME2,可重置栅极驱动器120和/或数据驱动器130,并且可再次执行接收(S410)第三帧数据FRAME3、从帧存储器160读取(S415)第二帧数据FRAME2、将第三帧数据FRAME3写入(S420)到帧存储器160、基于第二帧数据FRAME2为第三帧数据FRAME3进行校正(S425)、以及将经校正的第三帧数据FRAME3输出(S430)到数据驱动器130。
如果在将从帧存储器160读取的帧数据ODAT输出到数据驱动器130之后新的帧数据被输入(S490:是),则时序控制器140可再次执行接收(S410)新的帧数据、从帧存储器160读取(S415)、写入(S420)帧存储器160、校正(S425)以及输出(S430)到数据驱动器130。
图7是示出根据示例性实施方式的对支持可变帧模式的显示装置进行操作的方法的流程图,并且图8是用于描述对图7中所示的支持可变帧模式的显示装置进行操作的方法的实例的时序图。
图7和图8中所示的方法可与图5和图6中所示的方法相似,除了即使在输出读取的帧数据的同时输入新的帧数据(S455:是),也会继续输出读取的帧数据(S465)。
参照图1、图7和图8,即使在输出从帧存储器160读取的帧数据ODAT的同时输入新的帧数据(S455:是),时序控制器140也可继续输出从帧存储器160读取的帧数据ODAT(S465)。此外,时序控制器140可接收新的帧数据IDAT(S470),并且可将新的帧数据IDAT写入帧存储器160(S475)。例如,如图8中所示,在阈值消隐时间TBT之后的第二可变消隐周期BP2中,时序控制器140可用恒定帧速率将存储在帧存储器160中的第二帧数据FRAME2输出到数据驱动器130。此外,如果在输出第二帧数据FRAME2期间输入第三帧数据FRAME3,时序控制器140可继续输出第二帧数据FRAME2,直到整个第二帧数据FRAME2被输出。此外,时序控制器140可接收第三帧数据FRAME3,并且可将第三帧数据FRAME3写入帧存储器160。
在接收到新的帧数据(例如,FRAME3)之后,如果可变消隐周期(例如,BP3)的时间达到阈值消隐时间TBT(S440:是),则时序控制器140可将存储在帧存储器160中的帧数据(例如,FRAME3)输出到数据驱动器130(S445和S450)。可选地,如图8中所示,在接收到新的帧数据(例如,FRAME3)之后,如果在第三可变消隐周期BP3的时间达到阈值消隐时间TBT之前输入第四帧数据FRAME4(S440:否),则时序控制器140可再次执行接收(S410)第四帧数据FRAME4、从帧存储器160读取(S415)第三帧数据FRAME3、将第四帧数据FRAME4写入(S420)帧存储器160、基于第三帧数据FRAME3为第四帧数据FRAME4进行校正(S425)以及将经校正的第四帧数据FRAME4输出(S430)到数据驱动器130。
图9是示出根据示例性实施方式的对支持可变帧模式的显示装置进行操作的方法的流程图,并且图10是用于描述对图9中所示的支持可变帧模式的显示装置进行操作的方法的实例的时序图。
参照图1、图9和图10,在对图9和图10中所示的显示装置100进行操作的方法中,从时序控制器140向数据驱动器130输出帧数据ODAT的输出周期可短于从主处理器向时序控制器140输入帧数据IDAT的有效周期AP1、AP2、AP3、AP4。在一些示例性实施方式中,输出周期可短于或等于有效周期AP1、AP2、AP3、AP4的一半。例如,时序控制器140可与像素时钟频率同步地将帧数据ODAT输出到数据驱动器130,其中,所述像素时钟频率为从主处理器接收到的像素时钟频率的两倍(以上)。在一些示例性实施方式中,为了将输出周期减小到短于或等于有效周期AP1、AP2、AP3、AP4的一半,时序控制器140可包括具有与两帧的帧数据IDAT对应的大小的帧存储器160,或可包括两个帧存储器160,其中,每个帧存储器160具有与一帧的帧数据IDAT对应的大小。
在图9和图10中所示的方法中,时序控制器140可在有效周期AP1、AP2、AP3、AP4期间接收帧数据IDAT(S510)。在有效周期AP1、AP2、AP3、AP4中,时序控制器140可将接收到的帧数据IDAT写入两个帧存储器160中的一个(S515)。在有效周期AP1、AP2、AP3、AP4的一部分期间,或者在比有效周期AP1、AP2、AP3、AP4短的输出周期期间,时序控制器140可从两个帧存储器160中的另一个读取前一帧数据(S520),可基于前一帧数据为接收到的帧数据IDAT执行校正(S525),并且可将经校正的帧数据ODAT输出到数据驱动器(S530)。例如,在第一有效周期AP1中,时序控制器140可接收第一帧数据FRAME1(或者,F1),并且可将第一帧数据FRAME1写入帧存储器160。此外,在第一有效周期AP1的一部分期间,或者在比第一有效周期AP1短的输出周期期间,时序控制器可从帧存储器160读取前一帧数据F0,可对第一帧数据F1执行校正,并且可将经校正的第一帧数据F1输出到数据驱动器130。
在有效周期AP1、AP2、AP3、AP4结束之后,消隐时间计数器170可对可变消隐周期BP1、BP2、BP3、BP4的时间进行计数(S535),并且当可变消隐周期BP1、BP2、BP3、BP4的时间达到设定或预定的阈值消隐时间TBT时(S540:是),在比有效周期AP1、AP2、AP3、AP4短的输出周期期间,时序控制器140可读取存储在帧存储器160中的帧数据ODAT(S545),并且可将读取的帧数据ODAT输出到数据驱动器130以显示与读取的帧数据ODAT对应的图像(S550)。
在图9和图10中所示的方法中,由于在短于或等于有效周期AP1、AP2、AP3、AP4的一半的输出周期期间将帧数据ODAT从时序控制器140输出到数据驱动器130,即使在输出从帧存储器160读取的帧数据ODAT的同时输入新的帧数据(S590:是),从帧存储器160读取的帧数据ODAT的输出与新的帧数据的输出也可不会彼此重叠。例如,如图10中所示,在阈值消隐时间TBT之后的第二可变消隐周期BP2中,如果在输出存储在帧存储器160中的第二帧数据F2的同时输入第三帧数据FRAME3,则可在完成第二帧数据F2的输出之后输出第三帧数据F3,并且第二帧数据F2的输出与第三帧数据F3的输出可不重叠。
图11是示出根据示例性实施方式的对支持可变帧模式的显示装置进行操作的方法的流程图,并且图12是用于描述对图11中所示的支持可变帧模式的显示装置进行操作的方法的实例的时序图。
图11和图12中所示的方法可与图3和图4中所示的方法相似,除了可对从完成存储在帧存储器160中的帧数据ODAT的输出时的时间开始计数(S390),并且当计数时间达到设定或预定的阈值插入时间TIT时(S395:是),存储在帧存储器160中的帧数据ODAT可再次输出到数据驱动器130(S360和S370)。
例如,如图12中所示,当第二可变消隐周期BP2的时间达到阈值消隐时间TBT时,时序控制器140可从帧存储器160读取第二帧数据FRAME2,并且可将第二帧数据FRAME2输出到数据驱动器130以显示与第二帧数据FRAME2对应的图像。当从读取自帧存储器160的第二帧数据FRAME2的输出完成时的时间达到阈值插入时间TIT时,可再次输出从帧存储器160读取的第二帧数据FRAME2。在一些示例性实施方式中,阈值插入时间TIT可由主处理器设置(但不限于可由主处理器设置)。在这种情况下,帧插入的帧速率可通过调节阈值插入时间TIT来进行调节。
本发明构思的一个或多个实施方式可应用于支持可变帧模式的任何合适的显示装置,以及包括该显示装置的任何电子装置。例如,本发明构思的一个或多个实施方式可应用于电视(TV)、数字TV、3D TV、智能电话、可穿戴电子装置、平板电脑、移动电话、个人计算机(PC)、家用电器、笔记本电脑、个人数字助理(PDA)、便携式多媒体播放器(PMP)、数码相机、音乐播放器、便携式游戏机、导航装置等。
如本文所使用的,措辞“基本上(substantially)”、“约(about)”以及类似措辞用作近似的措辞而不是程度的措辞,并且旨在考虑本领域普通技术人员将认识到的测量值或计算值的固有偏差。此外,当描述本发明构思的实施方式时,“可(may)”的使用是指“本发明构思的一个或多个实施方式”。此外,措辞“示例性的(exmplary)”旨在指示实例或者说明。
如本文中所使用的,措辞“使用(use)”、“使用(using)”和“使用(used)”可被考虑为分别与措辞“利用(utilize)”、“利用(utilizing)”和“利用(utilized)”同义。
本文中所描述的根据本发明实施方式的显示装置和/或任何其它相关装置或部件可利用任何合适的硬件、固件(例如,专用集成电路)、软件或软件、固件和硬件的组合来实现。例如,装置的各种部件可形成在一个集成电路(IC)芯片上或形成在单独的IC芯片上。另外,装置的各种部件可实现在柔性印刷电路膜、带载封装(TCP)、印刷电路板(PCB)上,或可形成在一个衬底上。另外,装置的各种部件可为在一个或多个计算装置中在一个或多个处理器上运行从而执行计算机程序指令以及与其它系统部件交互以执行本文中所描述的各种功能的进程或线程。计算机程序指令存储在存储器中,而该存储器可使用标准存储装置(诸如,例如,随机存取存储器(RAM))实现在计算装置中。计算机程序指令也可存储在其它非暂时性计算机可读介质(诸如,例如,CD-ROM、闪存驱动器等)中。而且,本领域技术人员应该认识到,在不背离本发明示例性实施方式的范围的情况下,各种计算装置的功能可组合或集成到单个计算装置中,或者特定计算装置的功能可分布在一个或多个其它计算装置上。
前述内容是对本发明构思的示例性实施方式的说明并且不应被解释为对其的限制。虽然已描述了一些示例性实施方式,但是本领域技术人员将容易地理解,能够在实质上不背离本发明构思的新颖性教导和优点的情况下对示例性实施方式进行诸多修改。相应地,所有这种修改旨在包括在如权利要求书中所限定的本发明构思的范围内。因此,应理解,上述内容是对各种示例性实施方式的说明,并且不应被解释为限于所公开的具体示例性实施方式,并且应理解,对于所公开的示例性实施方式以及其它示例性实施方式的修改旨在包括在随附的权利要求书及其等同的范围内。

Claims (20)

1.对支持可变帧模式的显示装置进行操作的方法,所述方法包括:
在帧周期中的恒定的有效周期期间接收帧数据,所述帧周期包括所述有效周期和可变消隐周期;
在所述有效周期中,将接收到的所述帧数据写入到帧存储器;
在所述有效周期中,将接收到的所述帧数据输出到数据驱动器,以基于接收到的所述帧数据来显示图像;
对所述可变消隐周期的时间进行计数;以及
当所述可变消隐周期的所述时间达到设定的阈值消隐时间时,在所述可变消隐周期中,将存储在所述帧存储器中的所述帧数据输出到所述数据驱动器,以基于存储在所述帧存储器中的所述帧数据来显示图像。
2.如权利要求1所述的方法,其中,所述帧存储器具有与一帧的所述帧数据对应的大小。
3.如权利要求1所述的方法,其中,在当前帧中写入到所述帧存储器的所述帧数据用于对待在下一帧中接收到的帧数据进行的动态电容补偿操作。
4.如权利要求1所述的方法,其中,所述可变消隐周期的所述时间是使用包括在所述显示装置的时序控制器中的内部振荡器来计数的。
5.如权利要求1所述的方法,其中,所述阈值消隐时间能够由主处理器设置。
6.如权利要求1所述的方法,其中,从所述可变消隐周期的所述时间达到所述阈值消隐时间时到接收到新的帧数据时,存储在所述帧存储器中的所述帧数据用恒定的帧速率被输出。
7.如权利要求6所述的方法,其中,在所述可变帧模式中,所述帧数据通过在设定的帧速率范围内变化的帧速率从主处理器输入到所述显示装置,以及
其中,输出存储在所述帧存储器中的所述帧数据的所述恒定的帧速率是所述帧速率范围内的最大帧速率。
8.如权利要求1所述的方法,还包括:
在当前帧的所述有效周期中从所述帧存储器读取在前一帧中写入到所述帧存储器的前一帧数据;以及
基于所述前一帧数据,为在所述当前帧中接收到的所述帧数据执行校正。
9.如权利要求8所述的方法,其中,所述校正为基于所述当前帧的所述帧数据与所述前一帧数据之间的差异对所述当前帧的所述帧数据进行的动态电容补偿。
10.如权利要求1所述的方法,其中,当在输出存储在所述帧存储器中的所述帧数据的同时接收到新的帧数据时,停止输出存储在所述帧存储器中的所述帧数据,将所述新的帧数据写入到所述帧存储器,并且将所述新的帧数据输出到所述数据驱动器以基于所述新的帧数据来显示图像。
11.如权利要求1所述的方法,其中,当在输出存储在所述帧存储器中的所述帧数据的同时接收到新的帧数据时,继续输出存储在所述帧存储器中的所述帧数据,并且将所述新的帧数据写入到所述帧存储器。
12.如权利要求1所述的方法,其中,输出接收到的所述帧数据或存储在所述帧存储器中的所述帧数据的输出周期短于接收所述帧数据的所述有效周期。
13.如权利要求12所述的方法,其中,所述输出周期短于或等于所述有效周期的一半。
14.如权利要求12所述的方法,其中,所述帧存储器具有与两帧的所述帧数据对应的大小。
15.如权利要求1所述的方法,还包括:
对从输出存储在所述帧存储器中的所述帧数据完成时的时间进行计数;以及
当从输出存储在所述帧存储器中的所述帧数据完成时计数的所述时间达到设定的阈值插入时间时,再次将存储在所述帧存储器中的所述帧数据输出到所述数据驱动器。
16.如权利要求15所述的方法,其中,所述阈值插入时间能够由主处理器设置。
17.显示装置,包括:
显示面板,所述显示面板包括多个像素;
栅极驱动器,所述栅极驱动器配置成向所述多个像素提供栅极信号;
数据驱动器,所述数据驱动器配置成向所述多个像素提供数据信号;
帧存储器;以及
时序控制器,所述时序控制器配置成支持可变帧模式,并且配置成控制所述栅极驱动器、所述数据驱动器和所述帧存储器,
其中,所述时序控制器配置成在包括有效周期和可变消隐周期的帧周期中的恒定的有效周期期间接收帧数据,
其中,在所述有效周期中,所述时序控制器配置成将接收到的所述帧数据写入到所述帧存储器,并且将接收到的所述帧数据输出到所述数据驱动器以基于接收到的所述帧数据来显示图像,以及
其中,当所述可变消隐周期的时间达到设定的阈值消隐时间时,所述时序控制器配置成在所述可变消隐周期中将存储在所述帧存储器中的所述帧数据输出到所述数据驱动器,以基于存储在所述帧存储器中的所述帧数据来显示图像。
18.如权利要求17所述的显示装置,其中,所述时序控制器包括:
消隐时间计数器,所述消隐时间计数器配置成对所述可变消隐周期的所述时间进行计数。
19.如权利要求18所述的显示装置,其中,所述时序控制器还包括:
数据处理单元,所述数据处理单元配置成在当前帧的所述有效周期中从所述帧存储器读取在前一帧中写入到所述帧存储器的前一帧数据,并且配置成基于所述前一帧数据对在所述当前帧中接收到的所述帧数据执行校正。
20.如权利要求19所述的显示装置,其中,所述校正为基于所述当前帧的所述帧数据与所述前一帧数据之间的差异对所述当前帧的所述帧数据进行的动态电容补偿。
CN201910110801.6A 2018-02-12 2019-02-12 对支持可变帧模式的显示装置进行操作的方法和显示装置 Active CN110164350B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2018-0017155 2018-02-12
KR1020180017155A KR102566790B1 (ko) 2018-02-12 2018-02-12 가변 프레임 모드를 지원하는 표시 장치의 구동 방법, 및 표시 장치

Publications (2)

Publication Number Publication Date
CN110164350A true CN110164350A (zh) 2019-08-23
CN110164350B CN110164350B (zh) 2024-03-01

Family

ID=67541310

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910110801.6A Active CN110164350B (zh) 2018-02-12 2019-02-12 对支持可变帧模式的显示装置进行操作的方法和显示装置

Country Status (3)

Country Link
US (1) US11172160B2 (zh)
KR (1) KR102566790B1 (zh)
CN (1) CN110164350B (zh)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110570828A (zh) * 2019-09-11 2019-12-13 京东方科技集团股份有限公司 显示面板亮度调整方法、装置、设备及可读存储介质
CN111681623A (zh) * 2020-06-09 2020-09-18 Tcl华星光电技术有限公司 时序控制器及其帧间标志的生成方法、显示装置
CN112995559A (zh) * 2019-12-18 2021-06-18 西安诺瓦星云科技股份有限公司 视频处理方法、装置及系统、显示控制器和显示控制系统
CN113345358A (zh) * 2020-03-01 2021-09-03 联詠科技股份有限公司 适用于动态更新率的应用的显示驱动电路
CN113539178A (zh) * 2020-04-17 2021-10-22 敦泰电子股份有限公司 主动矩阵有机发光二极管显示驱动装置
CN113658565A (zh) * 2021-08-30 2021-11-16 深圳市华星光电半导体显示技术有限公司 显示面板和电子设备
CN114627794A (zh) * 2020-11-26 2022-06-14 深圳市奥拓电子股份有限公司 一种led显示系统及其子帧驱动控制方法、装置
CN115249465A (zh) * 2021-04-27 2022-10-28 联咏科技股份有限公司 显示设备、亮度补偿装置与亮度补偿方法

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102641891B1 (ko) * 2018-12-18 2024-03-04 삼성디스플레이 주식회사 가변 프레임 모드를 지원하는 유기 발광 표시 장치, 및 유기 발광 표시 장치의 구동 방법
KR102652237B1 (ko) * 2020-02-27 2024-03-29 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
KR20220030389A (ko) * 2020-08-28 2022-03-11 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR20220037909A (ko) * 2020-09-18 2022-03-25 삼성전자주식회사 디스플레이 장치 및 그 제어 방법
KR20220038198A (ko) * 2020-09-18 2022-03-28 삼성디스플레이 주식회사 표시장치 및 표시장치의 구동 방법
KR20220060093A (ko) 2020-11-03 2022-05-11 삼성디스플레이 주식회사 유기 발광 표시 장치, 및 유기 발광 표시 장치의 구동 방법
KR20230045679A (ko) * 2021-09-27 2023-04-05 삼성디스플레이 주식회사 전자 장치
US11978410B2 (en) * 2022-06-23 2024-05-07 Novatek Microelectronics Corp. Backlight control method and related display driver circuit for variable refresh rate display panel

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060038759A1 (en) * 2004-08-20 2006-02-23 Samsung Electronics Co., Ltd. Liquid crystal display and driving method thereof
CN104125424A (zh) * 2014-08-06 2014-10-29 中航华东光电(上海)有限公司 一种基于fpga的高速、可变帧视频显存设计方法
CN104715720A (zh) * 2013-12-16 2015-06-17 乐金显示有限公司 有机发光二极管显示器
CN104917990A (zh) * 2014-03-12 2015-09-16 索尼电脑娱乐美国公司 通过调整垂直消隐进行视频帧速率补偿
US20160379580A1 (en) * 2014-03-11 2016-12-29 Panasonic Liquid Crystal Display Co., Ltd. Display device and driving method thereof
US20170193971A1 (en) * 2015-12-31 2017-07-06 Apple Inc. Variable Refresh Rate Display Synchronization
CN106971694A (zh) * 2016-01-14 2017-07-21 三星显示有限公司 显示设备及驱动显示设备的方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
ATE550875T1 (de) * 2008-07-23 2012-04-15 Nxp Bv Rahmen-raten-aufwärtsumsetzung
KR101570142B1 (ko) 2009-08-25 2015-11-20 삼성전자주식회사 액정표시장치 및 액정표시장치의 구동방법
US8797340B2 (en) * 2012-10-02 2014-08-05 Nvidia Corporation System, method, and computer program product for modifying a pixel value as a function of a display duration estimate
US9786255B2 (en) * 2014-05-30 2017-10-10 Nvidia Corporation Dynamic frame repetition in a variable refresh rate system
KR102272252B1 (ko) * 2014-12-29 2021-07-02 삼성디스플레이 주식회사 표시 장치
US9984664B2 (en) * 2015-03-18 2018-05-29 Ati Technologies Ulc Method and apparatus for compensating for variable refresh rate display range limitations
KR102390273B1 (ko) * 2015-09-03 2022-04-26 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
US10043459B1 (en) * 2016-06-01 2018-08-07 Amazon Technologies, Inc. Display timing controller with single-frame buffer memory
US10049642B2 (en) * 2016-12-21 2018-08-14 Intel Corporation Sending frames using adjustable vertical blanking intervals

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060038759A1 (en) * 2004-08-20 2006-02-23 Samsung Electronics Co., Ltd. Liquid crystal display and driving method thereof
CN104715720A (zh) * 2013-12-16 2015-06-17 乐金显示有限公司 有机发光二极管显示器
US20160379580A1 (en) * 2014-03-11 2016-12-29 Panasonic Liquid Crystal Display Co., Ltd. Display device and driving method thereof
CN104917990A (zh) * 2014-03-12 2015-09-16 索尼电脑娱乐美国公司 通过调整垂直消隐进行视频帧速率补偿
CN104125424A (zh) * 2014-08-06 2014-10-29 中航华东光电(上海)有限公司 一种基于fpga的高速、可变帧视频显存设计方法
US20170193971A1 (en) * 2015-12-31 2017-07-06 Apple Inc. Variable Refresh Rate Display Synchronization
CN106971694A (zh) * 2016-01-14 2017-07-21 三星显示有限公司 显示设备及驱动显示设备的方法

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110570828A (zh) * 2019-09-11 2019-12-13 京东方科技集团股份有限公司 显示面板亮度调整方法、装置、设备及可读存储介质
CN110570828B (zh) * 2019-09-11 2022-06-03 高创(苏州)电子有限公司 显示面板亮度调整方法、装置、设备及可读存储介质
CN112995559A (zh) * 2019-12-18 2021-06-18 西安诺瓦星云科技股份有限公司 视频处理方法、装置及系统、显示控制器和显示控制系统
CN113345358A (zh) * 2020-03-01 2021-09-03 联詠科技股份有限公司 适用于动态更新率的应用的显示驱动电路
CN113539178A (zh) * 2020-04-17 2021-10-22 敦泰电子股份有限公司 主动矩阵有机发光二极管显示驱动装置
CN111681623A (zh) * 2020-06-09 2020-09-18 Tcl华星光电技术有限公司 时序控制器及其帧间标志的生成方法、显示装置
CN111681623B (zh) * 2020-06-09 2022-04-08 Tcl华星光电技术有限公司 时序控制器及其帧间标志的生成方法、显示装置
CN114627794A (zh) * 2020-11-26 2022-06-14 深圳市奥拓电子股份有限公司 一种led显示系统及其子帧驱动控制方法、装置
CN114627794B (zh) * 2020-11-26 2024-04-02 深圳市奥拓电子股份有限公司 一种led显示系统及其子帧驱动控制方法、装置
CN115249465A (zh) * 2021-04-27 2022-10-28 联咏科技股份有限公司 显示设备、亮度补偿装置与亮度补偿方法
US11804195B2 (en) 2021-04-27 2023-10-31 Novatek Microelectronics Corp. Display equipment, brightness compensation device and brightness compensation method
CN113658565A (zh) * 2021-08-30 2021-11-16 深圳市华星光电半导体显示技术有限公司 显示面板和电子设备

Also Published As

Publication number Publication date
US20190253662A1 (en) 2019-08-15
KR20190098296A (ko) 2019-08-22
KR102566790B1 (ko) 2023-08-16
CN110164350B (zh) 2024-03-01
US11172160B2 (en) 2021-11-09

Similar Documents

Publication Publication Date Title
CN110164350A (zh) 对支持可变帧模式的显示装置进行操作的方法和显示装置
CN110890073B (zh) 显示装置及操作显示装置的方法
US10762850B2 (en) Display device and driving method thereof
US10056024B2 (en) Display device
US10157574B2 (en) Display device and driving method thereof
US9305501B2 (en) Display device and driving method thereof
KR102652237B1 (ko) 표시 장치 및 이의 구동 방법
US10762851B2 (en) Timing controller and display device including the same
CN111341266A (zh) 支持可变帧模式的有机发光二极管显示装置及其操作方法
US10032423B2 (en) Display device of improved display quality and reduced power consumption
US9299301B2 (en) Display device and method for driving the display device
KR20160082204A (ko) 스캔 구동부를 포함하는 표시패널 및 그의 구동방법
US20200090596A1 (en) Liquid crystal display device and method of driving the same
US10360844B2 (en) Display panel, method for displaying an image on the same, and display device
US11151919B2 (en) Display device performing clock modulation and method of operating the display device
US9941018B2 (en) Gate driving circuit and display device using the same
US20140375627A1 (en) Display device and driving method thereof
US20180204502A1 (en) Display device and method of operating the same
US10068517B2 (en) Display apparatus
KR101247114B1 (ko) 구동장치 및 이를 갖는 표시장치
CN114387930A (zh) 一种数据显示系统、方法、装置、设备及可读存储介质
JP2015094806A (ja) 表示ドライバ、表示システム、及びマイクロコンピュータ
US20150062099A1 (en) Display driver, method for driving display driver, and image display system
US9881566B2 (en) Display device, electronic apparatus, and control method for display device
US10460640B2 (en) Display apparatus and method of operating the same

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant