KR102272252B1 - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR102272252B1
KR102272252B1 KR1020140192022A KR20140192022A KR102272252B1 KR 102272252 B1 KR102272252 B1 KR 102272252B1 KR 1020140192022 A KR1020140192022 A KR 1020140192022A KR 20140192022 A KR20140192022 A KR 20140192022A KR 102272252 B1 KR102272252 B1 KR 102272252B1
Authority
KR
South Korea
Prior art keywords
input
output port
image processing
dynamic capacitance
lookup table
Prior art date
Application number
KR1020140192022A
Other languages
English (en)
Other versions
KR20160082771A (ko
Inventor
고현석
박진규
이휘원
한상수
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020140192022A priority Critical patent/KR102272252B1/ko
Priority to US14/732,900 priority patent/US9886916B2/en
Publication of KR20160082771A publication Critical patent/KR20160082771A/ko
Application granted granted Critical
Publication of KR102272252B1 publication Critical patent/KR102272252B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2003Display of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/363Graphics controllers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0248Precharge or discharge of column electrodes before or after applying exact column voltages
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0285Improving the quality of display appearance using tables for spatial correction of display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • G09G2370/045Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial
    • G09G2370/047Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial using display data channel standard [DDC] communication

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Computer Graphics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Multimedia (AREA)

Abstract

표시 장치가 제공된다. 표시 장치는 외부 영상 처리 세트 및 외부 영상 처리 세트로부터 변환 영상 데이터를 수신하여, 변환 영상 데이터에 상응하는 영상을 표시하는 디스플레이 조립체를 포함하되, 디스플레이 조립체는, 동적 커패시턴스 보상 룩업 테이블을 저장하는 동적 커패시턴스 보상 룩업 테이블 저장부를 포함하고, 외부 영상 처리 세트는, 디스플레이 조립체로부터 동적 커패시턴스 보상 룩업 테이블을 수신하여 저장하는 메모리 및 저장된 동적 커패시턴스 보상 룩업 테이블, 현재 프레임 데이터 및 이전 프레임 데이터를 기초로 현재 프레임 데이터가 동적 커패시턴스 보상된 변환 영상 데이터를 출력하는 그래픽 처리 유닛을 포함한다.

Description

표시 장치 {Display apparatus}
본 발명은 표시 장치에 관한 것으로, 더 상세하게는 표시 품질이 개선된 표시 장치에 관한 것이다.
최근 모니터, 텔레비전, 휴대용 표시 장치 등의 경량화 및 박형화가 요구되고 있다. 이러한 요구에 따라 기존의 음극선관 표시 장치는 액정 표시 장치 또는 유기 전계 발광 표시 장치와 같은 평판 표시 장치로 대체되고 있다.
또한, 데스크탑, 노트북 및 휴대폰과 같은 표시의 주체의 성능이 향상되고, 즉각적인 화면 전환 및 잔상 없는 동화상의 표시 품질에 대한 사용자들의 기대가 증대되고 있다. 이와 같은 기대를 충족시키기 위해서, 입력된 영상 데이터에 따라 표시 영상이 재현되는 응답 속도가 빠른 평판 표시 장치가 요구되고 있다.
특히, 액정 표시 장치는, 두 개의 기판 상에 주입된 이방성 유전율을 갖는 액정 물질에 인가되는 전계의 세기를 조절함으로써 기판에 투과되는 빛의 양을 조절하여 원하는 화상을 표시한다. 일반적으로, 액정 물질은 인가되는 전계의 세기에 상응하는 상태에 도달하기까지 걸리는 시간, 즉, 지연 시간을 가지며, 이는 액정 표시 장치의 응답 속도를 저해하는 요소로 작용한다.
액정 표시 장치의 응답 속도를 향상시키기 위한 방안으로, 원하는 화상에 상응하는 전계보다 더 높은 전계 또는 더 낮은 전계를 인가하는 오버드라이브 구동을 하는 동적 캐패시턴스 보상(DCC: dynamic capacitance compensation, 이하 “DCC”라 함) 방법 이 사용되고 있으나, DCC 방법을 수행하기 위해서는 DCC 방법을 수행하기 위한 별도의 프레임 메모리가 액정 표시 장치의 구동부에 함께 실장되어야 하며 이는 표시 패널의 수율 저하와 비용 상승을 야기할 수 있다.
이에, 본 발명이 해결하고자 하는 과제는 표시 장치의 응답속도를 증가시켜 표시 장치의 표시품질을 향상시키는 것이다.
본 발명이 해결하고자 하는 다른 과제는 동적 캐패시턴스 보상에 필요한 프레임 메모리를 요하지 않는 표시 패널의 구동부를 제공하여, 표시 패널의 수율 및 비용 절감을 달성하는 것이다.
본 발명이 해결하고자 하는 과제는 이상에서 언급한 기술적 과제들로 제한되지 않으며, 언급되지 않은 또 다른 과제들은 아래의 기재로부터 본 발명의 기술분야에서 통상의 지식을 가진 자(이하, “당업자”라 함)에게 명확하게 이해될 수 있을 것이다.
상기 과제를 해결하기 위한 본 발명의 일 실시예에 따른 표시 장치는, 외부 영상 처리 세트; 및 외부 영상 처리 세트로부터 변환 영상 데이터를 수신하여, 변환 영상 데이터에 상응하는 영상을 표시하는 디스플레이 조립체를 포함하되, 디스플레이 조립체는,동적 커패시턴스 보상 룩업 테이블을 저장하는 동적 커패시턴스 보상 룩업 테이블 저장부를 포함하고, 외부 영상 처리 세트는, 디스플레이 조립체로부터 동적 커패시턴스 보상 룩업 테이블을 수신하여 저장하는 메모리; 및 저장된 동적 커패시턴스 보상 룩업 테이블, 현재 프레임 데이터 및 이전 프레임 데이터를 기초로 현재 프레임 데이터가 동적 커패시턴스 보상된 변환 영상 데이터를 출력하는 그래픽 처리 유닛을 포함한다.
한편, 디스플레이 조립체는 제1 입출력 포트를 포함하고, 외부 영상 처리 세트는 제1 입출력 포트와 연결된 제2 입출력 포트를 포함하고, 저장된 동적 커패시턴스 보상 룩업 테이블은 제1 입출력 포트 및 제2 입출력 포트를 통해 디스플레이 조립체로부터 외부 영상 처리 세트로 전달될 수 있다.
한편, 제1 입출력 포트 및 제2 입출력 포트는 외부 영상 데이터 처리 세트로부터 디스플레이 조립체로 변환 영상 데이터를 전송하는 메인 링크 및 외부 영상 처리 세트와 디스플레이 조립체 사이에서 보조 데이터를 양방향 전송하는 보조 채널을 포함할 수 있다.
한편, 제1 입출력 포트 및 제2 입출력 포트는 임베디드 디스플레이 포트, 디스플레이 포트, DVI 포트, HDMI 포트, I2C 접속 단자 중 하나일 수 있다.
한편, 외부 영상 처리 세트는 디스플레이 조립체와 물리적으로 구별되어 디스플레이 조립체의 외부에 배치될 수 있다.
한편, DCC LUT 저장부는 비휘발성 메모리이고, 메모리는 휘발성 메모리일 수 있다.
한편, 디스플레이 조립체는 디스플레이 조립체의 특성에 관한 고유한 정보 데이터를 저장하는 고유 정보값 저장부; 및 외부 영상 처리 세트로부터 변환 영상 데이터를 수신하여, 수신된 변환 영상 데이터를 가공하여 디스플레이 패널에 제공하는 타이밍 컨트롤러를 포함할 수 있다.
한편, 디스플레이 조립체는 제1 입출력 포트를 더 포함하고, 외부 영상 처리 세트는 제1 입출력 포트와 연결된 제2 입출력 포트를 더 포함하고, 고유 정보값 저장부는 동적 커패시턴스 룩업 테이블 저장부를 포함하고, 저장된 동적 커패시턴스 보상 룩업 테이블은 타이밍 컨트롤러를 경유하여, 제1 입출력 포트 및 제2 입출력 포트를 통해 디스플레이 조립체로부터 외부 영상 처리 세트로 전달될 수 있다.
한편, 제1 입출력 포트 및 제2 입출력 포트는 외부 영상 데이터 처리 세트로부터 디스플레이 조립체로 변환 영상 데이터를 전송하는 메인 링크 및 외부 영상 처리 세트와 디스플레이 조립체 사이에서 보조 데이터를 양방향 전송하는 보조 채널을 포함할 수 있다.
한편, 디스플레이 조립체는 제1 입출력 포트 및 제3 입출력 포트를 더 포함하고, 외부 영상 처리 세트는 제1 입출력 포트와 연결된 제2 입출력 포트 및 제3 입출력 포트와 연결된 제4 입출력 포트를 더 포함하고, 고유 정보값 저장부는 동적 커패시턴스 룩업 테이블 저장부를 포함하고, 저장된 동적 커패시턴스 보상 룩업 테이블은, 제3 입출력 포트 및 제4 입출력 포트를 통해 디스플레이 조립체로부터 외부 영상 처리 세트로 전달될 수 있다.
한편, 제1 입출력 포트 및 제2 입출력 포트는 외부 영상 데이터 처리 세트로부터 디스플레이 조립체로 변환 영상 데이터를 전송하는 메인 링크 및 외부 영상 처리 세트와 디스플레이 조립체 사이에서 보조 데이터를 양방향 전송하는 보조 채널을 포함할 수 있다.
한편, 디스플레이 조립체는 제1 입출력 포트 및 제3 입출력 포트를 더 포함하고, 외부 영상 처리 세트는 제1 입출력 포트와 연결된 제2 입출력 포트 및 제3 입출력 포트와 연결된 제4 입출력 포트를 더 포함하고, 고유 정보값 저장부는 동적 커패시턴스 룩업 테이블 저장부를 포함하고, 저장된 동적 커패시턴스 보상 룩업 테이블은, 제3 입출력 포트 및 제4 입출력 포트를 통해 디스플레이 조립체로부터 외부 영상 처리 세트로 전달될 수 있다.
한편, 제1 입출력 포트 및 제2 입출력 포트는 외부 영상 데이터 처리 세트로부터 디스플레이 조립체로 변환 영상 데이터를 전송하는 메인 링크 및 외부 영상 처리 세트와 디스플레이 조립체 사이에서 보조 데이터를 양방향 전송하는 보조 채널을 포함할 수 있다.
한편, 디스플레이 조립체는 제1 입출력 포트 및 제3 입출력 포트를 더 포함하고, 외부 영상 처리 세트는 제1 입출력 포트와 연결된 제2 입출력 포트 및 제3 입출력 포트와 연결된 제4 입출력 포트를 더 포함하고, 고유 정보값 저장부는 타이밍 컨트롤러로 고유한 정보 데이터를 전송하고 저장된 동적 커패시턴스 보상 룩업 테이블은, 제3 입출력 포트 및 제4 입출력 포트를 통해 디스플레이 조립체로부터 외부 영상 처리 세트로 전달될 수 있다.
한편, 제1 입출력 포트 및 제2 입출력 포트는 외부 영상 데이터 처리 세트로부터 디스플레이 조립체로 변환 영상 데이터를 전송하는 메인 링크 및 외부 영상 처리 세트와 디스플레이 조립체 사이에서 보조 데이터를 양방향 전송하는 보조 채널을 포함할 수 있다.
한편, 제1 입출력 포트 및 제2 입출력 포트는 외부 영상 데이터 처리 세트로부터 디스플레이 조립체로 변환 영상 데이터를 전송하는 메인 링크 및 외부 영상 처리 세트와 디스플레이 조립체 사이에서 보조 데이터를 양방향 전송하는 보조 채널을 포함할 수 있다.
한편, 메모리는 메모리 제어기를 포함하고, 메모리 제어기는 메모리의 프레임 메모리에 현재 프레임 데이터를 저장하고, 메모리의 동적 커패시턴스 룩업 테이블 할당 영역에 동적 커패시턴스 룩업 테이블을 저장할 수 있다.
한편, 그래픽 처리 유닛은, 동적 커패시턴스 보상 알고리즘을 포함하는 동적 커패시턴스 처리 로직을 포함하며, 동적 커패시턴스 처리 로직은 메모리 제어기를 통하여, 이전 프레임 데이터 및 저장된 동적 커패시턴스 룩업 테이블을 수신하고, 현재 프레임 데이터, 이전 프레임 데이터 및 저장된 동적 커패시턴스 보상 룩업 테이블을 기초로 현재 프레임 데이터가 동적 커패시턴스 보상된 변환 영상 데이터를 출력할 수 있다.
한편, 제1 입출력 포트 및 제2 입출력 포트는 외부 영상 데이터 처리 세트로부터 디스플레이 조립체로 변환 영상 데이터를 전송하는 메인 링크 및 외부 영상 처리 세트와 디스플레이 조립체 사이에서 보조 데이터를 양방향 전송하는 보조 채널을 포함할 수 있다.
한편, 메모리는 메모리 제어기를 포함하고, 메모리 제어기는 메모리의 프레임 메모리에 현재 프레임 데이터를 저장하고, 메모리의 동적 커패시턴스 룩업 테이블 할당 영역에 동적 커패시턴스 룩업 테이블을 저장할 수 있다.
한편, 그래픽 처리 유닛은, 동적 커패시턴스 보상 알고리즘을 포함하는 동적 커패시턴스 처리 로직을 포함하며, 동적 커패시턴스 처리 로직은 메모리 제어기를 통하여, 이전 프레임 데이터 및 저장된 동적 커패시턴스 룩업 테이블을 수신하고, 현재 프레임 데이터, 이전 프레임 데이터 및 저장된 동적 커패시턴스 보상 룩업 테이블을 기초로 현재 프레임 데이터가 동적 커패시턴스 보상된 변환 영상 데이터를 출력할 수 있다.
본 발명의 실시예들에 의하면 적어도 다음과 같은 효과 있다.
즉, 동적 캐패시턴스 보상에 필요한 프레임 메모리를 표시 패널의 구동부가 포함하지 않으면서도, 응답 속도를 개선시키기 위한 동적 캐패시턴스 보상 방법을 적절히 적용할 수 있다.
본 발명에 따른 효과는 이상에서 예시된 내용에 의해 제한되지 않으며, 더욱 다양한 효과들이 본 명세서 내에 포함되어 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치의 블록도이다.
도 2는 본 발명의 일 실시예에 따른 디스플레이 조립체의 블록도이다.
도 3은 본 발명의 일 실시예에 따른 외부 영상 처리 세트의 블록도이다.
도 4는 본 발명의 일 실시예에 따른 외부 영상 처리 세트의 그래픽 처리 유닛 및 메모리가 동적 캐패시턴스 보상을 수행하는 과정을 도시한 블록도이다.
도 5는 본 발명의 일 실시예에 따른 DCC LUT의 예시도이다.
도 6은 본 발명의 일 실시예에 따른 동적 커패시턴스 보상이 적용된 변환 영상 데이터(ODID)의 출력 파형 및 액정의 거동의 예시도이다.
도 7은 본 발명의 일 실시예 따른 표시 장치의 동작을 나타내는 순서도이다.
도 8은 본 발명의 다른 실시예에 따른 표시 장치의 블록도이다.
도 9는 본 발명의 다른 실시예 따른 표시 장치의 동작을 나타내는 순서도이다.
도 10은 본 발명의 또 다른 실시예에 따른 표시 장치의 블록도이다.
도 11은 본 발명의 또 다른 실시예 따른 표시 장치의 동작을 나타내는 순서도이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
본 명세서에서, 동일한 식별 부호는 실질적으로 동일한 구성을 지칭한다.
비록 제1, 제2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않음은 물론이다. 이들 용어들은 단지 하나의 구성요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성요소는 본 발명의 기술적 사상 내에서 제2 구성요소일 수도 있음은 물론이다.
본 명세서에서, 어떤 구성 요소가 다른 구성 요소에 "연결되어" 있다고 언급된 때에는, 그 다른 구성 요소에 직접적으로 연결되어 있을 수도 있지만, 중간에 또 다른 구성 요소를 경유하여 연결되는 것으로도 이해되어야 할 것이다. 또한, 어떤 데이터 또는 신호가 어떤 구성에서 다른 구성 요소로 전달된다고 언급된 때에는, 그 데이터 또는 신호가 어떤 구성 요소에서 다른 구성 요소로 직접적으로 전달될 수도 있지만, 중간에 또 다른 구성 요소를 경유하여 전달되는 것으로도 이해되어야 할 것이다. 반면에, 어떤 구성 요소가 다른 구성 요소에 "직접 연결되어"있다거나 어떤 데이터 또는 신호가 어떤 구성 요소로부터 다른 구성요소로 "직접 전달되어" 있다고 언급된 때에는 중간에 또 다른 구성 요소가 존재하지 않는 것으로 이해되어야 할 것이다. 구성 요소들 간의 관계를 설명하는 다른 표현들, 즉, "~ 사이에"와 "바로 ~ 사이에" 또는 "~에 이웃하는"과 "~에 직접 이웃하는"과 같은 표현도 마찬가지로 해석되어야 할 것이다.
이하, 첨부된 도면을 참고하여 본 발명의 실시예들에 대해 상세히 설명한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치의 블록도이다.
도 1을 참조하면, 본 발명의 일 실시예에 따른 표시 장치(1)는 디스플레이 조립체(10) 및 외부 영상 처리 세트(20)를 포함한다.
디스플레이 조립체(10)는 디스플레이 패널(100), 타이밍 컨트롤러(200), 제1 입출력 포트(300) 및 고유 정보값 저장부(400)를 포함하고, 외부 영상 처리 세트(20)는, 제2 입출력 포트(500), 그래픽 처리 유닛(600) 및 메모리(700)를 포함할 수 있다.
디스플레이 조립체(10) 및 외부 영상 처리 세트(20)는 메인 링크(ML) 및 보조 채널(AC)로 연결될 수 있고, 디스플레이 조립체(10)는, 메인 링크(ML)를 통해 변환 영상 데이터(ODID)를 외부 영상 처리 세트(20)로부터 수신하고 수신된 변환 영상 데이터(ODID)에 상응하는 화상을 디스플레이 패널(100) 상에 표시할 수 있다.
또한, 보조 채널(AC)은 외부 영상 처리 세트(20) 및 디스플레이 조립체(10) 사이에서 보조 데이터(AD)를 전송 및 수신하는 양방향 통신이 가능한 채널일 수 있다. 보조 데이터(AD)는 적어도 디스플레이 패널(100)에서 제공되는 동적 커패시턴스 보상에 관한 룩업 테이블(410)일 수 있으며, 추가적인 다른 정보, 예를 들어, 디스플레이 조립체(10)의 제품 유형에 관한 정보인 확장된 디스플레이 식별 데이터(Extended display identification data, EDID), 메인 링크(ML)의 에러 식별에 관한 정보, 디스플레이 백라이트의 디밍 및 프레임 주파수에 관한 정보, 디스플레이 밝기 또는 전력에 관한 정보일 수 있다.
이하, 도 2를 참조하여 디스플레이 조립체(10)의 구성 요소들에 대하여 보다 상세히 설명한다. 도 2는 본 발명의 일 실시예에 따른 디스플레이 조립체의 블록도이다.
본 발명의 일 실시예에 따른 디스플레이 조립체(10)는 디스플레이 패널(100), 타이밍 컨트롤러(200), 제1 입출력 포트(300) 및 고유 정보값 저장부(400)를 포함한다. 디스플레이 패널(100)은 화소 패널(110), 데이터 구동부(120) 및 스캔 구동부(130)를 포함할 수 있다.
화소 패널(110)은 수평 방향으로 연장되고 스캔 신호(S1, S2, …, SN)를 전달하기 위한 복수의 스캔 라인(SL1, SL2, …, SLn), 수직 방향으로 연장되고 제1 내지 제N 스캔 라인의 스캔 신호(S1, S2, …, Sn)에 응답하여, 복수의 화소 영역(PX)으로 복수의 데이터 신호(D1, D2, ..., Dm)를 전달하는 복수의 데이터 라인(DL1, DL2, …, DLm)과 복수의 스캔 라인 및 복수의 데이터 라인에 의해 정의되는 복수의 화소 영역(PX)을 포함한다.
데이터 구동부(120)는 타이밍 컨트롤러(200)로부터 제공되는 가공된 변환 영상 데이터(ODID') 및 데이터 제어 신호를 수신하여, 복수의 데이터 라인에 공급할 수 있다. 또한, 도 2에는 도시되지 않았지만, 데이터 구동부(120)는 래치회로와 레벨 시프터 회로를 포함할 수 있다. 래치회로는 직렬로 수신되는 가공된 변환 영상 데이터(ODID')를 저장하여 가공된 변환 영상 데이터(ODID')를 화소 패널(110)에 병렬로 인가하기 위해 데이터를 저장할 수 잇고, 레벨 시프터 회로는 가공된 변환 영상 데이터(ODID')에 상응하여 화소 패널(110)에 제공되는 실제 전압의 레벨을 조정할 수 있다. 래치회로와 레벨 시프터 회로의 구체적 구성은 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자라면 용이하게 알 수 있으므로 구체적 설명은 생략된다.
스캔 구동부(130)는 타이밍 컨트롤러(200)로부터 제공되는 스캔 제어 신호(SCS)를 수신하여, 복수의 스캔 라인(SL1, SL2, …, SLn)에 복수의 스캔 신호(S1, S2, …, Sn)를 순차적으로 인가할 수 있다. 복수의 스캔 신호는 데이터 라인을 통해 인가되는 복수의 데이터 신호(D1, D2, ..., Dm)가 복수의 화소(PX)에 인가될 수 있도록 스위칭하는 역할을 수행한다.
도 2에 도시된 바에 따르면, 데이터 구동부(120), 스캔 구동부(130) 및 화소 패널(110)은 별도의 기능적 블록으로 도시되어 있으나, 본 발명은 이에 한정되지 않으며, 본 발명의 데이터 구동부(120) 및 스캔 구동부(130)는 화소 패널(110)의 적어도 일부 영역에 실장된 IC 칩일 수 있고, 화소 패널(110)의 적어도 일부에 직접 형성된 구동 회로일 수도 있다.
타이밍 컨트롤러(200)는 외부 영상 처리 세트(20)로부터 수신한 변환 영상 데이터(ODID)를 가공하여 데이터 구동부(120)로 전달할 수 있다. 또한, 타이밍 컨트롤러(200)는 가공된 변환 영상 데이터(ODID')에 동기되어, 데이터 구동부(120) 및 스캔 구동부(130)를 구동하기 위한 데이터 제어 신호(DCS) 및 스캔 구동 신호(SCS)를 출력할 수 있다. 가공된 변환 영상 데이터(ODID')는 수신된 변환 영상 데이터(ODID)를 사용자의 기호, 표시 장치의 기기 특성에 따라 변환 영상 데이터(ODID)를 변조 또는 보상한 값일 수 있다. 다만, 본 발명은 이에 한정되는 것은 아니며, 타이밍 컨트롤러(200)는 변환 영상 데이터(ODID)를 별도의 가공없이 데이터 구동부(120)에 전달할 수도 있다.
고유 정보값 저장부(400)는 디스플레이 조립체(10)의 제품 규격에 관한 정보 및 디스플레이 표시 품질을 사전에 조정한 오프셋 값에 관한 정보와 같은 각각의 디스플레이 조립체(10)가 갖는 고유한 정보 데이터(SID)를 저장할 수 있다. 고유 정보값 저장부(400)는 디스플레이 조립체(10)의 고유한 정보 데이터(SID)로서 동적 캐패시턴스 보상 룩업 테이블(410, 이하 “DCC LUT”라 함)을 포함할 수 있으며, 추가적인 다른 정보, 예를 들어, 디스플레이 조립체(10)의 제품 유형에 관한 확장된 디스플레이 식별 데이터 등일 수 있다.
고유 정보값 저장부(400)는 디스플레이 조립체(10)에 관한 고유한 정보 데이터(SID)를 저장하는 비휘발성 메모리(700)일 수 있으며, 예를 들어, EEPROM(Electrically Erasable Progrmmabl Read-Only Memory), 플래시 메모리(700) 등일 수 있다. 그러나, 본 발명의 실시예들에 따른 고유 정보값 저장부(400)는 이에 한정되는 것은 아니며, 데이터의 저장 및 전달에 용이한 다양한 저장 장치가 적용 될 수 있다.
DCC LUT는 화소 패널(110)의 복수의 화소(PX), 특히, 액정 화소의 응답 속도를 보상하기 위하여, 복수의 화소(PX)에 인가하는 구동 전압을 오버드라이브 하는데 필요한 참조 값에 대한 룩업 테이블이다. 동적 캐패시턴스 보상 및 DCC LUT에 대한 상세한 설명은 이후의 도 5 및 도 6에 대한 설명과 함께 후술된다.
제1 입출력 포트(300)는, 메인 링크(ML)를 통해 외부 영상 처리 세트(20)로부터 타이밍 컨트롤러(200)로 변환 영상 데이터(ODID)를 전송하고 보조 채널(AC)을 통해 타이밍 컨트롤러(200)와 외부 영상 처리 세트(20) 간의 보조 데이터(AD)의 양방향 전송을 매개하는 인터페이스이다. 도 2에서, 제1 입출력 포트(300)는 타이밍 컨트롤러(200)와 분리된 별도의 블록으로 도시되어 있으나, 본 발명은 이에 한정되는 것은 아니다. 도 2에 도시된 제1 입출력 포트(300)는 단지 타이밍 컨트롤러(200)와 외부 영상 처리 세트(20)간의 데이터 송수신을 위한 인터페이스를 별개의 기능적인 블록으로 도시한 것이며, 제1 입출력 포트(300)가 타이밍 컨트롤러(200)의 일부 기능을 나타내는 구성일 수 있다. 나아가, 제1 입출력 포트(300)는 타이밍 컨트롤러(200)와 물리적으로 구별되는 별개의 구성일 수 있으며, 예를 들어, 외부 영상 처리 세트(20)에 연결된 케이블에 접속 및 접속 해제가 가능한 포트 또는 단자일 수 있고, 구체적으로, 임베디드 디스플레이 포트(Embeded DisplayPort; EDP), 디스플레이 포트(DisplayPort; DP), DVI, HDMI 포트일 수 있다. 또한, 보조 채널(AC)의 양방향 전송을 수행하기 위한 I2C 접속 단자 또는 접속부일 수 있다.
이하, 도 3을 참조하여 외부 영상 처리 세트(20)의 구성 요소들에 대하여 보다 상세히 설명한다. 도 3은 본 발명의 일 실시예에 따른 외부 영상 처리 세트의 블록도이다.
본 발명의 일 실시예에 따른 외부 영상 처리 세트(20)는 그래픽 처리 유닛(600), 제2 입출력 포트(500) 및 메모리(700)를 포함한다.
외부 영상 처리 세트(20)는 디스플레이 조립체(10)의 외부에 배치되어 저장 매체에 저장된 데이터 또는 스트리밍으로 제공되는 데이터를 디스플레이 조립체(10)에 적합한 영상 데이터로 변환하는 유닛 또는 모듈일 수 있다.
여기서, 디스플레이 조립체(10)의 "외부에" 배치되는 것은, 외부 영상 처리 세트(20)가 디스플레이 조립체(10)와 물리적으로 구별되어 케이블로 양자가 연결되는 별도의 세트 또는 조립체인 것을 의미한다. 예를 들어, 외부 영상 처리 세트(20)는, 퍼스널 컴퓨터의 그래픽 카드 또는 텔레비전 영상 신호를 제공하는 셋톱 박스와 같이, 저장 매체에 저장되거나 스트리밍으로 제공되는 영상에 관한 데이터를 디스플레이 조립체(10)의 스펙에 상응하는 영상 데이터로 변환하여 제공하는 별도의 장치일 수 있다.
그래픽 처리 유닛(600)은 저장 매체에 저장된 영상에 관한 데이터를 디스플레이 조립체(10)의 표시 스펙에 상응하는 영상 데이터로 변환하는 처리 유닛일 수 있다. 구체적으로, 그래픽 처리 유닛(600)은, 예를 들어, CD, 블루레이 디스크, 하드디스크와 같은 저장 매체에, 예를 들어, MPEG, AVI와 같은 고유의 영상 저장 방식으로 저장된 데이터를 재생가능한 영상 데이터로 직접 변환하기 위한 알고리즘을 제공하는 유닛 또는 집적 회로일 수 있다. 또한, 다른 처리 장치 예를 들어, 컴퓨터, 모바일 기기 등의 중앙 처리 장치에서 가공된 영상 데이터 포맷을 요구되는 디스플레이의 규격에 상응하는 영상 데이터로 변환하는 처리 유닛일 수 있다.
또한, 그래픽 처리 유닛(600)은, 재생 가능한 영상 데이터를 사용자의 기호 또는 기기의 특성에 맞추어, 보정 되는 보상하는 알고리즘을 더 포함할 수 있으며, 본 발명의 일 실시예에 따른 그래픽 처리 유닛(600)은 디스플레이의 동화상 처리 품질을 향상 시키기 위한 동적 커패시턴스 보상에 관한 알고리즘을 처리하는 DCC 처리 로직(610)을 포함할 수 있다.
메모리(700)는, 재생 가능한 영상 데이터의 적어도 일 프레임을 임시적으로 저장하거나, 그래픽 처리 유닛(600)이 재생 가능한 영상 데이터를 보상하는 보상 알고리즘을 수행함에 있어서 필요한 여러 참조값 또는 참조 테이블을 저장할 수 있다. 본 발명에서, 메모리(700)에는 적어도 프레임 메모리(700) 및 DCC LUT를 저장하기 위한 공간 또는 영역이 할당되며, 메모리(700) 제어기는 메모리(700) 내의 영역 할당을 수행할 수 있고 메모리(700)에 저장된 데이터를 그래픽 처리 유닛(600)으로 전송하거나, 그래픽 처리 유닛(600)으로부터 데이터를 수신하여 저장할 수 있다. 메모리(700)는 휘발성 메모리, 예를 들어, DRAM 일 수 있다.
제2 입출력 포트(500)는, 메인 링크(ML) 및 제1 입출력 포트(300)를 통해, 외부 영상 처리 세트(20)로부터 타이밍 컨트롤러(200)로 변환 영상 데이터(ODID)를 전송하고 보조 채널(AC)을 통해 타이밍 컨트롤러(200)와 외부 영상 처리 세트(20) 간의 보조 데이터(AD)의 양방향 전송을 매개하는 인터페이스이다. 도 3에서, 제2 입출력 포트(500)는 그래픽 처리 유닛(600)과 분리된 별도의 블록으로 도시되어 있으나, 본 발명은 이에 한정되는 것은 아니다. 도 3에 도시된 제2 입출력 포트(500)는 단지 그래픽 처리 유닛(600)과 디스플레이 조립체(10)간의 데이터 송수신을 위한 인터페이스를 별개의 기능적인 블록으로 도시한 것이며, 제2 입출력 포트(500)가 그래픽 처리 유닛(600)의 일부 기능을 수행하는 구성일 수 있다. 나아가, 제2 입출력 포트(500)는 그래픽 처리 유닛(600)과 물리적으로 구별되는 별개의 구성일 수 있으며, 예를 들어, 디스플레이 조립체(10)에 연결된 케이블에 접속 및 접속 해제가 가능한 포트 또는 단자일 수 있고, 구체적으로, 임베디드 디스플레이 포트(Embeded DisplayPort; EDP), 디스플레이 포트(DisplayPort; DP), DVI, HDMI 포트일 수 있다. 또한, 보조 채널(AC)의 양방향 전송을 수행하기 위한 I2C 접속 단자 또는 접속부일 수 있다.
특히, DCC LUT(410) 개별 디스플레이 조립체(10)의 고유한 특성을 반영하여 세팅되는 룩업 테이블이므로, 초기에 DCC LUT(410)는 디스플레이 조립체(10)의 고유 정보값 저장부(400)에 저장된다. DCC LUT는 디스플레이 조립체(10)의 제1 입출력 포트(300), 보조 채널(AC) 및 외부 영상 처리 세트(20)의 제2 입출력 포트(500)를 통하여, 메모리(700)로 전달될수 있고, 외부 영상 처리 세트(20)의 메모리(700)의 DCC LUT 할당 영역(730)에 저장될 수 있다.
도 4는 본 발명의 일 실시예에 따른 외부 영상 처리 세트(20)의 그래픽 처리 유닛(600) 및 메모리(700)가 동적 캐패시턴스 보상을 수행하는 과정을 도시한 블록도이다.
도 4를 참조하면, 그래픽 처리 유닛(600)의 DCC 처리 로직(610)은 현재 프레임 데이터 및 이전 프레임 데이터를 수신할 수 있다. 메모리(700) 제어기는 현재 프레임 데이터를 수신하여, 메모리(700)의 프레임 메모리(700)에 저장하며, 저장된 현재 프레임 데이터를 다음 프레임에서 이전 프레임 데이터로서 DCC 처리 로직(610)에 제공할 수 있다.
DCC 처리 로직(610)은 메모리(700) 제어기를 통하여 DCC LUT 참조값 및 이전 프레임 데이터를 수신할 수 있고, 현재 프레임 데이터, 이전 프레임 데이터 및 DCC LUT 기초로 현재 프레임 데이터를 동적 캐패시턴스 보상한 변환 영상 데이터(ODID)를 출력할 수 있다.
도 5는 본 발명의 일 실시예에 따른 DCC LUT의 예시도이다.
도 5를 참조하면, 본 발명의 일 실시예에 따른 DCC LUT는 이전 프레임 데이터의 계조 값 및 이에 대응하는 현재 프레임 계조값 별로 동적 커패시턴스 보상값이 반영된 변환 영상 데이터(ODID)의 계조값을 나타내는 룩업 테이블일 수 있다.
예를 들어, 도 5에서, 이전 프레임 데이터의 계조값이 0이고, 현재 프레임 데이터의 계조 값이 64일 때, DCC LUT의 M0 _64 값을 참조하여, 변환 영상데이터는 현재 프레임 데이터의 계조 값이 85가 되도록 보상된 값일 수 있다.
전반적으로, 이전 프레임 데이터의 계조 값과 현재 프레임 데이터의 계조 값의 차이가 클수록 그 보상의 정도는 증가하며, 이전 프레임 데이터의 계조 값과 현재 프레임 데이터의 계조 값의 차이가 작을수록 그 보상의 정도는 감소할 수 있다.
도 6은 본 발명의 일 실시예에 따른 동적 커패시턴스 보상이 적용된 변환 영상 데이터(ODID)의 출력 파형 및 액정의 거동의 예시도이다.
도 6을 참조하면, 예를 들어, 이전 프레임의 영상 데이터의 계조 값이 0이고, 다음 프레임의 영상 데이터의 계조 값이 64일 때, 이에 대응하는 이전 프레임 데이터의 계조 전압은 V0으로, 현재 프레임 데이터의 계조 전압은 V64에 대응된다.
현재 프레임 데이터의 계조 전압이 인가되는 시점(Fn)에서, 계조 전압은 V0에서 V64으로 증가하게 되나, 이에 상응하는 액정의 거동은 지연될 수 있고, 현재 프레임이 끝나는 시점(Fn-1)에서 계조 전압 V64에 상응하는 액정 상태에 도달되지 못할 수 있다. 즉, 동적 캐패시턴스 보상이 적용되지 않을 경우, 도 6의 L3로 도시된 곡선과 같이 액정이 거동할 수 있고, 이는 특히 동화상 품질을 저해하는 요소로 작용할 수 있다.
반면에, 본 발명의 일 실시예에 따른 동적 캐패시턴스 보상이 수행되는 경우, DCC LUT의 M0 _64 값을 참조하여, 현재 프레임 데이터가 인가되는 시점(Fn)에서 계조 접압은 V85가 인가될 수 있고, 액정의 거동은 더 빠른 응답 특성을 보일 수 있다. 즉, 동적 캐패시턴스 보상이 적용되는 경우, 계조 전압은 도 6의 L1로 도시된 바와 같이 인가될 수 있고, 액정은 L2로 도시된 곡선과 같이 액정이 거동할 수 있으며, 액정의 응답 속도가 개선될 수 있다.
도 7은 본 발명의 일 실시예 따른 표시 장치의 동작을 나타내는 순서도이다.
도 7을 참조하면, 외부 영상 처리 세트(20) 및 디스플레이 조립체(10)에 전원이 인가되면 동작 개시 신호가 생성되며, 이에 수반하여, 디스플레이 조립체(10) 및 외부 영상 처리 세트(20)는 영상 데이터를 표시하기 위한 초기화 과정을 수행할 수 있다(S710).
이어서, 디스플레이 조립체(10)에서, 고유 정보값 저장부(400)에서 DCC LUT를 포함하는 디스플레이 패널(100)의 고유값에 관한 정보를 로딩할 수 있다(S720).
이어서, 타이밍 컨트롤러(200)는 디스플레이 패널(100)의 고유값 및 DCC LUT를 제1 입출력 포트(300) 및 제2 입출력 포트(500)를 통해 외부 영상 처리 세트(20)에 전달할 수 있다(S730).
이어서, 외부 영상 처리 세트(20)의 메모리(700)의 DCC LUT 할당 영역(730)에 DCC LUT가 저장될 수 있다(S740).
이어서, 현재 프레임 데이터와 이전 프레임 데이터를 기초로 DCC LUT를 참조하여 변환 영상 데이터(ODID)를 생성할 수 있다(S750).
이어서, 변환 영상 데이터(ODID)를 제1 입출력 포트(300) 및 제2 입출력 포트(500)를 통해 타이밍 컨트롤러(200)에 제공하여, 동적 커패시턴스 보상된 영상을 표시할 수 있다(S760).
도 8은 본 발명의 다른 실시예에 따른 표시 장치의 블록도이다.
도 8은 도 1에 도시된 실시예에 대하여 디스플레이 조립체(10)가 제3 입출력 포트(310)를 포함하고, 외부 영상 처리 세트(20)가 제4 입출력 포트(510)를 포함하는 점에서 차이가 있다. 이에, 도 1에 도시된 실시예와 실질적으로 동일한 구성 요소에 대하여, 동일한 식별 부호를 사용하고, 반복적인 설명은 생략한다.
디스플레이 조립체(10)는 제3 입출력 포트(310)를 포함하고, 외부 영상 처리 세트(20)는 제4 입출력 포트(510)를 포함할 수 있다.
고유 정보값 저장부(400_1)은 제3 입출력 포트(310)에 직접 연결될 수 있고, 제3 입출력 포트(310)를 통해 디스플레이 조립체(10)의 고유 정보값 저장부 (400_1)에 저장된 고유한 정보 데이터(SID)는 외부 영상 처리 세트(20)로 전달될 수 있다. 또한, 고유한 정보 데이터(SID)의 일부로서 DCC LUT(410_1)은 외부 영상 처리 세트(20)로 전달될 수 있다.
제4 입출력 포트(510)는 고유한 정보 데이터(SID) 및 DCC LUT을 수신하여, 그래픽 처리 유닛(600)에 전달할 수 있다. 또는 도시되지 않았으나, 고유한 정보 데이터(SID)는 그래픽 처리 유닛(600)을 경유하지 않고 바로 메모리(700)에 저장될 수도 있다.
제3 입출력 포트(310) 및 제4 입출력 포트(510)는, 외부 영상 처리 세트(20) 및 디스플레이 조립체(10) 사이에서 양방향 데이터를 전송을 수행하는 인터페이스 일 수 있고, 외부 영상 처리 세트(20) 및 디스플레이 조립체(10)에 연결된 케이블에 접속 및 접속 해제가 가능한 포트 또는 단자일 수 있다. 구체적으로, 임베디드 디스플레이 포트(Embeded DisplayPort; EDP), 디스플레이 포트(DisplayPort; DP), DVI, HDMI 포트일 수 있다. 또한, 보조 채널(AC)의 양방향 전송을 수행하기 위한 I2C 접속 단자 또는 접속부일 수 있다.
도 9는 본 발명의 다른 실시예 따른 표시 장치의 동작을 나타내는 순서도이다.
도 9를 참조하면, 외부 영상 처리 세트(20) 및 디스플레이 조립체(10)에 전원이 인가되면 동작 개시 신호가 생성되며, 이에 수반하여, 디스플레이 조립체(10) 및 외부 영상 처리 세트(20)는 영상 데이터를 표시하기 위한 초기화 과정을 수행할 수 있다(S910).
이어서, 디스플레이 조립체(10)에서, 고유 정보값 저장부(400)에서 DCC LUT를 포함하는 디스플레이 패널(100)의 고유값에 관한 정보를 로딩할 수 있다(S920).
이어서, 디스플레이 패널(100)의 고유한 정보 데이터(SID) 및 DCC LUT를 제3 입출력 포트(310) 및 제4 입출력 포트(510)를 통해 외부 영상 처리 세트(20)에 전달할 수 있다(S930).
이어서, 외부 영상 처리 세트(20)의 메모리(700)의 DCC LUT 할당 영역(730)에 DCC LUT가 저장될 수 있다(S940).
이어서, 현재 프레임 데이터와 이전 프레임 데이터를 기초로 DCC LUT를 참조하여 변환 영상 데이터(ODID)를 생성할 수 있다(S950).
이어서, 변환 영상 데이터(ODID)를 제1 입출력 포트(300) 및 제2 입출력 포트(500)를 통해 타이밍 컨트롤러(200)에 제공하여, 동적 커패시턴스 보상된 영상을 표시할 수 있다(S960).
도 10은 본 발명의 또 다른 실시예에 따른 표시 장치의 블록도이다.
도 10은 도 1에 도시된 실시예에 대하여 디스플레이 조립체(10)가 제3 입출력 포트를 포함하고, 외부 영상 처리 세트(20)가 제4 입출력 포트(520)를 포함하며, DCC LUT 저장부(400_3)가 고유 정보값 저장부(400_2)와 분리되는 점에서 차이가 있다. 이에, 도 1에 도시된 실시예와 실질적으로 동일한 구성 요소에 대하여, 동일한 식별 부호를 사용하고, 반복적인 설명은 생략한다.
디스플레이 조립체(10)는 제3 입출력 포트(320)를 포함하고, 외부 영상 처리 세트(20)는 제4 입출력 포트(520)를 포함할 수 있다.
고유 정보값 저장부(400_2)는 타이밍 컨트롤러(200)에 연결되어, 고유한 정보 데이터(SID)를 타이밍 컨트롤러(200)에 제공한다.
DCC LUT 저장부(400_3)는 고유 정보값 저장부(400_2)와 분리되며, 고유 정보값 저장부 (400_2)와 달리 제3 입출력 포트(320)에 직접 연결될 수 있고, 제3 입출력 포트(320)를 통해 DCC LUT를 외부 영상 처리 세트(20)로 전달할 수 있다.
제4 입출력 포트(520)는 DCC LUT을 수신하여, 그래픽 처리 유닛(600)에 전달할 수 있다. 또는 도시되지 않았으나, DCC LUT는 그래픽 처리 유닛(600)을 경유하지 않고 바로 메모리(700)에 저장될 수도 있다.
제3 입출력 포트(320) 및 제4 입출력 포트(520)는, 외부 영상 처리 세트(20) 및 디스플레이 조립체(10) 사이에서 양방향 데이터를 전송을 수행하는 인터페이스 일 수 있고, 외부 영상 처리 세트(20) 및 디스플레이 조립체(10)에 연결된 케이블에 접속 및 접속 해제가 가능한 포트 또는 단자일 수 있다. 구체적으로, 임베디드 디스플레이 포트(Embeded DisplayPort; EDP), 디스플레이 포트(DisplayPort; DP), DVI, HDMI 포트일 수 있다. 또한, 보조 채널(AC)의 양방향 전송을 수행하기 위한 I2C 접속 단자 또는 접속부일 수 있다.
도 11은 본 발명의 또 다른 실시예 따른 표시 장치의 동작을 나타내는 순서도이다.
도 11을 참조하면, 외부 영상 처리 세트(20) 및 디스플레이 조립체(10)에 전원이 인가되면 동작 개시 신호가 생성되며, 이에 수반하여, 디스플레이 조립체(10) 및 외부 영상 처리 세트(20)는 영상 데이터를 표시하기 위한 초기화 과정을 수행할 수 있다(S1110).
이어서, 디스플레이 조립체(10)에서, 고유 정보값 저장부(400_2)로부터 고유한 정보 데이터(SID) 및 DCC LUT 저장부(400_3)로부터 DCC LUT를 로딩할 있다(S1120).
이어서, 타이밍 컨트롤러(200)가 디스플레이 패널(100)의 고유한 정보 데이터(SID)를 제1 입출력 포트(300) 및 제2 입출력 포트(500)를 통해 외부 영상 처리 세트(20)에 전달할 수 있다(S1130).
이어서, DCC LUT 저장부(400_3)가 DCC LUT를 제3 입출력 포트(320) 및 제4 입출력 포트(520)를 통해 외부 영상 처리 세트(20)에 전달할 수 있다(S1140).
이어서, 외부 영상 처리 세트(20)의 메모리(700)의 DCC LUT 할당 영역(730)에 DCC LUT가 저장될 수 있다(S1150).
이어서, 현재 프레임 데이터와 이전 프레임 데이터를 기초로 DCC LUT를 참조하여 변환 영상 데이터(ODID)를 생성할 수 있다(S1160).
이어서, 변환 영상 데이터(ODID)를 제1 입출력 포트(300) 및 제2 입출력 포트(500)를 통해 타이밍 컨트롤러(200)에 제공하여, 동적 커패시턴스 보상된 영상을 표시할 수 있다(S1170).
10 : 디스플레이 조립체 20 : 외부 영상 처리 세트
ODID : 변환 영상 데이터 ML : 메인 링크
AC : 보조 채널 100 : 디스플레이 패널
110 : 화소 패널 120 : 데이터 구동부
130 : 스캔 구동부(130) 200 : 타이밍 컨트롤러
300 : 제1 입출력 포트 400 : 고유 정보값 저장부
500 : 제2 입출력 포트 600 : 그래픽 처리 유닛
700 : 메모리

Claims (16)

  1. 외부 영상 처리 세트; 및
    상기 외부 영상 처리 세트로부터 변환 영상 데이터를 수신하여, 상기 변환 영상 데이터에 상응하는 영상을 표시하는 디스플레이 조립체를 포함하되,
    상기 디스플레이 조립체는,
    동적 커패시턴스 보상 룩업 테이블을 저장하는 동적 커패시턴스 보상 룩업 테이블 저장부를 포함하고,
    상기 외부 영상 처리 세트는, 상기 디스플레이 조립체로부터 상기 동적 커패시턴스 보상 룩업 테이블을 수신하여 저장하는 메모리;
    상기 메모리에 저장된 상기 동적 커패시턴스 보상 룩업 테이블, 현재 프레임 데이터 및 이전 프레임 데이터를 기초로 상기 현재 프레임 데이터가 동적 커패시턴스 보상된 변환 영상 데이터를 출력하는 그래픽 처리 유닛; 및
    상기 외부 영상 처리 세트로부터 상기 변환 영상 데이터를 수신하여, 수신된 상기 변환 영상 데이터를 가공하여 디스플레이 패널에 제공하는 타이밍 컨트롤러을 포함하며,
    상기 동적 커패시턴스 보상 룩업 테이블 저장부에 저장된 상기 동적 커패시턴스 보상 룩업 테이블은 상기 타이밍 컨트롤러를 경유하여 상기 디스플레이 조립체로부터 상기 외부 영상 처리 세트로 전달되는,
    표시 장치.
  2. 제1 항에 있어서, 상기 디스플레이 조립체는 제1 입출력 포트를 포함하고,
    상기 외부 영상 처리 세트는 제1 입출력 포트와 연결된 제2 입출력 포트를 포함하고,
    상기 동적 커패시턴스 보상 룩업 테이블 저장부에 저장된 상기 동적 커패시턴스 보상 룩업 테이블은 상기 제1 입출력 포트 및 상기 제2 입출력 포트를 통해 상기 디스플레이 조립체로부터 상기 외부 영상 처리 세트로 전달되는,
    표시 장치.
  3. 제2 항에 있어서, 상기 제1 입출력 포트 및 상기 제2 입출력 포트는 상기 외부 영상 처리 세트로부터 상기 디스플레이 조립체로 상기 변환 영상 데이터를 전송하는 메인 링크 및 상기 외부 영상 처리 세트와 상기 디스플레이 조립체 사이에서 보조 데이터를 양방향 전송하는 보조 채널을 포함하는,
    표시 장치.
  4. 제3 항에 있어서, 상기 제1 입출력 포트 및 상기 제2 입출력 포트는 임베디드 디스플레이 포트, 디스플레이 포트, DVI 포트, HDMI 포트, I2C 접속 단자 중 하나인,
    표시 장치.
  5. 제1 항에 있어서, 상기 외부 영상 처리 세트는 상기 디스플레이 조립체와 물리적으로 구별되어 상기 디스플레이 조립체의 외부에 배치되는,
    표시 장치.
  6. 제1 항에 있어서, 상기 동적 커패시턴스 보상 룩업 테이블 저장부는 비휘발성 메모리이고, 상기 메모리는 휘발성 메모리인,
    표시 장치.
  7. 제1 항에 있어서, 상기 디스플레이 조립체는 상기 디스플레이 조립체의 특성에 관한 고유한 정보 데이터를 저장하는 고유 정보값 저장부를 더 포함하는,
    표시 장치.
  8. 제7 항에 있어서, 상기 디스플레이 조립체는 제1 입출력 포트를 더 포함하고,
    상기 외부 영상 처리 세트는 상기 제1 입출력 포트와 연결된 제2 입출력 포트를 더 포함하고,
    상기 고유 정보값 저장부는 상기 동적 커패시턴스 보상 룩업 테이블 저장부를 포함하고,
    상기 동적 커패시턴스 보상 룩업 테이블 저장부에 저장된 상기 동적 커패시턴스 보상 룩업 테이블은 상기 제1 입출력 포트 및 상기 제2 입출력 포트를 통해 상기 디스플레이 조립체로부터 상기 외부 영상 처리 세트로 전달되는,
    표시 장치.
  9. 제8 항에 있어서, 상기 제1 입출력 포트 및 상기 제2 입출력 포트는 상기 외부 영상 처리 세트로부터 상기 디스플레이 조립체로 상기 변환 영상 데이터를 전송하는 메인 링크 및 상기 외부 영상 처리 세트와 상기 디스플레이 조립체 사이에서 보조 데이터를 양방향 전송하는 보조 채널을 포함하는,
    표시 장치.
  10. 제7 항에 있어서, 상기 디스플레이 조립체는 제1 입출력 포트 및 제3 입출력 포트를 더 포함하고,
    상기 외부 영상 처리 세트는 상기 제1 입출력 포트와 연결된 제2 입출력 포트 및 상기 제3 입출력 포트와 연결된 제4 입출력 포트를 더 포함하고,
    상기 고유 정보값 저장부는 상기 동적 커패시턴스 보상 룩업 테이블 저장부를 포함하고,
    상기 동적 커패시턴스 보상 룩업 테이블 저장부에 저장된 상기 동적 커패시턴스 보상 룩업 테이블은, 상기 제3 입출력 포트 및 상기 제4 입출력 포트를 통해 상기 디스플레이 조립체로부터 상기 외부 영상 처리 세트로 전달되는,
    표시 장치.
  11. 제10 항에 있어서, 상기 제1 입출력 포트 및 상기 제2 입출력 포트는 상기 외부 영상 처리 세트로부터 상기 디스플레이 조립체로 상기 변환 영상 데이터를 전송하는 메인 링크 및 상기 외부 영상 처리 세트와 상기 디스플레이 조립체 사이에서 보조 데이터를 양방향 전송하는 보조 채널을 포함하는,
    표시 장치.
  12. 외부 영상 처리 세트; 및
    상기 외부 영상 처리 세트로부터 변환 영상 데이터를 수신하여, 상기 변환 영상 데이터에 상응하는 영상을 표시하는 디스플레이 조립체를 포함하되,
    상기 디스플레이 조립체는,
    동적 커패시턴스 보상 룩업 테이블을 저장하는 동적 커패시턴스 보상 룩업 테이블 저장부를 포함하고,
    상기 외부 영상 처리 세트는, 상기 디스플레이 조립체로부터 상기 동적 커패시턴스 보상 룩업 테이블을 수신하여 저장하는 메모리;
    저장된 동적 커패시턴스 보상 룩업 테이블, 현재 프레임 데이터 및 이전 프레임 데이터를 기초로 현재 프레임 데이터가 동적 커패시턴스 보상된 변환 영상 데이터를 출력하는 그래픽 처리 유닛;
    상기 디스플레이 조립체의 특성에 관한 고유한 정보 데이터를 저장하는 고유 정보값 저장부;
    상기 외부 영상 처리 세트로부터 상기 변환 영상 데이터를 수신하여, 수신된 상기 변환 영상 데이터를 가공하여 디스플레이 패널에 제공하는 타이밍 컨트롤러; 및
    제1 입출력 포트 및 제3 입출력 포트를 포함하고,
    상기 외부 영상 처리 세트는 상기 제1 입출력 포트와 연결된 제2 입출력 포트 및 상기 제3 입출력 포트와 연결된 제4 입출력 포트를 더 포함하며,
    상기 고유 정보값 저장부는 상기 타이밍 컨트롤러로 상기 고유한 정보 데이터를 전송하고,
    상기 동적 커패시턴스 보상 룩업 테이블 저장부에 저장된 상기 동적 커패시턴스 보상 룩업 테이블은, 상기 제3 입출력 포트 및 상기 제4 입출력 포트를 통해 상기 디스플레이 조립체로부터 상기 외부 영상 처리 세트로 전달되는,
    표시 장치.
  13. 제12 항에 있어서, 상기 제1 입출력 포트 및 상기 제2 입출력 포트는 상기 외부 영상 처리 세트로부터 상기 디스플레이 조립체로 상기 변환 영상 데이터를 전송하는 메인 링크 및 상기 외부 영상 처리 세트와 상기 디스플레이 조립체 사이에서 보조 데이터를 양방향 전송하는 보조 채널을 포함하는,
    표시 장치.
  14. 제13 항에 있어서, 상기 제1 입출력 포트 및 제2 입출력 포트는 임베디드 디스플레이 포트, 디스플레이 포트, DVI 포트, HDMI 포트, I2C 접속 단자 중 하나인,
    표시 장치.
  15. 제1 항에 있어서, 상기 메모리는 메모리 제어기를 포함하고, 상기 메모리 제어기는 상기 메모리의 프레임 메모리에 현재 프레임 데이터를 저장하며,
    상기 메모리는 동적 커패시턴스 보상 룩업 테이블 할당 영역을 더 포함하고, 상기 메모리는 상기 동적 커패시턴스 보상 룩업 테이블 할당 영역에 상기 동적 커패시턴스 보상 룩업 테이블을 저장하는,
    표시 장치.
  16. 제15 항에 있어서, 상기 그래픽 처리 유닛은, 동적 커패시턴스 보상 알고리즘을 포함하는 동적 커패시턴스 처리 로직을 포함하며, 상기 동적 커패시턴스 처리 로직은 메모리 제어기를 통하여, 상기 이전 프레임 데이터 및 상기 메모리에 저장된 상기 동적 커패시턴스 보상 룩업 테이블을 수신하고, 상기 현재 프레임 데이터, 상기 이전 프레임 데이터 및 상기 메모리에 저장된 상기 동적 커패시턴스 보상 룩업 테이블을 기초로 상기 현재 프레임 데이터가 동적 커패시턴스 보상된 상기 변환 영상 데이터를 출력하는,
    표시 장치.
KR1020140192022A 2014-12-29 2014-12-29 표시 장치 KR102272252B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020140192022A KR102272252B1 (ko) 2014-12-29 2014-12-29 표시 장치
US14/732,900 US9886916B2 (en) 2014-12-29 2015-06-08 Display device including a dynamic capacitance compensation lookup table

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140192022A KR102272252B1 (ko) 2014-12-29 2014-12-29 표시 장치

Publications (2)

Publication Number Publication Date
KR20160082771A KR20160082771A (ko) 2016-07-11
KR102272252B1 true KR102272252B1 (ko) 2021-07-02

Family

ID=56164952

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140192022A KR102272252B1 (ko) 2014-12-29 2014-12-29 표시 장치

Country Status (2)

Country Link
US (1) US9886916B2 (ko)
KR (1) KR102272252B1 (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI566229B (zh) * 2015-06-03 2017-01-11 友達光電股份有限公司 顯示裝置之時序控制器及其操作方法
US11069309B2 (en) * 2017-07-25 2021-07-20 Dell Products, L.P. Reducing the power consumption of high-dynamic range (HDR) displays via buck-boost conversion
KR102566790B1 (ko) * 2018-02-12 2023-08-16 삼성디스플레이 주식회사 가변 프레임 모드를 지원하는 표시 장치의 구동 방법, 및 표시 장치
KR102112146B1 (ko) * 2018-09-27 2020-05-18 삼성전자주식회사 디스플레이 장치 및 그 제어 방법
KR102673072B1 (ko) * 2019-08-08 2024-06-10 주식회사 엘엑스세미콘 디스플레이장치
TWI840958B (zh) * 2022-01-04 2024-05-01 大陸商北京集創北方科技股份有限公司 級聯驅動電路之資料傳輸方法
TWI783845B (zh) * 2022-01-04 2022-11-11 大陸商北京集創北方科技股份有限公司 級聯驅動電路之資料傳輸方法、led顯示驅動電路、led顯示裝置及資訊處理裝置

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6058459A (en) 1996-08-26 2000-05-02 Stmicroelectronics, Inc. Video/audio decompression/compression device including an arbiter and method for accessing a shared memory
KR100607951B1 (ko) 2003-07-29 2006-08-03 삼성전자주식회사 멀티미디어 시스템에서의 디스플레이 자동 제어 장치 및방법
KR101017366B1 (ko) * 2004-08-30 2011-02-28 삼성전자주식회사 액정 표시 장치 및 그 동적 커패시턴스 보상의 계조레벨의 결정 방법 및 그 감마 정수의 보정 방법
KR20070081313A (ko) * 2006-02-10 2007-08-16 엘지.필립스 엘시디 주식회사 노트북용 액정 표시장치의 구동장치와 그 구동방법
KR20080022689A (ko) * 2006-09-07 2008-03-12 삼성전자주식회사 구동 장치, 이를 포함하는 액정 표시 장치 및 이의 구동방법
JP5033475B2 (ja) * 2006-10-09 2012-09-26 三星電子株式会社 液晶表示装置及びその駆動方法
US8217875B2 (en) 2008-06-12 2012-07-10 Samsung Electronics Co., Ltd. Signal processing device for liquid crystal display panel and liquid crystal display including the signal processing device
KR101533666B1 (ko) 2008-12-01 2015-07-06 삼성디스플레이 주식회사 액정 표시 장치 및 그 구동 방법
KR20100076230A (ko) * 2008-12-26 2010-07-06 삼성전자주식회사 액정표시장치 및 그 표시방법
KR101600492B1 (ko) 2009-09-09 2016-03-22 삼성디스플레이 주식회사 표시장치 및 이의 구동방법
KR101860083B1 (ko) 2011-06-29 2018-05-23 삼성디스플레이 주식회사 입체 영상 표시 장치 및 그 구동 방법
KR20130040611A (ko) * 2011-10-14 2013-04-24 삼성전자주식회사 영상 출력 장치 및 그의 영상 출력 방법
KR20140037309A (ko) 2012-09-13 2014-03-27 삼성전자주식회사 이미지 압축 회로와 이를 포함하는 디스플레이 시스템
KR102068165B1 (ko) 2012-10-24 2020-01-21 삼성디스플레이 주식회사 타이밍 컨트롤러 및 이를 포함하는 표시 장치

Also Published As

Publication number Publication date
US9886916B2 (en) 2018-02-06
KR20160082771A (ko) 2016-07-11
US20160189684A1 (en) 2016-06-30

Similar Documents

Publication Publication Date Title
KR102272252B1 (ko) 표시 장치
US10360868B2 (en) Image processing method and liquid crystal display device
US10235946B2 (en) Apparatus and method for controlling liquid crystal display brightness, and liquid crystal display device
KR102289716B1 (ko) 표시 장치 및 이의 구동 방법
US20170061901A1 (en) Apparatus and method for controlling liquid crystal display brightness, and liquid crystal display device
KR102615596B1 (ko) 디스플레이 장치 및 그 제어 방법
US10127856B2 (en) Display apparatus and control method thereof
US20170116933A1 (en) Driving Circuit and Method for Dynamically Switching Frame Rates of Display Panel
KR101560410B1 (ko) 화상표시 시스템
US20200349893A1 (en) Display device and method of driving the same
CN107622757B (zh) 图像数据处理设备、图像数据处理方法以及显示装置
US20170213501A1 (en) Display apparatus and driving method thereof
US8922532B2 (en) Display apparatus having a frame rate converter to convert a frame rate of input image data and method of driving display panel
US11587516B2 (en) Display device and local method of controlling local dimming thereof
US20160063965A1 (en) Method of driving display apparatus and display apparatus for performing the same
US11837190B2 (en) Display apparatus and control method thereof
US20110096080A1 (en) Device and method for selecting image processing function
US20220028327A1 (en) Image display apparatus and method thereof
KR102554598B1 (ko) 디스플레이 장치 및 그의 로컬 디밍 제어 방법
US10089951B2 (en) Display apparatus and a method of driving the same
US11984078B2 (en) Image display device and system comprising same
US20120249523A1 (en) Method of driving shutter glasses and display system for performing the same
US20160284299A1 (en) Display device and driving board
US8842066B2 (en) Method for driving three-dimensional (3D) display and 3D display apparatus using the same
KR101647031B1 (ko) 액정표시장치

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant