CN108594214B - 基于fpga的参数可调的线性调频信号产生装置及其产生方法 - Google Patents

基于fpga的参数可调的线性调频信号产生装置及其产生方法 Download PDF

Info

Publication number
CN108594214B
CN108594214B CN201810342866.9A CN201810342866A CN108594214B CN 108594214 B CN108594214 B CN 108594214B CN 201810342866 A CN201810342866 A CN 201810342866A CN 108594214 B CN108594214 B CN 108594214B
Authority
CN
China
Prior art keywords
accumulation
generated
frequency
modulation signal
full adder
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201810342866.9A
Other languages
English (en)
Other versions
CN108594214A (zh
Inventor
梁毅
李昕卓
丁金闪
范家赫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xidian University
Original Assignee
Xidian University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xidian University filed Critical Xidian University
Priority to CN201810342866.9A priority Critical patent/CN108594214B/zh
Publication of CN108594214A publication Critical patent/CN108594214A/zh
Application granted granted Critical
Publication of CN108594214B publication Critical patent/CN108594214B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01SRADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
    • G01S13/00Systems using the reflection or reradiation of radio waves, e.g. radar systems; Analogous systems using reflection or reradiation of waves whose nature or wavelength is irrelevant or unspecified
    • G01S13/02Systems using reflection of radio waves, e.g. primary radar systems; Analogous systems
    • G01S13/06Systems determining position data of a target
    • G01S13/08Systems for measuring distance only
    • G01S13/10Systems for measuring distance only using transmission of interrupted, pulse modulated waves
    • G01S13/26Systems for measuring distance only using transmission of interrupted, pulse modulated waves wherein the transmitted pulses use a frequency- or phase-modulated carrier wave
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01SRADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
    • G01S7/00Details of systems according to groups G01S13/00, G01S15/00, G01S17/00
    • G01S7/02Details of systems according to groups G01S13/00, G01S15/00, G01S17/00 of systems according to group G01S13/00
    • G01S7/28Details of pulse systems
    • G01S7/282Transmitters

Landscapes

  • Engineering & Computer Science (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Remote Sensing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Radar Systems Or Details Thereof (AREA)
  • Ultra Sonic Daignosis Equipment (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本发明公开了一种基于FPGA的参数可调的线性调频信号产生装置,其思路为:上位机获取四个参数,PS端根据四个参数得到步进频率字△FW、初始频率字FW、初始相位字PW以及脉内时钟周期个数K;频率累加寄存器将FW发送至第一全加器后与△FW相加,得到频率相加结果;DMA控制器控制将△FW发至第一全加器,控制将FW发至频率累加寄存器,控制将PW发至相位累加寄存器,控制将K发至计数器;相位累加寄存器将PW发至第二全加器后与所述频率相加结果相加,得到相位相加结果;CORDIC IP核根据相位累加结果计算线性调频信号的幅度值;D/A转换器将线性调频信号的幅度值数模转换为线性调频信号的模拟信号;计数器根据K确定线性调频信号的模拟信号产生次数。

Description

基于FPGA的参数可调的线性调频信号产生装置及其产生方法
技术领域
本发明属于数字信号处理技术领域,特别涉及一种基于FPGA的参数可调的线性调频信号产生装置及其产生方法,适用于雷达实时信号处理系统设计。
背景技术
自20世纪50年代末以来,随着雷达实时信号处理系统性能的提升,对雷达的有效作用距离、测量精度和距离分辨率等提出了日益严格的要求;为了解决作用距离和分辨率的问题,脉冲压缩技术和线性调频信号应运而生;线性调频信号因为其时宽带宽积远大于1,经脉冲压缩后能够得到很高的距离分辨率和径向速度分辨率,因而线性调频信号在现代雷达实时信号处理系统中得到了广泛的运用。
传统产生线性调频信号的方法主要依赖于模拟电路法,由于模拟电路法设计难度大、开发周期长、产生信号波形单一、很难实现调频度较高的信号波形等缺点,极大地限制了雷达实时信号处理机系统性能的提高。
随着数字技术的不断发展,1971年由美国人J.Tierncy等首次提出直接数字频率合成(DDS)技术以来,利用DDS技术合成脉冲线性调频信号受到人们的高度重视,并得到广泛的应用;近年来,利用专门的DDS芯片搭载的平台能够产生稳定的线性调频信号,但其平台搭建周期长、开发困难,不易编程实现,这些缺点均加大了线性调频信号产生的难度。
发明内容
针对上述现有技术存在的问题,本发明的目的在于提出一种基于FPGA的参数可调的线性调频信号产生装置及其产生方法,该种基于FPGA的参数可调的线性调频信号产生装置及其产生方法使用上位机通过网口对产生的线性调频信号的时宽、带宽、起始频率、初始相位等参数进行调节,并且通过同时产生一路正弦信号一路余弦信号来实现复信号输出。
为达到上述技术目的,本发明采用如下技术方案予以实现。
技术方案一:
一种基于FPGA的参数可调的线性调频信号产生装置,包括上位机和FPGA模块,所述FPGA模块包括PS端和PL端,所述PL端包括直接内存访问控制器、频率累加器、相位累加器、计数器、CORDIC核和数模转换器,所述频率累加器包括第一全加器和频率累加寄存器,相位累加器包括第二全加器和相位累加寄存器;
第一全加器包括第一输入端、第二输入端和第一输出端,频率累加寄存器包括第三输入端、第四输入端、第二输出端和第三输出端,第二全加器包括第五输入端、第六输入端和第四输出端,相位累加寄存器包括第七输入端、第八输入端、第五输出端和第六输出端;
上位机输出端连接PS端输入端,PS端输出端连接直接内存访问控制器,直接内存访问控制器包括四个控制输出端,分别连接第一全加器的第一输入端、频率累加寄存器的第三输入端、相位累加寄存器的第七输入端和计数器的数据输入端,第一全加器的第一输出端连接频率累加寄存器的第四输入端,频率累加寄存器的第二输出端连接第一全加器的第二输入端,频率累加寄存器的第三输出端连接第二全加器的第五输入端,第二全加器的第六输入端连接相位累加寄存器的第五输出端,第二全加器的第四输出端连接相位累加寄存器的第八输入端,相位累加寄存器的第六输出端连接CORDIC IP核的输入端,CORDIC核的输出端连接数模转换器的输入端;
所述上位机用于获取要产生的线性调频信号时宽、要产生的线性调频信号带宽、要产生的线性调频信号起始频率以及要产生的线性调频信号初始相位,记为四个参数,并将所述四个参数通过网口发送至PS端;
所述PS端用于接收上位机发送的所述四个参数,并将所述四个参数分别转换为要产生的线性调频信号步进频率字△FW、要产生的线性调频信号初始频率字FW、要产生的线性调频信号初始相位字PW以及要产生的线性调频信号脉内时钟周期个数K,然后发送至直接内存访问控制器;
所述直接内存访问控制器用于接收PS端发送过来的要产生的线性调频信号步进频率字△FW、要产生的线性调频信号初始频率字FW、要产生的线性调频信号初始相位字PW以及要产生的线性调频信号脉内时钟周期个数K,然后控制将要产生的线性调频信号步进频率字△FW发送至第一全加器,控制将要产生的线性调频信号初始频率字FW发送至频率累加寄存器,控制将要产生的线性调频信号初始相位字PW发送至相位累加寄存器,控制将要产生的线性调频信号脉内时钟周期个数K发送至计数器;
所述第一全加器用于接收直接内存访问控制器发送过来的要产生的线性调频信号步进频率字△FW,频率累加寄存器用于接收直接内存访问控制器发送过来的要产生的线性调频信号初始频率字FW,然后将所述要产生的线性调频信号初始频率字FW发送至第一全加器后与所述要产生的线性调频信号步进频率字△FW相加,得到频率相加结果,并将频率相加结果通过频率累加寄存器发送至第二全加器;
所述第二全加器用于接收第一全加器通过频率累加寄存器发送过来的频率相加结果,所述相位累加寄存器用于接收直接内存访问控制器发送过来的要产生的线性调频信号初始相位字PW,然后将所述要产生的线性调频信号初始相位字PW发送至第二全加器后与所述频率相加结果相加,得到相位相加结果,并将所述相位相加结果通过相位累加寄存器发送至CORDIC IP核;
所述CORDIC IP核用于接收第二全加器通过相位累加寄存器发送过来的所述相位累加结果,然后根据所述相位累加结果计算线性调频信号的幅度值,并将所述线性调频信号的幅度值发送至数模转换器;
所述数模转换器用于接收CORDIC IP核发送过来的所述线性调频信号的幅度值,并对所述线性调频信号的幅度值进行数模转换,得到线性调频信号的模拟信号;
所述计数器用于接收直接内存访问控制器发送过来的要产生的线性调频信号脉内时钟周期个数K,并根据所述要产生的线性调频信号脉内时钟周期个数K确定线性调频信号的模拟信号产生点数为K。
技术方案二:
一种基于FPGA的参数可调的线性调频信号产生方法,应用于一种基于FPGA的参数可调的线性调频信号产生装置,所述基于FPGA的参数可调的线性调频信号产生装置,包括上位机和FPGA模块,所述FPGA模块包括PS端和PL端,所述PL端包括直接内存访问控制器、频率累加器、相位累加器、计数器、CORDIC核和数模转换器,所述频率累加器包括第一全加器和频率累加寄存器,相位累加器包括第二全加器和相位累加寄存器;所述基于FPGA的参数可调的线性调频信号产生方法,包括以下步骤:
步骤1,上位机获取要产生的线性调频信号时宽、要产生的线性调频信号带宽、要产生的线性调频信号起始频率以及要产生的线性调频信号初始相位,记为四个参数,并将所述四个参数通过网口发送至PS端;
步骤2,PS端接收到上位机发送的所述四个参数后,将其分别转换为要产生的线性调频信号步进频率字△FW、要产生的线性调频信号初始频率字FW、要产生的线性调频信号初始相位字PW以及要产生的线性调频信号脉内时钟周期个数K,然后发送至直接内存访问控制器;
步骤3,直接内存访问控制器接收PS端发送过来的要产生的线性调频信号步进频率字△FW、要产生的线性调频信号初始频率字FW、要产生的线性调频信号初始相位字PW以及要产生的线性调频信号脉内时钟周期个数K,然后控制将要产生的线性调频信号步进频率字△FW发送至第一全加器,控制将要产生的线性调频信号初始频率字FW发送至频率累加寄存器,控制将要产生的线性调频信号初始相位字PW发送至相位累加寄存器,控制将要产生的线性调频信号脉内时钟周期个数K发送至计数器;
步骤4,频率累加寄存器接收直接内存访问控制器发送过来的要产生的线性调频信号初始频率字FW,相位累加寄存器接收直接内存访问控制器发送过来的要产生的线性调频信号初始相位字PW;计数器接收直接内存访问控制器发送过来的要产生的线性调频信号脉内时钟周期个数K,并根据所述要产生的线性调频信号脉内时钟周期个数K确定线性调频信号的模拟信号产生点数为K;
初始化:设定累加总次数为K,令k表示第k次累加,k=1,2,…,K;线性调频信号的模拟信号产生点数与累加总次数相等且一一对应;
步骤5,第一全加器接收直接内存访问控制器发送过来的要产生的线性调频信号步进频率字△FW,频率累加寄存器将第k-1次累加后的频率相加结果FWk-1发送至第一全加器后与所述要产生的线性调频信号步进频率字△FW相加,得到第k次累加后的频率相加结果FWk,并将第k次累加后的频率相加结果FWk发送至第二全加器;其中,FW0=FW;
步骤6,第二全加器接收第一全加器通过频率累加寄存器发送过来的第k次累加后的频率相加结果FWk,相位累加寄存器将第k-1次累加后的相位相加结果PWk-1发送至第二全加器后与所述第k次累加后的频率相加结果FWk相加,得到第k次累加后的相位相加结果PWk;其中,PW0=PW;
步骤7,如果k<K/2,则令k的值加1,转至步骤5;如果k=K/2,则将k的值初始化为1,转至步骤8;
步骤8,计算得到第k次累加后第一全加器的频率累加结果
Figure GDA0003483500220000041
然后将所述第k次累加后第一全加器的频率累加结果
Figure GDA0003483500220000042
发送至第二全加器;
步骤9,第二全加器接收第一全加器通过频率累加寄存器发送过来的第k次累加后第一全加器的频率累加结果
Figure GDA0003483500220000043
后,计算第k次累加后第二全加器的相位累加结果
Figure GDA0003483500220000044
然后将所述第k次累加后第二全加器的相位累加结果
Figure GDA0003483500220000045
发送至CORDIC IP核;
步骤10,CORDIC IP核接收第二全加器通过相位累加寄存器发送过来的所述第k次累加后第二全加器的相位累加结果
Figure GDA0003483500220000046
然后根据所述第k次累加后第二全加器的相位累加结果
Figure GDA0003483500220000051
计算第k次累加后线性调频信号的幅度值,并将所述第k次累加后线性调频信号的幅度值发送至数模转换器;
数模转换器接收CORDIC IP核发送过来的所述第k次累加后线性调频信号的幅度值,并对所述第k次累加后线性调频信号的幅度值进行数模转换,得到第k次累加后线性调频信号的模拟信号;
步骤11,如果k≤K,则令k的值加1,转至步骤8;如果k=K,则累加过程结束,累加过程结束时得到了第1次累加后线性调频信号的模拟信号至第K次累加后线性调频信号的模拟信号,记为基于FPGA的参数可调的线性调频信号产生结果。
本发明与现有技术相比具有以下优点:
第一,本发明使用Xilinx ZYNQ系列xc7z045ffg900-2型芯片实现整个发明流程,但不局限于该型号;ZYNQ包含双核ARM PS端和FPGA PL端,PS端和PL端可以同时运行;当PL端产生线性调频信号的同时PS端进行下一次调频参数的计算,计算完成后通过DMA发送到PL端,产生新的线性调频信号;这样可以实现连续调节各项参数的线性调频信号。
第二,本发明摒弃了之前采用正余弦查找表得到对应信号幅值的方式,而采用CORDIC实时计算;线性调频信号赋值计算模块调用CORDIC IP核,结构配置为并行处理,优化流水模式,相位格式为弧度,十六位输出位宽;这样的实现方法用一个IP核取缔了之前查找表占用的ROM空间,极大地减少了资源利用率。
第三,本发明通过上位机输入需要产生线性调频信号的时宽、带宽、起始频率、初始相位等参数;上位机界面简洁,支持参数灵活调节,方便用户实时输入各种参数,以便产生连续可调的线性调频信号。
第四,本发明摒弃了之前用UART低速串口从上位机向PS端传输数据的方式,而采用网口传输;上位机将当前需要产生的线性调频信号的各项参数通过网口发送到PS端;PS端通过DMA向PL端发送计算后的各项参数,速度可达128M/s;两种高速传输方式极大减小了参数传递时间,提高了后期PL产生线性调频信号的效率。
第五,本发名利用PS端与PL端紧密配合,利用并行处理和流水处理技术,产生多通道的相位任意可调、频率转换时间短、频率分辨率高、相对带宽较宽的线性调频信号。
附图说明
下面结合附图和具体实施方式对本发明作进一步详细说明。
图1是本发明的一种基于FPGA的参数可调的线性调频信号产生装置实现框图;
图2是本发明的一种基于FPGA的参数可调的线性调频信号产生方法流程图;
图3(a)是PC端上位机界面示意图;
图3(b)是PL端数据解析结果图;
图4(a)是产生脉宽50us的线性调频信号结果图;
图4(b)是产生脉宽25us的线性调频信号结果图;
图4(c)是产生初始相位为0的线性调频信号结果图;
图4(d)是产生初始相位为π的线性调频信号结果图;
图4(e)是产生带宽为100MHz起始频率为0的线性调频信号幅频响应图;
图4(f)是产生带宽为50Mhz起始频率为0的线性调频信号幅频响应图;
图4(g)是产生带宽为50Mhz起始频率为50Mhz的线性调频信号幅频响应图。
具体实施方式
参照图1,为本发明的一种基于FPGA的参数可调的线性调频信号产生装置实现框图;其中,所述基于FPGA的参数可调的线性调频信号产生装置,包括上位机和FPGA模块,所述FPGA模块包括PS端和PL端,所述PL端包括直接内存访问控制器(DMA控制器)、频率累加器、相位累加器、计数器、CORDIC核和数模转换器,所述频率累加器包括第一全加器和频率累加寄存器,相位累加器包括第二全加器和相位累加寄存器,第一全加器和第二全加器分别为N位全加器;本实施例中N取值为20。
第一全加器包括第一输入端、第二输入端和第一输出端,频率累加寄存器包括第三输入端、第四输入端、第二输出端和第三输出端,第二全加器包括第五输入端、第六输入端和第四输出端,相位累加寄存器包括第七输入端、第八输入端、第五输出端和第六输出端。
上位机输出端连接PS端输入端,PS端输出端连接直接内存访问控制器(DMA控制器),DMA控制器包括四个控制输出端,分别连接第一全加器的第一输入端、频率累加寄存器的第三输入端、相位累加寄存器的第七输入端和计数器的数据输入端,第一全加器的第一输出端连接频率累加寄存器的第四输入端,频率累加寄存器的第二输出端连接第一全加器的第二输入端,频率累加寄存器的第三输出端连接第二全加器的第五输入端,第二全加器的第六输入端连接相位累加寄存器的第五输出端,第二全加器的第四输出端连接相位累加寄存器的第八输入端,相位累加寄存器的第六输出端连接CORDIC IP核的输入端,CORDIC核的输出端连接数模转换器(D/A转换器)的输入端。
所述上位机用于获取要产生的线性调频信号时宽、要产生的线性调频信号带宽、要产生的线性调频信号起始频率以及要产生的线性调频信号初始相位,记为四个参数,并将所述四个参数通过网口发送至PS端。
所述PS端用于负责与上位机进行通信,为本发明所使用的芯片内部的ARM处理器;所述PS端用于接收上位机发送的所述四个参数,并将所述四个参数分别转换为要产生的线性调频信号步进频率字△FW、要产生的线性调频信号初始频率字FW、要产生的线性调频信号初始相位字PW以及要产生的线性调频信号脉内时钟周期个数K,然后发送至直接内存访问控制器(DMA控制器)。
所述直接内存访问控制器(DMA控制器)用于接收PS端发送过来的要产生的线性调频信号步进频率字△FW、要产生的线性调频信号初始频率字FW、要产生的线性调频信号初始相位字PW以及要产生的线性调频信号脉内时钟周期个数K,然后控制将要产生的线性调频信号步进频率字△FW通过先进先出FIFO接口发送至第一全加器,控制将要产生的线性调频信号初始频率字FW通过先进先出FIFO接口发送至频率累加寄存器,控制将要产生的线性调频信号初始相位字PW通过先进先出FIFO接口发送至相位累加寄存器,控制将要产生的线性调频信号脉内时钟周期个数K通过先进先出FIFO接口发送至计数器。
所述第一全加器用于接收直接内存访问控制器(DMA控制器)发送过来的要产生的线性调频信号步进频率字△FW,频率累加寄存器用于接收直接内存访问控制器(DMA控制器)发送过来的要产生的线性调频信号初始频率字FW,然后将所述要产生的线性调频信号初始频率字FW发送至第一全加器后与所述要产生的线性调频信号步进频率字△FW相加,得到频率相加结果,并将频率相加结果通过频率累加寄存器发送至第二全加器。
所述第二全加器用于接收第一全加器通过频率累加寄存器发送过来的频率相加结果,所述相位累加寄存器用于接收直接内存访问控制器(DMA控制器)发送过来的要产生的线性调频信号初始相位字PW,然后将所述要产生的线性调频信号初始相位字PW发送至第二全加器后与所述频率相加结果相加,得到相位相加结果,并将所述相位相加结果通过相位累加寄存器发送至CORDIC IP核。
所述CORDIC IP核用于接收第二全加器通过相位累加寄存器发送过来的所述相位累加结果,然后根据所述相位累加结果计算线性调频信号的幅度值,根据所述线性调频信号的幅度值得到线性调频信号的模拟信号,并将所述线性调频信号的模拟信号发送至数模转换器(D/A转换器)。
所述数模转换器(D/A转换器)用于接收CORDIC IP核发送过来的所述线性调频信号的模拟信号,并对所述线性调频信号的模拟信号进行数模转换,得到线性调频信号的数字信号。
所述计数器用于接收直接内存访问控制器发送过来的要产生的线性调频信号脉内时钟周期个数K,并根据所述要产生的线性调频信号脉内时钟周期个数K确定线性调频信号的模拟信号的产生次数为K。
参照图2,为本发明的一种基于FPGA的参数可调的线性调频信号产生方法流程图;其中基于FPGA的参数可调的线性调频信号产生方法,应用于一种基于FPGA的参数可调的线性调频信号产生装置,所述基于FPGA的参数可调的线性调频信号产生装置,包括上位机和FPGA模块,所述FPGA模块包括PS端和PL端,所述PL端包括直接内存访问控制器(DMA控制器)、频率累加器、相位累加器、计数器、CORDIC核和数模转换器,所述频率累加器包括第一全加器和频率累加寄存器,相位累加器包括第二全加器和相位累加寄存器;所述基于FPGA的参数可调的线性调频信号产生方法,包括以下步骤:
步骤1,上位机获取要产生的线性调频信号时宽、要产生的线性调频信号带宽、要产生的线性调频信号起始频率以及要产生的线性调频信号初始相位,记为四个参数,并将所述四个参数通过网口发送至PS端。
其中,计算出四个参数后,通过DMA将参数发送给PL端;为了方便PL端对数据的解析,每个参数以固定32位长度发送。
步骤2,PS端接收到上位机发送的所述四个参数后,将其分别转换为要产生的线性调频信号步进频率字△FW、要产生的线性调频信号初始频率字FW、要产生的线性调频信号初始相位字PW以及要产生的线性调频信号脉内时钟周期个数K,然后发送至直接内存访问控制器(DMA控制器)。
具体地,
Figure GDA0003483500220000081
K=Tfclk,N为第一全加器和第二全加器的位数,M为相位累加寄存器的位数,在本实施例中,N为20,M为16;fclk为数模转换器的时钟工作频率。
根据Nyquist采样定理,数模转换器D/A的时钟工作频率最高输出频率应小于
Figure GDA0003483500220000082
在实际应用中,一般只能达到fclk的40%,在本实施例中为1GHz;T为要产生的线性调频信号时宽,pstart为要产生的线性调频信号初始相位,B为要产生的线性调频信号带宽,fstart为要产生的线性调频信号起始频率。
步骤3,直接内存访问控制器(DMA控制器)接收PS端发送过来的要产生的线性调频信号步进频率字△FW、要产生的线性调频信号初始频率字FW、要产生的线性调频信号初始相位字PW以及要产生的线性调频信号脉内时钟周期个数K,然后控制将要产生的线性调频信号步进频率字△FW通过先进先出FIFO接口发送至第一全加器,控制将要产生的线性调频信号初始频率字FW通过先进先出FIFO接口发送至频率累加寄存器,控制将要产生的线性调频信号初始相位字PW通过先进先出FIFO接口发送至相位累加寄存器,控制将要产生的线性调频信号脉内时钟周期个数K通过先进先出FIFO接口发送至计数器。
具体地,PL端通过判断m_axis_tvalid信号来确定是否收到PS端的数据,m_axis_tvalid信号为FIFO接口输出的要产生的线性调频信号步进频率字FW2、要产生的线性调频信号初始频率字FW1、要产生的线性调频信号初始相位字PW以及要产生的线性调频信号脉内时钟周期个数K,当PS端通过直接内存访问DMA控制器将数据发送到PL端后,数据会被暂存到FIFO接口中,本发明中使用的FIFO接口采用AXI总线,当PL端准备好接收要产生的线性调频信号步进频率字△FW、要产生的线性调频信号初始频率字FW、要产生的线性调频信号初始相位字PW以及要产生的线性调频信号脉内时钟周期个数K时,将FIFO接口的m_axis_tready信号拉高,当FIFO接口接收的要产生的线性调频信号步进频率字FW2、要产生的线性调频信号初始频率字FW1、要产生的线性调频信号初始相位字PW以及要产生的线性调频信号脉内时钟周期个数K准备好,且检测到m_axis_tready信号被拉高时,就会将m_axis_tvalid信号拉高,同时在m_axis_tdata信号线上向PL端中相应器件发送对应数据,该数据即为PS端向PL端发送的参数值。PL端将m_axis_tready信号拉高后,在每个时钟周期的上升沿检查m_axis_tvalid信号的值,若m_axis_tvalid信号的值为高时,则为收到PS端的数据;若m_axis_tvalid信号的值为低,则未收到PS端的数据,PL端则继续等待m_axis_tvalid信号拉高。
步骤4,频率累加寄存器接收直接内存访问控制器(DMA控制器)发送过来的要产生的线性调频信号初始频率字FW,相位累加寄存器接收直接内存访问控制器(DMA控制器)发送过来的要产生的线性调频信号初始相位字PW;计数器用于接收直接内存访问控制器发送过来的要产生的线性调频信号脉内时钟周期个数K,并根据所述要产生的线性调频信号脉内时钟周期个数K确定线性调频信号的模拟信号的产生点数为K。
初始化:设定累加总次数为K,令k表示第k次累加,k=1,2,…,K;线性调频信号的模拟信号产生点数与累加总次数相等且一一对应。
步骤5,第一全加器接收直接内存访问控制器(DMA控制器)发送过来的要产生的线性调频信号步进频率字△FW,频率累加寄存器将第k-1次累加后的频率相加结果FWk-1发送至第一全加器后与所述要产生的线性调频信号步进频率字△FW相加,得到第k次累加后的频率相加结果FWk,并将第k次累加后的频率相加结果FWk后存储至频率累加寄存器中,再将第k次累加后的频率相加结果FWk发送至第二全加器;其中,FW0=FW。
步骤6,第二全加器接收第一全加器通过频率累加寄存器发送过来的第k次累加后的频率相加结果FWk,相位累加寄存器将第k-1次累加后的相位相加结果PWk-1发送至第二全加器后与所述第k次累加后的频率相加结果FWk相加,得到第k次累加后的相位相加结果PWk,再将第k次累加后的相位相加结果PWk存储至相位累加寄存器中;
其中,PW0=PW。
步骤7,如果k<K/2,则令k的值加1,转至步骤5;如果k=K/2,则将频率累加寄存器中的值记为FW0,将相位累加寄存器中的值记为PW0,并将k的值初始化为1,转至步骤8。
步骤8,计算得到第k次累加后第一全加器的频率累加结果
Figure GDA0003483500220000101
如果k<K/2,则
Figure GDA0003483500220000102
如果k≥K/2,则
Figure GDA0003483500220000103
其中,
Figure GDA0003483500220000104
表示第k-1次累加后第一全加器的频率累加结果,
Figure GDA0003483500220000105
然后将所述第k次累加后第一全加器的频率累加结果
Figure GDA0003483500220000106
存储至频率累加寄存器中,并将所述第k次累加后第一全加器的频率累加结果
Figure GDA0003483500220000107
发送至第二全加器。
步骤9,第二全加器接收第一全加器通过频率累加寄存器发送过来的第k次累加后第一全加器的频率累加结果
Figure GDA0003483500220000108
后,计算第k次累加后第二全加器的相位累加结果
Figure GDA0003483500220000109
如果k<K/2,则
Figure GDA00034835002200001010
如果k≥K/2,则
Figure GDA00034835002200001011
其中,
Figure GDA00034835002200001012
表示第k-1次累加后第二全加器的相位累加结果,
Figure GDA00034835002200001013
然后将所述第k次累加后第二全加器的相位累加结果
Figure GDA00034835002200001014
存储至相位累加寄存器中,并将所述第k次累加后第二全加器的相位累加结果
Figure GDA00034835002200001015
发送至CORDIC IP核。
步骤10,CORDIC IP核接收第二全加器通过相位累加寄存器发送过来的所述第k次累加后第二全加器的相位累加结果
Figure GDA00034835002200001016
然后根据所述第k次累加后第二全加器的相位累加结果
Figure GDA00034835002200001017
计算第k次累加后线性调频信号的幅度值,并将所述第k次累加后线性调频信号的幅度值发送至数模转换器(D/A转换器)。
数模转换器(D/A转换器)接收CORDIC IP核发送过来的所述第k次累加后线性调频信号的幅度值,并对所述第k次累加后线性调频信号的幅度值进行数模转换,得到第k次累加后线性调频信号的模拟信号。
具体地,由于为了获取更高的频率分辨率,相位累加寄存器的位数较高,为20位,而输出的精度由于受到D/A转换器位数的限制,在CORDIC IP核的相位输入位宽大于一定值时,输出线性调频信号的精度并不会由于输入相位的精度提升而提升,故本实施例中CORDIC IP核的输入相位信号为16位,区间为-π到+π,故将每次累加后的相位累加结果线性映射到该区间内作为CORDIC IP核的输入信号,输出信号为幅值在-1到+1的三角函数值,需要将其映射到-32768到+32767范围内后,再作为D/A转换器的输入量将其输出,由于本发明为复信号输出,故需要两个CORDIC IP核,分别输出信号的实部和虚部。
步骤11,如果k≤K,则令k的值加1,转至步骤8;如果k=K,则累加过程结束,累加过程结束时得到了第1次累加后线性调频信号的模拟信号至第K次累加后线性调频信号的模拟信号,记为基于FPGA的参数可调的线性调频信号产生结果,此时PS端接收上位机发送的所述四个参数所对应的线性调频信号产生完毕。
本发明的结果可以通过以下实测进一步说明。
验证线性调频信号参数输入界面的发送结果、PS端的参数计算以及通过DMA控制器发送到PL端后,PL端的数据解析的结果;其中图3(a)为PC端上位机界面示意图,图3(b)为PL端数据解析结果图,数据解析后得到四个参数,每个参数的长度为32位,并将四个参数按照固定顺序拼接为一个128位数据,图3(b)中DMA_data即为DMA控制器发送到PL端的数据,以及FPGA模块经过数据格式解析后提取出的FW1、FW2、phase0和count_max四个参数,证明四个参数的发送、计算及其处理部分结果正确。
验证在输入确定参数后输出线性调频信号结果正确,验证结果如图4(a)至图4(g)所示;在保持要产生的线性调频信号的起始频率、初始相位和带宽三个参数不变的情况下,改变信号的时宽,其结果如图4(a)和图4(b)所示,其中图4(a)是产生脉宽50us的线性调频信号结果图,图4(b)是产生脉宽25us的线性调频信号结果图;在保持要产生的线性调频信号的起始频率、时宽和带宽三个参数不变的情况下,改变信号的初始相位,其结果如图4(c)和图4(d)所示,其中图4(c)是产生初始相位为0的线性调频信号结果图,图4(d)是产生初始相位为π的线性调频信号结果图;在保持要产生的线性调频信号的时宽和初始相位不变的情况下,改变要产生的线性调频信号带宽和起始频率,并将结果做快速傅里叶变换FFT处理,其结果如图4(e)至图4(g)所示,其中图4(e)是产生带宽为100MHz起始频率为0的线性调频信号幅频响应图,无载频;图4(f)是产生带宽为50Mhz起始频率为0的线性调频信号幅频响应图,无载频;图4(g)是产生带宽为50Mhz起始频率为50Mhz的线性调频信号幅频响应图,载频为75MHz,即起始频率为50MHz,说明通过上位机可正确改变要产生的线性调频信号的带宽以及载频参数;证明本发明可通过改变参数正确控制线性调频信号的产生。
综上所述,仿真实验验证了本发明的正确性,有效性和可靠性。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围;这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

Claims (1)

1.一种基于FPGA的参数可调的线性调频信号产生方法,应用于一种基于FPGA的参数可调的线性调频信号产生装置,所述基于FPGA的参数可调的线性调频信号产生装置,包括上位机和FPGA模块,所述FPGA模块包括PS端和PL端,所述PL端包括直接内存访问控制器、频率累加器、相位累加器、计数器、CORDIC核和数模转换器,所述频率累加器包括第一全加器和频率累加寄存器,相位累加器包括第二全加器和相位累加寄存器;所述基于FPGA的参数可调的线性调频信号产生方法,其特征在于,包括以下步骤:
步骤1,上位机获取要产生的线性调频信号时宽、要产生的线性调频信号带宽、要产生的线性调频信号起始频率以及要产生的线性调频信号初始相位,记为四个参数,并将所述四个参数通过网口发送至PS端;
步骤2,PS端接收到上位机发送的所述四个参数后,将其分别转换为要产生的线性调频信号步进频率字△FW、要产生的线性调频信号初始频率字FW、要产生的线性调频信号初始相位字PW以及要产生的线性调频信号脉内时钟周期个数K,然后发送至直接内存访问控制器;
在步骤2中,所述要产生的线性调频信号步进频率字△FW、要产生的线性调频信号初始频率字FW、要产生的线性调频信号初始相位字PW以及要产生的线性调频信号脉内时钟周期个数K,其表达式分别为:
Figure FDA0003472280300000011
K=Tfclk
其中,N为第一全加器和第二全加器的位数,M为相位累加寄存器的位数,T为要产生的线性调频信号时宽,pstart为要产生的线性调频信号初始相位,B为要产生的线性调频信号带宽,fstart为要产生的线性调频信号起始频率,fclk为数模转换器的时钟工作频率;
步骤3,直接内存访问控制器接收PS端发送过来的要产生的线性调频信号步进频率字△FW、要产生的线性调频信号初始频率字FW、要产生的线性调频信号初始相位字PW以及要产生的线性调频信号脉内时钟周期个数K,然后控制将要产生的线性调频信号步进频率字△FW发送至第一全加器,控制将要产生的线性调频信号初始频率字FW发送至频率累加寄存器,控制将要产生的线性调频信号初始相位字PW发送至相位累加寄存器,控制将要产生的线性调频信号脉内时钟周期个数K发送至计数器;
步骤4,频率累加寄存器接收直接内存访问控制器发送过来的要产生的线性调频信号初始频率字FW,相位累加寄存器接收直接内存访问控制器发送过来的要产生的线性调频信号初始相位字PW;计数器接收直接内存访问控制器发送过来的要产生的线性调频信号脉内时钟周期个数K,并根据所述要产生的线性调频信号脉内时钟周期个数K确定线性调频信号的模拟信号产生点数为K;
初始化:设定累加总次数为K,令k表示第k次累加,k=1,2,…,K;线性调频信号的模拟信号产生点数与累加总次数相等且一一对应;
步骤5,第一全加器接收直接内存访问控制器发送过来的要产生的线性调频信号步进频率字△FW,频率累加寄存器将第k-1次累加后的频率相加结果FWk-1发送至第一全加器后与所述要产生的线性调频信号步进频率字△FW相加,得到第k次累加后的频率相加结果FWk,并将第k次累加后的频率相加结果FWk发送至第二全加器;其中,FW0=FW;
步骤6,第二全加器接收第一全加器通过频率累加寄存器发送过来的第k次累加后的频率相加结果FWk,相位累加寄存器将第k-1次累加后的相位相加结果PWk-1发送至第二全加器后与所述第k次累加后的频率相加结果FWk相加,得到第k次累加后的相位相加结果PWk;其中,PW0=PW;
步骤7,如果k<K/2,则令k的值加1,转至步骤5;如果k=K/2,则将k的值初始化为1,转至步骤8;
步骤8,计算得到第k次累加后第一全加器的频率累加结果
Figure FDA0003472280300000021
然后将所述第k次累加后第一全加器的频率累加结果
Figure FDA0003472280300000022
发送至第二全加器;
所述第k次累加后第一全加器的频率累加结果
Figure FDA0003472280300000023
其计算过程为:
如果k<K/2,则
Figure FDA0003472280300000024
如果k≥K/2,则
Figure FDA0003472280300000025
其中,
Figure FDA0003472280300000026
表示第k-1次累加后第一全加器的频率累加结果,
Figure FDA0003472280300000027
步骤9,第二全加器接收第一全加器通过频率累加寄存器发送过来的第k次累加后第一全加器的频率累加结果
Figure FDA0003472280300000028
后,计算第k次累加后第二全加器的相位累加结果
Figure FDA0003472280300000029
然后将所述第k次累加后第二全加器的相位累加结果
Figure FDA00034722803000000210
发送至CORDIC IP核;
所述第k次累加后第二全加器的相位累加结果
Figure FDA00034722803000000211
其计算过程为:
如果k<K/2,则
Figure FDA00034722803000000212
如果k≥K/2,则
Figure FDA00034722803000000213
其中,
Figure FDA00034722803000000214
表示第k-1次累加后第二全加器的相位累加结果,
Figure FDA00034722803000000215
步骤10,CORDIC IP核接收第二全加器通过相位累加寄存器发送过来的所述第k次累加后第二全加器的相位累加结果
Figure FDA00034722803000000216
然后根据所述第k次累加后第二全加器的相位累加结果
Figure FDA0003472280300000031
计算第k次累加后线性调频信号的幅度值,并将所述第k次累加后线性调频信号的幅度值发送至数模转换器;
数模转换器接收CORDIC IP核发送过来的所述第k次累加后线性调频信号的幅度值,并对所述第k次累加后线性调频信号的幅度值进行数模转换,得到第k次累加后线性调频信号的模拟信号;
步骤11,如果k≤K,则令k的值加1,转至步骤8;如果k=K,则累加过程结束,累加过程结束时得到了第1次累加后线性调频信号的模拟信号至第K次累加后线性调频信号的模拟信号,记为基于FPGA的参数可调的线性调频信号产生结果。
CN201810342866.9A 2018-04-17 2018-04-17 基于fpga的参数可调的线性调频信号产生装置及其产生方法 Active CN108594214B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810342866.9A CN108594214B (zh) 2018-04-17 2018-04-17 基于fpga的参数可调的线性调频信号产生装置及其产生方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810342866.9A CN108594214B (zh) 2018-04-17 2018-04-17 基于fpga的参数可调的线性调频信号产生装置及其产生方法

Publications (2)

Publication Number Publication Date
CN108594214A CN108594214A (zh) 2018-09-28
CN108594214B true CN108594214B (zh) 2022-03-22

Family

ID=63622813

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810342866.9A Active CN108594214B (zh) 2018-04-17 2018-04-17 基于fpga的参数可调的线性调频信号产生装置及其产生方法

Country Status (1)

Country Link
CN (1) CN108594214B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110568411A (zh) * 2018-12-03 2019-12-13 北京遥感设备研究所 一种宽带雷达波形发生器及实现方法
US10931267B1 (en) 2019-07-31 2021-02-23 Quantum Machines Frequency generation in a quantum controller
US10862465B1 (en) 2019-09-02 2020-12-08 Quantum Machines Quantum controller architecture
US11245390B2 (en) 2019-09-02 2022-02-08 Quantum Machines Software-defined pulse orchestration platform
CN113504513B (zh) * 2021-06-30 2023-05-23 电子科技大学 一种时域非线性调频信号产生方法

Citations (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5311193A (en) * 1990-09-26 1994-05-10 British Aerospace Public Limited Company Digital chirp generator
CN1378730A (zh) * 1999-08-10 2002-11-06 纳诺特罗恩微技术有限责任公司 具有发送机-侧频率扩展和时间扩展的传输方法
US6614813B1 (en) * 1999-01-28 2003-09-02 Sandia Corporation Multiplexed chirp waveform synthesizer
CN101867371A (zh) * 2010-05-31 2010-10-20 西安电子科技大学 基于fpga的线性调频信号实现方法
CN102073032A (zh) * 2010-11-02 2011-05-25 中国兵器工业第二○六研究所 多波形雷达信号的模块化产生方法
CN102353940A (zh) * 2011-06-10 2012-02-15 西安电子科技大学 基于fpga的脉冲压缩优化方法
CN102882517A (zh) * 2012-03-30 2013-01-16 杭州电子科技大学 一种生成低失真度的低频正弦信号的装置及方法
CN104678363A (zh) * 2013-11-27 2015-06-03 中国航空工业集团公司雷华电子技术研究所 一种雷达波形产生方法及其电路
CN104935338A (zh) * 2015-06-10 2015-09-23 南京航空航天大学 一种扩展dds输出信号频率范围的方法和系统
CN105259534A (zh) * 2015-09-17 2016-01-20 中国科学院电子学研究所 一种非线性调频信号的生成方法和装置
CN105844580A (zh) * 2016-03-18 2016-08-10 西安电子科技大学 基于单片fpga的弹载sar成像系统架构设计
CN106598134A (zh) * 2016-12-15 2017-04-26 中国人民解放军重庆通信学院 一种数字式相参窄脉冲发生装置
US9784818B1 (en) * 2013-10-04 2017-10-10 National Technology & Engineering Solutions Of Sandia, Llc Time-dependent phase error correction using digital waveform synthesis
CN107238818A (zh) * 2017-05-25 2017-10-10 中国科学院国家空间科学中心 一种线性调频混沌噪声波形及其去斜处理方法
EP3273607A1 (en) * 2016-07-20 2018-01-24 Semtech Corporation Method and system of timing and localizing a radio signal

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9112592B2 (en) * 2011-06-02 2015-08-18 John W McCorkle System and method for chirp-based transmission

Patent Citations (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5311193A (en) * 1990-09-26 1994-05-10 British Aerospace Public Limited Company Digital chirp generator
US6614813B1 (en) * 1999-01-28 2003-09-02 Sandia Corporation Multiplexed chirp waveform synthesizer
CN1378730A (zh) * 1999-08-10 2002-11-06 纳诺特罗恩微技术有限责任公司 具有发送机-侧频率扩展和时间扩展的传输方法
CN101867371A (zh) * 2010-05-31 2010-10-20 西安电子科技大学 基于fpga的线性调频信号实现方法
CN102073032A (zh) * 2010-11-02 2011-05-25 中国兵器工业第二○六研究所 多波形雷达信号的模块化产生方法
CN102353940A (zh) * 2011-06-10 2012-02-15 西安电子科技大学 基于fpga的脉冲压缩优化方法
CN102882517A (zh) * 2012-03-30 2013-01-16 杭州电子科技大学 一种生成低失真度的低频正弦信号的装置及方法
US9784818B1 (en) * 2013-10-04 2017-10-10 National Technology & Engineering Solutions Of Sandia, Llc Time-dependent phase error correction using digital waveform synthesis
CN104678363A (zh) * 2013-11-27 2015-06-03 中国航空工业集团公司雷华电子技术研究所 一种雷达波形产生方法及其电路
CN104935338A (zh) * 2015-06-10 2015-09-23 南京航空航天大学 一种扩展dds输出信号频率范围的方法和系统
CN105259534A (zh) * 2015-09-17 2016-01-20 中国科学院电子学研究所 一种非线性调频信号的生成方法和装置
CN105844580A (zh) * 2016-03-18 2016-08-10 西安电子科技大学 基于单片fpga的弹载sar成像系统架构设计
EP3273607A1 (en) * 2016-07-20 2018-01-24 Semtech Corporation Method and system of timing and localizing a radio signal
CN106598134A (zh) * 2016-12-15 2017-04-26 中国人民解放军重庆通信学院 一种数字式相参窄脉冲发生装置
CN107238818A (zh) * 2017-05-25 2017-10-10 中国科学院国家空间科学中心 一种线性调频混沌噪声波形及其去斜处理方法

Non-Patent Citations (5)

* Cited by examiner, † Cited by third party
Title
An approach to forward looking FMCW radar imaging based on two-dimensional Chirp-Z transform;LIANG Yi;《Information Sciences》;20101231;第53卷(第8期);1653-1665 *
Systems performance comparison of three alloptical generation schemes for quasi-Nyquist WDM;Arthur James Lowery;《OPTICS EXPRESS》;20151231;第23卷(第17期);1-13 *
基于DDS技术的线性调频脉冲信号的产生;王冉;《电子设计工程》;20140831;第22卷(第16期);52-54 *
基于FPGA实现直接数字频率合成脉冲线性调频信号;王炜珽;《现代电子技术》;20151231;第38卷(第10期);10-15 *
宽带PD雷达回波模拟器设计与性能验证;毕锐锐;《中国优秀博硕士学位论文全文数据库(硕士) 信息科技辑》;20150715;29、34、45 *

Also Published As

Publication number Publication date
CN108594214A (zh) 2018-09-28

Similar Documents

Publication Publication Date Title
CN108594214B (zh) 基于fpga的参数可调的线性调频信号产生装置及其产生方法
CN101149630A (zh) Dds信号源幅频特性补偿方法及相应的dds信号源
CN109521992B (zh) 一种无乘法器的基于cordic算法的线性调频信号生成方法
CN106456115A (zh) 超声成像压缩方法及设备
CN109765535B (zh) 超高速目标雷达回波的模拟方法及模拟器
CN110488228B (zh) 线性调频信号生成方法、装置及存储介质
CN1645163A (zh) 线性数字调频信号的产生方法
CN101190136B (zh) 实时产生滤波器系数的方法和装置
CN113376585B (zh) 一种高分辨率脉冲信号合成装置
KR101422211B1 (ko) 신호 발생 장치 및 신호 발생 방법
CN114442046A (zh) 调选分离雷达波形产生方法、装置、设备及介质
CN112134561B (zh) 窄带调频数字精密频率合成装置
KR102068730B1 (ko) 실시간 레이더 신호처리방법 및 장치
JP5036373B2 (ja) パルス信号発生装置
CN111949931A (zh) 用于快速傅立叶变换处理的方法和装置
CN102353940B (zh) 基于fpga的脉冲压缩优化方法
CN109633613B (zh) 一种高超声速平台联合脉冲压缩和弹速补偿的fpga实现方法
CN114676080B (zh) 一种基于soc平台的雷达信号模拟产生方法
CN103490783A (zh) 一种将模拟信号转换为数字信息的方法
CN111399587B (zh) 一种基于梯形波的超声脉冲激励信号合成方法及其系统
TW202314284A (zh) 調頻連續波雷達裝置及其訊號處理方法
TW579498B (en) Method for data recovery with lower sampling frequency and related apparatus
Liu et al. Direct digital frequency synthesizer based on curve approximation
CN110808935B (zh) 线性调频信号自相关运算的精确高效实现方法及装置
CN1790222A (zh) 基于混沌映射的随机信号产生方法及其电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant