CN108566183A - 脉宽调制器及脉宽调制信号产生方法 - Google Patents

脉宽调制器及脉宽调制信号产生方法 Download PDF

Info

Publication number
CN108566183A
CN108566183A CN201810432586.7A CN201810432586A CN108566183A CN 108566183 A CN108566183 A CN 108566183A CN 201810432586 A CN201810432586 A CN 201810432586A CN 108566183 A CN108566183 A CN 108566183A
Authority
CN
China
Prior art keywords
signal
pulse
clock signal
width
frequency
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201810432586.7A
Other languages
English (en)
Inventor
武传欣
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nanjing Xilijie Semiconductor Technology Co Ltd
Nanjing Silergy Semiconductor Technology Co Ltd
Original Assignee
Nanjing Xilijie Semiconductor Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nanjing Xilijie Semiconductor Technology Co Ltd filed Critical Nanjing Xilijie Semiconductor Technology Co Ltd
Priority to CN201810432586.7A priority Critical patent/CN108566183A/zh
Publication of CN108566183A publication Critical patent/CN108566183A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K7/00Modulating pulses with a continuously-variable modulating signal
    • H03K7/08Duration or width modulation ; Duty cycle modulation

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

公开了一种脉宽调制器,包括倍频器和信号处理器,通过倍频器产生具有与输入时钟信号相同周期的反馈时钟信号和高于输入时钟信号的频率的倍频时钟信号,信号处理器根据输入时钟信号、倍频时钟信号和占空比参考信号产生脉宽调制信号,脉宽调制信号的周期由输入时钟信号决定,其占空比由占空比参考信号决定,提高了脉宽调制信号输出精度,同时本发明采用数字电路代替传统的模拟电路,以避免将占空比参考信号的数字量转化为模拟量过程中造成精度的损失,从而提高了输出脉宽调制信号的精度和线性度。

Description

脉宽调制器及脉宽调制信号产生方法
技术领域
本发明涉及电子技术领域,尤其涉及一种脉宽调制器以及脉宽调制信号产生方法。
背景技术
脉宽调制技术被广泛应用于测量、通信和功率控制与变换等数字控制系统中,通常利用可编程控制器的数字输出对模拟电路进行控制,以产生表征不同参数的脉宽调制信号(PWM)并控制数字系统,但是需要将数字输出转化为模拟量才能对模拟电路进行控制,转化过程中会损精度,从而引起输出脉宽调制信号的精度和线性度变差。
目前脉宽调制器主要包括计数器型和延时链型两类。延时链型脉宽调制器通常采用大量延时时间一致的延时单元来提高输出精度,但是在实际应用中较难实现。计数器型脉宽调制器主要采用计数器和判断逻辑来实现,其输出脉宽调制信号的精度与占空比的位数成正比,位数越大,输出精度越高;输出脉宽调制信号的周期等于输入时钟信号的周期乘以脉宽调制信号设定的周期,由于输入时钟信号的周期较难改变,因此输出的脉宽调制信号的频率越高(周期越小),即速度越快,所设定的周期数值越小,即脉宽调制信号的位数越小,从而使得输出脉宽调制信号的精度和速度相互制约。
发明内容
有鉴于此,针对现在技术中脉宽调制器的不足,本发明提出了一种脉宽调制器,其包括倍频器和信号处理器,倍频器根据输入时钟信号产生倍频时钟信号,信号处理器根据输入时钟信号、倍频时钟信号和占空比参考信号产生脉宽调制信号,使得输出的脉宽调制信号的精度与倍频时钟信号的频率相关,输出的脉宽调制信号的速度由输入时钟信号决定,克服了输出精度和速度之间相互制约的问题。
根据本发明的一方面,提供了一种脉宽调制器,用以产生脉宽调制信号,包括:
倍频器,被配置对输入时钟信号进行倍频以产生倍频时钟信号;
信号处理器,被配置为响应所述输入时钟信号、所述倍频时钟信号和占空比参考信号以产生脉宽调制信号,其中,根据所述输入时钟信号确定所述脉宽调制信号的周期,根据所述占空比参考信号确定所述脉宽调制信号的占空比。
优选地,所述信号处理器对所述倍频时钟信号进行计数并产生相应的计数信号,直到所述计数信号达到所述占空比参考信号,所述脉宽调制信号由第一电平状态切换至第二电平状态。
优选地,所述输入时钟信号由第二状态切换到第一状态时,所述脉宽调制信号进入所述第一电平状态,直到所述计数信号的值与所述占空比参考信号的值相等时,所述脉宽调制信号由所述第一电平状态切换至所述第二电平状态。
优选地,所述所述倍频器根据所述倍频时钟信号产生反馈时钟信号,所述反馈控制信号与所述输入时钟信号具有相同的相位。
优选地,所述倍频器采用锁相环实现。
优选地,所述信号处理器包括:
计数器,被配置对所述倍频时钟信号计数以产生所述计数信号;
状态转换器,被配置为接收反馈时钟信号产生所述脉宽调制信号的第一电平状态,直至所述计数信号达到所述占空比参考信号,所述脉宽调制信号由所述第一电平状态切换到所述第二电平状态。
优选地,所述状态转换器包括:
比较器,被配置为对所述计数信号和占空比参考信号进行比较并产生比较信号;
RS触发器,被配置为接收所述反馈时钟信号产生所述脉宽调制信号的所述第一电平状态,当所述计数信号达到所述占空比参考信号,所述脉宽调制信号根据所述比较信号由所述第一电平状态切换至所述第二电平状态。
优选地,所述倍频数越大,所述脉宽调制器的输出精度越高。
优选地,所述脉宽调制信号的占空比由所述占空比参考信号与所述倍频数的比值确定。
根据本发明的另一方面,提供一种脉宽调制信号产生方法,包括以下步骤:
根据输入时钟信号产生倍频时钟信号;
根据输入时钟信号、所述倍频时钟信号和占空比参考信号以产生脉宽调制信号,其中,根据所述输入时钟信号确定所述脉宽调制信号的周期,根据所述占空比参考信号确定所述脉宽调制信号的占空比。
优选地,所述根据输入时钟信号、所述倍频时钟信号和占空比参考信号以产生脉宽调制信号包括:
对所述倍频时钟信号进行计数并产生相应的计数信号,直到所述计数信号达到所述占空比参考信号,所述脉宽调制信号由第一电平状态切换至第二电平状态。
优选地,所述输入时钟信号由第一状态切换到第二状态时,所述脉宽调制信号进入所述第一电平状态,直到所述计数信号的值与所述占空比参考信号的值相等时,所述脉宽调制信号由所述第一电平状态切换至所述第二电平状态。
优选地,根据所述倍频时钟信号产生反馈时钟信号,所述反馈时钟信号与所述输入时钟信号具有相同的相位。
采用本发明的脉宽调制器,根据输入时钟信号产生具有与输入时钟信号相同周期的反馈时钟信号和高于输入时钟信号的频率的倍频时钟信号,并根据输入时钟信号确定脉宽调制信号的周期,根据占空比参考信号确定脉宽调制信号的占空比,使得输出的脉宽调制信号的精度与倍频时钟信号相关,克服了输出精度和速度之间相互制约的问题,并极大地提高了输出脉宽调制信号的精度,同时本发明采用数字电路代替传统的模拟电路,以避免将占空比参考信号数字量转化为模拟量过程中造成精度的损失,从而提高输出脉宽调制信号的精度和线性度。
附图说明
通过以下参照附图对本发明实施例的描述,本发明的上述以及其它目的、特征和优点将更为清楚,在附图中:
图1是依据本发明第一实施例的脉宽调制器的示意框图;
图2是依据本发明第二实施例的脉宽调制器的电路图;
图3是依据本发明第二实施例的倍频器的电路图;
图4是依据本发明实施例的脉宽调制器的工作波形图;
图5是依据本发明实施例的脉宽调制器中另一工作波形图;
图6是依据本发明实施例的脉宽调制信号的产生方法流程图。
具体实施方式
以下基于实施例对本发明进行描述,但是本发明并不仅仅限于这些实施例。在下文对本发明的细节描述中,详尽描述了一些特定的细节部分。对本领域技术人员来说没有这些细节部分的描述也可以完全理解本发明。为了避免混淆本发明的实质,公知的方法、过程、流程、元件和电路并没有详细叙述。
此外,本领域普通技术人员应当理解,在此提供的附图都是为了说明的目的,并且附图不一定是按比例绘制的。
同时,应当理解,在以下的描述中,“电路”是指由至少一个元件或子电路通过电气连接或电磁连接构成的导电回路。当称元件或电路“连接到”另一元件或称元件/电路“连接在”两个节点之间时,它可以是直接耦接或连接到另一元件或者可以存在中间元件,元件之间的连接可以是物理上的、逻辑上的、或者其结合。相反,当称元件“直接耦接到”或“直接连接到”另一元件时,意味着两者不存在中间元件。
除非上下文明确要求,否则整个说明书和权利要求书中的“包括”、“包含”等类似词语应当解释为包含的含义而不是排他或穷举的含义;也就是说,是“包括但不限于”的含义。
在本发明的描述中,需要理解的是,术语“第一”、“第二”等仅用于描述目的,而不能理解为指示或暗示相对重要性。此外,在本发明的描述中,除非另有说明,“多个”的含义是两个或两个以上。
参考图1,所示为依据本发明第一实施例的脉宽调制器的电路示意框图。在该实施例中,脉宽调制器100包括倍频器10和信号处理器11。倍频器10由数字电路和模拟电路组成,能够将输出时钟信号的频率变为输入时钟信号的频率整数倍。倍频器10接收输入时钟信号fin并输出倍频时钟信号fvco,倍频时钟信号fvco的频率是输入时钟信号fin频率的N倍,其中系数N是倍频数且可以为任意正整数,改变倍频数N可以实现任何倍数的倍频。信号处理器11响应输入时钟信号fin、倍频时钟信号fvco和占空比参考信号D,输出脉宽调制信号PWM。脉宽调制信号PWM的周期由输入时钟信号fin决定,脉宽调制信号PWM的占空比由外部输入的占空比参考信号D确定,占空比参考信号D是由N位数字信号组成的二进制代码,在输入时钟信号fin一定的情况下,根据不同的二进制代码可以得到具有不同占空比的脉宽调制信号PWM。信号处理器11接收倍频时钟信号fvco对倍频时钟信号fvco进行计数并产生相应的计数信号,当所述计数信号的计数值达到占空比参考信号D,脉宽调制信号PWM由第一电平状态切换至第二电平状态。脉宽调制信号PWM中每相邻两个第一电平翻转边沿之间可以定义一个周期T,其中第一电平状态时间长度和第二电平状态时间长度的总时间为脉宽调制信号PWM的周期T,第一电平状态时间长度与周期T的比值为脉宽调制信号PWM的占空比D-pwm。本发明实施例以高电平为有效电平的脉宽调制信号PWM为例进行说明,即第一电平状态对应脉宽调制信号PWM的高电平长度,第二电平状态对应脉宽调制信号PWM的低电平长度。
作为一种替代实施例,根据倍频时钟信号产生反馈时钟信号fFB,其中反馈时钟信号fFB具有和输入时钟信号fin相同的相位,且频率精确相等,以避免直接将含有噪声的输入时钟信号fin作用于信号处理器11,影响系统性能。当输入时钟信号fin由第二状态切换至第一状态时,例如输入时钟信号fin的上升沿或下降沿来临时,信号处理器11根据反馈时钟信号fFB输出脉宽调制信号PWM的第一电平状态;信号处理器11对倍频器10产生的倍频时钟信号fvco进行计数并产生计数信号,当计数信号的计数值达到外部输入的占空比参考信号D,脉宽调制信号PWM由第一电平状态切换到第二电平状态。脉宽调制信号PWM的第一电平状态从输入时钟信号fFB由第二状态切换至第一状态时开始,直到对倍频时钟信号fvco的计数值达到占空比参考信号D时脉宽调制信号PWM的第一电平状态结束并切换到第二电平状态,当反馈时钟信号fFB跟随输入时钟信号fin由第二状态切换至第一状态时,脉宽调制信号PWM的第二电平状态结束,并切换至第一电平状态开始新的周期,以此循环。
参考图2,所示为依据本发明第二实施例的脉宽调制器的电路图。脉宽调制器100包括倍频器20和信号处理器21,其中信号处理器21包括计数器21a和状态转化器21b。倍频器20接收输入时钟信号fin,产生具有相同相位和频率的反馈时钟信号fFB,同时产生具有其频率N倍的倍频时钟信号fvco,其中N为倍频数且可以为任意正整数。
优选地,倍频器20可以采用锁相环实现,具体电路结构参见图3。由于反馈时钟信号fFB和输入时钟信号fin具有相同的相位,因此当输入时钟信号fin由第二状态切换至第一状态时,反馈时钟信号fFB也会由第二状态切换至第一状态。以输入时钟信号fin的第一状态为高电平为例进行说明,当输入时钟信号fin处于第一状态时,输入时钟信号fin对应高电平,当输入时钟信号fin由第一状态切换至第二状态时,输入时钟信号fin对应由高电平切换至低电平,输入时钟信号fin的周期为低电平和高电平长度的时间总和。
计数器21a用于对倍频时钟信号fvco进行计数并产生计数信号Count。状态转换器21b接收反馈时钟信号fFB,并产生脉宽调制信号PWM的第一电平状态,当计数信号Count的计数值达到占空比参考信号D,状态转换器21b控制脉宽调制信号PWM由第一电平状态切换至第二电平状态。当反馈时钟信号fFB由第二状态切换至第一状态时,脉宽调制信号PWM的第二电平状态结束,并切换至第一电平状态以开始新的周期,以此循环。
状态转化器21b包括比较器202和RS触发器203,比较器202用于比较计数信号Count和占空比参考信号D,并在其输出端产生比较信号Camp。RS触发器203具有置位端S,复位端R和输出端Q,在置位端S接收反馈时钟信号fFB,在复位端R接收比较信号Camp,在输出端Q产生脉宽调制信号PWM。
当输入时钟信号fin由第二状态切换至第一状态时,也即反馈时钟信号fFB切换至第一状态同时对RS触发器203的置位端S进行置位,使得RS触发器203在输出端Q产生脉宽调制信号PWM的第一电平状态;当计数信号Count达到占空比参考信号D时,比较器202产生的比较信号Camp对RS触发器203的复位端R进行复位,使得RS触发器203在输出端Q产生的脉宽调制信号PWM由第一电平状态切换至第二电平状态。当反馈时钟信号fFB由第二状态切换至第一状态时,脉宽调制信号PWM的第二电平状态结束,并切换至第一电平状态开始新的周期,以此循环。
参考图3,所示为依据本发明第二实施例的倍频器电路图。倍频器20采用锁相环实现,其包括鉴频鉴相器(PFD)30,低通滤波器(LPF)31,线性压控振荡器(VCO)32和分频器33。鉴频鉴相器30将外部输入时钟信号fin的相位和将倍频时钟信号fvco通过分频器32分频后产生的反馈时钟信号fFB的相位进行比较,产生与相位差对应的误差信号err输入至低通滤波器31,低通滤波器31对误差信号err进行滤波并产生直流控制电压VLPF。线性压控振荡器32接收直流控制电压VLPF并产生倍频时钟信号fvco。分频器33接收倍频时钟信号fvco并对其进行分频产生反馈时钟信号fFB。作为一种实施例,分频器33可以采用计数器实现,计数器通过对倍频时钟信号fvco的上升沿或下降沿进行计数以得到倍频时钟信号fvco的周期个数,当输入N个周期倍频时钟信号fvco,反馈时钟信号fFB对应产生一个周期,因此反馈时钟信号fFB的周期是倍频时钟信号fvco周期的N倍。
当反馈时钟信号fFB的频率低于输入时钟信号fin的频率,鉴频鉴相器30产生的误差信号err经低通滤波器31进行滤波并产生直流控制电压VLPF,直流控制电压VLPF控制线性压控振荡器32的输出倍频时钟信号fvco的频率增加,直至经分频器33产生的反馈时钟信号fFB的频率与输入时钟信号fin的频率精确相同。同理,当反馈时钟信号fFB的频率高于输入时钟信号fin的频率时,鉴频鉴相器30产生的误差信号err经低通滤波器31进行滤波并产生直流控制电压VLPF,直流控制电压VLPF控制线性压控振荡器32的输出倍频时钟信号fvco的频率减少,直至经分频器33产生的反馈时钟信号fFB的频率与输入时钟信号fin的相位相同,且频率精确相同。由于低通滤波器31有一定的时间常数,反馈时钟信号fFB通过环路控制可以锁定在输入时钟信号fin的平均值上,而不是即时值,这样有利于将带有噪声的输入时钟信号fin形成稳定的、不含噪声时钟信号,其中倍频器20可以产生具有和输入时钟信号fin相同周期的反馈时钟信号fFB和具有输入时钟信号fin周期1/N的倍频时钟信号fvco,反馈时钟信号fFB和倍频时钟信号fvco共同作用于信号处理器21,以产生和占空比参考信号D相对应的脉宽调制信号PWM。
参考图4,所示为依据本发明实施例的工作波形图。在t1时刻,分频器33对倍频时钟信号fvco进行计数并且计数值达到N,反馈时钟信号fFB切换至第一状态(高电平),当输入时钟信号fin由第一状态(高电平)切换为第二状态(低电平)时,反馈时钟信号fFB跟随输入时钟信号fin也切换至第二状态(低电平);在t3时刻,分频器33对倍频时钟信号fvco进行计数并且计数值再次达到N,反馈时钟信号fFB再次切换至第一状态(高电平),反馈时钟信号fFB结束上一个周期并开始新的周期,因此分频器33可以实现分频,使得反馈时钟信号fFB的频率变为倍频时钟信号fvco的频率的1/N。
在t1时刻,反馈时钟信号fFB对RS触发器203进行置位,使其产生脉宽调制信号PWM的第一电平状态(高电平);在t2时刻,计数器21a通过对倍频时钟信号fvco进行计数并得到计数信号Count达到占空比参考信号D,比较器202产生的比较信号Camp对RS触发器203进行复位,且与此同时清零计数器21a,脉宽调制信号PWM由第一电平状态切换至第二电平状态(低电平);在t3时刻,输入时钟信号fin由第二状态切换至第一状态,反馈时钟信号fFB再次对RS触发器203进行置位,脉宽调制信号PWM由第二电平状态再次切换至第一电平状态,计数器21a重新开始对倍频时钟信号fvco进行计数,以此循坏。输入时钟信号fin的周期为T,反馈时钟信号fFB与输入时钟信号fin具有相同的周期,脉宽调制信号PWM的周期根据输入时钟信号fin的周期确定,且也为T。
参考图5,所示为依据本发明实施例的另一工作波形图。倍频器20产生具有高于输入时钟信号fin的频率的7倍的倍频时钟信号fvco。倍频器20通过反馈操作使得反馈时钟信号fFB相位与输入时钟信号fin的相位相同,且频率精确相等,因此脉宽调制信号PWM的周期与反馈时钟信号fFB周期相同,也即脉宽调制信号PWM的周期由输入时钟信号fin确定。
图5中,占空比参考信号D的位数设置为3,按照二进制数,共对应8个数字量,分别为000,001,010,011,100,101,110,111。当占空比参考信号D的数字量为000时,不产生脉宽调制信号PWM。当占空比参考信号D的数字量为001时,脉宽调制信号PWM的第一电平状态时间为一个倍频时钟信号fvco周期宽度,因此在反馈时钟信号fFB和输入时钟信号fin的周期为T时,脉宽调制信号PWM的占空比D-pwm可以表示为从图5中可以看出,随着占空比参考信号D二进制代码的数字量的增加,脉宽调制信号PWM的第一电平状态时间依次增加一个倍频时钟信号fvco的周期宽度,因此脉宽调制信号PWM的占空比D-pwm也依次增加一个倍频时钟信号fvco周期宽度,表示为图5中带箭头的线。
当占空比参考信号D的位数设置为M时,按照二进制数,占空比参考信号D二进制代码的数字量从0变化至2M-1,脉宽调制信号PWM的占空比D-pwm大小随数字量的增加依次增加一个倍频时钟信号fvco周期宽度,占空比D-pwm从0可以变化到最大占空比D-max,其中最大占空比D-max可以表示为如公式(1)所示。
其中,N为倍频器20的倍频数,T为T为反馈时钟信号fFB和输入时钟信号fin的周期,N>2M-1。
由于脉宽调制信号PWM的精度与占空比参考信号D的数字量的位数成正比,因此当倍频数N越大,在一个输入时钟信号fin的周期内,对应倍频时钟信号fvco的周期个数越多,对脉宽调制信号PWM的占空比划分越细,对应占空比参考信号D的数字量的位数越多,从而可以极大地提高输出脉宽调制信号PWM的精度。
参考图6,所示为依据本发明实施例的脉宽调制信号产生方法的流程图,包括以下步骤:
S100:根据输入时钟信号产生倍频时钟信号;
S101:根据输入时钟信号、所述倍频时钟信号和占空比参考信号以产生脉宽调制信号,其中,根据所述输入时钟信号确定所述脉宽调制信号的周期,根据所述占空比参考信号确定所述脉宽调制信号的占空比。
进一步地,S101包括以下步骤:
对所述倍频时钟信号进行计数并产生相应的计数信号,直到所述计数信号达到所述占空比参考信号,所述脉宽调制信号由第一电平状态切换至第二电平状态。
其中,所述输入时钟信号由第一状态切换到第二状态时,所述脉宽调制信号进入所述第一电平状态,直到所述计数信号的值与所述占空比参考信号的值相等时,所述脉宽调制信号由所述第一电平状态切换至所述第二电平状态。
进一步地,根据所述倍频时钟信号产生具有相同相位的反馈时钟信号,所述反馈时钟信号与所述输入时钟信号具有相同的相位。
本发明实施例中脉宽调制器采用数字电路代替传统的模拟电路,以避免将占空比参考信号数字量转化为模拟量过程中造成精度的损失,从而提高输出脉宽调制信号的精度和线性度,同时本发明中脉宽调制器输出的脉宽调制信号PWM的周期由输入时钟信号确定,其占空比根据占空比参考信号确定,使得输出的脉宽调制信号的精度与倍频时钟信号的频率相关,解决了现有技术中输出脉宽调制信号PWM的精度和速度之间相互制约的问题。
以上所述仅为本发明的优选实施例,并不用于限制本发明,对于本领域技术人员而言,本发明可以有各种改动和变化。凡在本发明的精神和原理之内所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (13)

1.一种脉宽调制器,其特征在于,包括:
倍频器,被配置对输入时钟信号进行倍频以产生倍频时钟信号;
信号处理器,被配置为响应所述输入时钟信号、所述倍频时钟信号和占空比参考信号以产生脉宽调制信号,其中,根据所述输入时钟信号确定所述脉宽调制信号的周期,根据所述占空比参考信号确定所述脉宽调制信号的占空比。
2.根据权利要求1所述的脉宽调制器,其特征在于,所述信号处理器对所述倍频时钟信号进行计数并产生相应的计数信号,直到所述计数信号达到所述占空比参考信号,所述脉宽调制信号由第一电平状态切换至第二电平状态。
3.根据权利要求2所述的脉宽调制器,其特征在于,所述输入时钟信号由第二状态切换到第一状态时,所述脉宽调制信号进入所述第一电平状态,直到所述计数信号的值与所述占空比参考信号的值相等时,所述脉宽调制信号由所述第一电平状态切换至所述第二电平状态。
4.根据权利要求1所述的脉宽调制信号,其特征在于,所述倍频器根据所述倍频时钟信号产生反馈时钟信号,所述反馈控制信号与所述输入时钟信号具有相同的相位。
5.根据权利要求4所述的脉宽调制信号,其特征在于,所述倍频器采用锁相环实现。
6.根据权利要求4所述的脉宽调制器,其特征在于,所述信号处理器包括:
计数器,被配置对所述倍频时钟信号计数以产生所述计数信号;
状态转换器,被配置为接收反馈时钟信号产生所述脉宽调制信号的第一电平状态,直至所述计数信号达到所述占空比参考信号,所述脉宽调制信号由所述第一电平状态切换到所述第二电平状态。
7.根据权利要求6所述的脉宽调制器,其特征在于,所述状态转换器包括:
比较器,被配置为对所述计数信号和占空比参考信号进行比较并产生比较信号;
RS触发器,被配置为接收所述反馈时钟信号产生所述脉宽调制信号的所述第一电平状态,当所述计数信号达到所述占空比参考信号,所述脉宽调制信号根据所述比较信号由所述第一电平状态切换至所述第二电平状态。
8.根据权利要求7所述的脉宽调制器,其特征在于,所述倍频数越大,所述脉宽调制器的输出精度越高。
9.根据权利要求8所述的脉宽调制信号,其特征在于,所述脉宽调制信号的占空比由所述占空比参考信号与所述倍频数的比值确定。
10.一种脉宽调制信号产生方法,其特征在于,包括:
根据输入时钟信号产生倍频时钟信号;
根据输入时钟信号、所述倍频时钟信号和占空比参考信号以产生脉宽调制信号,其中,根据所述输入时钟信号确定所述脉宽调制信号的周期,根据所述占空比参考信号确定所述脉宽调制信号的占空比。
11.根据权利要求10所述的方法,其特征在于,所述根据输入时钟信号、所述倍频时钟信号和占空比参考信号以产生脉宽调制信号包括:
对所述倍频时钟信号进行计数并产生相应的计数信号,直到所述计数信号达到所述占空比参考信号,所述脉宽调制信号由第一电平状态切换至第二电平状态。
12.根据权利要求11所述的方法,其特征在于,所述输入时钟信号由第一状态切换到第二状态时,所述脉宽调制信号进入所述第一电平状态,直到所述计数信号的值与所述占空比参考信号的值相等时,所述脉宽调制信号由所述第一电平状态切换至所述第二电平状态。
13.根据权利要求12所述的方法,其特征在于,根据所述倍频时钟信号产生反馈时钟信号,所述反馈时钟信号与所述输入时钟信号具有相同的相位。
CN201810432586.7A 2018-05-08 2018-05-08 脉宽调制器及脉宽调制信号产生方法 Pending CN108566183A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810432586.7A CN108566183A (zh) 2018-05-08 2018-05-08 脉宽调制器及脉宽调制信号产生方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810432586.7A CN108566183A (zh) 2018-05-08 2018-05-08 脉宽调制器及脉宽调制信号产生方法

Publications (1)

Publication Number Publication Date
CN108566183A true CN108566183A (zh) 2018-09-21

Family

ID=63537958

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810432586.7A Pending CN108566183A (zh) 2018-05-08 2018-05-08 脉宽调制器及脉宽调制信号产生方法

Country Status (1)

Country Link
CN (1) CN108566183A (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110411987A (zh) * 2019-08-30 2019-11-05 北京智芯微电子科技有限公司 Sf6气体传感器的信号处理系统及信号处理方法
CN114097307A (zh) * 2018-12-27 2022-02-25 亮锐有限责任公司 多通道颜色调节的时间切片
CN114978128A (zh) * 2022-07-29 2022-08-30 广东曜芯科技有限公司 脉冲宽度调制波形的控制方法和装置
CN115276621A (zh) * 2022-07-07 2022-11-01 重庆御芯微信息技术有限公司 一种高精度脉宽调制方法和装置
WO2023184851A1 (zh) * 2022-03-31 2023-10-05 晶晨半导体(上海)股份有限公司 占空比校准电路及方法、芯片和电子设备

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN201008144Y (zh) * 2006-12-31 2008-01-16 中国科学院半导体研究所 一种电荷泵锁相环电路
US20100237920A1 (en) * 2009-03-18 2010-09-23 Yen-Hui Wang Peak magnetic flux regulation method, apparatus, and system using same
CN102006696A (zh) * 2009-09-02 2011-04-06 北京京东方光电科技有限公司 发光二极管背光驱动电路、方法及其恒流源
CN102064805A (zh) * 2010-12-24 2011-05-18 东南大学 用于可调输出数控电源中的高速低耗数字脉宽调制器
CN102629863A (zh) * 2012-04-06 2012-08-08 开源集成电路(苏州)有限公司 Pwm电路和led驱动电路
CN102832914A (zh) * 2012-09-17 2012-12-19 电子科技大学 一种数字脉冲宽度调制器电路
CN104156024A (zh) * 2014-08-26 2014-11-19 电子科技大学 一种自适应电压调节器
CN106533401A (zh) * 2016-11-08 2017-03-22 合肥工业大学 一种基于fpga的同步分段延时链的dpwm模块

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN201008144Y (zh) * 2006-12-31 2008-01-16 中国科学院半导体研究所 一种电荷泵锁相环电路
US20100237920A1 (en) * 2009-03-18 2010-09-23 Yen-Hui Wang Peak magnetic flux regulation method, apparatus, and system using same
CN102006696A (zh) * 2009-09-02 2011-04-06 北京京东方光电科技有限公司 发光二极管背光驱动电路、方法及其恒流源
CN102064805A (zh) * 2010-12-24 2011-05-18 东南大学 用于可调输出数控电源中的高速低耗数字脉宽调制器
CN102629863A (zh) * 2012-04-06 2012-08-08 开源集成电路(苏州)有限公司 Pwm电路和led驱动电路
CN102832914A (zh) * 2012-09-17 2012-12-19 电子科技大学 一种数字脉冲宽度调制器电路
CN104156024A (zh) * 2014-08-26 2014-11-19 电子科技大学 一种自适应电压调节器
CN106533401A (zh) * 2016-11-08 2017-03-22 合肥工业大学 一种基于fpga的同步分段延时链的dpwm模块

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
陈静波: "基于二分法的DPWM模块设计与应用", 《中国优秀硕士学位论文全文数据库 信息科技辑》 *

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114097307A (zh) * 2018-12-27 2022-02-25 亮锐有限责任公司 多通道颜色调节的时间切片
CN110411987A (zh) * 2019-08-30 2019-11-05 北京智芯微电子科技有限公司 Sf6气体传感器的信号处理系统及信号处理方法
CN110411987B (zh) * 2019-08-30 2022-03-04 北京智芯微电子科技有限公司 Sf6气体传感器的信号处理系统及信号处理方法
WO2023184851A1 (zh) * 2022-03-31 2023-10-05 晶晨半导体(上海)股份有限公司 占空比校准电路及方法、芯片和电子设备
CN115276621A (zh) * 2022-07-07 2022-11-01 重庆御芯微信息技术有限公司 一种高精度脉宽调制方法和装置
CN115276621B (zh) * 2022-07-07 2024-04-19 重庆御芯微信息技术有限公司 一种高精度脉宽调制方法和装置
CN114978128A (zh) * 2022-07-29 2022-08-30 广东曜芯科技有限公司 脉冲宽度调制波形的控制方法和装置
CN114978128B (zh) * 2022-07-29 2022-12-30 广东曜芯科技有限公司 脉冲宽度调制波形的控制方法和装置

Similar Documents

Publication Publication Date Title
CN108566183A (zh) 脉宽调制器及脉宽调制信号产生方法
US7816959B1 (en) Clock circuit for reducing long term jitter
Ngo A new approach for the design of wideband digital integrator and differentiator
US6456164B1 (en) Sigma delta fractional-N frequency divider with improved noise and spur performance
Hwang et al. A digitally controlled phase-locked loop with a digital phase-frequency detector for fast acquisition
US9438257B1 (en) Programmable frequency divider providing output with reduced duty-cycle variations over a range of divide ratios
CN106357268B (zh) 一种adc内比较器延时校正电路、方法及adc
CN104022778A (zh) 一种模拟锁相环电路及其信号处理方法
CN109361381A (zh) 一种pwm生成电路、处理电路及芯片
CN109088624B (zh) 一种双路时钟信号转脉宽调制信号电路
CN105024693A (zh) 一种低杂散锁相环频率综合器电路
CN101594147A (zh) 锁相环电路
CN101667832B (zh) 分数-n锁相装置与方法
CN114978128B (zh) 脉冲宽度调制波形的控制方法和装置
SE502901C2 (sv) Digital faskomparator
US6967503B2 (en) Comparator
JPH06244639A (ja) 周波数シンセサイザ
TWI635708B (zh) 脈波寬度調變轉換器及其轉換方法
CN209486540U (zh) 一种脉冲波产生电路
CN219875717U (zh) 一种振荡器电路、频率产生单元及微处理芯片
CN106877839B (zh) 软件滞回低通滤波器及其工作方法
CN112630525B (zh) 一种功率测量方法、装置、pcb电路结构及存储介质
CN114696597A (zh) 一种充电泵电路、鉴频鉴相器和改进型锁相环电路
JP2916943B2 (ja) 周波数倍周器
SU1127097A1 (ru) Делитель частоты с переменным коэффициентом делени

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information

Address after: 210042 302, Xuanwu Road, 7, Xuanwu Road, Xuanwu District, Nanjing, Jiangsu, China, 7

Applicant after: Nanjing Sili Microelectronics Technology Co., Ltd

Address before: 210042 302, Xuanwu Road, 7, Xuanwu Road, Xuanwu District, Nanjing, Jiangsu, China, 7

Applicant before: Silergy Semiconductor Technology (Hangzhou) Ltd.

CB02 Change of applicant information