CN108463889B - 场效应管及其制造方法 - Google Patents

场效应管及其制造方法 Download PDF

Info

Publication number
CN108463889B
CN108463889B CN201680059335.8A CN201680059335A CN108463889B CN 108463889 B CN108463889 B CN 108463889B CN 201680059335 A CN201680059335 A CN 201680059335A CN 108463889 B CN108463889 B CN 108463889B
Authority
CN
China
Prior art keywords
insulating layer
layer
electrode
gate insulating
gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201680059335.8A
Other languages
English (en)
Other versions
CN108463889A (zh
Inventor
秦旭东
徐慧龙
张臣雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Publication of CN108463889A publication Critical patent/CN108463889A/zh
Application granted granted Critical
Publication of CN108463889B publication Critical patent/CN108463889B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78645Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1025Channel region of field-effect devices
    • H01L29/1029Channel region of field-effect devices of field-effect transistors
    • H01L29/1033Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1606Graphene
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/24Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only semiconductor materials not provided for in groups H01L29/16, H01L29/18, H01L29/20, H01L29/22
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41733Source or drain electrodes for field effect devices for thin film transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42356Disposition, e.g. buried gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42356Disposition, e.g. buried gate electrode
    • H01L29/4236Disposition, e.g. buried gate electrode within a trench, e.g. trench gate electrode, groove gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42364Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity
    • H01L29/42368Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity the thickness being non-uniform
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42384Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66015Multistep manufacturing processes of devices having a semiconductor body comprising semiconducting carbon, e.g. diamond, diamond-like carbon, graphene
    • H01L29/66037Multistep manufacturing processes of devices having a semiconductor body comprising semiconducting carbon, e.g. diamond, diamond-like carbon, graphene the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66969Multistep manufacturing processes of devices having semiconductor bodies not comprising group 14 or group 13/15 materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78603Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the insulating substrate or support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78645Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate
    • H01L29/78648Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate arranged on opposing sides of the channel
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78684Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising semiconductor materials of Group IV not being silicon, or alloys including an element of the group IV, e.g. Ge, SiN alloys, SiC alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7831Field effect transistors with field effect produced by an insulated gate with multiple gate structure

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Thin Film Transistor (AREA)

Abstract

提供一种场效应管及其制造方法。场效应管包括两个顶栅电极(1031C,1031D)和两个底栅电极(1032A,1032B),该顶栅电极(1031C,1031D)和底栅电极(l032A,1032B)两两相对,使得场效应管增加了由控制电压感生的载流子数量,增加了场效应管的输出电流,提高了在高频使用时的功率增益极限频率,并使得顶栅电极(1031C,1031D)和底栅电极(1032A,1032B)之间的电场更加充分地覆盖源极(1041,1042)和漏极(105)之间的沟道层(106),进而减小了在高频下的寄生效应,进一步提高了场效应管的频率特性。

Description

场效应管及其制造方法
技术领域
本发明涉及电子技术领域,特别涉及一种场效应管及其制造方法。
背景技术
随着电子技术的发展,硅集成电路中电子元件的频率特性,例如功率增益极限频率等,逐渐逼近物理规律的极限,进而如何使得电子元件的频率特性进一步提高成为了本技术领域重要的技术问题。
场效应管是一种常见的电子元件,现有技术中一般采用硅基半导体材料来制备场效应管,为了提供更好的频率特性,可以采用石墨烯等二维材料代替硅基半导体材料,从而制备基于石墨烯材料的场效应管。由于石墨烯材料具有二维特性、高迁移率、高饱和速度等优势,进而使得上述基于石墨烯材料的场效应管相比于传统硅基场效应管能够具有更好的频率特性,例如,具有更高的截止频率。
然而,由于上述基于石墨烯材料的场效应管仍采用传统的绝缘栅场效应管结构,进而容易造成输出电流低、对载流子散射效应较大、寄生效应明显等问题,使得该基于石墨烯材料的场效应管未实现理想的频率特性。
发明内容
为了克服本领域内存在的技术问题,本发明实施例提供了一种场效应管及其制造方法。该技术方案如下。
第一方面,提供了一种场效应管,所述场效应管包括:
衬底层101,所述衬底层101的上表面凹槽中设置有第一栅结构1032A和第二栅结构1032B;
覆盖于所述衬底层101上表面的底栅绝缘层1022;
覆盖于所述底栅绝缘层1022上表面的沟道层106;
覆盖于所述沟道层106上表面的顶栅绝缘层1021,
所述顶栅绝缘层1021的下表面上设置有:所述第一源极1041、第二源极1042以及设置于所述第一源极1041和第二源极1042之间的漏极105,
所述顶栅绝缘层1021的上表面凹槽中设置有第三栅结构1031C和第四栅结构1031D;
所述第三栅结构1031C设置于所述第一栅结构1032A在所述顶栅绝缘层1021上的第一投影区域内,所述第一投影区域位于所述第一源极1041与所述漏极105之间;
所述第四栅结构1031D设置于所述第二栅结构1032B在所述顶栅绝缘层1021上的第二投影区域内,所述第二投影区域位于所述第二源极1042与所述漏极105之间。
在第一方面的一种可能设计中,所述第一投影区域的两个边缘分别与所述第一源极1041的边缘及所述漏极105的边缘相重合,所述第二投影区域的两个边缘分别与所述第二源极1042的边缘及所述漏极105的的边缘相重合。
在第一方面的一种可能设计中,所述第三栅结构1031C的面积小于或等于所述第一投影区域的面积;
所述第四栅结构1031D的面积小于或等于所述第二投影区域的面积。
在第一方面的一种可能设计中,所述第三栅结构1031C和所述第四栅结构1031D相互平行;或,
所述第三栅结构1031C和所述第四栅结构1031D为一个门框形的连通结构。
在第一方面的一种可能设计中,所述第一栅结构1032A与所述第三栅结构1031C通过接触孔相连接,所述第二栅结构1032B与所述第四栅结构1031D通过接触孔相连接。
在第一方面的一种可能设计中,所述沟道层采用石墨烯、二硫化钼、或黑磷或其他二维材料中的一种。
第二方面,提供了一种场效应管,所述场效应管包括:
衬底层401,所述衬底层401的上表面的第一凹槽中设置有第一栅结构4032A以及覆盖于第一栅结构4032A上的第一底栅绝缘层4022A,所述衬底层401的上表面的第二凹槽中第二栅结构4032B以及覆盖于所述第二底栅绝缘层4022B;
覆盖于所述第一底栅绝缘层4022A上,且呈凹槽形状的第一沟道层4061;
覆盖于所述第二底栅绝缘层4022B上,且呈凹槽形状的第二沟道层4062;
所述第一沟道层4061所形成的凹槽的底表面上设置有第一顶栅绝缘层4021C以及覆盖在所述第一顶栅绝缘层4021C上的第三栅结构4031A;
所述第二沟道层4062所形成的凹槽的底表面上设置有第二顶栅绝缘层4021D以及覆盖在所述第二顶栅绝缘层4021D上的第四栅结构4031B;
设置于由所述衬底层401、所述第一沟道层4061的第一外表面以及所述第二沟道层4062的第一外表面所形成的凹槽结构内的源极405;
覆盖于所述衬底层401上、并与所述所述第一沟道层4061的第二外表面相接触的第一源极4041;
覆盖于所述衬底层401上、并与所述所述第二沟道层4062的第二外表面相接触的第一源极4042。
在第二方面的一种可能设计中,所述沟道层采用石墨烯、二硫化钼、或黑磷或其他二维材料中的一种。
第三方面,提供了一种场效应管的制造方法,所述方法包括:
提供一衬底层;
在所述衬底层上形成底栅电极,所述底栅电极包括第一栅结构和第二栅结构;
在所述底栅电极之上形成底栅绝缘层;
在所述底栅绝缘层之上附着沟道层;
在所述墨烯层之上形成源极及漏极,所述源极包括第一源极和第二源极;
在所述墨烯层及所述源极及漏极之上形成顶栅绝缘层;
在所述顶栅绝缘层之上形成顶栅电极,所述顶栅电极包括第三栅结构和第四栅结构。
在第三方面的一种可能设计中,所述在所述衬底层上形成底栅电极包括:
采用光刻及刻蚀工艺,在所述衬底层上形成两个凹槽结构;
在所述两个凹槽结构内分别形成所述底栅电极的第一栅结构和所述底栅电极的第二栅结构。
在第三方面的一种可能设计中,在所述形成底栅绝缘层之前,所述方法还包括:
采用化学机械抛光方法,对形成底栅电极的衬底层表面进行处理。
在第三方面的一种可能设计中,所述在所述顶栅绝缘层之上形成顶栅电极包括:
在所述顶栅电极与所述底栅电极之间制作垂直接触孔,使得所述顶栅电极与所述底栅电极相连接。
第四方面,提供了一种场效应管的制造方法,所述方法包括:
提供一衬底层;
在所述衬底层上制备形成源极及漏极所需的薄膜结构;
在所述薄膜结构上形成牺牲层,所述牺牲层可溶解于特定的溶液;
在所述衬底层及所述薄膜结构及所述牺牲层上形成第一凹槽结构与第二凹槽结构;
在所述第一凹槽结构及第二凹槽结构内分别形成底栅电极的第一栅结构和底栅电极的第二栅结构;
在所述第一凹槽结构及第二凹槽结构内分别形成第一底栅绝缘层和第二底栅绝缘层;
附着沟道层;
在所述沟道层上形成第一顶栅绝缘层及第二顶栅绝缘层;
在所述第一顶栅绝缘层及所述第二顶栅绝缘层之上分别形成顶栅电极的第三栅结构和顶栅电极的第四栅结构;
腐蚀掉所述牺牲层。
在第四方面的一种可能设计中,在形成第一底栅绝缘层和第二底栅绝缘层之后,所述附着沟道层包括:
原位沉积所述沟道层,使得所述沟道层折叠贴服在第一底栅绝缘层和第二底栅绝缘层之上的第一凹槽结构及第二凹槽结构内。
在第四方面的一种可能设计中,所述形成顶栅电极的第三栅结构和顶栅电极的第四栅结构包括:
在所述顶栅电极与所述底栅电极之间制作垂直接触孔,使得所述顶栅电极与所述底栅电极相连接。
本发明实施例提供的技术方案的有益效果是:
本发明提供的场效应管包括两个顶栅电极和两个底栅电极,该顶栅电极和底栅电极两两相对,使得该场效应管增加了由控制电压感生的载流子数量,进而增大场效应管的输出电流,提高了在高频使用时的功率增益极限频率,并且使得该顶栅电极和该底栅电极之间的电场更加充分的覆盖该源极和该漏极之间的该沟道层,进而减小了在高频下的寄生效应,进一步提高了场效应管的频率特性。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例1提供的一种场效应管的垂直切面结构示意图;
图2是本发明实施例1提供的一种场效应管的垂直切面结构中关于投影区域的示意图;
图3是发明实施例1提供的一种场效应管沿图2中AA’方向的剖视图;
图4是本发明实施例2提供的一种场效应管的垂直切面结构示意图;
图5是本发明实施例3提供的一种场效应管制造方法的流程图;
图6是本发明实施例3提供的一种场效应管制造方法中每个步骤完成时,待制造的场效应管结构示意图;
图7是本发明实施例4提供的一种场效应管制造方法的流程图;
图8是本发明实施例4提供的一种场效应管制造方法中每个步骤完成时,待制造的场效应管结构示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明实施方式作进一步地详细描述。
实施例1
图1是本发明实施例1提供的一种场效应管的垂直切面结构示意图,如图所示,该场效应管包括:
衬底层101,所述衬底层101的上表面凹槽中设置有第一栅结构1032A和第二栅结构1032B;
覆盖于所述衬底层101上表面的底栅绝缘层1022,该底栅绝缘层1022用于使得作为底栅电极的第一栅结构1032A和第二栅结构1032B与该沟道层106之间为断开状态。
覆盖于所述底栅绝缘层1022上表面的沟道层106;
覆盖于所述沟道层106上表面的顶栅绝缘层1021,
所述顶栅绝缘层1021的下表面上设置有:所述第一源极1041、第二源极1042以及设置于所述第一源极1041和第二源极1042之间的漏极105,通过上述结构,沟道层106与该第一源极1041、第二源极1042及该漏极105相接触,使得通过栅电极103施加控制电压时,基于该沟道层106,在该该源极104和该漏极105之间形成导电沟道。所述顶栅绝缘层1021的上表面凹槽中设置有第三栅结构1031C和第四栅结构1031D,该顶栅绝缘层1021用于使得该第三栅结构1031C和第四栅结构1031D与该沟道层106之间为断开状态;
所述第三栅结构1031C设置于所述第一栅结构1032A在所述顶栅绝缘层1021上的第一投影区域内,所述第一投影区域位于所述第一源极1041与所述漏极105之间;
所述第四栅结构1031D设置于所述第二栅结构1032B在所述顶栅绝缘层1021上的第二投影区域内,所述第二投影区域位于所述第二源极1042与所述漏极105之间。
为了在该沟道层106的上下两个方向共同施加控制电压,以增加由该控制电压感生的载流子数量,进而增大场效应管的输出电流,提高在高频使用时的功率增益极限频率,本发明实施例所提供的结构包括作为顶栅电极的第三栅结构1031C和第四栅结构和底栅电极的第一栅结构1032A和第二栅结构1032B。
该漏极105设置于该第一源极1041和第二源极1042之间,进而使得在该第一源极1041与该漏极105之间及该第二源极1042与该漏极105分别形成导电沟道,从而提供了一种双导电沟道结构,进一步提高场效应管的输出电流,提高另外在高频使用时的功率增益极限频率。
该第一栅结构1032A和第三栅结构1031C对应,用于向一导电沟道施加控制电压,该第二栅结构1032B和第四栅结构1031D对应,用于向另一导电沟道施加控制电压。需要说明的是,在实际应用中,分别用于形成该两个导电沟道的栅电极、栅极绝缘层及源极可以具有相同的形状和尺寸,也可以根据需要具有不同的形状和尺寸,本发明对上述任一结构的具体形状和尺寸不作限定。还需要说明的是,在实际应用中,作为源极的第一源极1041和第二源极1042和漏极105接入的电压可以互换,进而第一源极1041和第二源极1042可以被设置为漏极,而漏极105可以被设置为源极,本发明对源极和漏极是否互换不作具体限定。
为了在施加控制电压时,能够使得顶栅电极1031和底栅电极1032之间的电场充分覆盖该第一源极1041、第二源极1042和该漏极105之间的沟道层106,进而减小场效应管在高频下的寄生效应,如寄生电阻、寄生电容等,进而提升场效应管的频率特性,本发明实施例中,如图2所示,该第三栅结构1031C设置于该第一栅结构1032A在该顶栅绝缘层1021上的第一投影区域201内,该第一投影区域201位于该第一源极1041与该漏极105之间,该第三栅结构1031C与第一栅结构1032A之间依次设置为顶栅绝缘层1021、该沟道层106、该底栅绝缘层1022。顶栅绝缘层1021以及底栅绝缘层1022统称为栅极绝缘层102,顶栅电极1031和底栅电极1032统称为栅电极103。
相应地,该第四栅结构1031D设置于该第二栅结构1032B在该顶栅绝缘层1021上的第二投影区域202内,该第二投影区域202位于该第二源极1042与漏极105之间,该第四栅结构1031D与该第二栅结构1032B及之间依次设置为顶栅绝缘层1021、该沟道层106、该底栅绝缘层1022。
为了在施加控制电压时,能够使得顶栅电极和底栅电极之间的电场更加充分覆盖该第一源极1041、第二源极1042和该漏极105之间的沟道层106,进而进一步减小高频下的寄生效应,在本发明实施例中,如图2所示,该第一投影区域201的两个边缘2011分别与该第一源极1041的边缘及该漏极105的边缘相重合,该第二投影区域202的两个边缘2021分别与该第二源极1042的边缘及该漏极105的边缘相重合。
为了在施加控制电压时,能够使得顶栅电极1031和底栅电极1032之间的电场更加充分覆盖该源极104和该漏极105之间的沟道层106,进而进一步减小高频下的寄生效应,在本发明实施例中,该第三栅结构1031C的面积小于等于该第一投影区域201面积,该第四栅结构1031D的面积小于等于该第二投影区域202面积。图3是图2中沿AA’方向的剖视图,如图3所示,该第一投影区域201及该第一投影区域202的面积是指该任一投影区域在与衬底层101平行的平面上所占面积。
为了进一步提高场效应管的输出电流,进而进一步提高在高频使用时的功率增益极限频率,在本发明实施例中,该第三栅结构1031C和该第四栅结构1031D相互平行。具体地,如图3所示,所述第三栅结构1031C和所述第四栅结构1031D为一个门框形的连通结构,也即是,顶栅电极包括相互平行的两部分以及用于连接该两部分之间的连通部分。该相互平行的部分可以分别为矩形结构。需要说明的是,上述任一个栅结构的形状可以根据实际应用情况进行设置,本发明对此不做限定。
为了方便制造,该衬底层101具有凹槽结构,该底栅电极1032设置于该凹槽结构之中。具体地,该衬底层101具有两个相互平行的凹槽结构,该底栅电极1032的第一栅结构1032A和第二栅结构1032B分别设置于该两个相互平行的凹槽结构。
为了可以在顶栅电极1031和底栅电极1032施加相同的控制电压,该顶栅电极和底栅电极通过接触孔相连接,也即是,所述第一栅结构1032A与所述第三栅结构1031C通过接触孔相连接,所述第二栅结构1032B与所述第四栅结构1031D通过接触孔相连接。该接触孔设置的具体位置可以根据电路布线的实际情况进行选择,本发明对此不作限定。
实施例2
图4是本发明实施例2提供的一种场效应管的垂直切面结构示意图,如图4所示,该场效应管包括:
衬底层401,所述衬底层401的上表面的第一凹槽中设置有第一栅结构4032A以及覆盖于第一栅结构4032A上的第一底栅绝缘层4022A,所述衬底层401的上表面的第二凹槽中第二栅结构4032B以及覆盖于所述第二底栅绝缘层4022B,以方便制造。
覆盖于所述第一底栅绝缘层4022A上,且呈凹槽形状的第一沟道层4061;
覆盖于所述第二底栅绝缘层4022B上,且呈凹槽形状的第二沟道层4062;
所述第一沟道层4061所形成的凹槽的底表面上设置有第一顶栅绝缘层4021C以及覆盖在所述第一顶栅绝缘层4021C上的第三栅结构4031C;
所述第二沟道层4062所形成的凹槽的底表面上设置有第二顶栅绝缘层4021D以及覆盖在所述第二顶栅绝缘层4021D上的第四栅结构4031D,这种结构,是为了基于石墨烯柔软的机械性能,方便制造。
设置于由所述衬底层401、所述第一沟道层4061的第一外表面以及所述第二沟道层4062的第一外表面所形成的凹槽结构内的源极405;
覆盖于所述衬底层401上、并与所述所述第一沟道层4061的第二外表面相接触的第一源极4041;
覆盖于所述衬底层401上、并与所述所述第二沟道层4062的第二外表面相接触的第一源极4042。
该第一沟道层4061与该第一源极4041及该漏极405相接触,用于形成该第一源极4041及该漏极405之间的导电沟道,该第二沟道层4062与该第二源极4042及该漏极405相接触,用于形成该第二源极4042和该漏极405之间的导电沟道,从而在施加控制电压时,能够使得顶栅电极和底栅电极之间的电场完全覆盖该源极和该漏极之间的沟道层,进而进一步减小高频下的寄生效应。
需要说明的是,在实际应用中,该第一顶栅绝缘层4021C和第二顶栅绝缘层4021D可以连接,也可以不连接,该第一底栅绝缘层4022A和第二底栅绝缘层4022B可以连接,也可以不连接,本发明对此不作具体限定。
实施例3
图5是本发明实施例3提供的一种场效应管制造方法的流程图,该方法用于制造实施例1提供的场效应管,并以沟道材料为石墨烯为例进行说明,包括以下步骤。
501、如图6中a图所示,提供一衬底层。在实际应用中,该衬底层的材料可以是的二氧化硅(SiO2)、碳化硅(SiC)、氮化硼(BN)、氮化硅(Si3N4)、聚对苯二甲酸乙二酯(PET)、蓝宝石等绝缘材料,本发明对衬底层的材料不作具体限定。
502、如图6中b图所示,在该衬底层上形成底栅电极,该底栅电极包括第一栅结构和第二栅结构。具体地,采用光刻及刻蚀及镀膜工艺,在该衬底层上形成两个凹槽结构,在该两个凹槽结构内分别形成该底栅电极的第一栅结构和该底栅电极的第二栅结构。在实际应用中,该底栅电极的材料可以是铜,铂,金等金属材料,本发明对该底栅电极的材料不作限定。在实际应用中,根据待制造场效应管的尺寸特征,该光刻工艺可以选择为普通光刻工艺,或电子束曝光光刻工艺,本发明对此不作限定。在实际应用中,该刻蚀工艺包括等离子体刻蚀等,该镀膜工艺包括溅射镀膜工艺、蒸发镀膜工艺等,本发明对形成该底栅电极的具体工艺不作限定。
503、如图6中c图所示,在该底栅电极之上形成底栅绝缘层。本发明实施例中,在本步骤之前采用化学机械抛光方法,对形成底栅电极的衬底层表面进行处理,使得该表面保持平整。该底栅绝缘层材料可以是SiO2,Al2O3等,本发明对此不作限定。形成该底栅绝缘层的具体工艺可以为化学气相沉积、原子层沉积等,本发明对此不作限定。
504、如图6中d图所示,在该底栅绝缘层之上附着石墨烯层。
505、如图6中e图所示,在该墨烯层之上形成源极及漏极,该源极包括第一源极和第二源极,该漏极设置于该第一源极和该第二源极之间。具体形成过程包括:在该石墨烯层上通过光刻工艺定义源极及漏极区域,然后通过镀膜工艺形成源极及漏极。该源极及漏极材料可以是铜,铂,金等金属。
506、如图6中f图所示,在该墨烯层及该源极及漏极之上形成顶栅绝缘层。该顶栅绝缘层材料可以是二氧化硅(SiO2)、三氧化二铝(Al2O3)等,本发明对此不作限定。形成该顶栅绝缘层的具体工艺可以为化学气相沉积、原子层沉积等,本发明对此不作限定。
507、如图6中g图所示,在该顶栅绝缘层之上形成顶栅电极,该顶栅电极包括第三栅结构和第四栅结构。具体地,在形成该顶栅电极包括在该顶栅电极与该底栅电极之间制作垂直接触孔,使得该顶栅电极与该底栅电极相连接。
实施例4
图7是本发明实施例4提供的一种场效应管制造方法的流程图,该方法用于制造实施例2提供的场效应管,并以沟道材料为石墨烯为例进行说明,包括以下步骤。
701、如图8中a图所示,提供一衬底层,该步骤与实施例3中步骤501同理,在此不再赘述。
702、如图8中b图所示,在该衬底层上制备形成源极及漏极所需的薄膜结构。该薄膜结构可以通过镀膜工艺形成。该镀膜工艺包括溅射镀膜工艺、蒸发镀膜工艺等,本发明对形成该薄膜结构的具体工艺不作限定。在实际应用中,该的材料可以是铜,铂,金等金属材料,本发明对该薄膜结构的材料不作限定。
703、如图8中c图所示,在该薄膜结构上形成牺牲层,该牺牲层可溶解于特定的溶液。该牺牲层材料可以是氧化硅、多晶硅、氮化硅、光刻胶等,本发明对此不作具体限定。
704、如图8中d图所示,在该衬底层及该薄膜结构及该牺牲层上形成第一凹槽结构与第二凹槽结构。采用光刻及刻蚀工艺形成该第一凹槽结构及第二凹槽结构。在实际应用中,根据待制造场效应管的尺寸特征,该光刻工艺可以选择为普通光刻工艺,或电子束曝光光刻工艺,本发明对此不作限定。该刻蚀工艺包括离子束刻蚀等,本发明对形成该第一凹槽结构与第二凹槽结构的具体工艺不作限定。
705、如图8中e图所示,在该第一凹槽结构及第二凹槽结构内分别形成底栅电极的第一栅结构和底栅电极的第二栅结构。采用电子束蒸发镀膜的工艺形成该底栅电极的第一栅结构和底栅电极的第二栅结构。在实际应用中,也可以采用其他工艺形成该第一栅结构和该第二栅结构,本发明对此不作限定。
706、如图8中f图所示,在该第一凹槽结构及第二凹槽结构内分别形成第一底栅绝缘层和第二底栅绝缘层。采用电子束蒸发镀膜的工艺形成该第一底栅绝缘层和第二底栅绝缘层。在实际应用中,也可以采用其他工艺形成该第一底栅绝缘层和该第二底栅绝缘层,本发明对此不作限定。
707、如图8中g图所示,附着石墨烯层。原位沉积该石墨烯层,使得该石墨烯层折叠贴服在第一底栅绝缘层和第二底栅绝缘层之上的第一凹槽结构及第二凹槽结构内。在本发明实施例中,石墨烯均匀连续附着在该结构表面,与该结构中的金属形成欧姆接触。
708、如图8中h图所示,在该石墨烯层上形成第一顶栅绝缘层及第二顶栅绝缘层。采用电子束蒸发镀膜的工艺形成该第一顶栅绝缘层及第二顶栅绝缘层。在实际应用中,也可以采用其他工艺形成该第一顶栅绝缘层及该第二顶栅绝缘层,本发明对此不作限定。
709、如图8中i图所示,在该第一顶栅绝缘层及该第二顶栅绝缘层之上分别形成顶栅电极的第三栅结构和顶栅电极的第四栅结构。具体形成过程还包括:在该顶栅电极与该底栅电极之间制作垂直接触孔,使得该顶栅电极与该底栅电极相连接。
710、如图8中j图所示,腐蚀掉该牺牲层。通过腐蚀掉该牺牲层,使得该牺牲层之上的结构脱落,进而获得需要制造的场效应管。
本领域普通技术人员可以理解实现上述实施例的全部或部分步骤可以通过硬件来完成,也可以通过程序来指令相关的硬件完成,该的程序可以存储于一种计算机可读存储介质中,上述提到的存储介质可以是只读存储器,磁盘或光盘等。
以上该仅为本发明的较佳实施例,并不用以限制本发明,凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (12)

1.一种场效应管,其特征在于,所述场效应管包括:
衬底层(101),所述衬底层(101)的上表面凹槽中设置有第一栅结构(1032A)和第二栅结构(1032B);
覆盖于所述衬底层(101)上表面的底栅绝缘层(1022);
覆盖于所述底栅绝缘层(1022)上表面的沟道层(106);
覆盖于所述沟道层(106)上表面的顶栅绝缘层(1021),
所述顶栅绝缘层(1021)的下表面上设置有:第一源极(1041)、第二源极(1042)以及设置于所述第一源极(1041)和第二源极(1042)之间的漏极(105),
所述顶栅绝缘层(1021)的上表面凹槽中设置有第三栅结构(1031C)和第四栅结构(1031D);
所述第三栅结构(1031C)设置于所述第一栅结构(1032A)在所述顶栅绝缘层(1021)上的第一投影区域内,所述第一投影区域位于所述第一源极(1041)与所述漏极(105)之间,所述第一投影区域的两个边缘分别与所述第一源极(1041)的边缘及所述漏极(105)的边缘相重合;
所述第四栅结构(1031D)设置于所述第二栅结构(1032B)在所述顶栅绝缘层(1021)上的第二投影区域内,所述第二投影区域位于所述第二源极(1042)与所述漏极(105)之间,所述第二投影区域的两个边缘分别与所述第二源极(1042)的边缘及所述漏极(105)的边缘相重合。
2.根据权利要求1所述的场效应管,其特征在于,所述第三栅结构(1031C)的面积小于或等于所述第一投影区域的面积;
所述第四栅结构(1031D)的面积小于或等于所述第二投影区域的面积。
3.根据权利要求1所述的场效应管,其特征在于,所述第三栅结构(1031C)和所述第四栅结构(1031D)相互平行;或,
所述第三栅结构(1031C)和所述第四栅结构(1031D)为一个门框形的连通结构。
4.根据权利要求1所述的场效应管,其特征在于,所述第一栅结构(1032A)与所述第三栅结构(1031C)通过接触孔相连接,所述第二栅结构(1032B)与所述第四栅结构(1031D)通过接触孔相连接。
5.根据权利要求1所述的场效应管,所述沟道层采用石墨烯、二硫化钼、或黑磷或其他二维材料中的一种。
6.一种场效应管,其特征在于,所述场效应管包括:
衬底层(401),所述衬底层(401)的上表面的第一凹槽中设置有第一栅结构(4032A)以及覆盖于第一栅结构(4032A)上的第一底栅绝缘层(4022A),所述衬底层(401)的上表面的第二凹槽中设置有第二栅结构(4032B)以及覆盖于所述第二栅结构(4032B)上的第二底栅绝缘层(4022B);
覆盖于所述第一底栅绝缘层(4022A)上,且呈凹槽形状的第一沟道层(4061);
覆盖于所述第二底栅绝缘层(4022B)上,且呈凹槽形状的第二沟道层(4062);
所述第一沟道层(4061)所形成的凹槽的底表面上设置有第一顶栅绝缘层(4021C)以及覆盖在所述第一顶栅绝缘层(4021C)上的第三栅结构(4031C),所述第三栅结构(4031C)设置于所述第一栅结构(4032A)在所述第一顶栅绝缘层(4021C)上的第一投影区域内,所述第一投影区域位于第一源极(4041)与漏极(405)之间,所述第一栅结构(4032A)两个边缘分别与所述第一源极(4041)的边缘及所述漏极(405)的边缘相重合;
所述第二沟道层(4062)所形成的凹槽的底表面上设置有第二顶栅绝缘层(4021D)以及覆盖在所述第二顶栅绝缘层(4021D)上的第四栅结构(4031D),所述第四栅结构(4031D)设置于所述第二栅结构(4032B)在所述第二顶栅绝缘层(4021D)上的第二投影区域内,所述第二投影区域位于第二源极(4042)与所述漏极(405)之间,所述第二栅结构(4032B)两个边缘分别与所述第二源极(4042)的边缘及所述漏极(405)的边缘相重合;
设置于由所述衬底层(401)、所述第一沟道层(4061)的第一外表面以及所述第二沟道层(4062)的第一外表面所形成的凹槽结构内的漏极(405);
覆盖于所述衬底层(401)上、并与所述第一沟道层(4061)的第二外表面相接触的第一源极(4041);
覆盖于所述衬底层(401)上、并与所述第二沟道层(4062)的第二外表面相接触的第二源极(4042)。
7.根据权利要求6所述的场效应管,所述沟道层采用石墨烯、二硫化钼、或黑磷或其他二维材料中的一种。
8.一种场效应管的制造方法,其特征在于,所述方法包括:
提供一衬底层;
在所述衬底层上形成底栅电极,所述底栅电极包括第一栅结构和第二栅结构;
在所述底栅电极之上形成底栅绝缘层;
在所述底栅绝缘层之上附着石墨烯层;
在所述石墨烯层之上形成源极及漏极,所述源极包括第一源极和第二源极;
在所述石墨烯层及所述源极及漏极之上形成顶栅绝缘层;
在所述顶栅绝缘层之上形成顶栅电极,所述顶栅电极包括第三栅结构和第四栅结构,所述第三栅结构设置于所述第一栅结构在所述顶栅绝缘层上的第一投影区域内,所述第一投影区域位于所述第一源极与所述漏极之间,所述第一投影区域的两个边缘分别与所述第一源极的边缘及所述漏极的边缘相重合,所述第四栅结构设置于所述第二栅结构在所述顶栅绝缘层上的第二投影区域内,所述第二投影区域位于所述第二源极与所述漏极之间,所述第二投影区域的两个边缘分别与所述第二源极的边缘及所述漏极的边缘相重合。
9.根据权利要求8所述的方法,其特征在于,所述在所述衬底层上形成底栅电极包括:
采用光刻及刻蚀工艺,在所述衬底层上形成两个凹槽结构;
在所述两个凹槽结构内分别形成所述底栅电极的第一栅结构和所述底栅电极的第二栅结构。
10.根据权利要求8所述的方法,其特征在于,在所述形成底栅绝缘层之前,所述方法还包括:
采用化学机械抛光方法,对形成底栅电极的衬底层表面进行处理。
11.一种场效应管的制造方法,其特征在于,所述方法包括:
提供一衬底层;
在所述衬底层上制备形成源极及漏极所需的薄膜结构;
在所述薄膜结构上形成牺牲层,所述牺牲层可溶解于特定的溶液;
在所述衬底层及所述薄膜结构及所述牺牲层上形成第一凹槽结构与第二凹槽结构;
在所述第一凹槽结构及第二凹槽结构内分别形成底栅电极的第一栅结构和底栅电极的第二栅结构;
在所述第一凹槽结构及第二凹槽结构内分别形成第一底栅绝缘层和第二底栅绝缘层;
附着沟道层;
在所述沟道层上形成第一顶栅绝缘层及第二顶栅绝缘层;
在所述第一顶栅绝缘层及所述第二顶栅绝缘层之上分别形成顶栅电极的第三栅结构和顶栅电极的第四栅结构,所述第三栅结构设置于所述第一栅结构在所述顶栅绝缘层上的第一投影区域内,所述第一投影区域位于第一源极与所述漏极之间,所述第一投影区域的两个边缘分别与所述第一源极的边缘及所述漏极的边缘相重合,所述第四栅结构设置于所述第二栅结构在所述顶栅绝缘层上的第二投影区域内,所述第二投影区域位于第二源极与所述漏极之间,所述第二投影区域的两个边缘分别与所述第二源极的边缘及所述漏极的边缘相重合;
腐蚀掉所述牺牲层。
12.根据权利要求11所述的方法,其特征在于,在形成第一底栅绝缘层和第二底栅绝缘层之后,所述附着沟道层包括:
原位沉积所述沟道层,使得所述沟道层附着在第一底栅绝缘层和第二底栅绝缘层之上的第一凹槽结构及第二凹槽结构内。
CN201680059335.8A 2016-03-31 2016-03-31 场效应管及其制造方法 Active CN108463889B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2016/077991 WO2017166167A1 (zh) 2016-03-31 2016-03-31 场效应管及其制造方法

Publications (2)

Publication Number Publication Date
CN108463889A CN108463889A (zh) 2018-08-28
CN108463889B true CN108463889B (zh) 2020-11-06

Family

ID=59962431

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201680059335.8A Active CN108463889B (zh) 2016-03-31 2016-03-31 场效应管及其制造方法

Country Status (5)

Country Link
US (1) US10600917B2 (zh)
EP (1) EP3410492A4 (zh)
CN (1) CN108463889B (zh)
TW (1) TWI622173B (zh)
WO (1) WO2017166167A1 (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108463889B (zh) * 2016-03-31 2020-11-06 华为技术有限公司 场效应管及其制造方法
CN109671628A (zh) * 2017-10-16 2019-04-23 中芯国际集成电路制造(上海)有限公司 半导体结构及其形成方法
US20190206904A1 (en) * 2017-12-28 2019-07-04 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Thin film transistor and method of making the same, and array substrate
US11183583B2 (en) 2020-04-25 2021-11-23 International Business Machines Corporation Vertical transport FET with bottom source and drain extensions
CN112599555B (zh) * 2020-12-16 2024-03-05 京东方科技集团股份有限公司 一种压电薄膜器件及其制备方法
CN117199137A (zh) * 2023-09-18 2023-12-08 先之科半导体科技(东莞)有限公司 一种具有脉冲功率放大器的场效应晶体管

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4008133B2 (ja) 1998-12-25 2007-11-14 株式会社半導体エネルギー研究所 半導体装置
JP4253826B2 (ja) * 1999-09-07 2009-04-15 カシオ計算機株式会社 画像読取装置
KR100541047B1 (ko) * 2003-01-20 2006-01-11 삼성전자주식회사 이중 게이트 모스 트랜지스터 및 그 제조방법
KR100689818B1 (ko) * 2004-11-05 2007-03-08 삼성전자주식회사 절연층상 단결정 반도체 박막 형성방법 및 그에 의해제조된 반도체소자
JP4543385B2 (ja) * 2005-03-15 2010-09-15 日本電気株式会社 液晶表示装置の製造方法
KR100711000B1 (ko) * 2005-11-28 2007-04-24 동부일렉트로닉스 주식회사 이중 게이트를 구비한 모스트랜지스터 및 그 제조방법
WO2007080672A1 (ja) * 2006-01-12 2007-07-19 Sharp Kabushiki Kaisha 半導体装置及び表示装置
CN101681931B (zh) * 2007-08-09 2011-09-14 夏普株式会社 电路基板和显示装置
KR101718961B1 (ko) * 2010-11-05 2017-03-23 삼성전자주식회사 그래핀을 포함하는 반도체 소자 및 그 제조 방법
US9076873B2 (en) * 2011-01-07 2015-07-07 International Business Machines Corporation Graphene devices with local dual gates
US8530886B2 (en) * 2011-03-18 2013-09-10 International Business Machines Corporation Nitride gate dielectric for graphene MOSFET
KR101813173B1 (ko) * 2011-03-30 2017-12-29 삼성전자주식회사 반도체소자와 그 제조방법 및 반도체소자를 포함하는 전자장치
KR101920713B1 (ko) * 2011-12-23 2018-11-22 삼성전자주식회사 그래핀 소자 및 그 제조방법
CN103308584A (zh) * 2012-03-08 2013-09-18 中国科学院微电子研究所 场效应晶体管气体传感器及其制造方法
CN102683193B (zh) * 2012-03-30 2014-07-23 京东方科技集团股份有限公司 晶体管的制作方法、晶体管、阵列基板以及显示装置
KR101910976B1 (ko) * 2012-07-16 2018-10-23 삼성전자주식회사 그래핀을 이용한 전계효과 트랜지스터
CN103077968A (zh) * 2013-01-04 2013-05-01 南京邮电大学 一种非对称峰值轻掺杂漏结构的石墨烯纳米条带场效应管
CN103208524B (zh) 2013-04-25 2016-06-29 西安电子科技大学 一种多层双栅石墨烯场效应的晶体管及其制备方法
EP2887398B1 (en) 2013-12-18 2017-09-13 Imec A bilayer graphene tunneling field effect transistor
CN104638010B (zh) * 2015-01-21 2018-06-05 中山大学 一种横向导通的GaN常关型MISFET器件及其制作方法
CN108463889B (zh) * 2016-03-31 2020-11-06 华为技术有限公司 场效应管及其制造方法

Also Published As

Publication number Publication date
CN108463889A (zh) 2018-08-28
EP3410492A1 (en) 2018-12-05
US10600917B2 (en) 2020-03-24
TWI622173B (zh) 2018-04-21
EP3410492A4 (en) 2019-01-23
TW201737488A (zh) 2017-10-16
US20190019897A1 (en) 2019-01-17
WO2017166167A1 (zh) 2017-10-05

Similar Documents

Publication Publication Date Title
CN108463889B (zh) 场效应管及其制造方法
US8785912B2 (en) Graphene electronic device including a plurality of graphene channel layers
JP5716445B2 (ja) 縦型電界効果トランジスタとその製造方法及び電子機器
US20150357458A1 (en) III-Nitride Device with Improved Transconductance
KR101718961B1 (ko) 그래핀을 포함하는 반도체 소자 및 그 제조 방법
US9825133B2 (en) Semiconductor device and related manufacturing method
CN104040693B (zh) 一种金属氧化物tft器件及制造方法
TWI496285B (zh) 高電子遷移率電晶體及其製造方法
US8772833B2 (en) Power semiconductor device and fabrication method thereof
TWI543368B (zh) 氮化鎵裝置及積體電路中之隔離結構
US9508801B2 (en) Stacked graphene field-effect transistor
CN115440810A (zh) 一种半导体器件、共源共栅级联器件及其制备方法
TWI521641B (zh) 製作氮化鎵裝置及積體電路中之自我對準隔離部的方法
US11764304B2 (en) Semiconductor device and method of manufacturing the same
CN109727918B (zh) 集成增强型与耗尽型场效应管的结构及其制造方法
CN113793806A (zh) 一种半导体器件及制备方法
JP2017523614A (ja) 自己整合裏面特徴部を有する半導体デバイス
US10373954B2 (en) FinFET and manufacturing method of the same
CN109564921B (zh) 场效应管以及制造方法
WO2020062275A1 (zh) 栅控二极管及芯片
CN104979397A (zh) 半导体器件及其形成方法
CN118213411A (zh) 半导体器件及其制备方法
CN118099203A (zh) 高电子迁移率晶体管及其制作方法
JP2009206396A (ja) 電界効果トランジスタおよびその製造方法
KR20180058168A (ko) 반도체 소자 및 그의 제조 방법

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant