CN107731853A - 一种阵列基板、掩膜板及阵列基板制作方法 - Google Patents

一种阵列基板、掩膜板及阵列基板制作方法 Download PDF

Info

Publication number
CN107731853A
CN107731853A CN201710892062.1A CN201710892062A CN107731853A CN 107731853 A CN107731853 A CN 107731853A CN 201710892062 A CN201710892062 A CN 201710892062A CN 107731853 A CN107731853 A CN 107731853A
Authority
CN
China
Prior art keywords
light
layer
lattice
salient point
mask plate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201710892062.1A
Other languages
English (en)
Inventor
刘兴华
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Technology Co Ltd
Original Assignee
Wuhan China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan China Star Optoelectronics Technology Co Ltd filed Critical Wuhan China Star Optoelectronics Technology Co Ltd
Priority to CN201710892062.1A priority Critical patent/CN107731853A/zh
Priority to US15/740,267 priority patent/US20190096918A1/en
Priority to PCT/CN2017/112849 priority patent/WO2019061779A1/zh
Publication of CN107731853A publication Critical patent/CN107731853A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78636Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device with supplementary region or layer for improving the flatness of the device
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F1/00Originals for photomechanical production of textured or patterned surfaces, e.g., masks, photo-masks, reticles; Mask blanks or pellicles therefor; Containers specially adapted therefor; Preparation thereof
    • G03F1/38Masks having auxiliary features, e.g. special coatings or marks for alignment or testing; Preparation thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/1288Multistep manufacturing methods employing particular masking sequences or specially adapted masks, e.g. half-tone mask

Abstract

本发明提供一种阵列基板,包括基板、设在所述基板上的薄膜晶体管层以及设于所述薄膜晶体管层上方的平坦层;所述平坦层远离所述薄膜晶体管层的一侧表面形成有凸点。通过设置凸点,通过平坦层表面的凸点形成漫反射层,可以弱化反光现象和降低背光需求。本发明还提供一种掩膜板以及利用该掩膜板来制备所述阵列基板的方法。

Description

一种阵列基板、掩膜板及阵列基板制作方法
技术领域
本发明属于平板显示技术领域,具体涉及一种阵列基板、掩膜板及阵列基板制作方法。
背景技术
低温多晶硅(Low Temperature Poly-silicon;简称LTPS)薄膜晶体管液晶显示器是在封装过程中,利用准分子镭射作为热源,镭射光经过投射系统后,会产生能量均匀分布的镭射光束,投射于非晶硅结构的玻璃基板上,当非晶硅结构玻璃基板吸收准分子镭射的能量后,会转变成为多晶硅结构,它的最大优势在于超薄、重量轻、低耗电,可以提供更艳丽的色彩和更清晰的影像。业内LTPS显示器的封闭结构通常包括一用于覆盖源/漏极的平坦层,平坦层光阻膜厚2.5μm,烘烤后平坦光阻膜厚均一性在10%以内,可保证穿透率需求,从而满足光学标准。在目前LTPS技术下,因平坦层采用平面结构设计,导致面向背光源的内表面反射率偏低,需求背光量大,成本较高。与此同时,在外部光线比较强的情况下,采用平面结构设计的平坦层的外表面很容易造成反光而影响观看视屏效果。
发明内容
为解决现有显示屏平面结构而造成反射率偏低、反光等问题,本发明提供一种阵列基板,具体技术方案如下:
一种阵列基板,包括基板、设在所述基板上的薄膜晶体管层以及设于所述薄膜晶体管层上方的平坦层;
所述平坦层远离所述薄膜晶体管层的一侧表面形成有凸点。
优选的,所述凸点为半球形、半椭圆形、四面锥形中的一种或者多种。
优选的,所述半球形的凸点的直径大小为5-6μm。
上述凸点形成有规则性凹凸面,后续各层保持规则的凹凸面,当外界光线照射在显示屏上时,凹凸面形成漫反射层,从而提高光线反射率,降低背光需求,同时也弱化了显示屏面反光现象,观看效果更佳。
优选的,所述薄膜晶体管层包括:
设于所述基板上的缓冲层;
设于所述缓冲层上的有源层;
设于所述缓冲层上并包覆所述有源层的栅极绝缘层;
设于所述栅极绝缘层上的栅极;
设于所述栅极绝缘层上并包覆所述栅极的层间绝缘层,以及设于层间绝缘层上的金属源/漏极。
优选的,所述平坦层远离所述薄膜晶体管层的一侧的表面还形成有凹点,所述凹点和所述凸点交替设置。
优选的,所述凹点与所述凸点之间通过曲线过度衔接。
优选的,所述凸点之间的间距小于所述凸点的宽度。
优选的,所述凹点的最低点到所述凸点最高点的高度为0.7-1.3μm。
本发明还提供一种掩膜板,所述掩膜板包括不透光区和可透光区,所述不透光区和可透光区相互间隔呈周期性布置,所述可透光区为透光区或者半透光区。
优选的,所述不透光区和可透光区呈近似蜂窝状结构分布,所述近似蜂窝状结构包括黑色格,所述黑色格通过白色边缘间隔开,所述黑色格为不透光区所在区域,所述白色边缘为可透光区所在区域;所述黑色格为边长为5-7μm的方格,所述白色边缘的宽度小于黑色格的边长。
优选的,所述不透光区和可透光区呈棋盘式结构分布,所述棋盘式结构包括黑色格和白色格,所述黑色格和白色格相互间隔交错设置,所述黑色格为不透光区所在区域,所述白色格为可透光区所在区域;所述黑色格为边长为5-7μm的方格,所述白色格为边长为5-7μm的方格。
本发明还提供一种阵列基板的制作方法,该方法包括步骤:
提供基板;依次在基板上沉积缓冲层、有源层,后续依次形成栅极绝缘层、栅极、层间绝缘层、金属源/漏极、平坦层,在所述平坦层远离金属源/漏极的一面上通过光罩法做成有凸点,所述光罩法是采用了上面所述的掩膜板,将所述掩膜板置于平坦层的上方,通过黄光、蚀刻制程形成所述凸点。
优选的,所述有源层是在缓冲层沉积非晶硅层,然后使非晶硅层转变成多晶硅层并图案化形成多晶硅段,并在多晶硅段两端形成源/漏极接触区。
本发明的有益效果:
(1)将产品平坦层做成有规则的凹凸面,从而使后续各层保持规则的凹凸面。在规定视角内可有效提高光线漫反射,降低在光强下背光量的需求;降低能耗,针对产品可有效提高产品电源续航能力,延长背光部件使用寿命,并降低背光部件成本等。当背光源的光线会照射的平坦层凹凸点的反面时,背光源的光线在凹凸点的反面会有反射和折射现象,从而增加了光线亮度,进而降低了背光需求。
(2)改善显示屏表面在外部光线比较强的情况下反光严重的问题,使显示屏图像更清晰,观看效果更佳。
(3)且采用凹凸点排列方式更易做出漫反射镜面,工艺上更易实现。
附图说明
为更清楚地阐述本发明的构造特征和功效,下面结合附图与具体实施例来对其进行详细说明。
图1为本发明第一实施例中的阵列基板的示意图;其中,1为基板,2为缓冲层,3为栅极绝缘层,4为层间绝缘层,5为平坦层,51为平坦层上的凸点,52为平坦层上的边缘凹槽,61为多晶硅段,62为栅极,63为金属源/漏极,64为金属线,65为源/漏极接触区。
图2为外界光线照射到图1中的阵列基板的光线漫反射路线示意图。
图3为制作图1所示的阵列基板的掩膜板设计图形简图,其中70为掩膜板,71为黑色格,72为白色边缘。
图4为根据图3中的掩膜板设计制作得到的产品呈现图,其中51为凸点,52为边缘凹槽。
图5为本发明第二实施例中的阵列基板的光线漫发射路线示意图,其中8表示平坦层,51表示凸点,82为凹点。
图6为制作图5所示阵列基板的掩膜板设计图形简图,其中91为黑色格,92位白色格。
图7为根据图6中的掩膜板设计制作得到的产品呈现图,其中51为凸点,82为凹点。
图8为本发明制造阵列基板的流程图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清除、完整地描述。所描述的实施例仅仅是本发明的一部分实施例,而不是全部实施例。基于本发明中的实施例,本领域技术人员在没有做出创造性劳动的前提下所获得的其他实施例,都属于本发明保护的范围。
图1为本发明第一实施例提供的一种阵列基板。该阵列基板包括基板1、设在所述基板1上的薄膜晶体管层(图中未示出)以及设于薄膜晶体管层上方的平坦层5,在所述平坦层5远离所述薄膜晶体管层的一侧表面形成有凸点51。
进一步的实施例,所述薄膜晶体管层包括:设于所述基板1上的缓冲层2、设于缓冲层1上的有源层(图中未示出),有源层包括设于所述缓冲层2背向基板1的表面上的多晶硅段61和设于所述缓冲层2上且位于所述多晶硅段61相对两端的源/漏极接触区65。该阵列基板还包括设于所述缓冲层2背向基板1的表面上并包覆有源层的栅极绝缘层3、设于所述栅极绝缘层3背向缓冲层2的表面上的栅极62、及设于所述栅极绝缘层3背向缓冲层2的表面且包覆栅极62的层间绝缘层4。该阵列基板还包括设于层间绝缘层4背向栅极绝缘层3表面的金属源/漏极63、以及设于层间绝缘层4背向栅极绝缘层3表面且包覆金属源/漏极63的平坦层5。
进一步的实施例,所述缓冲层2中还包括器件遮光层,所述器件遮光层处于正对于有源层的下方,用来保护有源层,避免长时间被背光源照射而导致性能下降的问题。
所述金属源/漏极63借由穿过层间绝缘层4的金属线64电连接于源/漏极65。上述多晶硅段61、源/漏极接触区65、栅极62和金属源/漏极63共同构成驱动TFT。
所述平坦层5远离层间绝缘层4的表面向上凸点形成凸点51,以使平坦层5表面呈凹凸表面。如图2所示,当外界光线沿A方向照射在显示屏上到达到平坦层5时,凸点51形成的凹凸表面对外界光进行漫反射,与此同时,当背光源B发出的光经基板1、缓冲层2、栅极绝缘层3、层间绝缘层4后照射至平坦层5时,凸点51形成的凹凸表面的内侧对背光源发出的光进行漫反射从而提高背光源光线反射率,如此,在降低背光需求的同时,也弱化了显示屏面反光现象,观看效果更佳。
在本实施例中,所述凸点51为半球形,且相邻两个凸点51之间间隔设置,如图4所示,沿X轴方向或Y轴方向,相邻两个凸点51之间间隔距离小于凸点51的宽度。可以理解的是,本发明所述的凸点可以是半椭圆形、四面锥形等规则性图形。只要成规则性排列,可以为半椭圆形、四面锥形、或者不同形状结构混合交替设置,例如,沿沿X轴方向或Y轴方向,半椭圆形凸点和四面锥形凸点交替设置。
优选地,上述凸点51周期性均匀分布,以使通过平坦层5的光以及经平坦层5散射的光更加均匀,从而得到更好的观看效果(如图2所示)。
如图5所示,本发明提供的第二个实施例为在第一个实施例基础上的进一步改进,具体地,为了使外界光和背光源发出的光均能形成大致相当的散射效果,相邻两个凸点51之间内凹形成大致呈半球形的凹点82。当从平坦层5远离层间绝缘层4的一侧观看时,凸点51形成周期性分布的凸起面而凹点82形成周期性分布的凹面;当从平面层5靠近层间绝缘层4的一侧观看时,凹点82形成周期性分布的凸起面而凸点51形成周期性分面的凹面,如此,形成有规则性凹凸面。
进一步的实施例,所述凸点51与凹点82通过曲线过度衔接。所述凹点82呈向下凹陷的半球形。可以理解的是凹点82不限于半球形,还可以是半椭圆球形、四面锥形中的一种或多种。
进一步的实施例,所述凸点51的半球形的直径大小为5-6μm。根据目前每一个像素点的大小规格,将凸点51的半球形的直径大小做成上述规格的属于优选的技术方案。
进一步的实施例,所述凹点82的最低点到所述凸点最高点的高度为0.7-1.3μm。
本发明还提供一种掩膜板70,如图3所示,所述掩膜板30包括不透光区和可透光区,所述不透光区和可透光区相互间隔呈周期性布置,所述可透光区为透光区或者半透光区。
请参阅图3和图4,在本发明第三实施例中,提供第一种掩膜板70,所述掩膜板70中的不透光区和可透光区呈近似蜂窝状结构分布,所述近似蜂窝状结构包括黑色格71,所述黑色格71通过白色边缘72间隔开,所述黑色格71为不透光区所在区域,所述白色边缘72为可透光区所在区域;所述黑色格71为边长为5-7μm的方格,所述白色边缘72的宽度小于黑色格的边长。本实施例掩膜板采用近似蜂窝状结构的设置可以使目标产品采用该掩膜板的在经光罩法制程后形成凹凸点间隔的凹凸面。
请参阅图3、图4和图8,本发明提供第一种阵列基板的制作方法,包括以下步骤:
S1:提供一基板1;
S2:在基板1上沉积形成缓冲层2以及非晶硅层;
S3:使非晶硅层转变成多晶硅层并图案化形成多晶硅段61;
S4:在多晶硅段61两端形成源/漏极接触区65,后续依次形成栅极绝缘层3、栅极62、层间绝缘层4、金属源/漏极63、平坦层5;
S5:在所述平坦层5远离金属源/漏极63的一面上通过光罩法做成有凸点5。在本实施例中,所述凸点5为半球形;所述光罩法是采用上面所述的第一种掩膜板70,将所述掩膜板70置于平坦层5的上方,通过黄光、蚀刻制程形成所述凸点51以及间隔凸点51的边缘凹槽52。采用本方法制备得到如图1所述的阵列基板。
请参阅图6和图7,在本发明第四实施例中,提供第二种掩膜板90,所述掩膜板90中的不透光区和可透光区呈棋盘式结构分布,所述棋盘式结构包括黑色格91和白色格92,所述黑色格91和白色格92相互间隔交错设置,所述黑色格91为不透光区所在区域,所述白色格92为可透光区所在区域;所述黑色格91为边长为5-7μm的方格,所述白色格92为边长为5-7μm的方格。该实施例掩膜板采用棋盘式结构的设置可以使目标产品采用该掩膜板进行光罩法制程后形成凹凸点间隔的凹凸面。
请参阅图5-8,本发明提供第二种阵列基板的制作方法,该制作方法与第一种阵列基板的制作方法大致相同,不同的是在S5步骤中的光罩法,在本实施例中的光罩法是采用上面所述的第二种掩膜板90,将所述掩膜板90置于平坦层5的上方,通过黄光、蚀刻制程形成所述凸点51和凹点82。采用本方法制备得到包括如图5所述平坦层结构的阵列基板。
以上所述是本发明的优选实施例,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也是为本发明的保护范围。

Claims (10)

1.一种阵列基板,其特征在于,包括基板、设在所述基板上的薄膜晶体管层以及设于所述薄膜晶体管层上方的平坦层;
所述平坦层远离所述薄膜晶体管层的一侧表面形成有凸点。
2.根据权利要求1所述的阵列基板,其特征在于,所述薄膜晶体管层包括:
设于所述基板上的缓冲层;
设于所述缓冲层上的有源层;
设于所述缓冲层上并包覆所述有源层的栅极绝缘层;
设于所述栅极绝缘层上的栅极;
设于所述栅极绝缘层上并包覆所述栅极的层间绝缘层,以及设于层间绝缘层上的金属源/漏极。
3.根据权利要求1所述的阵列基板,其特征在于,所述平坦层远离所述薄膜晶体管层的一侧的表面还形成有凹点,所述凹点和所述凸点交替设置。
4.根据权利要求3所述的阵列基板,其特征在于,所述凹点与所述凸点之间通过曲线过度衔接。
5.根据权利要求1所述的阵列基板,其特征在于,所述凸点之间的间距小于所述凸点的宽度。
6.根据权利要求3所述的阵列基板,其特征在于,所述凹点的最低点到所述凸点最高点的高度为0.7-1.3μm。
7.一种掩膜板,其特征在于,所述掩膜板包括不透光区和可透光区,所述不透光区和可透光区相互间隔呈周期性布置,所述可透光区为透光区或者半透光区。
8.根据权利要求7所述的掩膜板,其特征在于,所述不透光区和可透光区呈近似蜂窝状结构分布,所述近似蜂窝状结构包括黑色格,所述黑色格通过白色边缘间隔开,所述黑色格为不透光区所在区域,所述白色边缘为可透光区所在区域;所述黑色格为边长为5-7μm的方格,所述白色边缘的宽度小于黑色格的边长。
9.根据权利要求7所述的掩膜板,其特征在于,所述不透光区和可透光区呈棋盘式结构分布,所述棋盘式结构包括黑色格和白色格,所述黑色格和白色格相互间隔交错设置,所述黑色格为不透光区所在区域,所述白色格为可透光区所在区域;所述黑色格为边长为5-7μm的方格,所述白色格为边长为5-7μm的方格。
10.一种阵列基板的制作方法,其特征在于,该方法包括步骤:
提供基板;依次在基板上沉积缓冲层、有源层,后续依次形成栅极绝缘层、栅极、层间绝缘层、金属源/漏极、平坦层,在所述平坦层远离金属源/漏极的一面上通过光罩法做成有凸点,所述光罩法是采用了权利要求7-9任一项所述的掩膜板,将所述掩膜板置于平坦层的上方,通过黄光、蚀刻制程形成所述凸点。
CN201710892062.1A 2017-09-27 2017-09-27 一种阵列基板、掩膜板及阵列基板制作方法 Pending CN107731853A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201710892062.1A CN107731853A (zh) 2017-09-27 2017-09-27 一种阵列基板、掩膜板及阵列基板制作方法
US15/740,267 US20190096918A1 (en) 2017-09-27 2017-11-24 An array substrate, mask plate and array substrate manufacturing method
PCT/CN2017/112849 WO2019061779A1 (zh) 2017-09-27 2017-11-24 一种阵列基板、掩膜板及阵列基板制作方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710892062.1A CN107731853A (zh) 2017-09-27 2017-09-27 一种阵列基板、掩膜板及阵列基板制作方法

Publications (1)

Publication Number Publication Date
CN107731853A true CN107731853A (zh) 2018-02-23

Family

ID=61207085

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710892062.1A Pending CN107731853A (zh) 2017-09-27 2017-09-27 一种阵列基板、掩膜板及阵列基板制作方法

Country Status (2)

Country Link
CN (1) CN107731853A (zh)
WO (1) WO2019061779A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109256052A (zh) * 2018-09-21 2019-01-22 京东方科技集团股份有限公司 电子设备、显示面板、驱动背板及其制造方法
CN109378345A (zh) * 2018-10-11 2019-02-22 深圳市华星光电技术有限公司 薄膜晶体管及其制造方法

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113054040A (zh) * 2021-03-05 2021-06-29 中国科学院苏州纳米技术与纳米仿生研究所 用于光导开关的衬底以及具有该衬底的光导开关

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1530718A (zh) * 2003-03-12 2004-09-22 统宝光电股份有限公司 反射式液晶显示器及周边电路的制造方法
CN1637546A (zh) * 2003-12-26 2005-07-13 Lg.菲利浦Lcd株式会社 透射反射型液晶显示器件的阵列基板及其制造方法
CN101158794A (zh) * 2007-11-20 2008-04-09 友达光电股份有限公司 半透射半反射液晶显示面板及其显示阵列基板、像素结构
US20090283807A1 (en) * 2008-05-14 2009-11-19 International Business Machines Corporation Anti-Reflection Structures For CMOS Image Sensors
CN104733456A (zh) * 2015-03-23 2015-06-24 京东方科技集团股份有限公司 一种阵列基板及其制备方法、显示装置
CN107039352A (zh) * 2017-04-12 2017-08-11 深圳市华星光电技术有限公司 Tft基板的制作方法及tft基板

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0899369A (ja) * 1994-09-30 1996-04-16 Casio Comput Co Ltd マイクロレンズアレイ

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1530718A (zh) * 2003-03-12 2004-09-22 统宝光电股份有限公司 反射式液晶显示器及周边电路的制造方法
CN1637546A (zh) * 2003-12-26 2005-07-13 Lg.菲利浦Lcd株式会社 透射反射型液晶显示器件的阵列基板及其制造方法
CN101158794A (zh) * 2007-11-20 2008-04-09 友达光电股份有限公司 半透射半反射液晶显示面板及其显示阵列基板、像素结构
US20090283807A1 (en) * 2008-05-14 2009-11-19 International Business Machines Corporation Anti-Reflection Structures For CMOS Image Sensors
CN104733456A (zh) * 2015-03-23 2015-06-24 京东方科技集团股份有限公司 一种阵列基板及其制备方法、显示装置
CN107039352A (zh) * 2017-04-12 2017-08-11 深圳市华星光电技术有限公司 Tft基板的制作方法及tft基板

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109256052A (zh) * 2018-09-21 2019-01-22 京东方科技集团股份有限公司 电子设备、显示面板、驱动背板及其制造方法
CN109256052B (zh) * 2018-09-21 2020-06-02 京东方科技集团股份有限公司 电子设备、显示面板、驱动背板及其制造方法
US11139321B2 (en) 2018-09-21 2021-10-05 Boe Technology Group Co., Ltd. Drive backplane, display panel, electronic apparatus, and method for preparing drive backplane
CN109378345A (zh) * 2018-10-11 2019-02-22 深圳市华星光电技术有限公司 薄膜晶体管及其制造方法
WO2020073547A1 (zh) * 2018-10-11 2020-04-16 深圳市华星光电技术有限公司 薄膜晶体管及其制造方法

Also Published As

Publication number Publication date
WO2019061779A1 (zh) 2019-04-04

Similar Documents

Publication Publication Date Title
CN111048689B (zh) 有机发光显示装置
CN107731853A (zh) 一种阵列基板、掩膜板及阵列基板制作方法
US20070290607A1 (en) Organic electroluminescent display device
CN205656403U (zh) 一种阵列基板、显示面板及显示装置
CN109300964A (zh) 柔性oled面板及其制作方法
KR20070099297A (ko) 도광판 및 이를 갖는 액정 디스플레이 장치
CN104091898A (zh) 有机发光显示面板及其制造方法
CN111509007A (zh) 有机发光显示装置及其制造方法
CN104375327B (zh) 一种液晶显示装置及其制造方法
CN205787482U (zh) 一种半反半透型液晶显示面板及包含其的显示装置
JP3365409B2 (ja) 反射板並びに反射型液晶表示装置及びその製造方法
KR20230107887A (ko) 화소 배열 구조, 마스크 어셈블리 및 표시 패널
JP4338518B2 (ja) 光反射体及びそれを用いた表示装置
US20190096918A1 (en) An array substrate, mask plate and array substrate manufacturing method
JP2006058876A (ja) マスク、薄膜トランジスタ基板、及び薄膜トランジスタ基板の製造方法、ならびに薄膜トランジスタ基板を有する表示装置
CN104730604A (zh) 光折射结构及制作方法、彩膜基板及制作方法、显示装置
WO2016082495A1 (zh) 制作彩色滤光片的方法及彩色滤光片、显示装置
JP4308570B2 (ja) 光反射性構造体の製造方法
CN109143703A (zh) 显示面板及3d打印装置
CN107403809A (zh) 一种显示面板及显示装置
JP5265084B2 (ja) 有機elディスプレイ
JP4138787B2 (ja) 導光板および平面照明装置ならびに液晶表示装置
TWI655465B (zh) 背光模組及顯示裝置
JP2006098747A (ja) プリズムレンズフィルム及びこれを用いた平面型発光装置
KR101012778B1 (ko) 발산 반사의 방향성을 가진 반사 구조와 이를 구비한 장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20180223

WD01 Invention patent application deemed withdrawn after publication