CN107689203A - 显示装置及其驱动电路 - Google Patents

显示装置及其驱动电路 Download PDF

Info

Publication number
CN107689203A
CN107689203A CN201710659647.9A CN201710659647A CN107689203A CN 107689203 A CN107689203 A CN 107689203A CN 201710659647 A CN201710659647 A CN 201710659647A CN 107689203 A CN107689203 A CN 107689203A
Authority
CN
China
Prior art keywords
clock signal
phase
drive circuit
module
another
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
CN201710659647.9A
Other languages
English (en)
Inventor
黄智全
李镇宇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Raydium Semiconductor Corp
Original Assignee
Raydium Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Raydium Semiconductor Corp filed Critical Raydium Semiconductor Corp
Publication of CN107689203A publication Critical patent/CN107689203A/zh
Withdrawn legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/12Test circuits or failure detection circuits included in a display system, as permanent part thereof

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开一种显示装置及其驱动电路。显示装置包含一显示面板、一时序控制器及多个驱动电路。时序控制器用以分别产生各自独立的多个时序控制信号。多个驱动电路分别耦接于时序控制器与显示面板之间。该多个驱动电路分别接收各自独立的该多个时序控制信号并分别产生各自独立的多个时钟信号。该多个驱动电路分别随机地对该多个时钟信号进行不同的调变,致使该多个驱动电路所产生的该多个时钟信号的相位分别随时间产生不同的变换而彼此不一致。

Description

显示装置及其驱动电路
技术领域
本发明是与显示器有关,尤其是关于一种显示装置及其驱动电路。
背景技术
一般而言,在对显示装置进行电磁干扰(Electro Magnetic Interference,EMI)测试时,通常会反复开机/关机好几次,以测量每次开机后一段时间的电磁干扰数值是否一致。
对传统的低电压差动信号传输(Low Voltage Differential Signaling,LVDS)系统而言,在其开机的同时,系统中的时序控制器(Timing controller,T-CON)会统一控制传送至每个源极驱动IC的时序,使得每个源极驱动IC内部产生的时钟信号(Clock signal)趋于一致。因此,在不同次开机/关机测试时均可量测到一致的电磁干扰数值。
然而,在新的点对点(P2P)信号传输架构中,系统中的时序控制器传送至每个源极驱动IC的控制信号均为各自独立的,使得每个源极驱动IC内部各自产生相对应的时钟信号。由于设置于显示面板上的每个源极驱动IC接收信号的路径可能会略有差异,并且每个源极驱动IC之间亦会存在些许的制造误差。因此,在不同次开机/关机测试时,很可能会量测到不同的电磁干扰数值。
举例而言,如图1所示,假设N个源极驱动IC的时钟信号CLK1~CLKN均具有一致的相位,则电磁干扰信号的能量会最高。反之,如图2所示,假设N个源极驱动IC的时钟信号CLK1~CLKN的相位均不一致,则电磁干扰信号的能量会最低。
在实际应用中,展频时钟产生器(Spread Spectrum Clock Generator,SSCG)可用来对频率进行调变,以降低电磁干扰信号的能量。举例而言,如图3所示,NM为传统电路的频率响应曲线且SSCG为采用展频时钟产生器所得到的频率响应曲线。
然而,由于展频时钟产生器是以规律的方式对频率进行调变,故其仅能把单一源极驱动IC的信号能量打散来降低电磁干扰信号的能量,但实际上仍无法克服不同的源极驱动IC之间电磁干扰数值的叠加问题。因此,如图4所示,在每次进行开机/关机的电磁干扰测试时,采用展频时钟产生器对频率进行调变仍可能会得到不同的电磁干扰数值,导致显示装置的制造良率与实际运作时的稳定性受到严重的影响。
发明内容
有鉴于此,本发明提出一种显示装置及其驱动电路,以有效解决现有技术所遭遇到的上述种种问题。
根据本发明的一具体实施例为一种显示装置。于此实施例中,显示装置包含一显示面板、一时序控制器及多个驱动电路。时序控制器用以分别产生各自独立的多个时序控制信号。多个驱动电路分别耦接于时序控制器与显示面板之间。该多个驱动电路分别接收各自独立的该多个时序控制信号并分别产生各自独立的多个时钟信号。该多个驱动电路分别随机地对该多个时钟信号进行不同的调变,致使该多个驱动电路所产生的该多个时钟信号的相位分别随时间产生不同的变换而彼此不一致。
于一实施例中,该多个驱动电路包含一第一驱动电路及一第二驱动电路,各自独立的该多个时序控制信号包含一第一时序控制信号及一第二时序控制信号,各自独立的该多个时钟信号包含一第一时钟信号及一第二时钟信号,第一驱动电路接收第一时序控制信号并产生第一时钟信号且第二驱动电路接收第二时序控制信号并产生第二时钟信号。
于一实施例中,第一驱动电路及第二驱动电路分别包含一第一随机相位调变模块及一第二随机相位调变模块,第一随机相位调变模块及第二随机相位调变模块分别随机地对第一时钟信号的相位与第二时钟信号的相位进行不同的调变,致使第一时钟信号的相位与第二时钟信号的相位分别随时间产生不同的变换而彼此不一致。
于一实施例中,第一随机相位调变模块及第二随机相位调变模块是通过随机相位选择(Select)的方式分别从多个候选时钟信号中随机地选出具有不同相位的一第一候选时钟信号及一第二候选时钟信号作为第一时钟信号及第二时钟信号。
于一实施例中,第一随机相位调变模块及第二随机相位调变模块是通过随机相位重设(Reset)的方式分别随机地重设第一时钟信号及第二时钟信号的相位,以产生具有不同相位的第一时钟信号及第二时钟信号。
于一实施例中,显示装置进一步包含量测模块。量测模块耦接该多个驱动电路,用以量测该多个驱动电路所产生的该多个时钟信号的总能量及电磁干扰值。
于一实施例中,多个驱动电路所产生的该多个时钟信号分别具有随机分布的不同相位,致使量测模块于不同时间下所量测到该多个驱动电路所产生的该多个时钟信号的总能量大致相等并具有最低的电磁干扰值。
根据本发明的另一具体实施例为一种驱动电路。于此实施例中,驱动电路是应用于一显示装置并耦接显示装置的一显示面板。驱动电路包含一时钟产生模块、一随机相位选择模块及一源极驱动模块。时钟产生模块用以接收一第一时序控制信号并产生多个第一候选时钟信号。该多个第一候选时钟信号分别具有不同相位。随机相位选择模块耦接时钟产生模块,用以于不同时间下从该多个第一候选时钟信号中随机地选择不同的第一候选时钟信号输出为一第一时钟信号,致使第一时钟信号的相位会随时间产生随机的变换。源极驱动模块耦接于随机相位选择模块与显示面板之间,用以接收第一时钟信号并输出一第一源极驱动信号至显示面板。
根据本发明的另一具体实施例亦为一种驱动电路。于此实施例中,驱动电路应用于一显示装置并耦接显示装置的一显示面板。驱动电路包含一时钟产生模块、一随机相位重设模块及一源极驱动模块。时钟产生模块用以接收一第一时序控制信号并产生一第一时钟信号。随机相位重设模块耦接时钟产生模块,用以接收第一时钟信号并随机地于不同时间下重设第一时钟信号,致使第一时钟信号的相位会随时间产生随机的变换。源极驱动模块耦接于随机相位重设模块与显示面板之间,用以接收第一时钟信号并输出一第一源极驱动信号至显示面板。
于一实施例中,显示装置进一步包含一量测模块,分别耦接驱动电路及另一驱动电路,用以量测驱动电路的第一时钟信号与另一驱动电路的第二时钟信号的总能量及电磁干扰值。
于一实施例中,驱动电路的第一时钟信号的相位与另一驱动电路的第二时钟信号的相位彼此不一致,致使量测模块于不同时间所量测到该驱动电路的第一时钟信号与另一驱动电路的第二时钟信号的总能量大致相等且均具有最低的电磁干扰值。
于一实施例中,随机相位选择模块包含:一随机相位选择单元及一多工单元。随机相位选择单元用以产生一随机相位选择信号。多工单元分别耦接时钟产生模块、随机相位选择单元及源极驱动模块,用以接收来自时钟产生模块的多个第一候选时钟信号与来自随机相位选择单元的随机相位选择信号,并于不同时间下根据随机相位选择信号随机地从多个第一候选时钟信号中选择具有不同相位的第一候选时钟信号作为第一时钟信号输出至该源极驱动模块,致使第一时钟信号的相位会随时间产生随机的变换。
于一实施例中,另一随机相位选择模块包含:另一随机相位选择单元及另一多工单元。另一随机相位选择单元用以产生另一随机相位选择信号。另一多工单元,分别耦接另一时钟产生模块、另一随机相位选择单元及另一源极驱动模块,用以接收来自另一时钟产生模块的多个第二候选时钟信号与来自另一随机相位选择单元的另一随机相位选择信号,并于不同时间下根据另一随机相位选择信号随机地从多个第二候选时钟信号中选择具有不同相位的第二候选时钟信号作为第二时钟信号输出至该另一源极驱动模块,致使第二时钟信号的相位会随时间产生随机的变换。
根据本发明的另一具体实施例亦为一种驱动电路。于此实施例中,驱动电路应用于一显示装置并耦接显示装置的一显示面板。驱动电路包含:一时钟产生模块、一随机相位重设模块及一源极驱动模块。时钟产生模块用以接收一第一时序控制信号并产生一第一时钟信号;随机相位重设模块耦接时钟产生模块,用以接收第一时钟信号并随机地于不同时间下重设第一时钟信号,致使第一时钟信号的相位会随时间产生随机的变换;源极驱动模块耦接于随机相位重设模块与显示面板之间,用以接收第一时钟信号并输出一第一源极驱动信号至显示面板。
不同于驱动电路的另一驱动电路亦应用于显示装置且亦耦接该显示面板,另一驱动电路包含:另一时钟产生模块、另一随机相位重设模块及另一源极驱动模块。另一时钟产生模块用以接收一第二时序控制信号并产生一第二时钟信号;另一随机相位重设模块耦接另一时钟产生模块,用以接收第二时钟信号并随机地于不同时间下重设第二时钟信号,致使第二时钟信号的相位会随时间产生随机的变换;另一源极驱动模块耦接于另一随机相位重设模块与显示面板的间,用以接收第二时钟信号并输出一第二源极驱动信号至显示面板。
于一实施例中,显示装置进一步包含一量测模块,分别耦接驱动电路及另一驱动电路,用以量测驱动电路的第一时钟信号与另一驱动电路的第二时钟信号的总能量及电磁干扰值。
于一实施例中,驱动电路的第一时钟信号的相位与另一驱动电路的第二时钟信号的相位彼此不一致,致使量测模块于不同时间所量测到驱动电路的第一时钟信号与另一驱动电路的第二时钟信号的总能量大致相等且均具有最低的电磁干扰值。
于一实施例中,随机相位重设模块包含:一随机相位重设单元及一相位决定单元。随机相位重设单元用以产生一随机相位重设信号;相位决定单元分别耦接时钟产生模块、随机相位重设单元及源极驱动模块,用以接收来自时钟产生模块的第一时钟信号与来自随机相位重设单元的随机相位重设信号,并根据随机相位重设信号随机地于不同时间下重设第一时钟信号,致使第一时钟信号的相位会随时间产生随机的变换。
于一实施例中,另一随机相位重设模块包含:另一随机相位重设单元及另一相位决定单元。另一随机相位重设单元用以产生另一随机相位重设信号;另一相位决定单元分别耦接该另一时钟产生模块、另一随机相位重设单元及另一源极驱动模块,用以接收来自另一时钟产生模块的第二时钟信号与来自另一随机相位重设单元的另一随机相位重设信号,并根据另一随机相位重设信号随机地于不同时间下重设第二时钟信号,致使第二时钟信号的相位会随时间产生随机的变换。
相较于现有技术,根据本发明的显示装置是通过分别对于每一个源极驱动器内部的时钟信号的相位进行随机的调变,在定期或不定期的时间下更换不同的相位,由于每一个源极驱动器调变的时间会呈随机分布而彼此不一致,因此将时间拉长来看便能将每一个源极驱动器的时钟信号的相位加以分散,以将电磁干扰信号的能量降至最低并可让每次开关机测试时所得到的电磁干扰量测结果趋于一致,故能有效提升本发明的显示装置的制造良率与实际运作时的稳定性。
关于本发明的优点与精神可以通过以下的发明详述及所附附图得到进一步的了解。
附图说明
图1为多个源极驱动IC的时钟信号的相位一致的时序图。
图2为多个源极驱动IC的时钟信号的相位不一致的时序图。
图3为传统电路与采用展频时钟产生器所得到的频率响应曲线图。
图4为在每次进行开机/关机的电磁干扰测试时,采用展频时钟产生器对频率进行调变仍可能会得到不同的电磁干扰数值的示意图。
图5为根据本发明的一较佳具体实施例中的显示装置的示意图。
图6为于一实施例中的第一驱动电路及第二驱动电路的功能方块图。
图7A为第一驱动电路中的第一随机相位选择模块的一实施例。
图7B为第二驱动电路中的第二随机相位选择模块的一实施例。
图8为于另一实施例中的第一驱动电路及第二驱动电路的功能方块图。
图9A为第一驱动电路中的第一随机相位重设模块的一实施例。
图9B为第二驱动电路中的第二随机相位重设模块的一实施例。
图10A为第一随机相位重设模块中的第一随机相位重设单元的一实施例。
图10B为第二随机相位重设模块中的第二随机相位重设单元的一实施例。
图11A为若将随机相位重设电路设置于除频器(Divider)电路所得到的效果的时序图。
图11B为若随机相位重设电路设置于电压控制振荡器(Voltage ControlOscillator,VCO)电路或串列转并列(Serial to Parallel)电路所得到的效果的时序图。
图12为控制相位重设时间的振荡器的频率分布示意图。
图13为在每次进行开机/关机的电磁干扰测试时,本发明所采用的随机相位调变方式可得到较稳定的电磁干扰数值的示意图。
图14为未经随机相位调变的原始时钟信号CLK0与经随机相位调变的N个源极驱动电路的N个时钟信号CLK1~CLKN的时序图。
主要元件符号说明:
CLK1~CLKN:第一时钟信号~第N时钟信号
NM:传统电路的频率响应曲线
SSCG:采用展频时钟产生器的频率响应曲线
f、2f、3f:频率
1:显示装置
SD1~SDN:第一驱动电路~第N显示装置
PL:显示面板
M:量测模块
10、30:第一时钟产生模块
12:第一随机相位选择模块
32:第一随机相位重设模块
14、34:第一源极驱动模块
20、40:第二时钟产生模块
22:第二随机相位选择模块
42:第二随机相位重设模块
24、44:第二源极驱动模块
ST1~STN:第一时序控制信号~第N时序控制信号
DR1~DRN:第一源极驱动信号~第N源极驱动信号
TCON:时序控制器
CLK(1)~CLK(N):N个候选时钟信号
MU1~MU2:第一多工单元~第二多工单元
RPS1~RPS2:第一随机相位选择单元~第二随机相位选择单元
SRP1~SRP2:第一随机相位选择信号~第二随机相位选择信号
CLK1’~CLK2’:重设后的第一时钟信号~重设后的第二时钟信号
PDU1~PDU2:第一相位决定单元~第二相位决定单元
RPR1~RPR2:第一随机相位重设单元~第二随机相位重设单元
SP1~SP2:第一随机相位重设信号~第二随机相位重设信号
MUX1~MUX2:第一多工器~第二多工器
OSC1~OSC2:第一振荡器~第二振荡器
CNT1~CNT2:第一计数器~第二计数器
RST1~RST2:第一重设信号~第二重设信号
EN:致能信号
TC1~TC2:第一重设时间控制信号~第二重设时间控制信号
T0:起始时间
T1~T3:第一相位重设时间~第二相位重设时间
△T:时间差
CLK0:原始时钟信号
具体实施方式
根据本发明的一较佳具体实施例为一种显示装置。请参照图5,于此实施例中,显示装置1可包含显示面板PL、时序控制器TCON及N个驱动电路SD1~SDN,并且该N个驱动电路SD1~SDN分别耦接于时序控制器TCON与显示面板PL之间,其中该N个驱动电路SD1~SDN均为源极驱动器,并且N为大于或等于2的正整数。
时序控制器TCON是用以分别产生各自独立的N个时序控制信号ST1~STN并分别将该N个时序控制信号ST1~STN输出至该N个驱动电路SD1~SDN。该N个驱动电路SD1~SDN分别接收各自独立的该N个时序控制信号ST1~STN并分别根据该N个时序控制信号ST1~STN产生各自独立的N个源极驱动信号DR1~DRN并分别将该N个源极驱动信号DR1~DRN输出至显示面板PL。
接下来,请参照图6,图6是以该N个驱动电路SD1~SDN中的第一驱动电路SD1及第二驱动电路SD2的一实施例进行详细说明,但不以此为限。
如图6所示,第一驱动电路SD1包含第一时钟产生模块10、第一随机相位选择模块12及第一源极驱动模块14。其中,第一时钟产生模块10耦接至第一随机相位选择模块12;第一随机相位选择模块12耦接至第一源极驱动模块14;第一源极驱动模块14耦接至显示面板PL。
第一时钟产生模块10是用以接收来自时序控制器TCON的第一时序控制信号ST1并根据第一时序控制信号ST1产生分别具有不同相位的N个候选时钟信号CLK(1)~CLK(N)至第一随机相位选择模块12。
接着,第一随机相位选择模块12会于不同时间下分别从该N个候选时钟信号CLK(1)~CLK(N)中随机地选择不同的候选时钟信号作为第一时钟信号CLK1输出至第一源极驱动模块14,致使由第一随机相位选择模块12输出至第一源极驱动模块14的第一时钟信号CLK1的相位会随时间产生随机的变换。当第一源极驱动模块14接收到具有随时间随机变换的相位的第一时钟信号CLK1时,第一源极驱动模块14会根据第一时钟信号CLK1产生第一源极驱动信号DR1并将第一源极驱动信号DR1输出至显示面板PL。
举例而言,在第一时间下,第一随机相位选择模块12可从该N个候选时钟信号CLK(1)~CLK(N)中随机地选出候选时钟信号CLK(1)作为第一时钟信号CLK1输出至第一源极驱动模块14;在第二时间下,第一随机相位选择模块12可从该N个候选时钟信号CLK(1)~CLK(N)中随机地选出候选时钟信号CLK(5)作为第一时钟信号CLK1输出至第一源极驱动模块14;其余可依此类推,于此不另行赘述。
同理,第二驱动电路SD2包含第二时钟产生模块20、第二随机相位选择模块22及第二源极驱动模块24。其中,第二时钟产生模块20耦接至第二随机相位选择模块22;第二随机相位选择模块22耦接至第二源极驱动模块24;第二源极驱动模块24耦接至显示面板PL。
第二时钟产生模块20是用以接收来自时序控制器TCON的第二时序控制信号ST2并根据第二时序控制信号ST2产生分别具有不同相位的N个候选时钟信号CLK(1)~CLK(N)至第二随机相位选择模块22。
接着,第二随机相位选择模块22会于不同时间下分别从该N个候选时钟信号CLK(1)~CLK(N)中随机地选择不同的候选时钟信号作为第二时钟信号CLK2输出至第二源极驱动模块24,致使由第二随机相位选择模块22输出至第二源极驱动模块24的第二时钟信号CLK2的相位会随时间产生随机的变换。当第二源极驱动模块24接收到具有随时间随机变换的相位的第二时钟信号CLK2时,第二源极驱动模块24会根据第二时钟信号CLK2产生第二源极驱动信号DR2并将第二源极驱动信号DR2输出至显示面板PL。
举例而言,在第一时间下,第二随机相位选择模块22可从该N个候选时钟信号CLK(1)~CLK(N)中随机地选出候选时钟信号CLK(3)作为第二时钟信号CLK2输出至第二源极驱动模块24;在第二时间下,第二随机相位选择模块22可从该N个候选时钟信号CLK(1)~CLK(N)中随机地选出候选时钟信号CLK(8)作为第二时钟信号CLK2输出至第二源极驱动模块24;其余可依此类推,于此不另行赘述。
根据上述可知:由第一随机相位选择模块12及第二随机相位选择模块22分别输出至第一源极驱动模块14及第二源极驱动模块24的第一时钟信号CLK1及第二时钟信号CLK2的相位均会随时间产生随机的变换,亦即第一驱动电路SD1及第二驱动电路SD2所分别产生的第一时钟信号CLK1及第二时钟信号CLK2的相位会分别随时间产生不同的变换而彼此不一致。
举例而言,在第一时间下,第一随机相位选择模块12及第二随机相位选择模块22可分别从该N个候选时钟信号CLK(1)~CLK(N)中随机地选出候选时钟信号CLK(3)及CLK(7)作为第一时钟信号CLK1及第二时钟信号CLK2,并分别输出至第一源极驱动模块14及第二源极驱动模块24;在第二时间下,第一随机相位选择模块12及第二随机相位选择模块22可分别从该N个候选时钟信号CLK(1)~CLK(N)中随机地选出候选时钟信号CLK(5)及CLK(2)作为第一时钟信号CLK1及第二时钟信号CLK2,并分别输出至第一源极驱动模块14及第二源极驱动模块24;其余可依此类推,于此不另行赘述。
此外,显示装置1还包含量测模块M。量测模块M分别耦接至第一驱动电路SD1的第一随机相位选择模块12与第一源极驱动模块14之间以及第二驱动电路SD2的第二随机相位选择模块22与第二源极驱动模块24之间,用以量测第一驱动电路SD1的第一时钟信号CLK1与第二驱动电路SD2的第二时钟信号CLK2的总能量及电磁干扰值。
由于第一驱动电路SD1的第一时钟信号CLK1的相位与第二驱动电路SD2的第二时钟信号CLK2的相位彼此不一致,致使量测模块M于不同时间所量测到第一驱动电路SD1的第一时钟信号CLK1与第二驱动电路SD2的第二时钟信号CLK2的总能量大致相等且均具有最低的电磁干扰值。
需说明的是,若以N个驱动电路SD1~SDN来看,量测模块M可用以量测N个驱动电路SD1~SDN所分别产生的N个时钟信号CLK1~CLKN的总能量及电磁干扰值。
综合上述,由于显示装置1是通过随机相位选择的方式使得N个驱动电路SD1~SDN所分别产生的N个时钟信号CLK1~CLKN的相位均会分别随时间产生不同的变换而彼此不一致,若将时间拉长来看,N个驱动电路SD1~SDN所分别产生的N个时钟信号CLK1~CLKN的相位将会呈现随机分布而分散开来,故在每次开关机测试时均可将电磁干扰信号的能量降至最低,使得量测模块M能够量测到较为一致且稳定的电磁干扰量测结果,由以有效地克服现有技术所遭遇到的问题。
接着,请参照图7A及图7B,图7A及图7B分别为第一驱动电路SD1中的第一随机相位选择模块12及第二驱动电路SD2中的第二随机相位选择模块22的一实施例。
如图7A所示,第一驱动电路SD1中的第一随机相位选择模块12可包含第一随机相位选择单元RPS1及第一多工单元MU1。第一多工单元MU1分别耦接第一时钟产生模块10、第一随机相位选择单元RPS1及第一源极驱动模块14。第一随机相位选择单元RPS1用以产生第一随机相位选择信号SRP1至第一多工单元MU1。第一多工单元MU1接收来自第一时钟产生模块10的N个候选时钟信号CLK(1)~CLK(N)与来自第一随机相位选择单元RPS1的第一随机相位选择信号SRP1,并于不同时间下根据第一随机相位选择信号SRP1随机地从N个候选时钟信号CLK(1)~CLK(N)中选择具有不同相位的候选时钟信号作为第一时钟信号CLK1输出至第一源极驱动模块14,致使第一时钟信号CLK1的相位会随时间产生随机的变换。
如图7B所示,第二驱动电路SD2中的第二随机相位选择模块22可包含第二随机相位选择单元RPS2及第二多工单元MU2。第二多工单元MU2分别耦接第二时钟产生模块20、第二随机相位选择单元RPS2及第二源极驱动模块24。第二随机相位选择单元RPS2用以产生第二随机相位选择信号SRP2至第二多工单元MU2。第二多工单元MU2接收来自第二时钟产生模块20的N个候选时钟信号CLK(1)~CLK(N)与来自第二随机相位选择单元RPS2的第二随机相位选择信号SRP2,并于不同时间下根据第二随机相位选择信号SRP2随机地从N个候选时钟信号CLK(1)~CLK(N)中选择具有不同相位的候选时钟信号作为第二时钟信号CLK2输出至第二源极驱动模块24,致使第二时钟信号CLK2的相位会随时间产生随机的变换。
接下来,请参照图8,图8是以该N个驱动电路SD1~SDN中的第一驱动电路SD1及第二驱动电路SD2的另一实施例进行详细说明,但不以此为限。
如图8所示,第一驱动电路SD1包含第一时钟产生模块30、第一随机相位重设模块32及第一源极驱动模块34。其中,第一时钟产生模块30耦接至第一随机相位重设选择模块32;第一随机相位重设选择模块32耦接至第一源极驱动模块34;第一源极驱动模块34耦接至显示面板PL。
第一时钟产生模块30是用以接收来自时序控制器TCON的第一时序控制信号ST1并根据第一时序控制信号ST1产生第一时钟信号CLK1至第一随机相位重设模块32。当第一随机相位重设模块32接收到第一时钟信号CLK1时,第一随机相位重设模块32会随机地于不同时间下重设第一时钟信号CLK1并将重设后的第一时钟信号CLK1’输出至第一源极驱动模块34,致使经第一随机相位重设模块32重设后的第一时钟信号CLK1’的相位会随时间产生随机的变换。当第一源极驱动模块34接收到具有随时间随机变换的相位的重设后的第一时钟信号CLK1’时,第一源极驱动模块34会根据重设后的第一时钟信号CLK1’产生第一源极驱动信号DR1并将第一源极驱动信号DR1输出至显示面板PL。
同理,第二驱动电路SD2包含第二时钟产生模块40、第二随机相位重设模块42及第二源极驱动模块44。其中,第二时钟产生模块40耦接至第二随机相位重设选择模块42;第二随机相位重设选择模块42耦接至第二源极驱动模块44;第二源极驱动模块44耦接至显示面板PL。
第二时钟产生模块40是用以接收来自时序控制器TCON的第二时序控制信号ST2并根据第二时序控制信号ST2产生第二时钟信号CLK2至第二随机相位重设模块42。当第二随机相位重设模块42接收到第二时钟信号CLK2时,第二随机相位重设模块42会随机地于不同时间下重设第二时钟信号CLK2并将重设后的第二时钟信号CLK2’输出至第二源极驱动模块44,致使经第二随机相位重设模块42重设后的第二时钟信号CLK2’的相位会随时间产生随机的变换。当第二源极驱动模块44接收到具有随时间随机变换的相位的重设后的第二时钟信号CLK2’时,第二源极驱动模块44会根据重设后的第二时钟信号CLK2’产生第二源极驱动信号DR2并将第二源极驱动信号DR2输出至显示面板PL。
由上述可知:第一驱动电路SD1的第一随机相位重设模块32及第二驱动电路SD2的第二随机相位重设模块42会分别随机地于不同时间下重设第一时钟信号CLK1及第二时钟信号CLK2以分别产生重设后的第一时钟信号CLK1’及第二时钟信号CLK2’。因此,若以N个驱动电路SD1~SDN来看,N个驱动电路SD1~SDN会分别随机地于不同时间下重设第一时钟信号CLK1~第N时钟信号CLKN以分别产生重设后的第一时钟信号CLK1’~第N时钟信号CLKN’。
此外,显示装置1还包含量测模块M。量测模块M分别耦接至第一驱动电路SD1的第一随机相位重设模块32与第一源极驱动模块34之间以及第二驱动电路SD2的第二随机相位重设模块42与第二源极驱动模块44之间,用以量测第一驱动电路SD1的重设后的第一时钟信号CLK1’与第二驱动电路SD2的重设后的第二时钟信号CLK2’的总能量及电磁干扰值。
由于第一驱动电路SD1的重设后的第一时钟信号CLK1’的相位与第二驱动电路SD2重设后的第二时钟信号CLK2’的相位彼此不一致,致使量测模块M于不同时间所量测到第一驱动电路SD1的重设后的第一时钟信号CLK1’与第二驱动电路SD2的重设后的第二时钟信号CLK2’的总能量大致相等且均具有最低的电磁干扰值。
需说明的是,若以N个驱动电路SD1~SDN来看,量测模块M可用以量测N个驱动电路SD1~SDN所分别产生的N个重设后的时钟信号CLK1’~CLKN’的总能量及电磁干扰值。
综合上述,由于显示装置1是通过随机相位重设的方式使得N个驱动电路SD1~SDN所分别产生的N个重设后的时钟信号CLK1’~CLKN’的相位均会分别随时间产生不同的变换而彼此不一致,若将时间拉长来看,N个驱动电路SD1~SDN所分别产生的N个重设后的时钟信号CLK1’~CLKN’的相位将会呈现随机分布而分散开来,故在每次开关机测试时均可将电磁干扰信号的能量降至最低,使得量测模块M能够量测到较为一致且稳定的电磁干扰量测结果,由以有效地克服现有技术所遭遇到的问题。
接着,请参照图9A及图9B,图9A及图9B分别为第一驱动电路SD1中的第一随机相位重设模块32及第二驱动电路SD2中的第二随机相位重设模块42的一实施例,但不以此为限。
如图9A所示,第一驱动电路SD1中的第一随机相位重设模块32可包含第一随机相位重设单元RPR1及第一相位决定单元PDU1。第一相位决定单元PDU1分别耦接第一时钟产生模块30、第一随机相位重设单元RPR1及第一源极驱动模块34。
第一随机相位重设单元RPR1用以产生第一随机相位重设信号SP1。第一相位决定单元PDU1用以接收来自第一时钟产生模块30的第一时钟信号CLK1与来自第一随机相位重设单元RPR1的第一随机相位重设信号SP1,并根据第一随机相位重设信号SP1随机地于不同时间下重设第一时钟信号CLK1,致使重设后的第一时钟信号CLK1的相位会随时间产生随机的变换。
同理,如图9B所示,第二驱动电路SD2中的第二随机相位重设模块42可包含第二随机相位重设单元RPR2及第二相位决定单元PDU2。第二相位决定单元PDU2分别耦接第二时钟产生模块40、第二随机相位重设单元RPR2及第二源极驱动模块44。
第二随机相位重设单元RPR2用以产生第二随机相位重设信号SP2。第二相位决定单元PDU2用以接收来自第二时钟产生模块40的第二时钟信号CLK2与来自第二随机相位重设单元RPR2的第二随机相位重设信号SP2,并根据第二随机相位重设信号SP2随机地于不同时间下重设第二时钟信号CLK2,致使重设后的第二时钟信号CLK2的相位会随时间产生随机的变换。
此外,亦请参照图10A及图10B,图10A及图10B分别为第一随机相位重设模块32中的第一随机相位重设单元RPR1及第二随机相位重设模块42中的第二随机相位重设单元RPR2的一实施例,但不以此为限。
如图10A所示,第一随机相位重设模块32中的第一随机相位重设单元RPR1可包含第一振荡器OSC1、第一多工器MUX1及第一计数器CNT1。第一振荡器OSC1耦接至第一计数器CNT1;第一多工器MUX1耦接至第一计数器CNT1;第一计数器CNT1耦接至第一相位决定单元PDU1。
第一多工器MUX1可分别接收第一重设信号RST1及第二重设信号RST2并根据第一重设信号RST1及第二重设信号RST2产生致能(Enable)信号EN至第一计数器CNT1。当第一计数器CNT1接收到致能信号EN时,第一振荡器OSC1产生第一重设时间控制信号TC1至第一计数器CNT1,致使第一计数器CNT1开始计时进而发出第一随机相位重设信号SP1至第一相位决定单元PDU1。实际上,第一重设信号RST1及第二重设信号RST2可分别为帧(Frame)重设信号及线(Line)重设信号,但不以此为限。
同理,如图10B所示,第二随机相位重设模块42中的第二随机相位重设单元RPR2可包含第二振荡器OSC2、第二多工器MUX2及第二计数器CNT2。第二振荡器OSC2耦接至第二计数器CNT2;第二多工器MUX2耦接至第二计数器CNT2;第二计数器CNT2耦接至第二相位决定单元PDU2。
第二多工器MUX2可分别接收第一重设信号RST1及第二重设信号RST2并根据第一重设信号RST1及第二重设信号RST2产生致能信号EN至第二计数器CNT2。当第二计数器CNT2接收到致能信号EN时,第二振荡器OSC2产生第二重设时间控制信号TC2至第二计数器CNT2,致使第二计数器CNT2开始计时进而发出第二随机相位重设信号SP2至第二相位决定单元PDU2。实际上,第一重设信号RST1及第二重设信号RST2可分别为帧(Frame)重设信号及线(Line)重设信号,但不以此为限。
于实际应用中,第一随机相位重设模块32中的第一相位决定单元PDU1及第二随机相位重设模块42中的第二相位决定单元PDU2可以是任意具有相位切换功能的电路,例如除频器(Divider)电路、电压控制振荡器(Voltage Control Oscillator,VCO)电路或串列转并列(Serial to Parallel)电路等,并无特定的限制。
请参照图11A,于一实施例中,若将第一随机相位重设模块32中的第一相位决定单元PDU1及第二随机相位重设模块42中的第二相位决定单元PDU2设置于除频器(Divider)电路,则可得到如同图11A的效果,但不以此为限。
请参照图11B,于另一实施例中,若将第一随机相位重设模块32中的第一相位决定单元PDU1及第二随机相位重设模块42中的第二相位决定单元PDU2设置于电压控制振荡器(Voltage Control Oscillator,VCO)电路或串列转并列(Serial to Parallel)电路,则可得到如同图11B的效果,但不以此为限。
需说明的是,如图12所示,用以控制相位重设时间的第一驱动电路SD1的第一振荡器OSC1及第二驱动电路SD2的第二振荡器OSC2的振荡频率分布情形通常会呈现高斯分布。由于第二振荡器OSC2的振荡频率有些微不同即可能会造成相位重设时间的差异,再加上第二振荡器OSC2本身也可能会有时钟抖动(Clock jitter)的现象,导致第一驱动电路SD1及第二驱动电路SD2的相位重设时间会变得更为随机分布。
此外,由于第一振荡器OSC1及第二振荡器OSC2的振荡频率明显会比第一时钟产生模块30及第二时钟产生模块40所产生的第一时钟信号CLK1及第二时钟信号CLK2的频率来得慢很多,因此,即使第一振荡器OSC1及第二振荡器OSC2仅有些微的频率差异,对第一时钟产生模块30及第二时钟产生模块40所产生的第一时钟信号CLK1及第二时钟信号CLK2仍可造成显著的相位偏移量,更能有效达到随机相位重设的效果,进而使得每次开关机测试时所得到的电磁干扰量测结果趋于一致,如图13所示。
需特别说明的是,比较本发明的图13与现有技术的图4可清楚得知:虽然现有技术采用展频时钟产生器对频率进行调变,但如图4所示,现有技术在每次进行开机/关机的电磁干扰测试时仍会得到不同的电磁干扰数值而导致不稳定的现象,相较之下,本发明采用随机相位调变的方式,如图13所示可使得每次开关机测试时所得到的电磁干扰量测结果趋于一致,故本发明的确能够有效地提升进行电磁干扰测试时的稳定性。
除此之外,于实际应用中亦可采用由电阻与电容组成的延迟单元实现于不同预设时间进行相位重设的机制,使得每一次充放电时间之间都会有些微差异,以产生与振荡器类似的随机性效果。
请参照图14,图14为未经随机相位调变的原始时钟信号CLK0与经随机相位调变的N个源极驱动电路的N个时钟信号CLK1~CLKN的时序图。
如图14所示,在起始时间T0至第一相位重设时间T1的期间,N个源极驱动电路的N个时钟信号CLK1~CLKN的相位与原始时钟信号CLK0的相位均为一致。
在第一相位重设时间T1下,N个源极驱动电路开始对N个时钟信号CLK1~CLKN的相位随机地进行第一次的相位调变,致使N个时钟信号CLK1~CLKN的相位产生不同的变换而不一致。
同理,在第二相位重设时间T2下,N个源极驱动电路开始对N个时钟信号CLK1~CLKN的相位随机地进行第二次的相位调变,致使N个时钟信号CLK1~CLKN的相位再次产生不同的变换而不一致。至于第三相位重设时间T3的情况亦可依此类推,于此不另行赘述。
相较于现有技术,根据本发明的显示装置是通过分别对于每一个源极驱动器内部的时钟信号的相位进行随机的调变,在定期或不定期的时间下更换不同的相位,由于每一个源极驱动器调变的时间会呈随机分布而彼此不一致,因此将时间拉长来看便能将每一个源极驱动器的时钟信号的相位加以分散,以将电磁干扰信号的能量降至最低并可让每次开关机测试时所得到的电磁干扰量测结果趋于一致,故能有效提升本发明的显示装置的制造良率与实际运作时的稳定性。
由以上较佳具体实施例的详述,是希望能更加清楚描述本发明的特征与精神,而并非以上述所公开的较佳具体实施例来对本发明的范畴加以限制。相反地,其目的是希望能涵盖各种改变及具相等性的安排于本发明权利要求的范畴内。

Claims (19)

1.一种显示装置,其特征在于,包含:
一显示面板;
一时序控制器,用以分别产生各自独立的多个时序控制信号;以及
多个驱动电路,分别耦接于该时序控制器与该显示面板之间,该多个驱动电路分别接收各自独立的该多个时序控制信号并分别产生各自独立的多个时钟信号;
其中,该多个驱动电路分别随机地对该多个时钟信号进行不同的调变,致使该多个驱动电路所产生的该多个时钟信号的相位分别随时间产生不同的变换而彼此不一致。
2.如权利要求1所述的显示装置,其特征在于,该多个驱动电路包含一第一驱动电路及一第二驱动电路,各自独立的该多个时序控制信号包含一第一时序控制信号及一第二时序控制信号,各自独立的该多个时钟信号包含一第一时钟信号及一第二时钟信号,该第一驱动电路接收该第一时序控制信号并产生该第一时钟信号且该第二驱动电路接收该第二时序控制信号并产生该第二时钟信号。
3.如权利要求2所述的显示装置,其特征在于,该第一驱动电路及该第二驱动电路分别包含一第一随机相位调变模块及一第二随机相位调变模块,该第一随机相位调变模块及该第二随机相位调变模块分别随机地对该第一时钟信号的相位与该第二时钟信号的相位进行不同的调变,致使该第一时钟信号的相位与该第二时钟信号的相位分别随时间产生不同的变换而彼此不一致。
4.如权利要求3所述的显示装置,其特征在于,该第一随机相位调变模块及该第二随机相位调变模块是通过随机相位选择的方式分别从多个候选时钟信号中随机地选出具有不同相位的一第一候选时钟信号及一第二候选时钟信号作为该第一时钟信号及该第二时钟信号。
5.如权利要求3所述的显示装置,其特征在于,该第一随机相位调变模块及该第二随机相位调变模块是通过随机相位重设(Reset)的方式分别随机地重设该第一时钟信号及该第二时钟信号的相位,以产生具有不同相位的该第一时钟信号及该第二时钟信号。
6.如权利要求1所述的显示装置,其特征在于,进一步包含:
一量测模块,耦接该多个驱动电路,用以量测该多个驱动电路所产生的该多个时钟信号的总能量及电磁干扰值。
7.如权利要求6所述的显示装置,其特征在于,该多个驱动电路所产生的该多个时钟信号分别具有随机分布的不同相位,致使该量测模块于不同时间下所量测到该多个驱动电路所产生的该多个时钟信号的总能量大致相等并具有最低的电磁干扰值。
8.一种驱动电路,应用于一显示装置并耦接该显示装置的一显示面板,其特征在于,该驱动电路包含:
一时钟产生模块,用以接收一第一时序控制信号并产生多个第一候选时钟信号,该多个第一候选时钟信号分别具有不同相位;
一随机相位选择模块,耦接该时钟产生模块,用以于不同时间下从该多个第一候选时钟信号中随机地选择不同的第一候选时钟信号输出为一第一时钟信号,致使该第一时钟信号的相位会随时间产生随机的变换;以及
一源极驱动模块,耦接于该随机相位选择模块与该显示面板之间,用以接收该第一时钟信号并输出一第一源极驱动信号至该显示面板。
9.如权利要求8所述的驱动电路,其特征在于,不同于该驱动电路的另一驱动电路亦应用于该显示装置且亦耦接该显示面板,该另一驱动电路包含:
另一时钟产生模块,用以接收一第二时序控制信号并产生多个第二候选时钟信号,该多个第二候选时钟信号分别具有不同相位;
另一随机相位选择模块,耦接该另一时钟产生模块,用以于不同时间下从该多个第二候选时钟信号中随机地选择不同的第二候选时钟信号输出为一第二时钟信号,致使该第二时钟信号的相位会随时间产生随机的变换;以及
另一源极驱动模块,耦接于该另一随机相位选择模块与该显示面板的间,用以接收该第二时钟信号并输出一第二源极驱动信号至该显示面板。
10.如权利要求9所述的驱动电路,其特征在于,该显示装置进一步包含一量测模块,分别耦接该驱动电路及该另一驱动电路,用以量测该驱动电路的该第一时钟信号与该另一驱动电路的该第二时钟信号的总能量及电磁干扰值。
11.如权利要求10所述的驱动电路,其特征在于,该驱动电路的该第一时钟信号的相位与该另一驱动电路的该第二时钟信号的相位彼此不一致,致使该量测模块于不同时间所量测到该驱动电路的该第一时钟信号与该另一驱动电路的该第二时钟信号的总能量大致相等且均具有最低的电磁干扰值。
12.如权利要求8所述的驱动电路,其特征在于,该随机相位选择模块包含:
一随机相位选择单元,用以产生一随机相位选择信号;以及
一多工单元,分别耦接该时钟产生模块、该随机相位选择单元及该源极驱动模块,用以接收来自该时钟产生模块的该多个第一候选时钟信号与来自该随机相位选择单元的该随机相位选择信号,并于不同时间下根据该随机相位选择信号随机地从该多个第一候选时钟信号中选择具有不同相位的第一候选时钟信号作为该第一时钟信号输出至该源极驱动模块,致使该第一时钟信号的相位会随时间产生随机的变换。
13.如权利要求9所述的驱动电路,其特征在于,该另一随机相位选择模块包含:
另一随机相位选择单元,用以产生另一随机相位选择信号;以及
另一多工单元,分别耦接该另一时钟产生模块、该另一随机相位选择单元及该另一源极驱动模块,用以接收来自该另一时钟产生模块的该多个第二候选时钟信号与来自该另一随机相位选择单元的该另一随机相位选择信号,并于不同时间下根据该另一随机相位选择信号随机地从该多个第二候选时钟信号中选择具有不同相位的第二候选时钟信号作为该第二时钟信号输出至该另一源极驱动模块,致使该第二时钟信号的相位会随时间产生随机的变换。
14.一种驱动电路,应用于一显示装置并耦接该显示装置的一显示面板,其特征在于,该驱动电路包含:
一时钟产生模块,用以接收一第一时序控制信号并产生一第一时钟信号;
一随机相位重设模块,耦接该时钟产生模块,用以接收该第一时钟信号并随机地于不同时间下重设该第一时钟信号,致使该第一时钟信号的相位会随时间产生随机的变换;以及
一源极驱动模块,耦接于该随机相位重设模块与该显示面板之间,用以接收该第一时钟信号并输出一第一源极驱动信号至该显示面板。
15.如权利要求14所述的驱动电路,其特征在于,不同于该驱动电路的另一驱动电路亦应用于该显示装置且亦耦接该显示面板,该另一驱动电路包含:
另一时钟产生模块,用以接收一第二时序控制信号并产生一第二时钟信号;
另一随机相位重设模块,耦接该另一时钟产生模块,用以接收该第二时钟信号并随机地于不同时间下重设该第二时钟信号,致使该第二时钟信号的相位会随时间产生随机的变换;以及
另一源极驱动模块,耦接于该另一随机相位重设模块与该显示面板的间,用以接收该第二时钟信号并输出一第二源极驱动信号至该显示面板。
16.如权利要求15所述的驱动电路,其特征在于,该显示装置进一步包含一量测模块,分别耦接该驱动电路及该另一驱动电路,用以量测该驱动电路的该第一时钟信号与该另一驱动电路的该第二时钟信号的总能量及电磁干扰值。
17.如权利要求16所述的驱动电路,其特征在于,该驱动电路的该第一时钟信号的相位与该另一驱动电路的该第二时钟信号的相位彼此不一致,致使该量测模块于不同时间所量测到该驱动电路的该第一时钟信号与该另一驱动电路的该第二时钟信号的总能量大致相等且均具有最低的电磁干扰值。
18.如权利要求14所述的驱动电路,其特征在于,该随机相位重设模块包含:
一随机相位重设单元,用以产生一随机相位重设信号;以及
一相位决定单元,分别耦接该时钟产生模块、该随机相位重设单元及该源极驱动模块,用以接收来自该时钟产生模块的该第一时钟信号与来自该随机相位重设单元的该随机相位重设信号,并根据该随机相位重设信号随机地于不同时间下重设该第一时钟信号,致使该第一时钟信号的相位会随时间产生随机的变换。
19.如权利要求15所述的驱动电路,其特征在于,该另一随机相位重设模块包含:
另一随机相位重设单元,用以产生另一随机相位重设信号;以及
另一相位决定单元,分别耦接该另一时钟产生模块、该另一随机相位重设单元及该另一源极驱动模块,用以接收来自该另一时钟产生模块的该第二时钟信号与来自该另一随机相位重设单元的该另一随机相位重设信号,并根据该另一随机相位重设信号随机地于不同时间下重设该第二时钟信号,致使该第二时钟信号的相位会随时间产生随机的变换。
CN201710659647.9A 2016-08-04 2017-08-04 显示装置及其驱动电路 Withdrawn CN107689203A (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201662370759P 2016-08-04 2016-08-04
US62/370,759 2016-08-04
US201762459663P 2017-02-16 2017-02-16
US62/459,663 2017-02-16

Publications (1)

Publication Number Publication Date
CN107689203A true CN107689203A (zh) 2018-02-13

Family

ID=61071426

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710659647.9A Withdrawn CN107689203A (zh) 2016-08-04 2017-08-04 显示装置及其驱动电路

Country Status (3)

Country Link
US (1) US20180040267A1 (zh)
CN (1) CN107689203A (zh)
TW (1) TWI640969B (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109639259A (zh) * 2018-12-05 2019-04-16 惠科股份有限公司 扩展频谱的方法、芯片、显示面板及可读存储介质
CN110277047A (zh) * 2019-05-31 2019-09-24 北京集创北方科技股份有限公司 降低显示器驱动过程中的电磁干扰的方法及装置
CN110459161A (zh) * 2019-08-23 2019-11-15 北京集创北方科技股份有限公司 接收装置、驱动芯片、显示装置及电子设备
CN111243544A (zh) * 2020-03-11 2020-06-05 深圳市华星光电半导体显示技术有限公司 消除展频引起水波纹的方法、存储介质及显示面板
CN111710313A (zh) * 2020-07-14 2020-09-25 京东方科技集团股份有限公司 显示面板水波纹的消除方法及消除装置、显示装置
WO2020220496A1 (zh) * 2019-04-30 2020-11-05 深圳市华星光电半导体显示技术有限公司 改善goa电路电磁辐射的驱动装置及其方法

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109753178B (zh) * 2017-11-03 2022-07-12 瑞鼎科技股份有限公司 有机发光二极管触控显示装置运作方法
TWI736996B (zh) * 2018-10-22 2021-08-21 奇景光電股份有限公司 用來進行訊號調整之方法及相關之時序控制器
CN110659573B (zh) * 2019-08-22 2021-03-09 北京捷通华声科技股份有限公司 一种人脸识别方法、装置、电子设备及存储介质
TWI707333B (zh) * 2019-08-23 2020-10-11 大陸商北京集創北方科技股份有限公司 顯示控制信號處理電路、源極驅動電路及顯示裝置
KR102711608B1 (ko) * 2020-07-30 2024-10-02 엘지전자 주식회사 디스플레이 장치
CN114076883B (zh) * 2021-11-10 2023-09-05 北京中电华大电子设计有限责任公司 老化电路、芯片老化测试方法及芯片
KR20240030683A (ko) * 2022-08-31 2024-03-07 엘지디스플레이 주식회사 클럭 생성 장치 및 그를 포함하는 디스플레이 장치
CN116343637A (zh) * 2023-03-17 2023-06-27 惠科股份有限公司 驱动电路、驱动方法和显示装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1551061A (zh) * 2003-05-16 2004-12-01 ������������ʽ���� 显示面板的驱动控制装置及驱动控制方法
US20080252623A1 (en) * 2007-04-13 2008-10-16 Au Optronics Corp. Method for improving the EMI performance of an LCD device
CN101295971A (zh) * 2007-04-26 2008-10-29 冲电气工业株式会社 时钟频率扩展装置
EP2360664A1 (en) * 2010-02-12 2011-08-24 AU Optronics Corporation Display with CLK phase auto-adjusting mechanism and method of driving same
CN102184696A (zh) * 2010-02-12 2011-09-14 友达光电股份有限公司 具有时脉相位/数据相位自动调整机制的显示器及其驱动方法
US20140232713A1 (en) * 2013-02-20 2014-08-21 Novatek Microelectronics Corp. Display driving apparatus and method for driving display panel

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100330036B1 (ko) * 2000-06-29 2002-03-27 구본준, 론 위라하디락사 액정표시장치 및 그 구동방법
JP2004226684A (ja) * 2003-01-23 2004-08-12 Sony Corp 画像表示パネルおよび画像表示装置
KR100829778B1 (ko) * 2007-03-14 2008-05-16 삼성전자주식회사 드라이버, 이를 포함하는 디스플레이 장치 및 데이터가동시에 전송될 때 발생되는 노이즈를 감소시키기 위한 방법
JP5333753B2 (ja) * 2009-04-07 2013-11-06 Nltテクノロジー株式会社 液晶表示装置及び信号処理方法
KR20110037339A (ko) * 2009-10-06 2011-04-13 삼성전자주식회사 전자 장치, 디스플레이 장치 그리고 디스플레이 장치의 제어 방법
CN103927962B (zh) * 2013-12-31 2017-02-08 厦门天马微电子有限公司 一种显示装置的驱动电路及其驱动方法
KR102498501B1 (ko) * 2015-12-31 2023-02-10 엘지디스플레이 주식회사 표시장치와 그 구동 방법

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1551061A (zh) * 2003-05-16 2004-12-01 ������������ʽ���� 显示面板的驱动控制装置及驱动控制方法
US20080252623A1 (en) * 2007-04-13 2008-10-16 Au Optronics Corp. Method for improving the EMI performance of an LCD device
CN101295971A (zh) * 2007-04-26 2008-10-29 冲电气工业株式会社 时钟频率扩展装置
EP2360664A1 (en) * 2010-02-12 2011-08-24 AU Optronics Corporation Display with CLK phase auto-adjusting mechanism and method of driving same
CN102184696A (zh) * 2010-02-12 2011-09-14 友达光电股份有限公司 具有时脉相位/数据相位自动调整机制的显示器及其驱动方法
US20140232713A1 (en) * 2013-02-20 2014-08-21 Novatek Microelectronics Corp. Display driving apparatus and method for driving display panel
TW201434017A (zh) * 2013-02-20 2014-09-01 Novatek Microelectronics Corp 顯示驅動裝置及顯示面板的驅動方法

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109639259A (zh) * 2018-12-05 2019-04-16 惠科股份有限公司 扩展频谱的方法、芯片、显示面板及可读存储介质
WO2020220496A1 (zh) * 2019-04-30 2020-11-05 深圳市华星光电半导体显示技术有限公司 改善goa电路电磁辐射的驱动装置及其方法
CN110277047A (zh) * 2019-05-31 2019-09-24 北京集创北方科技股份有限公司 降低显示器驱动过程中的电磁干扰的方法及装置
CN110459161A (zh) * 2019-08-23 2019-11-15 北京集创北方科技股份有限公司 接收装置、驱动芯片、显示装置及电子设备
CN111243544A (zh) * 2020-03-11 2020-06-05 深圳市华星光电半导体显示技术有限公司 消除展频引起水波纹的方法、存储介质及显示面板
CN111243544B (zh) * 2020-03-11 2021-07-23 深圳市华星光电半导体显示技术有限公司 消除展频引起水波纹的方法、存储介质及显示面板
CN111710313A (zh) * 2020-07-14 2020-09-25 京东方科技集团股份有限公司 显示面板水波纹的消除方法及消除装置、显示装置
CN111710313B (zh) * 2020-07-14 2022-06-03 京东方科技集团股份有限公司 显示面板水波纹的消除方法及消除装置、显示装置

Also Published As

Publication number Publication date
US20180040267A1 (en) 2018-02-08
TW201816755A (zh) 2018-05-01
TWI640969B (zh) 2018-11-11

Similar Documents

Publication Publication Date Title
CN107689203A (zh) 显示装置及其驱动电路
CN101751890B (zh) 液晶显示器及其驱动方法
CN104821802B (zh) 时钟生成方法及时钟生成电路
CN101763832B (zh) 液晶显示器及其驱动方法
CN102222457B (zh) 定时控制器及具有其的液晶显示器
CN103577373B (zh) 用于在串行数据信号中对准和减少歪斜的技术
CN204143839U (zh) Led显示屏驱动装置和led显示系统
US20160335976A1 (en) Liquid crystal display
CN103578396B (zh) 显示装置及其驱动方法
CN102262523A (zh) 显示卡、多屏幕显示系统、以及多屏幕同步显示方法
CN106462523A (zh) 经由分布式时钟同步对输出数据的独立同步
CN106097983A (zh) 液晶显示装置中的背光控制方法、装置及液晶显示装置
CN203102810U (zh) 一种驱动芯片性能对比装置
CN113109773A (zh) 一种基于vpx的分布式雷达回波信号模拟系统及方法
CN100424518C (zh) 半导体试验装置
CN106652940B (zh) 一种栅极驱动电路和液晶面板
CN109427276A (zh) 显示装置、时序控制电路及其信号重建方法
KR101285287B1 (ko) 타이밍 발생기 및 시험 장치
TW200301364A (en) Event processing apparatus and method for high speed event based test system
CN107104750A (zh) 一种基于多dac并行结构的信号源的同步方法
CN102749509B (zh) 信号采样测试方法
JP4293840B2 (ja) 試験装置
TW201123136A (en) Display device
CN104391817A (zh) 与外围设备同步的电子系统
JP6072548B2 (ja) ソースドライバic、液晶表示装置および電子機器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WW01 Invention patent application withdrawn after publication

Application publication date: 20180213

WW01 Invention patent application withdrawn after publication