CN107567182B - 拼板工艺边及拼板方法 - Google Patents

拼板工艺边及拼板方法 Download PDF

Info

Publication number
CN107567182B
CN107567182B CN201710828881.XA CN201710828881A CN107567182B CN 107567182 B CN107567182 B CN 107567182B CN 201710828881 A CN201710828881 A CN 201710828881A CN 107567182 B CN107567182 B CN 107567182B
Authority
CN
China
Prior art keywords
edge
layer
test
jointed board
board
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710828881.XA
Other languages
English (en)
Other versions
CN107567182A (zh
Inventor
程柳军
李艳国
陈蓓
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Fastprint Circuit Tech Co Ltd
Guangzhou Fastprint Circuit Technology Co Ltd
Yixing Silicon Valley Electronic Technology Co Ltd
Original Assignee
Shenzhen Fastprint Circuit Tech Co Ltd
Guangzhou Fastprint Circuit Technology Co Ltd
Yixing Silicon Valley Electronic Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Fastprint Circuit Tech Co Ltd, Guangzhou Fastprint Circuit Technology Co Ltd, Yixing Silicon Valley Electronic Technology Co Ltd filed Critical Shenzhen Fastprint Circuit Tech Co Ltd
Priority to CN201710828881.XA priority Critical patent/CN107567182B/zh
Priority to PCT/CN2017/120095 priority patent/WO2019052091A1/zh
Publication of CN107567182A publication Critical patent/CN107567182A/zh
Application granted granted Critical
Publication of CN107567182B publication Critical patent/CN107567182B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Structure Of Printed Boards (AREA)

Abstract

本发明公开了一种拼板工艺边及拼板方法,所述拼板工艺边设于电路板的图形单元的外围,包括:至少两层层叠设置的工艺边,每层工艺边上设有平衡铜点,且每层工艺边的残铜率与相应层的图形单元的残铜率相同。所述拼板方法的拼板包括上述拼板工艺边以及置于拼板工艺边内的图形单元和测试条或测试模块。本发明由于拼板工艺边各层的残铜率与相应层的图形单元的残铜率一致,因此保证了层压填胶后的拼板工艺边与图形单元的介质层厚度的一致性,提高拼板的板厚一致性,同时可保证电镀时拼板工艺边与图形单元的电流密度分布更加均匀,提高设置于工艺边内的测试条或测试模块测试结果的准确性,有效地代表图形单元的相关真实值。

Description

拼板工艺边及拼板方法
技术领域
本发明涉及电子领域,更具体地,涉及一种拼板工艺边及拼板方法。
背景技术
PCB介质层厚度的均匀性对PCB的各项性能均有一定影响,例如,随着PCB趋于轻薄短小发展,PCB中介质层厚度越来越小,使得介质层厚度均匀性的控制对阻抗的影响越来越大。对于有阻抗控制要求的PCB,目前常见的做法是在PCB拼板板边位置设计阻抗测试条或测试模块,用于模拟单元内的阻抗,可通过检测阻抗测试条或测试模块的阻抗快速、方便地判断PCB的阻抗控制情况。但是,由于阻抗测试条或测试模块的图形、残铜率和所处的拼板位置等与实际图形存在较大的差异,使得阻抗测试条或测试模块的介质层厚度与图形单元差异较大,同时,在层压时板边溢胶等因素的存在会进一步增大阻抗测试条或测试模块与图形单元的介质层厚度差异,而介质层厚度对阻抗控制的影响占比最大,从而导致阻抗测试条或测试模块与图形单元的阻抗值不一致的情况。
因此,改善PCB电路板的介质层厚度均匀性是各PCB企业急需解决的问题。
发明内容
基于此,本发明在于克服现有技术中PCB因设计导致PCB拼板介质层厚度不均匀,进一步导致测试条或测试模块的检测结果无法真实反映图形单元相应值的缺陷,提供一种拼板工艺边及拼板方法。
其技术方案如下:
一种拼板工艺边,设于电路板的图形单元的外围,包括:至少两层层叠设置的工艺边,每层工艺边上设有平衡铜点,且每层工艺边的残铜率与相应层的图形单元的残铜率相同。
本技术方案的拼板工艺边与拼板的图形单元有相同的叠层,且拼板工艺边保留常规的板边辅助孔的靶标,例如层压定位孔、钻孔定位孔等;在PCB各层的工艺边对应位置设置平衡铜点,即拼板工艺边的所有层均设置平衡铜点,且所述平衡铜点设置的数量以及平衡铜点的尺寸满足铺设平衡铜点后的拼板工艺边各层的残铜率与相应层的图形单元的残铜率相同。由于拼板工艺边各层的残铜率与相应层的图形单元的残铜率一致,因此保证了层压填胶后的拼板工艺边与图形单元的介质层厚度的一致性,提高拼板的板厚一致性,同时可保证电镀时拼板工艺边与图形单元的电流密度分布更加均匀,提高设置于工艺边内的测试条或测试模块测试结果的准确性,有效代表图形单元图形单元的相关真实值。
在其中一个实施例中,相邻层的平衡铜点呈错位设置。
在其中一个实施例中,所述相邻层的平衡铜点的中心点呈错位设置。
在其中一个实施例中,所述平衡铜点为圆形或多边形。
在其中一个实施例中,同一层的平衡铜点或不同层的平衡铜点的中心距保持不变,和/或同一层的平衡铜点或不同层的平衡铜点的尺寸连续可变。
在其中一个实施例中,至少内层工艺边的边缘设有带流胶槽的铜皮。
在其中一个实施例中,相邻层的流胶槽呈错位设置。
本技术方案还提供一种拼板方法,所述拼板包括拼板工艺边以及置于拼板工艺边内的至少一个图形单元和测试条或测试模块,所述拼板工艺边为上述任一实施例所述的拼板工艺边,所述拼板方法为:
所述测试条或测试模块置于图形单元距拼板工艺边的板边余量较多的方向上,且拼板后图形单元和测试条或测试模块形成的拼板的边沿,距离拼板工艺边的板边余量相等。
本技术方案的拼板方法遵守中心紧凑、板边余量对称的原则,提高测试条或测试模块测试结果的准确性,有效地代表图形单元的相关真实值。
在其中一个实施例中,当所述图形单元的数量为多个时,优选地,所述测试条或测试模块置于图形单元之间。
在其中一个实施例中,当所述测试条或测试模块的数量为至少两个时,至少两个测试条或测试模块并排放置。
在其中一个实施例中,拼板后图形单元和测试条或测试模块形成的拼板的边沿,距离拼板工艺边的板边余量不少于0.5英寸;和/或所述测试条或测试模块与图形单元之间间隔设置,且测试条或测试模块与图形单元的间距范围为0.05英寸-0.1英寸之间。
本发明的有益效果在于:
本技术方案的拼板工艺边与拼板的图形单元有相同的叠层,且拼板工艺边保留常规的板边辅助孔的靶标,例如层压定位孔、钻孔定位孔等;在PCB各层工艺边上设置平衡铜点,即拼板工艺边的所有层均设置平衡铜点,且所述平衡铜点设置的数量以及平衡铜点的尺寸满足铺设平衡铜点后的拼板工艺边各层的残铜率与相应层的图形单元的残铜率相同。由于拼板工艺边各层的残铜率与相应层的图形单元的残铜率一致,因此保证了层压填胶后的拼板工艺边与图形单元的介质层厚度的一致性,提高拼板的板厚一致性,同时可保证电镀时拼板工艺边与图形单元的电流密度分布更加均匀,提高设置于工艺边内的测试条或测试模块测试结果的准确性,有效地代表图形单元的相关真实值。
本技术方案的拼板方法遵守中心紧凑、板边余量对称的原则,提高测试条或测试模块与图形单元的一致性,使测试条或测试模块有效地代表图形单元的相关真实值。
附图说明
图1为本发明的拼板工艺边的结构示意图;
图2为本发明的相邻层的平衡铜点的示意图一;
图3为本发明的相邻层的平衡铜点的示意图二;
图4为本发明的某层工艺边的结构示意图;
图5为与图4工艺边相邻层的工艺边的结构示意图;
图6为本发明的拼板的一拼一的示意图;
图7为本发明的拼板的一拼二的示意图一;
图8为本发明的拼板的一拼二的示意图二;
图9为本发明的拼板的一拼三的示意图。
附图标记说明:
100、拼板工艺边;10、工艺边;11、平衡铜点;111、第一层上的平衡铜点;112、第二层上的平衡铜点;12、铜皮;121、流胶槽;200、图形单元;300、测试条或测试模块。
具体实施方式
为使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及具体实施方式,对本发明进行进一步的详细说明。应当理解的是,此处所描述的具体实施方式仅用以解释本发明,并不限定本发明的保护范围。
如图1所示的一种拼板工艺边100,设于电路板的图形单元200的外围,包括:至少两层层叠设置的工艺边10,每层工艺边10上设有平衡铜点11,且每层工艺边10的残铜率与相应层的图形单元200的残铜率相同。
本实施方式的拼板工艺边100与拼板的图形单元200有相同的叠层,且拼板工艺100边保留常规的板边辅助孔的靶标,例如层压定位孔、钻孔定位孔等;在每层工艺边10上设置平衡铜点11,即拼板工艺边100的所有层均设置平衡铜点,且所述平衡铜点11设置的数量以及平衡铜点11的尺寸满足铺设平衡铜点11后的拼板工艺边100各层的残铜率与相应层的图形单元200的残铜率相同。由于拼板工艺边100各层的残铜率与相应层的图形单元200的残铜率一致,因此保证了层压填胶后的拼板工艺边100与图形单元200的介质层厚度的一致性,提高拼板的板厚一致性,同时可保证电镀时拼板工艺边与图形单元的电流密度分布更加均匀,提高设置于工艺边100的测试条或测试模块测试结果的准确性,有效地代表图形单元200的相关真实值。
进一步地,同一层的平衡铜点11或不同层的平衡铜点11的中心距保持不变,和/或同一层的平衡铜点11或不同层的平衡铜点11的尺寸连续可变。即同一层的相邻的平衡铜点11的中心点之间的距离保持不变,或每一层上相邻的平衡铜点11的中心点之间的距离均相同;而不同层的平衡铜点11的尺寸可以相同,也可以不同,同一层上的平衡铜点11的尺寸也可以相同,可以不相同,且平衡铜点11的尺寸连续可变,从而可提供残铜率为0%-100%连续可变的选择,使得拼板工艺边的残铜率与图形单元的残铜率一致。优选地,同一层上相邻平衡铜点11的中心距离为100mil,根据图形单元的实际残铜率调整平衡铜点11的边长为50mil或半径为0-80mil,从而获得0%-100%连续可变的残铜率。当PCB有多层时,每层的工艺边10的残铜率与该层的图形单元200的残铜率一致。
进一步地,相邻层的平衡铜点11呈错位设置。如图1和图2所示,相邻层的平衡铜点11错位排布,例如第一层上的平衡铜点111和与第一层相邻的第二层上的平衡铜点112错位且不重叠,提高了拼板工艺边100的厚度均匀性。
进一步地,所述相邻层的平衡铜点11的中心点呈错位设置。如图3所示,例如第三层上的平衡铜点113和与第三层相邻的第四层上的平衡铜点114的中心点错位,且上述第三层上的平衡铜点113和第四层上的平衡铜点114存在部分重叠。由于每层工艺边10上的平衡铜点11的尺寸不一致,且当某层或某相邻两层的图形单元的残铜率较大时,为了满足残铜率与图形单元一致,拼板工艺边100上相应层的平衡铜点11的尺寸也较大,从而使得相邻层的平衡铜点11可能存在重叠现象,无法满足相邻层的平衡铜点11在其尺寸范围内完全错位;此时,只需满足相邻层的平衡铜点11的中心点错位设置,最大限度地提高拼板工艺边100的厚度均匀性。
进一步地,可将拼板工艺边100上奇数层上各平衡铜点11的中心点所在位置设为每层奇数层上的同一位置,拼板工艺边100上偶数层上各平衡铜点11的中心点所在位置设为每层偶数层上的同一位置,简化操作工艺,提高铺设平衡铜点11的效率。
进一步地,所述平衡铜点11有多个,且多个平衡铜点11均匀设置于工艺边10上,进一步提高拼板工艺边100的厚度均匀性。
进一步地,所述平衡铜点11为圆形或多边形,多边形可以是矩形或三角形。如图1至图3所示,本实施方式的平衡铜点11采用圆形,圆形平衡铜点11的半径范围为0-80之间连续可变,在其他实施方式中还可采用方形等简单且方便的图形作为平衡铜点11的形状。
进一步地,至少内层工艺边10的边缘设有带流胶槽121的铜皮12。图4和图5所示,为减弱PCB板板边溢胶过大对介质层厚度的影响,在每层的工艺边10上除铺设有平衡铜点11外,在工艺边10的边缘即板边一定尺寸设计带有流胶槽121的铜皮12,避免板边溢胶过大的现象,进一步提升PCB板介质层厚度的均匀性。
进一步地,如图1所示,相邻层的流胶槽121呈错位设置。图1为相邻两层工艺边10层叠后的结构示意图,即图4和图5层叠后的结构示意图,从图中可看出,相邻层的平衡铜点11以及流胶槽121均错位设置,提高了拼板工艺边100的厚度均匀性。
如图6至图9所示,本实施方式还提供一种拼板方法,所述拼板包括拼板工艺边100以及置于拼板工艺边100内的至少一个图形单元200和测试条或测试模块300,所述拼板工艺边100为上述任一实施例所述的拼板工艺边100,所述拼板方法如下:
所述测试条或测试模块300置于图形单元200距拼板工艺边的板边余量较多的方向上,且拼板后图形单元200和测试条或测试模块300形成的拼板的边沿,距离拼板工艺边100的板边余量相等。如图6所示,保证D1=D2,D3=D4,进一步地,D1=D2>0.75,D3=D4>0.75英寸为最佳实施方案;如若不能满足,至少需保证同一方向上的图形单元200和测试条或测试模块300形成的拼板的边沿,距离拼板工艺边100的板边余量相等;即D1=D2,D3=D4。
进一步地,当所述图形单元200的数量为多个时,所述测试条或测试模块300置于图形单元200之间,且拼板后图形单元200和测试条或测试模块300形成的拼板的边沿,距离拼板工艺边100的板边余量相等;如图7所示,本实施方式以一拼二为例,所述测试条或测试模块300设于两图形单元200之间,且拼板后图形单元200和测试条或测试模块300形成的拼板的边沿,距离拼板工艺边100的板边余量相等;即保证D5=D6,D7=D8,进一步地,D5=D6>0.75,D7=D8>0.75英寸为最佳实施方案;如若不能满足,至少需保证同一方向上的图形单元200和测试条或测试模块300形成的拼板的边沿,即图形单元200和测试条或测试模块300形成的拼板的左侧与右侧、上侧与下侧的边沿分别距离拼板工艺边100的板边余量相等;即D5=D6,D7=D8。
进一步地,如果测试条或测试模块300置于图形单元200之间后,导致相应的两侧距拼板工艺边100的板边余量较小,而另一方向的板边余量足够大时,调整测试条或测试模块300位置,将测试条或测试模块300置于余量较多方向上的图形单元200边缘或图形单元200之间,遵守中心紧凑、板边余量对称的原则。如图7和图8所示,本实施方式以一拼二为例,当按照图7的方法布置测试条或测试模块300的位置后,导致D5=D6<0.50英寸,而D7=D8又足够大时,需调整测试条或测试模块300的位置,改为图8所示的拼板形式,需保证D5=D6,D7=D8。另外,若改为图8所示的拼板形式,D5=D6>0.50英寸,但D7=D8<0.50英寸时,优先考虑上述四边距板边余量更加接近0.50英寸的拼板形式,或考虑更换拼板尺寸。
本实施方式的拼板方法遵守中心紧凑、板边余量对称的原则,提高测试条或测试模块300测试结果的准确性,有效代表图形单元200的相关真实值。如图9所示,当一拼三时,遵守中心紧凑、板边余量对称的原则,需保证拼板后图形单元200和测试条或测试模块300形成的拼板的边沿,距离拼板工艺边100的板边余量相等;即保证D9=D10,D11=D12,D13=D14。
进一步地,所述测试条或测试模块300的数量可超过一个,即当至少两个测试条或测试模块300设于同一拼板内时,优选地,至少两个测试条或测试模块300并排放置。
进一步地,所述测试条或测试模块300与图形单元200之间间隔设置,且测试条或测试模块300与图形单元200的间距L1的范围为0.05英寸-0.1英寸之间。本实施方式中L1=0.1英寸。另外,当相邻两图形单元200之间未设置测试条或测试模块300时,相邻两图形单元200也需间隔设置,且相邻两图形单元200之间的间距L2的范围为0.05英寸-0.1英寸之间。本实施方式中L2=0.1英寸。
进一步地,本实施方式所采用的测试条或测试模块300为阻抗测试条或测试模块,本实施方式对PCB板的拼板方法进行优化,从而降低了测试条或测试模块与拼板内图形单元的差异,使测试条或测试模块的测试结果更能代表图形单元的真实值。
以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本发明的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保护范围。因此,本发明专利的保护范围应以所附权利要求为准。

Claims (8)

1.一种拼板工艺边,设于电路板的图形单元的外围,其特征在于,包括:至少两层层叠设置的工艺边,每层工艺边上设有平衡铜点,且每层工艺边的残铜率与相应层的图形单元的残铜率相同;相邻层的平衡铜点呈错位设置;
其中,至少两层工艺边的边缘设有带流胶槽的铜皮,相邻层的流胶槽呈错位设置。
2.根据权利要求1所述的拼板工艺边,其特征在于,所述平衡铜点为圆形或多边形。
3.根据权利要求1所述的拼板工艺边,其特征在于,同一层的平衡铜点或不同层的平衡铜点的中心距保持不变,和/或同一层的平衡铜点或不同层的平衡铜点的尺寸连续可变。
4.根据权利要求1所述的拼板工艺边,其特征在于,所述相邻层的平衡铜点的中心点呈错位设置。
5.一种拼板方法,其特征在于,所述拼板包括拼板工艺边以及置于拼板工艺边内的至少一个图形单元和测试条或测试模块,所述拼板工艺边为权利要求1-4任一项所述的拼板工艺边,所述拼板方法为:所述测试条或测试模块置于图形单元距拼板工艺边的板边余量较多的方向上,且拼板后图形单元和测试条或测试模块形成的拼板的边沿,距离拼板工艺边的板边余量相等。
6.根据权利要求5所述的拼板方法,其特征在于,当所述图形单元的数量为多个时,所述测试条或测试模块置于图形单元之间。
7.根据权利要求5所述的拼板方法,其特征在于,当所述测试条或测试模块的数量为至少两个时,至少两个测试条或测试模块并排放置。
8.根据权利要求5-7任一项所述的拼板方法,其特征在于,拼板后图形单元和测试条或测试模块形成的拼板的边沿,距离拼板工艺边的板边余量不少于0.5英寸;和/或所述测试条或测试模块与图形单元之间间隔设置,且测试条或测试模块与图形单元的间距范围为0.05英寸-0.1英寸之间。
CN201710828881.XA 2017-09-14 2017-09-14 拼板工艺边及拼板方法 Active CN107567182B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201710828881.XA CN107567182B (zh) 2017-09-14 2017-09-14 拼板工艺边及拼板方法
PCT/CN2017/120095 WO2019052091A1 (zh) 2017-09-14 2017-12-29 拼板工艺边及拼板方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710828881.XA CN107567182B (zh) 2017-09-14 2017-09-14 拼板工艺边及拼板方法

Publications (2)

Publication Number Publication Date
CN107567182A CN107567182A (zh) 2018-01-09
CN107567182B true CN107567182B (zh) 2020-04-14

Family

ID=60979980

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710828881.XA Active CN107567182B (zh) 2017-09-14 2017-09-14 拼板工艺边及拼板方法

Country Status (2)

Country Link
CN (1) CN107567182B (zh)
WO (1) WO2019052091A1 (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108322996A (zh) * 2018-03-07 2018-07-24 汕头超声印制板(二厂)有限公司 一种高拼板利用率的电路板及其制作方法
CN108650808B (zh) * 2018-04-16 2022-08-19 惠州市纬德电路有限公司 一种多层盲埋孔结构pcb板的生产工艺
CN109121302B (zh) * 2018-09-28 2020-03-06 广州兴森快捷电路科技有限公司 线路板的板边设计方法及线路板的设计方法
CN111491447B (zh) * 2019-01-29 2023-01-03 胜宏科技(惠州)股份有限公司 一种射频模块转接pcb板的制作方法
CN110519929A (zh) * 2019-08-26 2019-11-29 广州兴森快捷电路科技有限公司 线路板的板边图形设计方法及线路板
CN114980514A (zh) * 2022-05-19 2022-08-30 深圳崇达多层线路板有限公司 一种改善电路板板边压合空洞的方法、电路板及电子设备
CN117241505B (zh) * 2023-11-14 2024-04-05 圆周率半导体(南通)有限公司 一种提升多层有机基板c4-pad铜厚均匀性的方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN201509361U (zh) * 2009-09-22 2010-06-16 深圳崇达多层线路板有限公司 一种印刷线路板
CN203722932U (zh) * 2014-01-26 2014-07-16 长沙牧泰莱电路技术有限公司 一种pcb工艺边

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0312996A (ja) * 1989-06-12 1991-01-21 Ibiden Co Ltd 多層プリント配線板
JPH0783179B2 (ja) * 1989-12-14 1995-09-06 日本電気株式会社 多層印刷配線板の製造方法
JPH05211392A (ja) * 1992-01-30 1993-08-20 Nec Corp 多層印刷配線板の製造方法
CN201491385U (zh) * 2009-08-19 2010-05-26 广东依顿电子科技股份有限公司 电路拼板
JP2011171473A (ja) * 2010-02-18 2011-09-01 Fujikura Ltd プリント配線板
CN102711370A (zh) * 2012-06-08 2012-10-03 镇江华印电路板有限公司 防翘曲刚性印刷线路板
CN205305222U (zh) * 2016-01-13 2016-06-08 深圳市迅捷兴电路技术有限公司 阻抗布置结构
CN105916301A (zh) * 2016-04-06 2016-08-31 上海斐讯数据通信技术有限公司 一种pcb阻抗验证匹配方法及系统
CN106231799A (zh) * 2016-08-09 2016-12-14 上海斐讯数据通信技术有限公司 一种pcb板及其制造方法
CN205946335U (zh) * 2016-08-17 2017-02-08 东莞市五株电子科技有限公司 高可靠性的pcb板

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN201509361U (zh) * 2009-09-22 2010-06-16 深圳崇达多层线路板有限公司 一种印刷线路板
CN203722932U (zh) * 2014-01-26 2014-07-16 长沙牧泰莱电路技术有限公司 一种pcb工艺边

Also Published As

Publication number Publication date
WO2019052091A1 (zh) 2019-03-21
CN107567182A (zh) 2018-01-09

Similar Documents

Publication Publication Date Title
CN107567182B (zh) 拼板工艺边及拼板方法
CN101668389B (zh) 高对准度印制线路板的制作方法
US9258888B2 (en) Printed circuit board package structure and manufacturing method thereof
CN102056414A (zh) 印刷电路板的制作方法
CN103327756A (zh) 具有局部混合结构的多层电路板及其制作方法
CN102711395B (zh) 多层印刷电路板的图形转移处理方法
US6766736B2 (en) Printing stencils for electronic substrates
CN110708873A (zh) 一种实现埋入式铜块定位的制作方法
CN103002667B (zh) 一种印刷电路板中埋入电阻的方法及印刷电路板pcb
US20120267148A1 (en) Circuit board
CN105934091A (zh) 一种电路板拼板
CN110708893A (zh) 一种多层pcb板内层图形的制作方法
CN104684272B (zh) 多拼pcb贴片夹具及其生产工艺
CN108633193B (zh) 多层电路板的制作方法
CN114980511A (zh) 电路板的制作方法及电路板
JP2007221369A (ja) 周波数選択板の製造方法
CN102036486A (zh) 一种假双面板制作方法
CN204882176U (zh) 干膜封孔能力测试模具及测试构造
TWM451781U (zh) 電路板漲縮比例篩選裝置及篩選裝置組
CN204069499U (zh) 一种pcb拼板
CN210725474U (zh) 多叠层印制电路板
CN204131838U (zh) 一种用于柔性电路板真空压合排版的装置
CN217693852U (zh) 印制电路板和电子设备
CN118171627B (zh) 一种自由式四分区对位边框设计方法、装置、设备及介质
CN113204934B (zh) 布局方法、装置、控制器及存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant