CN107482062A - 一种低导通电阻、小栅电荷的碳化硅mosfet器件与制备方法 - Google Patents

一种低导通电阻、小栅电荷的碳化硅mosfet器件与制备方法 Download PDF

Info

Publication number
CN107482062A
CN107482062A CN201710781876.8A CN201710781876A CN107482062A CN 107482062 A CN107482062 A CN 107482062A CN 201710781876 A CN201710781876 A CN 201710781876A CN 107482062 A CN107482062 A CN 107482062A
Authority
CN
China
Prior art keywords
conduction type
grid
type
silicon carbide
conduction
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201710781876.8A
Other languages
English (en)
Other versions
CN107482062B (zh
Inventor
张安平
田凯
祁金伟
杨明超
陈家玉
王旭辉
曾翔君
李留成
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Dongguan Qingxin Semiconductor Technology Co., Ltd
Original Assignee
Xian Jiaotong University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xian Jiaotong University filed Critical Xian Jiaotong University
Priority to CN201710781876.8A priority Critical patent/CN107482062B/zh
Publication of CN107482062A publication Critical patent/CN107482062A/zh
Application granted granted Critical
Publication of CN107482062B publication Critical patent/CN107482062B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7813Vertical DMOS transistors, i.e. VDMOS transistors with trench gate electrode, e.g. UMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • H01L21/048Making electrodes
    • H01L21/049Conductor-insulator-semiconductor electrodes, e.g. MIS contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42356Disposition, e.g. buried gate electrode
    • H01L29/4236Disposition, e.g. buried gate electrode within a trench, e.g. trench gate electrode, groove gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66053Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide
    • H01L29/66068Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Manufacturing & Machinery (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

本发明提供一种低导通电阻、小栅电荷的碳化硅MOSFET器件,包括源极、第一导电类型源区接触、第二导电类型基区、重掺杂第二导电类型基区、第一导电类型多晶硅栅极、第二导电类型多晶硅栅极、槽栅介质、第二导电类型栅氧保护区、第一导电类型包裹区、第一导电类型漂移区、第一导电类型衬底和漏极。本发明所述第一导电类型多晶硅栅极与第二导电类型多晶硅栅极形成的空间电荷区,减小了栅极与漏极的耦合,因而降低了器件栅电荷;第一导电类型包裹区可以减小第二导电类型栅氧保护区在漂移区中形成的空间电荷区,并且能够有效传输电流,因而可以降低器件导通电阻,本发明还公开了其制备方法。

Description

一种低导通电阻、小栅电荷的碳化硅MOSFET器件与制备方法
技术领域
本发明属于微电子技术领域,涉及碳化硅功率器件,特别涉及一种低导通电阻、小栅电荷的碳化硅MOSFET器件与制备方法。
背景技术
宽禁带半导体碳化硅因其禁带宽度大、高热导率、高击穿场强、高电子饱和速度以及强抗辐射性,使得碳化硅功率半导体器件能够应用于高温、高压、高频以及强辐射的工作环境下。在功率电子领域,功率MOSFET凭借其驱动电路简单、开关时间短等优点被广泛应用。
功率MOSFET器件中,横向功率MOSFET因存在寄生JFET区域,使得器件导通电阻较大,而在垂直结构的功率槽栅MOSFET器件中,其结构的设计消除了JFET区域,大大降低了器件的导通电阻。因此在考虑功率损耗等方面的要求时,垂直功率槽栅MOSFET器件有更大的优势。
但是在槽栅MOSFET中,栅氧直接暴露于漂移区中,其栅氧拐角处电场集中。SiC的介电常数是SiO2介电常数的2.5倍,在关断状态,根据高斯定理,SiO2层所承受的耐压应该是漂移区SiC的2.5倍,这使得栅氧拐角处在没有达到SiC临界击穿电场时栅氧已经被提前击穿,器件可靠性下降。
为解决栅氧提前击穿的情况,一种带P+型栅氧保护区的碳化硅MOSFET已经被提出,该结构利用P+栅氧保护区对栅氧进行保护,使得高电场由P+栅氧保护区与N型漂移区形成的P-N结承担,降低了栅氧电场。但是随着P+栅氧保护区的引入,其在漂移区中形成的耗尽区严重影响电子的向下传输,使得器件导通电阻变大。
发明内容
为了克服上述现有技术的缺点,本发明的目的在于提供一种低导通电阻、小栅电荷的碳化硅MOSFET器件与制备方法,克服了带第二导电类型栅氧保护区的碳化硅MOSFET结构导通电阻较大的缺陷,同时利用第一导电类型多晶硅栅极与第二导电类型多晶硅栅极形成的空间电荷区,减小了栅极与漏极的耦合,因而降低了器件栅电荷,改善了器件开关特性。
为了实现上述目的,本发明采用的技术方案是:
一种低导通电阻、小栅电荷的碳化硅MOSFET器件,包括:
第一导电类型多晶硅栅极;
包裹第一导电类型多晶硅栅极的槽栅介质;
设置在槽栅介质两侧的对称结构的源极;
设置在源极底部的第一导电类型源接触区、第二导电类型基区和重掺杂第二导电类型基区;
自上而下依次设置在槽栅介质下方的第二导电类型栅氧保护区、第一导电类型漂移区、第一导电类型衬底以及漏极;
其特征在于:
所述第一导电类型多晶硅栅极下方设置有第二导电类型多晶硅栅极;所述槽栅介质包裹第二导电类型多晶硅栅极;
所述第二导电类型栅氧保护区与第一导电类型漂移区之间设置有第一导电类型包裹区。
所述第一导电类型源接触区与源极的下部、第二导电类型基区的上部以及重掺杂第二导电类型基区的侧面接触,所述重掺杂第二导电类型基区与源极的下部、第一导电类型源接触区的侧面以及第二导电类型基区的侧面接触,重掺杂第二导电类型基区的厚度等于第一导电类型源接触区和第二导电类型基区的厚度之和。
所述第二导电类型栅氧保护区与第一导电类型包裹区部分交叉,其中,所述第一导电类型包裹区设置于第一导电类型漂移区之中,将第二导电类型栅氧保护区包裹。
所述第一导电类型包裹区掺杂浓度高于第一导电类型漂移区浓度,第一导电类型包裹区深度较第二导电类型栅氧保护区深0μm~0.5μm,第一导电类型包裹区宽度较第二导电类型栅氧保护区宽0.1μm~0.5μm。
所述第一导电类型多晶硅栅极经淀积形成,厚度为0.3μm~1.2μm,掺杂浓度为1×1015cm-3~1×1017cm-3
所述第二导电类型多晶硅栅极经淀积形成,厚度为0.1μm~0.5μm,掺杂浓度为1×1019cm-3~3×1019cm-3
所述槽栅介质为SiO2,经热氧化工艺形成,第一导电类型多晶硅栅极和第二导电类型多晶硅栅极通过淀积充满整个沟槽结构。
所述第一导电类型衬底是厚度为100μm~500μm,掺杂浓度为1×1019cm-3~1×1020cm-3碳化硅衬底片;所述第一导电类型漂移区厚度为10μm~30μm,掺杂浓度为1×1014cm-3~1×1016cm-3;。
所述第二导电类型栅氧保护区厚度为0.1μm~0.5μm,掺杂浓度为1×1019cm-3~1×1020cm-3
所述第二导电类型基区厚度为0.5μm~1μm,掺杂浓度为1×1017cm-3~3×1017cm-3;所述重掺杂第二导电类型基区厚度为0.7μm~1.2μm,掺杂浓度为1×1019cm-3~1×1020cm-3;所述第一导电类型源接触区厚度为0.2μm,掺杂浓度为1×1019cm-3~1×1020cm-3
上述技术方案中,对于N型沟槽功率MOS器件,所述第一导电类型指N型,第二导电类型为P型;而对于P型沟槽功率MOS器件,所述第一导电类型指P型,第二导电类型为N型。
本发明还提供了所述低导通电阻、小栅电荷的碳化硅MOSFET器件的制备方法,其特征在于,该方法包括以下步骤:
1)在第一导电类型碳化硅漂移层外延生成第二导电类型碳化硅外延层,作为第二导电类型基区;
2)所述第二导电类型碳化硅外延层分别注入第一导电类型及第二导电类型杂质,形成第二导电类型基区与第一导电类型源接触区,第一导电类型源接触区深度应小于第二导电类型基区;
3)通过掩膜在所述第一导电类型源接触区刻蚀出深度大于外延层的窗口;
4)所述窗口内表面形成一层二氧化硅缓冲层;
5)利用有角度的离子注入第一导电类型杂质形成第一导电类型包裹区;
6)离子注入第二导电类型杂质形成第二导电类型栅氧保护区;
7)刻蚀去除窗口表面二氧化硅;
8)热氧化形成槽栅介质;
9)所述窗口内淀积形成第二导电类型多晶硅栅极及第一导电类型多晶硅栅极;
10)制备电极。
与现有技术相比,本发明的有益效果是:
利用在第二导电类型栅氧保护区周围包裹一层掺杂浓度高于漂移区浓度的第一导电类型区域,减小了因第二导电类型栅氧保护区的引入而在漂移区中产生的空间电荷区。并且,在第一导电类型包裹区域中未耗尽的部分对于电流子的传输作用要明显好于漂移区,进而器件整体的导通电阻大大下降。因第一导电类型包裹区域面积较小,因而对器件击穿电压以及开关特性影响较小。利用第一导电类型多晶硅栅极与第二导电类型多晶硅栅极形成的空间电荷区,减小了栅极与漏极的耦合,因而降低了器件栅电荷,改善了器件的开关特性。
附图说明
图1为一个传统的碳化硅功率MOSFET结构。
图2为本发明一种低导通电阻、小栅电荷的碳化硅MOSFET器件结构示意图。
图3为本发明一种低导通电阻、小栅电荷的碳化硅MOSFET器件结构与传统结构输出曲线对比图。
图4为本发明一种低导通电阻、小栅电荷的碳化硅MOSFET器件结构与传统结构击穿曲线对比图。
图5为本发明一种低导通电阻、小栅电荷的碳化硅MOSFET器件制备方法流程示意图。
具体实施方式
下面结合附图和实施例详细说明本发明的实施方式。
传统的碳化硅功率MOSFET结构如图1所示,包括:
第一导电类型多晶硅栅极5;
包裹第一导电类型多晶硅栅极5底部和侧面的槽栅介质7;
设置在槽栅介质7两侧的对称结构的源极1;
设置在源极1底部的第一导电类型源接触区2、第二导电类型基区3和重掺杂第二导电类型基区4;第一导电类型源接触区2与源极1的下部、第二导电类型基区3的上部以及重掺杂第二导电类型基区4的侧面接触,所述重掺杂第二导电类型基区4与源极1的下部、第一导电类型源接触区2的侧面以及第二导电类型基区3的侧面接触;
自上而下依次设置在槽栅介质7下方的第二导电类型栅氧保护区8、第一导电类型漂移区10、第一导电类型衬底11以及漏极12。
参照图2,本发明改进在于,在所述第一导电类型多晶硅栅极5下方设置有第二导电类型多晶硅栅极6;第二导电类型栅氧保护区8位于第二导电类型多晶硅栅极6下方,在第二导电类型栅氧保护区8与第一导电类型漂移区10之间设置有第一导电类型包裹区9。槽栅介质7包裹第二导电类型多晶硅栅极6的底部和侧面。槽栅介质7为SiO2,经热氧化工艺形成,第二导电类型多晶硅栅极6通过淀积充满整个沟槽结构。
第二导电类型栅氧保护区8与第一导电类型包裹区9部分交叉,其中,第一导电类型包裹区9设置于第一导电类型漂移区10之中,将第二导电类型栅氧保护区8的底部和侧面包裹。
本发明的参数要求如下:
1、第一导电类型多晶硅栅极5经淀积形成,厚度为0.3μm~1.2μm,掺杂浓度为1×1015cm-3~1×1017cm-3
2、第二导电类型多晶硅栅极6经淀积形成,厚度为0.1μm~0.5μm,掺杂浓度为1×1019cm-3~3×1019cm-3
3、第一导电类型源接触区2厚度为0.2μm,掺杂浓度为1×1019cm-3~1×1020cm-3
4、第二导电类型基区3厚度为0.5μm~1μm,掺杂浓度为1×1017cm-3~3×1017cm-3
5、重掺杂第二导电类型基区4厚度为0.7μm~1.2μm,掺杂浓度为1×1019cm-3~1×1020cm-3
6、第一导电类型漂移区10厚度为10μm~30μm,掺杂浓度为1×1014cm-3~1×1016cm-3
7、第一导电类型衬底11是厚度为100μm~500μm,掺杂浓度为1×1019cm-3~1×1020cm-3碳化硅衬底片。
8、第二导电类型栅氧保护区8厚度为0.1μm~0.5μm,掺杂浓度为1×1019cm-3~1×1020cm-3
9、第一导电类型包裹区9掺杂浓度高于第一导电类型漂移区10浓度,第一导电类型包裹区9深度较第二导电类型栅氧保护区8深0μm~0.5μm,第一导电类型包裹区9宽度较第二导电类型栅氧保护区8宽0.1μm~0.5μm。
根据上述结构,由于第二导电类型栅氧保护区8的周围包裹了一层掺杂浓度高于第一导电类型漂移区10浓度的第一导电类型包裹区9,因而减小了因第二导电类型栅氧保护区8的引入而在第一导电类型漂移区10中产生的空间电荷区。
并且,在第一导电类型包裹区9中未耗尽的部分对于电流子的传输作用要明显好于第一导电类型漂移区10,进而器件整体的导通电阻大大下降。
而第一导电类型包裹区9的面积较小,因而对器件击穿电压以及开关特性影响较小。
同时,第一导电类型多晶硅栅极5与第二导电类型多晶硅栅极6形成的空间电荷区,减小了栅极与漏极的耦合,因而降低了器件栅电荷,改善了器件的开关特性。
利用本发明改进的结构与传统结构进行对比仿真试验,参照图3,可以看出本发明一种低导通电阻、小栅电荷碳化硅MOSFET器件结构导通电流明显增大,器件导通电阻减小。
利用本发明改进的结构与传统结构进行对比仿真试验,参照图4,可以看出本发明一种低导通电阻、小栅电荷碳化硅MOSFET器件结构器件击穿电压无明显退化。
本发明的制备方法如图5所示,包括如下步骤:
1)在第一导电类型碳化硅漂移层外延生成第二导电类型碳化硅外延层,作为第二导电类型基区3;
2)所述第二导电类型碳化硅外延层分别注入第一导电类型及第二导电类型杂质,形成第二导电类型碳化硅与第一导电类型碳化硅区,第一导电类型区深度应小于第二导电类型外延层,第二导电类型碳化硅作为重掺杂第二导电类型基区4,第一导电类型碳化硅区作为第一导电类型源接触区2;
3)通过掩膜在所述第一导电类型碳化硅区刻蚀出深度大于外延层的窗口;
4)所述窗口内表面形成一层二氧化硅缓冲层;
5)利用有角度的离子注入第一导电类型杂质形成第一导电类型碳化硅区,作为第一导电类型包裹区9;
6)离子注入第二导电类型杂质形成第二导电类型碳化硅区,作为第二导电类型栅氧保护区8;
7)刻蚀去除窗口表面二氧化硅;
8)热氧化形成栅介质层,即槽栅介质7;
9)所述窗口内淀积形成第二导电类型多晶硅及第一导电类型多晶硅,第二导电类型多晶硅作为第二导电类型多晶硅栅极6,第一导电类型多晶硅作为第一导电类型多晶硅栅极5;
10)制备电极。

Claims (10)

1.一种低导通电阻、小栅电荷的碳化硅MOSFET器件,包括:
第一导电类型多晶硅栅极(5);
包裹第一导电类型多晶硅栅极(5)的槽栅介质(7);
设置在槽栅介质(7)两侧的对称结构的源极(1);
设置在源极(1)底部的第一导电类型源接触区(2)、第二导电类型基区(3)和重掺杂第二导电类型基区(4);
自上而下依次设置在槽栅介质(7)下方的第二导电类型栅氧保护区(8)、第一导电类型漂移区(10)、第一导电类型衬底(11)以及漏极(12);
其特征在于:
所述第一导电类型多晶硅栅极(5)下方设置有第二导电类型多晶硅栅极(6);所述槽栅介质(7)包裹第二导电类型多晶硅栅极(6);
所述第二导电类型栅氧保护区(8)与第一导电类型漂移区(10)之间设置有第一导电类型包裹区(9)。
2.根据权利要求1所述的低导通电阻、小栅电荷的碳化硅MOSFET器件,其特征在于,所述第一导电类型源接触区(2)与源极(1)的下部、第二导电类型基区(3)的上部以及重掺杂第二导电类型基区(4)的侧面接触,所述重掺杂第二导电类型基区(4)与源极(1)的下部、第一导电类型源接触区(2)的侧面以及第二导电类型基区(3)的侧面接触;重掺杂第二导电类型基区(4)的厚度等于第一导电类型源接触区(2)和第二导电类型基区(3)的厚度之和。
3.根据权利要求1所述的低导通电阻、小栅电荷的碳化硅MOSFET器件,其特征在于,所述第二导电类型栅氧保护区(8)与第一导电类型包裹区(9)部分交叉,其中,所述第一导电类型包裹区(9)设置于第一导电类型漂移区(10)之中,将第二导电类型栅氧保护区(8)包裹。
4.根据权利要求1或3所述的低导通电阻、小栅电荷的碳化硅MOSFET器件,其特征在于,所述第一导电类型包裹区(9)掺杂浓度高于第一导电类型漂移区(10)浓度,第一导电类型包裹区(9)深度较第二导电类型栅氧保护区(8)深0μm~0.5μm,第一导电类型包裹区(9)宽度较第二导电类型栅氧保护区(8)宽0.1μm~0.5μm。
5.根据权利要求1所述的低导通电阻、小栅电荷的碳化硅MOSFET器件,其特征在于,所述第一导电类型多晶硅栅极(5)经淀积形成,厚度为0.3μm~1.2μm,掺杂浓度为1×1015cm-3~1×1017cm-3
6.根据权利要求1所述的低导通电阻、小栅电荷的碳化硅MOSFET器件,其特征在于,所述第二导电类型多晶硅栅极(6)经淀积形成,厚度为0.1μm~0.5μm,掺杂浓度为1×1019cm-3~3×1019cm-3
7.根据权利要求1所述的低导通电阻、小栅电荷的碳化硅MOSFET器件,其特征在于,所述槽栅介质(7)为SiO2,经热氧化工艺形成,第一导电类型多晶硅栅极(5)和第二导电类型多晶硅栅极(6)通过淀积充满整个沟槽结构。
8.根据权利要求1所述的低导通电阻、小栅电荷的碳化硅MOSFET器件,其特征在于,所述第一导电类型衬底(11)是厚度为100μm~500μm,掺杂浓度为1×1019cm-3~1×1020cm-3碳化硅衬底片;所述第一导电类型漂移区(10)厚度为10μm~30μm,掺杂浓度为1×1014cm-3~1×1016cm-3;所述第二导电类型栅氧保护区(8)厚度为0.1μm~0.5μm,掺杂浓度为1×1019cm-3~1×1020cm-3,所述第二导电类型基区(3)厚度为0.5μm~1μm,掺杂浓度为1×1017cm-3~3×1017cm-3;所述重掺杂第二导电类型基区(4)厚度为0.7μm~1.2μm,掺杂浓度为1×1019cm-3~1×1020cm-3;所述第一导电类型源接触区(2)厚度为0.2μm,掺杂浓度为1×1019cm-3~1×1020cm-3
9.根据权利要求1所述的低导通电阻、小栅电荷的碳化硅MOSFET器件,其特征在于,对于N型沟槽功率MOS器件,所述第一导电类型指N型,第二导电类型为P型;对于P型沟槽功率MOS器件,所述第一导电类型指P型,第二导电类型为N型。
10.权利要求1所述的低导通电阻、小栅电荷的碳化硅MOSFET器件的制备方法,其特征在于,该方法包括以下步骤:
1)在第一导电类型碳化硅漂移层外延生成第二导电类型碳化硅外延层,作为第二导电类型基区(3);
2)所述第二导电类型碳化硅外延层分别注入第一导电类型及第二导电类型杂质,形成第二导电类型基区(4)与第一导电类型源接触区(2),第一导电类型源接触区(2)深度应小于第二导电类型基区(4);
3)通过掩膜在所述第一导电类型源接触区(2)刻蚀出深度大于外延层的窗口;
4)所述窗口内表面形成一层二氧化硅缓冲层;
5)利用有角度的离子注入第一导电类型杂质形成第一导电类型包裹区(9);
6)离子注入第二导电类型杂质形成第二导电类型栅氧保护区(8);
7)刻蚀去除窗口表面二氧化硅;
8)热氧化形成槽栅介质(7);
9)所述窗口内淀积形成第二导电类型多晶硅栅极(6)及第一导电类型多晶硅栅极(5);
10)制备电极。
CN201710781876.8A 2017-09-02 2017-09-02 一种低导通电阻、小栅电荷的碳化硅mosfet器件与制备方法 Active CN107482062B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710781876.8A CN107482062B (zh) 2017-09-02 2017-09-02 一种低导通电阻、小栅电荷的碳化硅mosfet器件与制备方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710781876.8A CN107482062B (zh) 2017-09-02 2017-09-02 一种低导通电阻、小栅电荷的碳化硅mosfet器件与制备方法

Publications (2)

Publication Number Publication Date
CN107482062A true CN107482062A (zh) 2017-12-15
CN107482062B CN107482062B (zh) 2019-06-04

Family

ID=60604367

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710781876.8A Active CN107482062B (zh) 2017-09-02 2017-09-02 一种低导通电阻、小栅电荷的碳化硅mosfet器件与制备方法

Country Status (1)

Country Link
CN (1) CN107482062B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109585564A (zh) * 2018-12-26 2019-04-05 芜湖启迪半导体有限公司 一种碳化硅mosfet器件及其制备方法
CN114267739A (zh) * 2022-01-05 2022-04-01 北京昕感科技有限责任公司 一种双沟槽型SiC MOSFET元胞结构、器件及制造方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN202205757U (zh) * 2011-08-22 2012-04-25 无锡新洁能功率半导体有限公司 低栅极电荷低导通电阻深沟槽功率mosfet器件
CN106129105A (zh) * 2016-06-28 2016-11-16 上海华虹宏力半导体制造有限公司 沟槽栅功率mosfet及制造方法
US9634139B1 (en) * 2016-02-02 2017-04-25 Richtek Technology Corporation Dual-well metal oxide semiconductor (MOS) device and manufacturing method thereof
CN106876485A (zh) * 2017-03-06 2017-06-20 北京世纪金光半导体有限公司 一种集成肖特基二极管的SiC双沟槽型MOSFET器件及其制备方法
CN107658340A (zh) * 2017-09-02 2018-02-02 西安交通大学 一种双沟槽的低导通电阻、小栅电荷的碳化硅mosfet器件与制备方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN202205757U (zh) * 2011-08-22 2012-04-25 无锡新洁能功率半导体有限公司 低栅极电荷低导通电阻深沟槽功率mosfet器件
US9634139B1 (en) * 2016-02-02 2017-04-25 Richtek Technology Corporation Dual-well metal oxide semiconductor (MOS) device and manufacturing method thereof
CN106129105A (zh) * 2016-06-28 2016-11-16 上海华虹宏力半导体制造有限公司 沟槽栅功率mosfet及制造方法
CN106876485A (zh) * 2017-03-06 2017-06-20 北京世纪金光半导体有限公司 一种集成肖特基二极管的SiC双沟槽型MOSFET器件及其制备方法
CN107658340A (zh) * 2017-09-02 2018-02-02 西安交通大学 一种双沟槽的低导通电阻、小栅电荷的碳化硅mosfet器件与制备方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109585564A (zh) * 2018-12-26 2019-04-05 芜湖启迪半导体有限公司 一种碳化硅mosfet器件及其制备方法
CN114267739A (zh) * 2022-01-05 2022-04-01 北京昕感科技有限责任公司 一种双沟槽型SiC MOSFET元胞结构、器件及制造方法

Also Published As

Publication number Publication date
CN107482062B (zh) 2019-06-04

Similar Documents

Publication Publication Date Title
CN107658340B (zh) 一种双沟槽的低导通电阻、小栅电荷的碳化硅mosfet器件与制备方法
CN107731923B (zh) 一种低导通电阻、小栅电荷的碳化硅超结mosfet器件与制备方法
CN107658214B (zh) 一种双沟槽的带浮空区的低导通电阻碳化硅mosfet器件与制备方法
CN103733344B (zh) 半导体装置
CN102364688B (zh) 一种垂直双扩散金属氧化物半导体场效应晶体管
EP3465766A1 (en) Electric field shielding in silicon carbide metal-oxide-semiconductor (mos) device cells using channel region extensions
CN110518065A (zh) 低功耗高可靠性的沟槽型碳化硅mosfet器件
CN102779836A (zh) 使用高介电常数槽结构的低比导通电阻的纵向功率器件
CN102005473B (zh) 具有改进终端的igbt
CN108198857A (zh) 一种集成凸块状肖特基二极管的碳化硅mosfet器件元胞结构
CN109103257A (zh) 高可靠性深沟槽功率mos器件
CN107731922B (zh) 一种带浮空区的低导通电阻碳化硅超结mosfet器件与制备方法
CN107482062B (zh) 一种低导通电阻、小栅电荷的碳化硅mosfet器件与制备方法
CN107731894A (zh) 一种带浮空区的低导通电阻碳化硅igbt器件与制备方法
CN107731912B (zh) 一种低导通电阻、小栅电荷的双沟槽碳化硅igbt器件与制备方法
CN109698237A (zh) 一种沟槽栅碳化硅mosfet器件及其制造方法
CN208835068U (zh) 高可靠性深沟槽功率mos器件
CN109920838B (zh) 一种沟槽型碳化硅mosfet器件及其制备方法
CN104078498B (zh) 一种沟槽隔离横向绝缘栅双极型晶体管
CN115425065A (zh) 一种碳化硅igbt器件及其制造方法
CN107611022B (zh) 一种低导通电阻、小栅电荷的碳化硅igbt器件与制备方法
CN107623043B (zh) 一种含内置浮空区的低导通电阻碳化硅mosfet器件与制备方法
CN107731893A (zh) 一种带浮空区的低导通电阻双沟槽碳化硅igbt器件与制备方法
CN113972260A (zh) 一种高可靠性的沟槽栅型碳化硅mosfet器件
CN104701362A (zh) 一种沟槽隔离横向绝缘栅双极型晶体管

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20200421

Address after: 523808 room 522, building G2, University Innovation City, Songshanhu high tech Zone, Dongguan City, Guangdong Province

Patentee after: Dongguan Qingxin Semiconductor Technology Co., Ltd

Address before: 710048 No. 28, Xianning Road, Xi'an, Shaanxi

Patentee before: XI'AN JIAOTONG University