CN107465965B - 一种光口实现方法、装置及现场可编程门阵列器件 - Google Patents

一种光口实现方法、装置及现场可编程门阵列器件 Download PDF

Info

Publication number
CN107465965B
CN107465965B CN201610392131.8A CN201610392131A CN107465965B CN 107465965 B CN107465965 B CN 107465965B CN 201610392131 A CN201610392131 A CN 201610392131A CN 107465965 B CN107465965 B CN 107465965B
Authority
CN
China
Prior art keywords
data
hundred
message
data message
clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201610392131.8A
Other languages
English (en)
Other versions
CN107465965A (zh
Inventor
张勇生
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ZTE Corp
Original Assignee
ZTE Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ZTE Corp filed Critical ZTE Corp
Priority to CN201610392131.8A priority Critical patent/CN107465965B/zh
Priority to PCT/CN2017/087076 priority patent/WO2017206954A1/zh
Publication of CN107465965A publication Critical patent/CN107465965A/zh
Application granted granted Critical
Publication of CN107465965B publication Critical patent/CN107465965B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/0001Selecting arrangements for multiplex systems using optical switching
    • H04Q11/0003Details
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0658Clock or time synchronisation among packet nodes
    • H04J3/0661Clock or time synchronisation among packet nodes using timestamps
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/10Packet switching elements characterised by the switching fabric construction
    • H04L49/109Integrated on microchip, e.g. switch-on-chip
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
    • H04L7/0337Selecting between two or more discretely delayed clocks or selecting between two or more discretely delayed received code signals
    • H04L7/0338Selecting between two or more discretely delayed clocks or selecting between two or more discretely delayed received code signals the correction of the phase error being performed by a feed forward loop
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/0001Selecting arrangements for multiplex systems using optical switching
    • H04Q11/0062Network aspects
    • H04Q11/0071Provisions for the electrical-optical layer interface

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Optical Communication System (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

本发明提供一种光口实现方法、装置及现场可编程门阵列器件,其中,该光口实现方法,应用于现场可编程门阵列FPGA器件,方法包括:接收网络传输过程中的数据报文;当所述数据报文为经过SFP光模块进行接收的报文时,将所述数据报文依次进行千兆串并转换、过采样、时钟恢复、相位调整以及时间戳处理,获得百兆光口传输的第一方向报文;当所述数据报文为需要经过SFP光模块进行发送的报文时,将所述数据报文依次进行时间戳处理、速率匹配以及千兆串并转换,获得百兆光口传输的第二方向报文。这样,能够降低单板密度和控制成本的目的。另外,在数据报文打时间戳的时候没有经过任何缓存,不影响1588时间时钟的性能要求。

Description

一种光口实现方法、装置及现场可编程门阵列器件
技术领域
本发明涉及光传输技术领域,特别是指一种光口实现方法、装置及现场可编程门阵列器件。
背景技术
在现代移动通讯网络中,各通讯设备之间需要保持时间同步,以保证用户在移动过程中基站的切换不会出现掉线等故障,目前只有GPS和IEEE 1588可以满足这一需求。GPS由于系统成本以及安全性的限制不方便全面推广。IEEE1588通常称为Precision TimeProtocol,即PTP协议,其全称是:网络测量和控制系统的精密时钟同步协议标准(aPrecision Clock Synchronization Protocol for Networked Measurement andControl Systems)。IEEE 1588系统仅需要高精度时钟源输入承载网,就可以将各基站的时钟时间信息根据时钟质量、系统主从关系,自动实现全网亚微秒级时间精度的时间同步,减少了系统成本,增强了通信网络的安全性和稳定性。基于这些考虑,目前1588技术在传输领域正被广泛采用。
在OTN系统中,1588时钟时间同步系统又分为带内时钟时间同步和带外时钟时间同步,其中,带内时钟时间同步是指把PTP报文封装成GFP-F的格式插入到OTN保留开销中进行传输的方式,而带外时钟时间同步是使用百兆光口在不同时间节点之间传递PTP消息的方式。
在目前的OTN系统中,支持时钟时间的百兆光口的实现方法大体有两种模式:
1、SFP(Small Form-factor Pluggable,光模块)<===>PHY(Physical Layer,物理层芯片)<===>FPGA(Field-Programmable Gate Array,现场可编程门阵列)<===>交换芯片
2、SFP<===>交换芯片<===>FPGA
在方案1中,报文进入交换芯片之前先经过FPGA器件,现有的FPGA器件上都没有直接支持百兆以太网PHY功能的IPCore(Intellectual Property Core,IP核),最低速率为千兆,因此必须在SFP光模块和FPGA之间使用PHY来进行转接,在时钟时间端口较多,板密度较大的单板上,比较难以实现,并且PHY器件会增加成本。而方案2中,光口直接连接交换芯片,由于1588打时间戳必须在入口进行,不能经过任何缓存,否则会引入非固定延时,精度不能达到要求,这样必须选用支持1588功能的高端交换芯片来实现,芯片成本上会有比较大的提高。
发明内容
本发明要解决的技术问题是提供一种光口实现方法、装置及现场可编程门阵列器件,以解决现有技术中需要额外PHY器件或者需要选用支持1588功能的交换芯片的问题。
第一方面,本发明的实施例提供一种光口实现方法,应用于现场可编程门阵列FPGA器件,该方法包括:
接收网络传输过程中的数据报文;
当所述数据报文为经过SFP光模块进行接收的报文时,将所述数据报文依次进行千兆串并转换、过采样、时钟恢复、相位调整以及时间戳处理,获得百兆光口传输的第一方向报文;
当所述数据报文为需要经过SFP光模块进行发送的报文时,将所述数据报文依次进行时间戳处理、速率匹配以及千兆串并转换,获得百兆光口传输的第二方向报文。
其中,将所述数据报文进行过采样的步骤包括:
在将所述数据报文进行千兆串并转换之后,将经千兆串并转换后的数据信号,根据比特跳变的位置锁定采样点并获取采样数据;
根据所述采样数据获得百兆速率的数据信号。
其中,将所述数据报文进行时钟恢复的步骤包括:
获取所述百兆速率的数据信号中的数据有效信息,其中,所述数据有效信息包括与真实输入时钟同源的时钟信号;
将所述时钟信号分频至8k时钟信号;
将分频得到的所述8k时钟信号发送至外部时钟芯片。
其中,将所述数据报文进行相位调整的步骤包括:
将所述百兆速率的数据信号传输至物理编码子层,并接收经物理编码子层解码得到的数据报文;
检测解码得到的数据报文的数据包头与所述百兆速率的数据信号的数据包头之间的相位差;
根据所述相位差,对所述解码得到的数据报文进行相位补偿。
其中,当所述数据报文为经过SFP光模块进行接收的报文时,将所述数据报文进行时间戳处理的步骤包括:
将相位补偿后的数据报文发送至媒体独立接口MII,并锁存时间戳;
在MII切换至千兆媒体独立接口GMII时,将所述时间戳插入所述相位补偿后的数据报文,获得百兆光口传输的数据报文。
其中,当所述数据报文为需要经过SFP光模块进行发送的报文时,将所述数据报文进行时间戳处理的步骤包括:
当检测到MII接收到数据报文时,记录出口时间;
根据所述出口时间修改数据报文的时间戳。
其中,当所述数据报文为需要发送至SFP光模块的报文时,将所述数据报文进行速率匹配的步骤包括:
将所述数据报文传输至物理编码子层,并将经物理编码子层编码后的数据信号,复制预定份数。
第二方面,本发明的实施例提供一种光口实现装置,应用于现场可编程门阵列FPGA器件,该装置包括:
接收模块,用于接收网络传输过程中的数据报文;
第一处理模块,用于当所述数据报文为经过SFP光模块进行接收的报文时,将所述数据报文依次进行千兆串并转换、过采样、时钟恢复、相位调整以及时间戳处理,获得百兆光口传输的第一方向报文;
第二处理模块,用于当所述数据报文为需要经过SFP光模块进行发送的报文时,将所述数据报文依次进行时间戳处理、速率匹配以及千兆串并转换,获得百兆光口传输的第二方向报文。
其中,该第一处理模块包括:
第一处理单元,用于在将所述数据报文进行千兆串并转换之后,将经千兆串并转换后的数据信号,根据比特跳变的位置锁定采样点并获取采样数据;
第一获取单元,用于根据所述采样数据获得百兆速率的数据信号。
第三方面,本发明的实施例提供一种现场可编程门阵列FPGA器件,该FPGA器件包括上述任一所述的光口实现装置。
本发明实施例提供的光口实现方法、装置及现场可编程门阵列器件,通过接收网络传输过程中的数据报文;当所述数据报文为经过SFP光模块进行接收的报文时,将所述数据报文依次进行千兆串并转换、过采样、时钟恢复、相位调整以及时间戳处理,获得百兆光口传输的第一方向报文;当所述数据报文为需要经过SFP光模块进行发送的报文时,将所述数据报文依次进行时间戳处理、速率匹配以及千兆串并转换,获得百兆光口传输的第二方向报文,不需要额外的PHY器件,也不需要选用支持1588功能的交换芯片,能够降低单板密度和控制成本的目的。另外,在数据报文打时间戳的时候没有经过任何缓存,不影响1588时间时钟的性能要求。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对本发明实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1表示本发明实施例的百兆光口的连接示意图;
图2表示本发明实施例提供的光口实现方法的流程示意图;
图3表示本发明实施例中光口接收方向的流程示意图;
图4表示本发明实施例中光口发送方向的流程示意图;
图5表示本发明实施例提供的光口实现装置的结构示意图。
具体实施方式
为使本发明要解决的技术问题、技术方案和优点更加清楚,下面将结合附图及具体实施例进行详细描述。
本发明实施例提供一种光口实现方法、装置及现场可编程门阵列器件,FPGA内部实现传统方案中外部PHY器件或交换芯片的相关功能,其具体实现思路是将使用现有的千兆速率以太网IPCore,结合逻辑编码,来实现百兆速率以太网的PHY功能,并且在数据报文的接收方向,使用相位补偿方法,调整数据报文的相位以达到延时固定的目的,从而满足在百兆光口上传递1588时间时钟信息的目的。参见图1,与现有技术相比,本发明实施例的方法减少了外部PHY器件,FPGA分别与SFP光模块和交换芯片连接,同时,交换芯片无需选用支持1588功能的交换芯片,能够降低单板密度且控制成本。另外,在数据报文打时间戳的时候没有经过任何缓存,不影响1588时间时钟的性能要求。
请参见图2,其示出的是本发明实施例提供的光口实现方法的流程示意图。
本发明的实施例提供一种光口实现方法,应用于现场可编程门阵列FPGA器件,该方法可以包括:
步骤201,接收网络传输过程中的数据报文;
步骤202,当所述数据报文为经过SFP光模块进行接收的报文时,将所述数据报文依次进行千兆串并转换、过采样、时钟恢复、相位调整以及时间戳处理,获得百兆光口传输的第一方向报文;
这里,当所述数据报文为经过SFP光模块进行接收的报文时,此时为FPGA内部光口接收方向,通过对数据报文依次进行千兆串并转换(千兆GXB)、过采样、时钟恢复、相位调整以及时间戳处理,获得百兆光口传输的第一方向报文,以实现百兆速率以太网的PHY器件的功能,减少了外部PHY器件,满足了百兆光口上传递1588时间时钟信息的目的;并且在数据报文打时间戳的时候,数据报文没有经过任何缓存,不影响1588时间时钟的性能要求。
步骤203,当所述数据报文为需要经过SFP光模块进行发送的报文时,将所述数据报文依次进行时间戳处理、速率匹配以及千兆串并转换,获得百兆光口传输的第二方向报文。
这里,当所述数据报文为需要经过SFP光模块进行发送的报文时,此时为FPGA内部光口发送方向,通过对数据报文依次进行时间戳处理、速率匹配以及千兆串并转换(千兆GXB),获得百兆光口传输的第二方向报文,以实现百兆速率以太网的PHY器件的功能,减少了外部PHY器件,满足了百兆光口上传递1588时间时钟信息的目的,且不影响1588时间处理的精度。
结合图3,在步骤202中,将所述数据报文进行过采样的步骤可以包括:
在将所述数据报文进行千兆串并转换之后,将经千兆串并转换后的数据信号,根据比特跳变的位置锁定采样点并获取采样数据。
这里,在将数据报文过采样之前,将数据报文进行千兆串并转换(千兆GXB),将SFP光模块发送的串行的百兆的数据报文转换成并行的千兆的数据信号。其中,千兆GXB送出来的数据信号是10bit位宽的数据信号,时钟频率为125M,实际数据速率为125M*10=1.25G,为了获取实际需要的百兆数据,从1.25G数据中提取有效的125M数据。因此,将千兆串并转换后的数据信号根据比特跳变的位置锁定采样点并获取采样数据,例如,查找千兆串并转换后的数据信号的比特跳变位置,以此确定比特边界,根据该比特边界确定采样点,其中,当某一时钟周期没有检测到比特跳变,则保持前一次确定的比特边界,通过该比特边界确定采样点,理论上,以每10bit采样一次,以获取采样数据。这里,可以将采样点设置为10bit数据的中间位置。
根据所述采样数据获得百兆速率的数据信号。
这里,根据采样得到的采样数据获取百兆速率的数据信号。
其中,由于使用了千兆GXB结合过采样技术来实现数据报文的恢复,不能直接借用千兆GXB的CDR(Clock Data Recovery,时钟数据恢复)时钟恢复功能,否则会影响恢复钟的性能,因此,时钟的恢复必须依据过采样得到的百兆速率的数据信号来进行。
因此,结合图3,在步骤202中,将所述数据报文进行时钟恢复的步骤可以包括:
获取所述百兆速率的数据信号中的数据有效信息,其中,所述数据有效信息包括与真实输入时钟同源的时钟信号。
这里,预先将千兆GXB中的PLL(Phase Locked Loop,锁相环)设置为强制锁定本地参考钟,以使千兆GXB以一个固定的频率对串行的数据报文进行采样。在经过采样得到百兆速率的数据信号后,将该百兆速率的数据信号以5bit一组的方式输出,此时,得到的百兆速率的数据信号的数据位宽为5bit。其中,在过采样的步骤中,根据采样数据获得百兆速率的数据信号的同时,将数据信号结合数据有效信息,即得到的百兆速率的数据信号包括数据有效信息。该数据有效信息包括与真实输入时钟同源的时钟信号。该步骤中,获取百兆速率的数据信号中的数据有效信息,为后续步骤做准备。该数据有效信息的频率为125m/5=25M,且其中的时钟信号的占空比不是50%。
将所述时钟信号分频至8k时钟信号。
这里,将时钟信号分频至8k时钟信号,该8k时钟信号占空比接近50%。具体的,可以使用计数器计数以完成分频。
将分频得到的所述8k时钟信号发送至外部时钟芯片。
这里,将分频得到的8k时钟信号发送到外部时钟芯片(如ACS8530或ACS3280),然后可以经该外部时钟芯片倍频,即可以以完成对百兆光口时钟的提取。
结合图3,在步骤202中,将所述数据报文进行相位调整的步骤可以包括:
将所述百兆速率的数据信号传输至物理编码子层,并接收经物理编码子层解码得到的数据报文。
这里,将数据报文过采样后,千兆GXB输出的10bit并行数据被恢复为5bit的并行数据,由于时钟频率是125M,因此,此并行数据并不是一直有效的,有效数据的占空比为100M/(125*4)=20%,即每5拍接口上的数据有效一次。将经过采样得到的百兆速率的数据信号传输至物理编码字层(Physical Coding Sublayer,PCS),并经物理编码子层解码后,接收编码得到的数据报文。该物理编码子层进行百兆数据的字节对齐、NRZI解码和4b/5b解码,其根据802.3标准协议完成。
检测解码得到的数据报文的数据包头与所述百兆速率的数据信号的数据包头之间的相位差。
这里,由于过采样步骤中并没有实现字节对齐,因此输出的5bit块任意位置都可能是当前字节的边界,而经过PCS层的解码得到的4bit位宽数据,因此,解码得到的数据报文的数据包头可能与百兆速率的数据信号的数据包头之间存在1~5个周期的相位差,且无法保证每次复位后相位差是一致的,复位前后最大可能引入5*8ns=40ns的延时差,这样就会使得整个链路的非对称延时改变,影响时钟时间的性能,因此,检测解码得到的数据报文的数据包头与所述百兆速率的数据信号的数据包头之间的相位差,为后续步骤做准备。具体的,检测解码得到的数据报文的字节边界的位置信息,并根据该字节边界的位置信息计算解码得到的数据报文的字节帧头与百兆速率的数据信号的字节帧头的相位差。其中,解码得到的数据报文的字节边界在5bit组的最高位,代表相位差为5个时钟周期,如果解码得到的数据报文的字节边界在5bit组的次高位,代表相位差为4个时钟周期,可以依次类推,得到两者之间的相位差。
根据所述相位差,对所述解码得到的数据报文进行相位补偿。
这里,根据相位差,对解码得到的数据报文进行相位补偿。具体的,根据相位差,将相位差统一补偿到5个时钟周期。即如果相位差为5个时钟周期,则不额外补偿,可以直接输出;如果相位差为4个时钟周期,则补偿1个时钟周期,将解码得到的数据报文的数据包打一拍输出;其他可以此类推。这样,可以将过采样后造成的相位偏差补偿回来。另外,虽然相位补偿方式会造成5拍的延时,但不管是设备复位前还是复位后,或者是运行过程中,该延时都是固定的,因此不会影响1588时间时钟的性能。
其中,在接收方向上,为了支持1588功能,保证时钟时间的精度,在经过相位补偿后,还需要进行时间戳处理,控制1588打时间戳的位置。其中,FPGA内部千兆GXB的参考时钟和恢复时钟均是125M,与千兆以太网的时钟速率相同,因此,本发明实施例中,接口处理参考千兆以太网的设计方式,采用8位数据位宽,接口可使用标准GMII接口。
结合图3,在步骤202中,当所述数据报文为经过SFP光模块进行接收的报文时,将所述数据报文进行时间戳处理的步骤可以包括:
将相位补偿后的数据报文发送至媒体独立接口MII,并锁存时间戳。
这里,将相位补偿后的数据报文发送至MII,即检测到MII上有报文头时,锁存时间戳,完成入口打时戳操作。
在MII切换至千兆媒体独立接口GMII时,将所述时间戳插入所述相位补偿后的数据报文,获得百兆光口传输的数据报文。
这里,在完成接收时钟域到系统时钟域的切换,并将MII接口转换为GMII接口,将时间戳插入到相位补偿后的数据报文,以使相位补偿后的数据报文的报文头部和报文形成一一对应关系,获得百兆光口传输的数据报文;之后过FIFO(First Input First Output,先进先出队列)进行时钟域的切换。在FIFO读取侧,在将时间戳提取出来进行时间戳的计算处理(即1588时间戳处理),如cf域修改等操作。这里,在整个数据接收路径上,由于时间戳是在报文过FIFO之前获取的,因此,不会引入非固定性延时。
其中,结合图4,在步骤203中,当所述数据报文为需要经过SFP光模块进行发送的报文时,将所述数据报文进行时间戳处理的步骤可以包括:
当检测到MII接收到数据报文时,记录出口时间。
这里,将数据报文发送至GMII接口,然后完成系统125M时钟域到发送125M时钟域的切换,同时将GMII接口转换为MII接口形式,当检测到MII接收到数据报文,即检测到MII接口存在报文头时,记录出口时间,完成出口打时戳操作。
根据所述出口时间修改数据报文的时间戳。
这里,根据出口时间完成报文内部时间戳的修改,完成1588时间戳处理。另外,为保证有足够的时间去修改报文内容,将FIFO设计成非空即读模式,这样,在将数据报文发送完之前就能获取到出口时间戳来修改报文内容,同时,由于FIFO写端的数据速率是1000M,而读端数据速率是百兆,设计成非空即读模式也不会出现数据报文写完之前FIFO已经读空的情况。
其中,为使数据报文能够借用FPGA内部的千兆GXB完成百兆数据的发送需要对数据报文进行速率匹配。
结合图4,在步骤203中,当所述数据报文为需要经过SFP光模块进行发送的报文时,将所述数据报文进行速率匹配的步骤可以包括:
将所述数据报文传输至物理编码子层,并将经物理编码子层编码后的数据信号,复制预定份数。
这里,在将报数据文进行速率匹配之前,将数据报文传输至物理编码子层,对数据报文进行4b/5b编码处理,得到编码后的数据信号,此时,编码后的数据信号的速率为100*5/4=125M,数据位宽为5bit。其中,该物理编码子层主要完成百兆数据的NRZI编码和4b/5b编码,其中根据802.3标准协议完成。由于,编码后的数据信号的速率与千兆GXB的速率之间存在差异,可以通过将编码后的数据信号复制预定份数以提高数据速率。具体的,FPGA内部的千兆GXB的速率为125*10=1250M,与编码后的数据信号之间的速率存在10倍的差异,将编码后的数据信号复制10份,使得数据速率提高到1250M。在速率匹配之后,将该数据匹配后的数据信号(此时数据位宽为10bit),发送千兆串并转换(千兆GXB),将并行的千兆的数据信号转换成串行的百兆的数据报文,即获得百兆光口传输的第二方向报文。
本发明实施例提供的光口实现方法,通过接收网络传输过程中的数据报文;当所述数据报文为经过SFP光模块进行接收的报文时,将所述数据报文依次进行千兆串并转换、过采样、时钟恢复、相位调整以及时间戳处理,获得百兆光口传输的第一方向报文;当所述数据报文为需要经过SFP光模块进行发送的报文时,将所述数据报文依次进行时间戳处理、速率匹配以及千兆串并转换,获得百兆光口传输的第二方向报文,不需要额外的PHY器件,也不需要选用支持1588功能的交换芯片,能够降低单板密度和控制成本的目的。另外,在PTP数据报文打时间戳的时候没有经过任何缓存,不影响1588时间时钟的性能要求。
基于以上方法,本发明实施例还提供了一种用以实施上述方法的装置。请参见图5,其示出的是本发明实施例提供的光口实现装置的结构示意图。
本发明的实施例提供一种光口实现装置,应用于现场可编程门阵列FPGA器件,该装置可以包括:接收模块510、第一处理模块520以及第二处理模块530。
接收模块510,用于接收网络传输过程中的数据报文;
第一处理模块520,用于当所述数据报文为经过SFP光模块进行接收的报文时,将所述数据报文依次进行千兆串并转换、过采样、时钟恢复、相位调整以及时间戳处理,获得百兆光口传输的第一方向报文;
第二处理模块530,用于当所述数据报文为需要经过SFP光模块进行发送的报文时,将所述数据报文依次进行时间戳处理、速率匹配以及千兆串并转换,获得百兆光口传输的第二方向报文。
其中,该第一处理模块520可以包括:第一处理单元以及第一获取单元。
第一处理单元,用于在将所述数据报文进行千兆串并转换之后,将经千兆串并转换后的数据信号,根据比特跳变的位置锁定采样点并获取采样数据;
第一获取单元,用于根据所述采样数据获得百兆速率的数据信号。
其中,该第一处理模块520还可以包括:第二获取单元、分频单元以及发送单元。
第二获取单元,用于获取所述百兆速率的数据信号中的数据有效信息,其中,所述数据有效信息包括与真实输入时钟同源的时钟信号;
分频单元,用于将所述时钟信号分频至8k时钟信号;
发送单元,用于将分频得到的所述8k时钟信号发送至外部时钟芯片。
其中,该第一处理模块520还可以包括:第二处理单元、检测单元以及补偿单元。
第二处理单元,用于将所述百兆速率的数据信号传输至物理编码子层,并接收经物理编码子层解码得到的数据报文;
检测单元,用于检测解码得到的数据报文的数据包头与所述百兆速率的数据信号的数据包头之间的相位差;
补偿单元,用于根据所述相位差,对所述解码得到的数据报文进行相位补偿。
其中,该第一处理模块520还可以包括:第三处理单元以及第四处理单元。
第三处理单元,用于将相位补偿后的数据报文发送至媒体独立接口MII,并锁存时间戳;
第四处理单元,用于在MII切换至千兆媒体独立接口GMII时,将所述时间戳插入所述相位补偿后的数据报文,获得百兆光口传输的数据报文。
其中,该第二处理模块530可以包括:记录单元以及修改单元。
记录单元,用于当检测到MII接收到数据报文时,记录出口时间;
修改单元,用于根据所述出口时间修改数据报文的时间戳。
其中,该第二处理模块530还可以包括:第五处理单元。
第五处理单元,用于将所述数据报文传输至物理编码子层,并将经物理编码子层编码后的数据信号,复制预定份数。
上述实施例提供的光口实现装置与实施例提供的光口实现方法属于同一构思,其具体实现过程详见光口实现方法的实施例,为避免重复,这里不再赘述。
本发明实施例提供的光口实现装置,通过接收网络传输过程中的数据报文;当所述数据报文为经过SFP光模块进行接收的报文时,将所述数据报文依次进行千兆串并转换、过采样、时钟恢复、相位调整以及时间戳处理,获得百兆光口传输的第一方向报文;当所述数据报文为需要经过SFP光模块进行发送的报文时,将所述数据报文依次进行时间戳处理、速率匹配以及千兆串并转换,获得百兆光口传输的第二方向报文,不需要额外的PHY器件,也不需要选用支持1588功能的交换芯片,能够降低单板密度和控制成本的目的。另外,在PTP数据报文打时间戳的时候没有经过任何缓存,不影响1588时间时钟的性能要求。
另外,本发明的实施例还提供一种现场可编程门阵列FPGA器件,该FPGA器件包括上述任一所述的光口实现装置。
由于上述任一种所述光口实现装置具有前述技术效果,因此,具有该光口实现装置的FPGA器件也应具备相应的技术效果,其具体实施过程与上述实施例类似,兹不赘述。
对于前述的方法实施例,为了简单描述,故将其都表述为一系列的动作组合,但是本领域技术人员应该知悉,本发明并不受所描述的动作顺序的限制,因为依据本发明,某些步骤可以采用其他顺序或者同时进行。其次,本领域技术人员也应该知悉,说明书中所描述的实施例均属于优选实施例,所涉及的动作并不一定是本发明所必需的。
需要说明的是,在发明实施例中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。
以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (10)

1.一种光口实现方法,应用于现场可编程门阵列FPGA器件,其特征在于,所述方法包括:
接收网络传输过程中的数据报文;
当所述数据报文为经过SFP光模块进行接收的报文时,将SFP光模块发送的串行的百兆的数据报文转换成并行的千兆的数据信号;查找千兆串并转换后的数据信号的比特跳变位置,以此确定比特边界,根据该比特边界确定采样点,其中,当某一时钟周期没有检测到比特跳变,则保持前一次确定的比特边界,通过该比特边界确定采样点以获取采样数据;根据所述采样数据获得百兆速率的数据信号,依据过采样得到的百兆速率的数据信号进行时钟恢复,获得百兆光口传输的第一方向报文;
当所述数据报文为需要经过SFP光模块进行发送的报文时,将所述数据报文依次进行时间戳处理、速率匹配以及千兆串并转换,获得百兆光口传输的第二方向报文。
2.根据权利要求1所述的方法,其特征在于,将所述数据报文进行过采样的步骤包括:
在将所述数据报文进行千兆串并转换之后,将经千兆串并转换后的数据信号,根据比特跳变的位置锁定采样点并获取采样数据;
根据所述采样数据获得百兆速率的数据信号。
3.根据权利要求2所述的方法,其特征在于,将所述数据报文进行时钟恢复的步骤包括:
获取所述百兆速率的数据信号中的数据有效信息,其中,所述数据有效信息包括与真实输入时钟同源的时钟信号;
将所述时钟信号分频至8k时钟信号;
将分频得到的所述8k时钟信号发送至外部时钟芯片。
4.根据权利要求2所述的方法,其特征在于,将所述数据报文进行相位调整的步骤包括:
将所述百兆速率的数据信号传输至物理编码子层,并接收经物理编码子层解码得到的数据报文;
检测解码得到的数据报文的数据包头与所述百兆速率的数据信号的数据包头之间的相位差;
根据所述相位差,对所述解码得到的数据报文进行相位补偿。
5.根据权利要求4所述的方法,其特征在于,当所述数据报文为经过SFP光模块进行接收的报文时,将所述数据报文进行时间戳处理的步骤包括:
将相位补偿后的数据报文发送至媒体独立接口MII,并锁存时间戳;
在MII切换至千兆媒体独立接口GMII时,将所述时间戳插入所述相位补偿后的数据报文,获得百兆光口传输的数据报文。
6.根据权利要求1所述的方法,其特征在于,当所述数据报文为需要经过SFP光模块进行发送的报文时,将所述数据报文进行时间戳处理的步骤包括:
当检测到MII接收到数据报文时,记录出口时间;
根据所述出口时间修改数据报文的时间戳。
7.根据权利要求6所述的方法,其特征在于,当所述数据报文为需要经过SFP光模块进行发送的报文时,将所述数据报文进行速率匹配的步骤包括:
将所述数据报文传输至物理编码子层,并将经物理编码子层编码后的数据信号,复制预定份数。
8.一种光口实现装置,应用于现场可编程门阵列FPGA器件,其特征在于,所述装置包括:
接收模块,用于接收网络传输过程中的数据报文;
第一处理模块,用于当所述数据报文为经过SFP光模块进行接收的报文时,将SFP光模块发送的串行的百兆的数据报文转换成并行的千兆的数据信号;查找千兆串并转换后的数据信号的比特跳变位置,以此确定比特边界,根据该比特边界确定采样点,其中,当某一时钟周期没有检测到比特跳变,则保持前一次确定的比特边界,通过该比特边界确定采样点以获取采样数据;根据所述采样数据获得百兆速率的数据信号,依据过采样得到的百兆速率的数据信号进行时钟恢复,获得百兆光口传输的第一方向报文;
第二处理模块,用于当所述数据报文为需要经过SFP光模块进行发送的报文时,将所述数据报文依次进行时间戳处理、速率匹配以及千兆串并转换,获得百兆光口传输的第二方向报文。
9.根据权利要求8所述的装置,其特征在于,所述第一处理模块包括:
第一处理单元,用于在将所述数据报文进行千兆串并转换之后,将经千兆串并转换后的数据信号,根据比特跳变的位置锁定采样点并获取采样数据;
第一获取单元,用于根据所述采样数据获得百兆速率的数据信号。
10.一种现场可编程门阵列FPGA器件,其特征在于,所述FPGA器件包括如权利要求8至9任一项所述的光口实现装置。
CN201610392131.8A 2016-06-03 2016-06-03 一种光口实现方法、装置及现场可编程门阵列器件 Active CN107465965B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201610392131.8A CN107465965B (zh) 2016-06-03 2016-06-03 一种光口实现方法、装置及现场可编程门阵列器件
PCT/CN2017/087076 WO2017206954A1 (zh) 2016-06-03 2017-06-02 一种光口实现方法、装置及现场可编程门阵列器件

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610392131.8A CN107465965B (zh) 2016-06-03 2016-06-03 一种光口实现方法、装置及现场可编程门阵列器件

Publications (2)

Publication Number Publication Date
CN107465965A CN107465965A (zh) 2017-12-12
CN107465965B true CN107465965B (zh) 2022-05-20

Family

ID=60479157

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610392131.8A Active CN107465965B (zh) 2016-06-03 2016-06-03 一种光口实现方法、装置及现场可编程门阵列器件

Country Status (2)

Country Link
CN (1) CN107465965B (zh)
WO (1) WO2017206954A1 (zh)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111130701A (zh) * 2019-12-31 2020-05-08 深圳市源拓光电技术有限公司 一种不同速率以太网端口之间速率自动适配的方法及光模块
US11003206B1 (en) 2020-01-03 2021-05-11 Rockwell Collins, Inc. Field-programmable gate array precision input timing
CN111541956B (zh) * 2020-04-20 2021-11-23 深圳市三旺通信股份有限公司 光口自适应方法、装置、交换机与计算机可读存储介质
CN113328962A (zh) * 2021-06-21 2021-08-31 重庆立讯时刻数字科技有限公司 一种具有微调结构的路由器及其通信控制方法
CN113747278B (zh) * 2021-09-13 2023-06-27 上海安路信息科技股份有限公司 基于fpga的百兆光物理层及其装置
CN113903366A (zh) * 2021-10-08 2022-01-07 安徽国芯智能装备有限公司 一种适用于直写光刻机的高速数据传输系统
CN114070868B (zh) * 2021-11-16 2023-11-07 四川九洲空管科技有限责任公司 一种二次雷达及防撞系统的高速数据传输方法
CN114143157A (zh) * 2021-11-22 2022-03-04 上海思源弘瑞自动化有限公司 基于fpga的以太网数据恢复方法、装置及电气设备
CN114338559B (zh) * 2021-12-15 2024-03-22 杭州迪普信息技术有限公司 一种报文保序的方法及装置
CN114301856B (zh) * 2021-12-29 2023-10-03 上海赫千电子科技有限公司 基于fpga的千兆gmii数据传输方法和装置
CN114629833B (zh) * 2022-03-31 2023-05-02 中国电子科技集团公司第三十四研究所 一种sptn设备自动测试系统及方法
CN114979494B (zh) * 2022-06-28 2023-07-21 重庆紫光华山智安科技有限公司 通信模式控制方法、装置、摄像机及可读存储介质
CN117749263B (zh) * 2024-02-08 2024-04-26 合肥国家实验室 基于空间激光通信的接收装置及空间激光通信系统

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102710424A (zh) * 2012-05-30 2012-10-03 曙光信息产业(北京)有限公司 一种千兆万兆多功能网卡及其实现方法
CN104717006A (zh) * 2015-01-09 2015-06-17 北京奥普维尔科技有限公司 用于对多个光模块同时进行测试的系统及方法
CN104993982A (zh) * 2015-05-19 2015-10-21 南京国电南自电网自动化有限公司 一种fpga芯片内置phy收发器功能的以太网实现系统
CN105162658A (zh) * 2015-09-11 2015-12-16 烽火通信科技股份有限公司 用于网络类核心芯片技术开发的通用验证平台及方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102004014695B4 (de) * 2003-03-26 2007-08-16 Infineon Technologies Ag Takt- und Datenwiedergewinnungseinheit
CN102447554B (zh) * 2011-11-02 2018-01-19 中兴通讯股份有限公司 过采样并行数据恢复方法和装置
CN104639410A (zh) * 2013-11-13 2015-05-20 沈阳高精数控技术有限公司 一种现场总线光纤通信接口的设计方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102710424A (zh) * 2012-05-30 2012-10-03 曙光信息产业(北京)有限公司 一种千兆万兆多功能网卡及其实现方法
CN104717006A (zh) * 2015-01-09 2015-06-17 北京奥普维尔科技有限公司 用于对多个光模块同时进行测试的系统及方法
CN104993982A (zh) * 2015-05-19 2015-10-21 南京国电南自电网自动化有限公司 一种fpga芯片内置phy收发器功能的以太网实现系统
CN105162658A (zh) * 2015-09-11 2015-12-16 烽火通信科技股份有限公司 用于网络类核心芯片技术开发的通用验证平台及方法

Also Published As

Publication number Publication date
CN107465965A (zh) 2017-12-12
WO2017206954A1 (zh) 2017-12-07

Similar Documents

Publication Publication Date Title
CN107465965B (zh) 一种光口实现方法、装置及现场可编程门阵列器件
US6449315B2 (en) Serial line synchronization method and apparatus
US8295310B2 (en) Inter-packet gap network clock synchronization
US6496540B1 (en) Transformation of parallel interface into coded format with preservation of baud-rate
CN101534185B (zh) 时间同步装置、方法和系统
US8660152B2 (en) Multi-frame network clock synchronization
US7860125B2 (en) Flexible time stamping
CN113612564B (zh) 一种报文处理的方法和网络设备
US9019996B2 (en) Network clock synchronization floating window and window delineation
US20020129379A1 (en) System and method for transmitting data on return path of a cable television system
US20040028164A1 (en) System and method for data transition control in a multirate communication system
JPWO2008029438A1 (ja) データ再生回路
US11082539B2 (en) System and method for performing interpacket gap repair for lossy protocols
US20150055644A1 (en) Precise timestamping of ethernet packets by compensating for start-of-frame delimiter detection delay and delay variations
JPS59214357A (ja) リング通信システム
US9112627B2 (en) System and method for advanced adaptive pseudowire
CN102685091B (zh) 一种万兆以太网变速箱Fifo读写控制及容错系统
US9143420B2 (en) Data transport system, receiver and transmitter
CN101621346B (zh) 一种具有自适应反馈的源同步接收装置及源同步方法
CN108111224B (zh) 一种异步光纤通信方法、装置及网络
JP5207018B2 (ja) マルチレート受信装置
WO2009121421A1 (en) Method and apparatus for transferring timing information between clock domains
CN111181677B (zh) 时间同步方法、网络设备及存储介质
US20190394304A1 (en) System and method for enabling lossless interpacket gaps for lossy protocols
CN102045155B (zh) 一种时间信息传送方法和装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant