CN107437797A - 电源钳位电路及其操作方法 - Google Patents
电源钳位电路及其操作方法 Download PDFInfo
- Publication number
- CN107437797A CN107437797A CN201710389340.1A CN201710389340A CN107437797A CN 107437797 A CN107437797 A CN 107437797A CN 201710389340 A CN201710389340 A CN 201710389340A CN 107437797 A CN107437797 A CN 107437797A
- Authority
- CN
- China
- Prior art keywords
- voltage
- node
- output
- detector
- clamp circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/08—Modifications for protecting switching circuit against overcurrent or overvoltage
- H03K17/081—Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit
- H03K17/0814—Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit by measures taken in the output circuit
- H03K17/08142—Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit by measures taken in the output circuit in field-effect transistor switches
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H9/00—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
- H02H9/04—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/003—Modifications for increasing the reliability for protection
- H03K19/00315—Modifications for increasing the reliability for protection in field-effect transistor circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/01—Shaping pulses
- H03K5/08—Shaping pulses by limiting; by thresholding; by slicing, i.e. combined limiting and thresholding
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Electronic Switches (AREA)
Abstract
本发明公开一种电源钳位电路,包括具有第一电源电压的第一节点,具有第二电源电压的第二节点及连接在所述第一节点和所述第二节点之间的电压检测器,所述电压检测器包含第一输出节点。钳位电路连接在所述第一节点和所述第二节点之间。所述电压检测器被配置为响应所述第一电源电压和所述第二电源电压之间的差值超过预定阈值电压,将所述第一输出节点驱动至所述第一电源电压。所述钳位电路被配置为响应于所述第一或第二输出节点被驱动至所述第一电源电压,建立所述第一节点和所述第二节点之间的导电通路。本发明还公开了操作电源钳位电路的方法。
Description
技术领域
本发明的实施例一般地涉及半导体技术领域,更具体地涉及电源钳位电路及其操作方法。
背景技术
集成电路(IC)潜在地被暴露于由于能够影响电路可靠性的电源电涌和其他电源所导致的电过应力(EOS,electrical over-stress)事件。在EOS事件期间,用于向电路输送电力的导体或节点上的电压电平大体高于正常电压电平,因此电路部件受到损坏。由于薄氧化物和低结击穿电压增强的易损性,随着IC尺寸的缩减,EOS关注增加。
相比于上升时间快且持续时间短的短暂的静电放电(ESD)事件,EOS事件具有更慢的上升时间,更高的能量和/或更宽范围的脉冲宽度。因此,防止EOS事件的保护电路需要与用于ESD事件不同的方法。在大部分情况中,ESD保护电路形成于IC芯片上,以在所有制造和封装过程中解决ESD威胁,而一些离散的EOS或系统ESD保护电路元件设置于该芯片外侧。
在一些现有方法中,通过二极管串设置EOS电路,二极管串在EOS事件中保护灵敏电路元件,但允许在正常的电路操作中发生显著的漏电流。用于一些方法中的多晶硅二极管需要足够大以在EOS事件中避免生成显著的热量。
发明内容
根据本发明的一方面,提供了一种电源钳位电路,包括:第一节点,被配置为具有第一电源电压;第二节点,被配置为具有第二电源电压;电压检测器,连接在所述第一节点和所述第二节点之间,所述电压检测器包括第一输出节点;以及钳位电路,连接在所述第一节点和所述第二节点之间,其中,所述电压检测器被配置为响应于所述第一电源电压和所述第二电源电压之间的差值超过预定阈值电压,将所述第一输出节点驱动至所述第一电源电压,所述钳位电路被配置为响应于所述第一输出节点被驱动至所述第一电源电压,建立所述第一节点和所述第二节点之间的导电通路。
根据本发明的另一方面,提供了一种电源钳位电路,包括:第一节点,被配置为具有第一电源电压;第二节点,被配置为具有第二电源电压;电压检测器,连接在所述第一节点和所述第二节点之间,所述电压检测器包括第一输出节点;瞬态检测器,连接在所述第一节点和所述第二节点之间,所述瞬态检测器包括第二输出节点;驱动电路,连接在所述第一节点和所述第二节点之间;及钳位电路,连接在所述第一节点和所述第二节点之间,所述钳位电路被配置为响应于控制电压,在所述第一节点和所述第二节点之间建立导电通路,其中,所述电压检测器被配置为响应于所述第一电源电压和所述第二电源电压之间的差值超过预定阈值电压,在所述第一输出节点上输出第一逻辑值,所述瞬态检测器被配置为响应于所述第一电源电压和所述第二电源电压之间的差值的变化率超过预定阈值变化,在所述第二输出节点上输出第二逻辑值,以及所述驱动电路被配置为响应于所述第一逻辑值和所述第二逻辑值,输出所述控制电压。
根据本发明的又一方面,提供了一种操作电源钳位电路的方法,所述方法包括:利用电压检测器检测到第一电源节点上的第一电源节点电压和第二电源节点上的第二电源节点电压之间的差值超过预定阈值电压;响应于检测到的所述差值超过所述预定阈值,通过将所述电压检测器的第一输出节点驱动至所述第一电源节点电压,生成第一输出电压值;及基于所述第一输出电压值,利用钳位电路建立所述第一电源节点和所述第二电源节点之间的导电通路。
附图说明
本发明的一个或多个实施例的细节将在下列附图和说明中进行具体说明。通过说明、附图和权利要求书,本发明的其他特征和优势将显而易见。
图1是根据一些实施例的电源钳位电路的示意图。
图2是根据一些实施例的电源钳位电路的示意图。
图3是根据一些实施例的电压检测器的示意图。
图4是根据一些实施例的驱动电路的示意图。
图5是根据一些实施例的钳位电路的示意图。
图6是根据一些实施例的瞬态检测器的示意图。
图7A至图7C是根据一些实施例的电源钳位电路的示意图。
图8是根据一些实施例的操作电源钳位电路的方法的流程图。
各个图中的相同参考符号均指示相同元件。
具体实施方式
以下使用具体语言公开附图中所示的实施例或示例。然而,应当理解,实施例和示例不意欲对本发明进行限定。对于相关技术领域内普通技术人员而言,本公开实施例中的任何改变和修改及任何本文件中公开的原理的进一步应用是通常会发生的。
在各种实施例中,通过在第一电源节点和第二电源节点之间建立局部电流通路,电源钳位电路响应于检测到的EOS事件。该局部电流通路用作电源钳位,从而保护连接到该电源节点的其他电路以免完全暴露于由EOS事件输送的能量。
在各种实施例中,电源钳位电路(power clamp circuit)包括被配置为具有第一电源电压的第一节点和被配置为具有第二电源电压的第二节点。包括有第一输出节点的电压检测器与钳位电路连接在该第一节点和该第二节点之间。该电压检测器被配置为响应于该第一电源电压和该第二电源电压之间的差值超过预定的阈值电压(predeterminedthreshold voltage value),向该第一输出节点输出第一电压值,且该钳位电路被配置为响应于该第一电压值,建立该第一节点和该第二节点之间的导电通路。在一些实施例中,连接在该第一节点和该第二节点之间的驱动电路被配置为接收该第一电压值并向该钳位电路输出控制电压。
在一些实施例中,包括第二输出节点的瞬态检测器也连接在该第一节点和该第二节点之间。该瞬态检测器被配置为响应于该第一电源电压和该第二电源电压的上升沿的斜率之间的瞬态差值超过预定的阈值变化(predetermined threshold change value),向该第二输出节点输出第二电压值。该驱动电路被配置为响应于该第一电压值和该第二电压值,向该钳位电路输出该控制电压。
图1是根据一些实施例的电源钳位电路100的示意图。电源钳位电路100包括第一电源节点N1和第二电源节点N2。电压检测器110、驱动电路120和钳位电路130并联地连接在第一节点N1和第二节点N2之间。在一些实施例中,电压检测器110的输出节点112与驱动电路120的输入节点122连接,且驱动电路120的输出节点124与钳位电路130的输入节点132连接。在一些实施例中,驱动电路120不存在,电压检测器的输出节点112与钳位电路130的输入节点132连接。
在一些实施例中,包括电压检测器110、钳位电路130和驱动电路120(如果存在的话)的电源钳位电路100的部件为单个IC芯片的部件。
第一节点N1被配置为具有第一电源电压。在稳态操作中,该第一电源电压具有第一直流(DC)电压值。在一些实施例中,该第一DC电压值是与第一电源节点N1连接的功能电路(未示出)的VDD。在一些实施例中,该第一DC电压值是1.8V的VDD值。在一些实施例中,该第一DC电压值是0.8V的VDD值。在各种实施例中,与第一电源节点N1连接的功能电路是通信、音频、处理器、存储器、电力电子系统、专用集成电路(ASIC)、通用串行总线(USB)或其他类型界面、逻辑、信号处理或相似类型的电路。在一些实施例中,该功能电路和电源钳位电路100是相同IC芯片的部件。
第二电源节点N2被配置为具有第二电源电压。在稳态操作中,该第二电源电压具有不同于该第一DC电压值的第二DC电压值。在一些实施例中,该第二DC电压值是与第一电源节点N1和第二电源节点N2连接的功能电路的VSS。在一些实施例中,该第二DC电压值是与第一电源节点N1和第二电源节点N2连接的功能电路的接地参考电压。
在一些实施例中,第一DC电压值和/或第二DC电压值包括一个或多个非DC电压分量,但是本技术领域内的普通技术人员应当将其理解为有效的DC电压。例如,第一DC电压值和第二DC电压值中的一个或两者可包括幅值显著小于该第一DC电压值或该第二DC电压值的该DC分量的交流(AC)噪音信号。
电压检测器110被配置为检测第一电源节点N1上的该第一电源电压和第二电源节点N2上的该第二电源电压之间的差值以与预定的阈值电压相比较。电压检测器110被配置为基于该差值和该预定的阈值电压之间的比较,输出输出节点112上的输出电压。如果该第一电源电压和该第二电源电压之间的差值小于或等于该预定的阈值电压,则电压检测器110被配置为向输出节点112输出第一输出电压值。如果该第一电源电压和该第二电源电压之间的差值超过该预定的阈值电压,则电压检测器110被配置为向输出节点112输出不同于该第一输出电压值的第二输出电压值。
对于在稳态操作期间具有额定第一DC电压值和额定第二DC电压值的电源钳位电路100的应用而言,电压检测器110被配置为通过选取大于该额定第一DC电压值和额定第二DC电压值之间的差值的预定的阈值电压来检测EOS事件。在操作期间,正常的稳态操作或正常的通电至稳态正常供电/从稳态断电期间,该第一电源电压值和该第二电源电压值之间的该差值等于或小于该预定的阈值电压,所以电压检测器110输出该第一输出电压值。EOS事件期间,在操作中,该第一电源电压相对于该第二电源电压具有高于该预定的阈值电压的值,所以电压检测器110输出该第二输出电压值。
在一些实施例中,该第一输出电压值表示第一逻辑值,例如,高或低,且该第二输出电压值表示第二逻辑值,例如低或高。在一些实施例中,电压检测器110被配置为通过将输出节点112驱动至该第一电源电压或该第二电源电压中的一个而生成该第一输出电压值或该第二输出电压值中的一个。在一些实施例中,电压检测器110被配置为用于将输出节点112驱动至该第一电源电压或该第二电源电压中的一个而生成该第一输出电压值或该第二输出电压值,并通过将输出节点112驱动至该第一电源电压或该第二电源电压中的另一个而生成该第一输出电压值或该第二输出电压值中的另一个。
以下参考图3论述可用作电压检测器110的电路的非限制性示例。
驱动电路120被配置为从节点112接收输出电压,响应于来自节点112的该输出电压而生成输出电压,并向输出节点124输出该输出电压。为了输出该输出电压,驱动电路120被配置为输出足够用以驱动钳位电路130的输入节点132处所具有的负载的电流,从而该负载在预定时间内具有该输出电压。在一些实施例中,该负载是与钳位电路130的晶体管的栅极端相关联的电容性负载,且足够用以驱动该负载的该电流基于该晶体管的切换时间。
在一些实施例中,生成该输出电压包括生成逻辑值与来自节点112的该输出电压的逻辑值相反的输出电压。在一些实施例中,驱动电路120包括反相器,该反相器被配置为生成逻辑值与来自节点112的该输出电压的逻辑值相反的输出电压。在一些实施例中,除输出节点124外,驱动电路120还包括一个或多个输出节点(未示出)。以下参考电路400A和图4论述可用作驱动电路120的电路的非限制性示例。
钳位电路130被配置为用于接收控制电压并选择性地在第一电源节点N1和第二电源节点N2之间建立电流通路。钳位电路130被配置为响应于具有第一控制电压值的控制电压,建立该电流通路,且响应于具有第二控制电压值的控制电压,不建立该电流通路。
钳位电路130的输入节点132与驱动电路120的输出节点124连接且该控制电压是输出节点124上的驱动电路120的该输出电压。在一些实施例中,驱动电路120不存在,钳位电路130的输入节点132与电压检测器110的输出节点112连接,且该控制电压是输出节点112上的该输出电压。
在一些实施例中,钳位电路130包括响应于该控制电压的开关。在一些实施例中,该开关是n型金属氧化物半导体(NMOS)晶体管,该NMOS晶体管的栅极与输入节点132连接,且该电流通路包括NMOS晶体管的沟道。在一些实施例中,该开关是p型金属氧化物半导体(PMOS)晶体管,该PMOS晶体管的栅极与输入节点132连接,且该电流通路包括PMOS晶体管的沟道。
在一些实施例中,除输入节点132外,钳位电路130还包括一个或多个输入节点(未示出)。以下参考图5论述可用作钳位电路130的电路的非限制性示例。
电压检测器110、驱动电路120(如果存在的话)和钳位电路130被配置为响应于该第一电源电压和该第二电源电压之间的差值超过预定的阈值电压,建立第一电源节点N1和该第二电源节点N2之间的电流通路。因此,电源钳位电路100被配置为响应于EOS事件,在操作中用作电压钳位,从而相较于现有方法显著降低EOS对与第一电源节点N1和第二电源节点N2连接的其他电路的影响。
图2是根据一些实施例的电源钳位电路200的示意图。电源钳位电路200包括以上关于电源钳位电路100所论述的第一电源节点N1、第二电源节点N2、电压检测器110和钳位电路130。相比于电源钳位电路100,电源钳位电路200不包括驱动电路120。电源钳位电路200还包括并联地连接在第一电源节点N1和第二电源节点N2之间的瞬态检测器240和驱动电路220。瞬态检测器240包括输出节点242。驱动电路220包括与电压检测器110的输出节点112连接的第一输出节点222,与输出节点242连接的第二输入节点224和与钳位电路130的输入节点132连接的输出节点226。
在一些实施例中,包括电压检测器110、钳位电路130驱动电路和瞬态检测器240的电源钳位电路200的部件为单个IC芯片的部件。在一些实施例中,与第一电源节点N1和第二电源节点N2连接的电源钳位电路200和功能电路为相同的IC芯片的部件。
瞬态检测器240被配置为检测第一电源节点N1上的该第一电源电压和第二电源节点N2上的该第二电源电压之间的该差值的变化率。瞬态检测器240被配置为基于该差值的变化率,输出输出节点242上的输出电压。如果该第一电源电压和该第二电源电压之间的该差值的变化率等于或小于该预定阈值变化,则瞬态检测器240被配置为向输出节点242输出第一输出电压值。如果该第一电源电压和该第二电源电压之间的该差值的变化率超过该预定的阈值变化,则瞬态检测器240被配置为向输出节点242输出不同于该第一输出电压值的第二输出电压值。
通过选择大于期望来自连接到电源节点N1的功能电路的正常操作条件的变化率的预定的阈值变化,瞬态检测器240被配置为检测ESD事件。在操作中,过渡的通电或断电状态期间或稳态期间,该第一DC电压值和该第二DC电压值之间的该差值的变化率等于或小于该预定的阈值变化,所以瞬态检测器240输出该第一输出电压值。在ESD事件期间,在操作中,该第一电源电压相对于该第二电源电压的变化率超过该预定的阈值变化,所以瞬态检测器240输出该第二输出电压值。
在一些实施例中,该第一输出电压值表示第一逻辑值,例如,高或低,且该第二输出电压值表示第二逻辑值,例如低或高。以下参考图6论述可用作瞬态检测器240的电路的非限制性示例。
驱动电路220被配置为响应于电压检测器110的节点112上的输出电压和瞬态检测器240的节点242上的输出电压,生成该控制电压并向输出节点226输出该控制电压。如果节点112上的该输出电压值对应于该电源电压差值高于该预定的阈值电压的检测或节点242上的该输出电压值对应于该电源电压差值的变化率超过该预定的阈值变化的检测,则驱动电路220被配置为生成具有该第一控制电压值的控制电压。如果节点112上的该输出电压值不对应于该电源电压差值高于该预定阈值电压的检测或者节点242上的该输出电压值不对应于该电源电压差值的变化率超过该预定的阈值变化的检测,则驱动电路220被配置为生成具有该第二控制电压值的控制电压。
在一些实施例中,除输出节点226外,驱动电路220还包括一个或多个输出节点(未示出)。以下参考电路400B、电路400C和图4论述可用作驱动电路220的电路的非限制性示例。
电压检测器110、瞬态检测器240、驱动电路220和钳位电路130被配置为响应于该第一电源电压和该第二电源电压之间的差值超过预定的阈值电压或该第一电源电压和该第二电源电压之间的差值的变化率超过预定的阈值变化,建立第一电源节点N1和第二电源节点N2之间的电流通路。因此,电源钳位电路200被配置为响应于EOS和ESD事件在操作中用作电压钳位,从而相较于现有方法显著降低对与第一电源节点N1和第二电源节点N2连接的其他电路的影响。
图3是根据一些实施例的电压检测器的示意图。电压检测器300A、300B和300C的每一个可用作如上分别参照图1和2所述的电源钳位电路100或电源钳位电路200的电压检测器110。
电压检测器300A、300B和300C的每一个连接在第一电源节点N1和第二电源节点N2之间。在每个电压检测器中,PMOS晶体管T1和T2具有电连接到第一电源节点N1的源极端。晶体管T2的栅极端电连接到节点A处的晶体管T1的漏极端,且晶体管T1的栅极端电连接到输出节点C处的晶体管T2的漏极端。在一些实施例中,输出节点C对应电压检测器110的输出节点112。
在每个电压检测器中,二极管D1具有电连接到节点A的正极和电连接到节点B的负极。在一些实施例中,二极管D1是配置为二极管的晶体管。NMOS晶体管T3具有电连接到输出节点C的漏极端,电连接到第二电源节点N2的源极端和电连接到节点B的栅极端。电阻器R1具有电连接到输出节点C的第一端和电连接到第二电源节点N2的第二端。
在每个电压检测器中,一个或多个元件连接在节点B和第二电源节点N2之间。在电压检测器300A中,连接在节点B和第二电源节点N2之间的元件为串联连接的二极管D2和二极管D3。二极管D2的正极电连接到节点B且二极管D3的负极电连接到第二电源节点N2。
在电压检测器300B中,连接在节点B和第二电源节点N2之间的元件为串联连接的二极管D2和NMOS晶体管T4。二极管D2的正极电连接到节点B。NMOS晶体管T4配置为二极管,该二极管具有电连接到二极管D2的负极的栅极端和漏极端以及电连接到第二电源节点N2的源极端。
在电压检测器300C中,连接在节点B和第二电源节点N2之间的元件为串联连接的二极管D2与PMOS晶体管T5和T6。二极管D2的正极电连接到节点B。串联的PMOS晶体管中每个晶体管配置为二极管且连接在二极管D2的负极和第二电源节点N2之间。晶体管T5的源极端电连接到二极管D2的负极,且晶体管T6的漏极端和晶体管T6的栅极端均电连接到第二电源节点N2。
在电压检测器300A、电压检测器300B和电压检测器300C的每个中,选取连接在节点B和第二电源节点N2之间的两个或更多元件,从而在稳态操作期间或当供电或断电时,在节点A处足够用于正向偏置二极管D1和一个或多个元件的电压相对于第二电源节点N2上的第二DC电压值大于第一电源节点N1上的第一DC电压值。
对每个电压检测器而言,连接到电源节点N1的功能电路的稳态操作期间,流经负载R1的电流大致为零且第二电源节点N2将输出电源节点C驱动至第二DC电压值,从而在输出节点C上生成第二DC电压值。因此晶体管T1的栅极端也具有该第二DC电压值。因为晶体管T1的源极端具有该第一DC电压值,所述晶体管T1导通且节点A具有该第一DC电压值。
因为节点A和第一电源节点N1在稳态期间都具有该第一DC电压值,晶体管T2截止,从而防止电流从第一电源节点N1经由电阻器R1流向第二电源节点N2。因为节点A具有等于或小于足够正向偏置二极管D1和两个或更多元件的电压的该第一DC电压值,其中,该两个或更多元件连接在节点B和第二电源节点N2之间,所以二极管D1和两个或更多元件截止且无显著的漏电流在第一电源节点N1和第二电源节点N2之间流动。
从而配置电压检测器300A、电压检测器300B和电压检测器300C中的每个,从而在稳态操作中,通过第二电源节点N2驱动输出节点C,从而在输出节点C处生成该第二DC电压值。
在操作中,高于稳定状态值的第一电源电压值将节点A处的电压拉至正向偏置二极管D1和连接在节点B与第二电源节点N2之间的两个或更多元件的值。这种正向偏压值限定了用于晶体管T2的电连接到节点A的栅极端的钳位或参考电压值。因为晶体管T2的源极端电连接到第一电源节点N1,所以第一电源电压值使得晶体管T2被导通,其中,该第一电源电压值至少超过该参考电压值的晶体管T2的阈值电压。
晶体管T2的驱动电容被选择为高于晶体管T3的驱动电容。当晶体管T2导通时,输出节点C被驱动至朝向第一电源节点N1上的该第一电源电压值而不是驱动至朝向第二电源节点N2上的该第二电源电压值。朝向该第一电源电压值驱动的输出节点C使得晶体管T1截止,从而使得节点A和节点B具有该第二电源电压值,从而晶体管T3截止。随着晶体管T2导通且晶体管T3截止,第一电源节点N1驱动输出节点C且在输出节点C上生成该第一电源电压值。
选择连接在节点A和第二电源节点N2之间的元件确定了节点A的参考电压和晶体管T2的栅极端。通过晶体管T2的源极端电连接到第一电源节点N1,晶体管T2的参考电压和阈值电压形成预定阈值电压的基础,其中在操作中,每个电压检测器改变输出节点C处生成的电压值。在一些实施例中,晶体管T2具有在0.5V-1.5V范围内的阈值电压。
在电压检测器300A中,串联的二极管D1、D2和D3基于三个正向偏置的二极管限定了节点A的参考电压值。在一些实施例中,二极管D1、D2和D3中的每个具有0.6V-0.7V的正向偏压阈值且该参考电压值在1.8V-2.1V范围内。在一些实施例中,基于晶体管T2的参考电压值和阈值电压的该预定的阈值电压在2.3V-3.6V范围内。在一些实施例中,电压检测器300A是电源钳位电路的部件,其中在稳态操作中,第一电源节点N1上的第一DC电压值和第二电源节点N2上的第二DC电压值不同,为0.8V或1.8V。
在电压检测器300B中,串联的二极管D1、D2和晶体管T4基于两个正向偏置的二极管和配置为二极管的晶体管限定了节点A的参考电压值。在一些实施例中,二极管D1、D2和晶体管T4中的每个具有0.6V-0.7V的正向偏压阈值且该参考电压值在1.8V-2.1V范围内。在一些实施例中,基于晶体管T2的参考电压值和阈值电压的该预定的阈值电压在2.3V-3.6V范围内。在一些实施例中,电压检测器300B是电源钳位电路的部件,其中在稳态操作中,第一电源节点N1上的第一DC电压值和第二电源节点N2上的第二DC电压值不同,为0.8V或1.8V。
在电压检测器300C中,串联的二极管D1、D2和晶体管T5基于两个正向偏置的二极管和配置为二极管的两个晶体管限定了节点A的参考电压值。在一些实施例中,二极管D1、D2和晶体管T5和T6中的每个具有0.6V-0.7V的正向偏压阈值且该参考电压值在2.4V-2.8V范围内。在一些实施例中,基于晶体管T2的参考电压值和阈值电压的该预定的阈值电压在2.9V-4.3V范围内。在一些实施例中,电压检测器300C是电源钳位电路的部件,其中在稳态操作中,第一电源节点N1上的第一DC电压值和第二电源节点N2上的第二DC电压值不同,为0.8V或1.8V。
电压检测器300A、300B和300C为电压检测器的非限制性示例,该电压检测器可用作电源钳位电路100或电源钳位电路200中的电压检测器110。具有其他配置和其他范围的预定的阈值电压的其他电压检测器在本发明的范围内。
图4是根据一些实施例的驱动电路400A和400B的示意图。驱动电路400A和驱动电路400B的每一个连接在第一电源节点N1和第二电源节点N2之间。
驱动电路400A包括单个输入节点D和单个输出节点E。驱动电路400A可用作以上关于图1所论述的电源钳位电路100的驱动电路120。在一些实施例中,输入节点D对应驱动电路120的输入节点122且输出节点E对应驱动电路120的输出节点124。
驱动电路400A配置为反相器,该反相器包括串联连接的PMOS晶体管T7与NMOS晶体管T8。晶体管T7的源极端电连接到第一电源节点N1且晶体管T8的源极端电连接到第二电源节点N2。输入节点D电连接到晶体管T7的栅极端和晶体管T8的栅极端。晶体管T7的漏极端电连接到晶体管T8的漏极端和输出节点E。
从而驱动电路400A被配置为在操作中,具有高逻辑值的输入节点D上的电压使得在输出节点E上生成具有低逻辑值的电压,且具有低逻辑值的输入节点D上的电压使得在输出节点E上生成具有高逻辑值的电压。
驱动电路400B包括第一输入节点F、第二输出节点G和单个输入节点H。驱动电路400B可用作以上关于图2所论述的电源钳位电路200的驱动电路220。在一些实施例中,输入节点F对应驱动电路220的输入节点222,输入节点G对应驱动电路220的输入节点224且输出节点H对应驱动电路220的输出节点226。
驱动电路400B可配置为NOR门,该NOR门包括串联连接的PMOS晶体管T9、PMOS晶体管T10以及NMOS晶体管T11和NMOS晶体管T12并联组合。晶体管T9的源极端电连接到第一电源节点N1,晶体管T11的源极端电连接到第二电源节点N2且晶体管T12的源极端电连接到第二电源节点N2。
输入节点F将晶体管T9的栅极端电连接到晶体管T11的栅极端。输入节点G电连接到晶体管T10的栅极端和晶体管T12的栅极端。晶体管T9的漏极端电连接到晶体管T10的源极端。晶体管T10的漏极端、晶体管T11的漏极端和晶体管T12的漏极端电连接到输出节点H。
从而驱动电路400B被配置为在操作中,具有高逻辑值的输入节点F上的电压和/或具有高逻辑值的输入节点G上的电压使得在输出节点H上生成具有低逻辑值的电压。在操作中,具有低逻辑值的输入节点F上的电压和具有低逻辑值的输入节点G上的电压使得在输出节点H上生成具有高逻辑值的电压。
驱动电路400A和400B为可用于电源钳位电路100或电源钳位电路200中的驱动电路的非限制性示例。具有其他配置的其他驱动电路也在本发明的范围内。例如,在一些实施例中,驱动电路包括两个以上的输入节点和/或一个以上的输出节点。在一些实施例中,驱动电路包括一个或多个逻辑门,例如,OR、AND或NAND门,作为驱动电路400A和400B的逻辑门的替代物或补充物。
图5是根据一些实施例的钳位电路的示意图。钳位电路500A、500B和500C的每一个可用作如以上参照图1和2分别论述的电源钳位电路100或电源钳位电路200的钳位电路130。
钳位电路500A、500B、500C和500D中的每个连接在第一电源节点N1和第二电源节点N2之间且被配置为响应于一个或多个输入节点处的控制电压,选择性地建立第一电源节点N1和第二电源节点N2之间的电流通路。
钳位电路500A包括PMOS晶体管T13,该PMOS晶体管具有电连接到第一电源节点N1的源极端,电连接到第二电源节点N2的漏极端和电连接到输入节点I的栅极端。在一些实施例中,输入节点I对应钳位电路130的输入节点132。
钳位电路500B包括NMOS晶体管T14,该NMOS晶体管具有电连接到第一电源节点N1的漏极端,电连接到第二电源节点N2的源极端和电连接到输入节点J的栅极端。在一些实施例中,输入节点J对应于钳位电路130的输入节点132。
钳位电路500C包括串联连接的PMOS晶体管T15与二极管D4、D5和D6。二极管D4的正极电连接到第一电源节点N1,晶体管T15的漏极端电连接到第二电源节点N2且二极管D5和D6串联地电连接在二极管D4和晶体管T15之间。晶体管T15的栅极端电连接到输入节点K。在一些实施例中,输入节点K对应于钳位电路130的输入节点132。
钳位电路500D包括串联连接的PMOS晶体管T16和PMOS晶体管T17,其中,PMOS晶体管T16具有电连接到第一电源节点N1的源极端,PMOS晶体管T17具有电连接到第二电源节点N2的漏极端。晶体管T16的栅极端电连接到第一输入节点L且晶体管T17的栅极端电连接到第二输入节点M。
钳位电路500A、500B、500C和500D为钳位电路的非限制性示例,该钳位电路可用作电源钳位电路100或电源钳位电路200中的钳位电路130。具有用于响应于一个或多个输入节点处的控制电压选择性地建立第一电源节点N1和第二电源节点N2之间的电流通路的其他配置的其他钳位电路在本发明的范围内。
图6是根据一些实施例的瞬态检测器600的示意图。瞬态检测器600可用作上述关于图2所述的电源钳位电路200的瞬态检测器240。
瞬态检测器600连接在第一电源节点N1和第二电源节点N2之间且包括串联连接的电阻器R2与晶体管T18。晶体管T18通过具有电连接到第一电源节点N1的源极端和漏极端被配置为电容器,从而晶体管T18和电阻器R2形成RC电路。晶体管T18的栅极端电连接到电阻器R2的第一端和输出节点N2,且电阻器R2的第二端电连接到第二电源节点N2。在一些实施例中,输出节点N对应于瞬态检测器240的输出节点242。
在稳态操作中,改变晶体管T18的电容,从而晶体管T18的源极端和漏极端具有存在于第一电源节点N1上的第一电源电压。无显著电路流经电阻器R2,因此输出节点N具有存在于第二电源节点N2上的第二电源电压。在操作中,如下所述,变化率超过预定阈值变化的该第一电源电压的变化使得节点N与第一电源节点N1连接,从而该第一电源电压存在于节点N上。
对晶体管T18的电容值和电阻器R2的电阻值的选择使得瞬态检测器600具有预定阈值变化。该第一电源电压和该第二电源电压之间的差值的变化率超过预定阈值变化使得瞬态检测器600在输出节点N上生成该第一电源电压。该第一电源电压和该第二电源电压之间的差值的变化率等于或小于该预定阈值变化使得瞬态检测器600在输出节点N上生成该第二电源电压。
瞬态检测器600是瞬态检测器的非限制性实施例,该瞬态检测器可用作电源钳位电路200中的瞬态检测器240。具有其他配置的其他瞬态检测器也涵盖在本发明的范围内。
图7A是根据一些实施例的电源钳位电路700A的示意图。在一些实施例中,电源钳位电路700A包括第一电源节点N1、第二电源节点N2、电压检测器110、钳位电路130和瞬态检测器240,上文中关于电源钳位电路100和电源钳位电路200对其中的每个进行了论述。相比于电源钳位电路100,电源钳位电路700A不包括驱动电路120。电源钳位电路700A也包括第三电源节点N3、连接在第一电源节点N1和第三电源节点N3之间的电压检测器710A和连接在第一电源节点N1和第二电源节点N2之间的驱动电路720。电压检测器710A包括输出节点712A且驱动电路720包括与电压检测器710A的输出节点712A连接的第一输入节点721,与瞬态检测器240的输出节点242连接的第二输入节点722,与电压检测器110的输出节点112连接的第三输入节点723和与钳位电路130的输入节点132连接的输出节点726。在一些实施例中,电源钳位电路700A不包括瞬态检测器240、瞬态检测器240的输出节点242或驱动电路720的第二输入节点722。
第三电源节点N3被配置为用于具有第三电源电压。在稳态操作中,该第三电源电压具有如上关于电源钳位电路200论述的该第一DC电压值和该第二DC电压值之间的第三DC电压值。在一些实施例中,该第一DC电压值是与第一电源节点N1和第二电源节点N2连接的第一功能电路的VDDIO且该第三DC电压值是与第三电源节点N3和第二电源节点N2连接的第二功能电路的VDDCORE。在一些实施例中,VDDIO具有额定值1.8V。在一些实施例中,VDDCORE具有额定值0.8V。
电压检测器710A被配置为类似于以上关于电源钳位电路100论述的电压检测器110工作,但是基于不同于电压检测器100的第一预定的阈值电压的第二预定的阈值电压工作。因此,如果该第一电源电压和该第三电源电压之间的差值等于或小于该第二预定的阈值电压,则电压检测器710A被配置为向输出节点712A输出第一输出电压值。如果该第一电源电压和该第三电源电压之间的该差值超过该第二预定的阈值电压,则电压检测器710A被配置为向输出节点712A输出不同于该第一输出电压值的第二输出电压值。
通过选择大于该第一DC电压值和该第三DC电压值之间的差值的第二预定的阈值电压,电压检测器710A被配置为检测EOS事件。在操作中,在稳态期间或在供电或断电时,该第一DC电压值和该第三DC电压值之间的该差值等于或小于该第二预定的阈值电压,所以电压检测器710A输出该第一输出电压值。在EOS事件期间,在操作中,该第一电源电压相对于该第三电源电压具有高于该第二预定阈值电压的值,所以电压检测器710A输出该第二输出电压值。
驱动电路720被配置为响应于电压检测器710A的节点712A上的输出电压、瞬态检测器240的节点242上的输出电压和电压检测器110的节点112上的该输出电压,在输出节点726上生成该控制电压。如果节点112上的输出电压值对应于第一电源电压差值高于第一预定阈值电压值的检测,如果节点242上的输出电压值对应于第一电源电压差值的变化率超过该阈值变化的检测或如果节点712A上的输出电压值对应于第二电源电压差值高于第二阈值电压的检测,则驱动电路720被配置为生成具有第一控制电压值的控制电压。如果节点112上的输出电压值对应于第一电源电压差值等于或小于第一预定阈值电压的检测,节点242上的该输出电压值对应于第一电源电压差值的变化率等于或小于阈值变化的检测且节点712A上的输出电压值对应于第二电源电压差值等于或小于第二阈值电压的检测,则驱动电路720被配置为生成具有第二控制电压值的控制电压。
在一些实施例中,电源钳位电路700A不包括瞬态检测器240,且驱动电路720被配置为响应于电压检测器710A的节点712A上的输出电压和电压检测器110的节点112上的输出电压,在输出节点726上生成控制电压。在一些实施例中,如果节点112上的输出电压值对应于第一电源电压差值高于第一预定阈值电压的检测或如果节点712A上的输出电压值对应于第二电源电压差值高于该第二阈值电压的检测,则驱动电路720被配置为生成具有第一控制电压值该控制电压。在一些实施例中,如果节点112上的输出电压值对应于第一电源电压差值等于或小于该第一预定阈值电压的检测且节点712A上的输出电压值对应于第二电源电压差值等于或小于第二阈值电压的检测,则驱动电路720被配置为生成具有第二控制电压值的控制电压。
图7B是根据一些实施例的电源钳位电路700B的示意图。在一些实施例中,电源钳位电路700B包括第一电源节点N1、第二电源节点N2、第三电源节点N3、电压检测器110、驱动电路720、钳位电路130和瞬态检测器240,其中上文中参考电源钳位电路700A对其中的每个进行了论述。代替电压检测器710A,电源钳位电路700B包括连接在第三电源节点N3和第二电源节点N2之间的电压检测器710B。电压检测器710B包括输出节点712B且驱动电路720包括与瞬态检测器240的输出节点242连接的第一输入节点721,与电压检测器110的输出节点112连接的第二输入节点722,与电压检测器710B的输出节点112连接的第三输入节点723和与钳位电路130的输入节点132连接的输出节点726。在一些实施例中,电源钳位电路700B不包括瞬态检测器240、瞬态检测器240的输出节点242或驱动电路720的第一输入节点721。
电压检测器710B被配置为类似于以上关于电源钳位电路100论述的电压检测器110工作,但是基于不同于电压检测器100的第一预定阈值电压的第三预定阈值电压工作。因此,如果第三电源电压和第二电源电压之间的差值等于或小于第三预定阈值电压,则电压检测器710B被配置为向输出节点712B输出第一输出电压值。如果第三电源电压和第二电源电压之间的差值超过该第三预定阈值电压,则电压检测器710B被配置为向输出节点712B输出不同于第一输出电压值的第二输出电压值。
在一些实施例中,第三预定阈值电压不同于第二预定阈值电压。在一些实施例中,第三预定阈值电压与第二预定阈值电压相同。
图7C是根据一些实施例的电源钳位电路700C的示意图。在一些实施例中,电源钳位电路700C包括第一电源节点N1、第二电源节点N2、第三电源节点N3、电压检测器110、电压检测器710A、电压检测器710B、钳位电路130和瞬态检测器240,在上文中参考电源钳位电路700A和700B对其中的每个进行了论述。代替驱动电路720,电源钳位电路700C包括连接在第一电源节点N1和第二电源节点N2之间的驱动电路725。驱动电路725包括与电压检测器710A的输出节点712A连接的第一输入节点721,与瞬态检测器240的输出节点242连接的第二输入节点722,与电压检测器110的输出节点112连接的第三输入节点723,与电压检测器710B的输出节点712B连接的第四输入节点724和与钳位电路130的输入节点132连接的输出节点726。在一些实施例中,电源钳位电路700C不包括瞬态检测器240、瞬态检测器240的输出节点242或驱动电路725的第二输入节点722。
驱动电路725被配置为响应于电压检测器710A的节点712A上的输出电压,瞬态检测器240的节点242上的输出电压和电压检测器110的节点112上的输出电压和电压检测器710B的节点712B上的输出电压,在输出节点726上生成控制电压。如果节点112上的输出电压值对应于第一电源电压差值高于第一预定阈值电压的检测,如果节点242上的输出电压值对应于第一电源电压差值的变化率超过该阈值变化的检测,如果节点712A上的输出电压值对应于第二电源电压差值高于第二阈值电压的检测或如果节点712B上的该输出电压对应于第三电源电压差值高于第三阈值电压的检测,则驱动电路725被配置为生成具有第一控制电压值的控制电压。如果节点112上的输出电压值对应于第一电源电压差值等于或小于该第一预定阈值电压的检测,节点242上的输出电压值对应于第一电源电压差值的变化率等于或小于阈值变化的检测,节点712A上的输出电压值对应于第二电源电压差值等于或小于该第二阈值电压的检测且节点712B上的输出电压值对应于第三电源电压差值等于或小于第三阈值电压的检测,则驱动电路725被配置为用于生成第二控制电压值的控制电压。
在一些实施例中,电源钳位电路700A不包括瞬态检测器240,且驱动电路725被配置为响应于电压检测器710A的节点712A上的输出电压,电压检测器110的节点112上的输出电压和电压检测器710B的节点712B上的输出电压,在输出节点726上生成控制电压。在一些实施例中,如果节点112上的输出电压值对应于第一电源电压差值高于第一预定阈值电压的检测,如果节点712A上的该输出电压值对应于第二电源电压差值高于该第二预定阈值电压的检测或如果节点712B上的该输出电压值对应于第三电源电压差值高于第三阈值电压的检测,则驱动电路725被配置为生成具有第一控制电压值的控制电压。在一些实施例中,如果节点112上的输出电压值对应于第一电源电压差值等于或小于第一预定阈值电压的检测,节点712A上的该输出电压值对应于第二电源电压差值等于或小于第二阈值电压的检测且节点712B上的该输出电压值对应于第三电源电压差值等于或小于该第三阈值电压的检测,则驱动电路725被配置为生成具有第二控制电压值的控制电压。
电源钳位电路700A、700B和700C中的每一个被配置为与电源钳位电路100和电源钳位电路200相似地响应EOS和ESD事件。通过包括电压检测器710A和/或电压检测器710B和响应于电压检测器710A和/或电压检测器710B的驱动电路720或驱动电路725,电源钳位电路700A、700B和700C中的每一个被配置为响应包括第三电源节点N3的电路上的EOS事件。
电源钳位电路700A、700B和700C是用于包括三个电源节点的电路配置的电源钳位电路的非限制性示例。用于包括三个以上的电源节点的电路配置的基于电压检测器的具有相似配置的其他电源钳位电路在本发明的范围内。
图8是根据一些实施例的操作电源钳位电路的方法800的流程图。能够利用如上所述的电源钳位电路100、200、700A、700B和700C中的任一种实施方法800。
在操作802中,电压检测器检测到第一电源节点电压和第二电源节点电压之间的第一差值超过第一预定阈值电压。在各种实施例中,该电压检测器是以上关于电源钳位电路100、200、700A、700B和700C所述的电压检测器110、100A、300B或300C中的一个。在各种实施例中,该第一电源节点电压是第一电源节点N1上的电源节点电压且该第二电源节点电压是以上关于电源钳位电路100、200、700A、700B和700C所述的第二电源节点N2上的电源节点电压。
在操作804中,响应于检测到第一差值超过该第一预定阈值,电压检测器在电压检测器的第一输出节点处生成第一输出电压值。在一些实施例中,生成第一输出电压值包括将第一输出节点驱动至第一电源节点电压。在一些实施例中,具有第一电源节点电压的第一电源节点是第一电源节点N1。在一些实施例中,将第一输出节点驱动至第一电源节点电压包括利用开关将第一输出节点电连接到第一电源节点。在一些实施例中,将第一输出节点驱动至第一电源节点电压包括利用PMOS晶体管将第一输出节点电连接到第一电源节点。
在操作806中,在一些实施例中,驱动电路接收来自电压检测器的第一输出电压值。在各种实施例中,通过以上关于电源钳位电路100、200、700A、700B和700C所述的驱动电路120、220、400A或400B中的一个来接收第一输出电压值。
在操作808中,在一些实施例中,驱动电路向钳位电路输出控制电压,该控制电压具有基于第一输出电压值的控制电压值。
在操作810中,基于第一输出节点处的第一输出电压值,钳位电路在第一电源节点和具有第二电源节点电压的第二电源节点之间建立导电通路。在一些实施例中,钳位电路接收来自电压检测器的第一输出电压值。在一些实施例中,钳位电路接收来自驱动电路的控制电压值。在各种实施例中,建立导电通路包括利用以上关于电源钳位电路100、200、700A、700B和700C所述的钳位电路130、500A、500B、500C或500D中的一个建立导电通路。
在操作812中,在一些实施例中,瞬态检测器检测到第一电源节点电压和第二电源节点电压之间差值的变化率超过预定阈值变化。在各种实施例中,该瞬态检测器是以上关于电源钳位电路200、700A、700B和700C所述的瞬态检测器240或600中的一个。
在操作814中,在一些实施例中,响应于检测到变化率超过预定阈值变化,瞬态检测器在该瞬态检测器的第二输出节点上输出第二输出电压值。
在操作816中,在一些实施例中,驱动电路接收来自瞬态检测器的第二输出节点的第二输出电压值。
在操作818中,在一些实施例中,驱动电路进一步基于该第二输出电压值,输出具有控制电压值的控制电压。
在操作820中,在一些实施例中,第二电压检测器检测到第三电源节点电压和第一电源节点电压或第二电源节点电压中的一个之间的第二差值超过第二预定阈值电压。在各种实施例中,该第二电压检测器是电压检测器710A或710B中的一个且该第三电源节点电压是以上关于电源钳位电路700A、700B和700C所述的第三电源节点N3上的该第三电源节点电压。
在操作822中,在一些实施例中,响应于检测到第二差值,第二电压检测器在第二电压检测器的第三输出节点上输出第三输出电压值。
在操作824中,在一些实施例中,驱动电路接收来自第二电压检测器的第三输出节点的第三输出电压值。
在操作826中,在一些实施例中,驱动电路进一步基于第三输出电压值输出具有控制电压值的控制电压。
在一些实施例中,电路包括被配置为用于具有第一电源电压的第一节点,配置为具有第二电源电压的第二节点及连接在第一节点和第二节点之间的电压检测器,电压检测器包括第一输出节点。钳位电路连接在第一节点和第二节点之间,电压检测器被配置为响应于第一电源电压和第二电源电压之间的差值超过预定阈值电压,将该第一输出节点驱动至该第一电源电压,且钳位电路被配置为响应于第一输出节点被驱动至第一电源电压,建立第一节点和第二节点之间的导电通路。
在一些实施例中,所述电压检测器包括连接在所述第一节点和所述第二节点之间的开关。
在一些实施例中,所述电压检测器进一步包括参考节点,所述参考节点被配置为具有基于所述预定阈值电压的参考电压值,以及所述开关包括与所述参考节点连接的控制端。
在一些实施例中,电源钳位电路进一步包括连接在所述第一节点和所述第二节点之间的驱动电路,所述驱动电路连接至所述第一输出节点且被配置为基于所述第一输出节点的第一电压值,向所述钳位电路提供控制电压。
在一些实施例中,所述驱动电路包括反相器。
在一些实施例中,电源钳位电路进一步包括连接在所述第一节点和所述第二节点之间的瞬态检测器,所述瞬态检测器包括第二输出节点,其中,所述瞬态检测器被配置为响应于所述第一电源电压和所述第二电源电压之间的差值的变化率超过预定阈值变化,在所述第二输出节点上输出第二电压值,以及所述驱动电路连接所述第二输出节点且被配置为进一步响应于所述第二电压值,输出所述控制电压。
在一些实施例中,所述钳位电路包括p型金属氧化物半导体(PMOS)晶体管。
在一些实施例中,电源钳位电路进一步包括:第三节点,被配置为具有第三电源电压;另一电压检测器,连接在所述第三节点和所述第一节点或所述第二节点的预定节点之间,所述另一电压检测器包括第二输出节点;及驱动电路,连接在所述第一节点和所述第二节点之间,所述驱动电路连接至所述第一输出节点和所述第二输出节点且被配置为基于所述第一输出节点的第一电压值和所述第二节输出节点的第二电压值,向所述钳位电路提供控制电压,其中,所述另一电压检测器被配置为响应于所述第三电源电压和所述预定节点上的电压之间的差值超过另一预定阈值电压,将所述第二输出节点驱动至所述预定节点的所述第三电源电压或所述第一或所述第二电源电压。
在一些实施例中,电路包括被配置为具有第一电源电压的第一节点,被配置为具有第二电源电压的第二节点,连接在第一节点和第二节点之间的电压检测器,该电压检测器包括第一输出节点,连接在第一节点和第二节点之间的瞬态检测器,该瞬态检测器包括第二输出节点,连接在第一节点和第二节点之间的驱动电路,及连接在第一节点和第二节点之间的钳位电路,该钳位电路被配置为响应于控制电压,建立第一节点和第二节点之间的导电通路。该电压检测器被配置为响应于第一电源电压值和第二电源电压值之间的差值超过预定阈值电压,在第一输出节点上输出第一逻辑值,该瞬态检测器被配置为响应于第一电源电压和第二电源电压之间的差值的变化率超过预定阈值变化,在第二输出节点上输出第二逻辑值,且该驱动电路被配置为响应于第一逻辑值和第二逻辑值,输出控制电压。
在一些实施例中,所述电压检测器被配置为通过利用开关将所述第一输出节点电连接至所述第一节点,输出所述第一逻辑值。
在一些实施例中,所述电压检测器进一步包括参考节点,所述参考节点被配置为具有基于所述预定阈值电压的参考电压值,以及所述开关包括与所述参考节点连接的控制端。
在一些实施例中,所述驱动电路包括串联的第一p型金属氧化物半导体(PMOS)晶体管与第二p型金属氧化物半导体晶体管,所述第一p型金属氧化物半导体晶体管的栅极连接所述第一输出节点,且所述第二p型金属氧化物半导体晶体管的栅极连接所述第二输出节点。
在一些实施例中,所述驱动电路包括逻辑栅极。
在一些实施例中,所述钳位电路包括p型金属氧化物半导体(PMOS)晶体管。
在一些实施例中,所述瞬态检测器包括RC电路。
在一些实施例中,电源钳位电路进一步包括:第三节点,被配置为具有第三电源电压;以及另一电压检测器,连接在所述第三节点和所述第一节点或所述第二节点的预定节点之间,所述另一电压检测器包括第三输出节点;其中所述另一电压检测器被配置为响应于所述第三电源电压和所述预定节点上的电压之间的差值超过另一预定阈值电压,输出第三逻辑值,且所述驱动电路被配置为进一步响应所述第三逻辑值,输出所述控制电压。
在一些实施例中,所有的所述电压检测器、所述瞬态检测器、所述驱动电路和所述钳位电路都是单个集成电路(IC)芯片的部件。
在一些实施例中,操作电源钳位电路的方法包括:利用电压检测器检测到第一电源节点上的第一电源节点电压和第二电源节点上的第二电源节点电压之间的差值超过预定阈值电压,响应于检测到差值超过预定阈值,通过将电压检测器的第一输出节点驱动至该第一电源节点电压,生成第一输出电压值,及基于第一输出电压值,利用钳位电路建立第一电源节点和第二电源节点之间的导电通路。
在一些实施例中,操作电源钳位电路的方法进一步包括:利用驱动电路接收来自所述第一输出节点的所述第一输出电压值;及利用所述驱动电路向所述钳位电路输出控制电压,所述控制电压具有基于所述第一输出电压值的控制电压值。
在一些实施例中,操作电源钳位电路的方法进一步包括:利用瞬态电路检测到所述第一电源节点电压和所述第二电源节点电压之间的差值的变化率超过预定阈值变化;响应于检测到所述变化率超过所述预定阈值变化,在第二节点上输出第二输出电压值;利用所述驱动电路接收来自所述第二输出节点的所述第二输出电压值;及进一步基于所述第二输出电压值,利用所述驱动电路输出具有所述控制电压值的所述控制电压。
尽管已详细描述了实施例及其优点,但应该理解,在不背离所附权利要求所限定的实施例的精神和范围的情况下,可进行各种改变、替换和变更。此外,本应用的范围并不旨在限制于本说明书中描述的工艺、机器、制造、物质成分、方式、方法和步骤的特定实施例。所属领域的技术人员将从本发明的公开内容中容易了解当前存在或以后开发的工艺、机器、制造、物质成分、方式、方法或步骤,它们与此处描述的根据本发明使用的相应实施例执行的功能或取得的结果大体上相同。因此,所附权利要求旨在包含其范围内的工艺、机器、制造、物质成分、方式、方法或步骤。此外,每个权利要求构成一个单独的实施例,且各权利要求和实施例的组合在本发明的范围内。
Claims (1)
1.一种电源钳位电路,包括:
第一节点,被配置为具有第一电源电压;
第二节点,被配置为具有第二电源电压;
电压检测器,连接在所述第一节点和所述第二节点之间,所述电压检测器包括第一输出节点;以及
钳位电路,连接在所述第一节点和所述第二节点之间,其中,
所述电压检测器被配置为响应于所述第一电源电压和所述第二电源电压之间的差值超过预定阈值电压,将所述第一输出节点驱动至所述第一电源电压,
所述钳位电路被配置为响应于所述第一输出节点被驱动至所述第一电源电压,建立所述第一节点和所述第二节点之间的导电通路。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US15/167,149 | 2016-05-27 | ||
US15/167,149 US9608616B1 (en) | 2016-05-27 | 2016-05-27 | Power clamp circuits and methods |
Publications (1)
Publication Number | Publication Date |
---|---|
CN107437797A true CN107437797A (zh) | 2017-12-05 |
Family
ID=58360115
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710389340.1A Pending CN107437797A (zh) | 2016-05-27 | 2017-05-27 | 电源钳位电路及其操作方法 |
Country Status (2)
Country | Link |
---|---|
US (2) | US9608616B1 (zh) |
CN (1) | CN107437797A (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110875306A (zh) * | 2018-08-30 | 2020-03-10 | 台湾积体电路制造股份有限公司 | 静电放电(esd)保护电路和免受静电放电影响的方法 |
CN113760032A (zh) * | 2021-09-18 | 2021-12-07 | 普冉半导体(上海)股份有限公司 | 一种低功耗钳位电路 |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9608616B1 (en) * | 2016-05-27 | 2017-03-28 | Taiwan Semiconductor Manufacturing Company, Ltd. | Power clamp circuits and methods |
TWI607613B (zh) * | 2017-02-24 | 2017-12-01 | 瑞昱半導體股份有限公司 | 靜電放電防護電路 |
JP2019040351A (ja) * | 2017-08-24 | 2019-03-14 | ルネサスエレクトロニクス株式会社 | 半導体装置、電源システム、半導体装置の制御方法 |
US11217526B2 (en) * | 2019-02-28 | 2022-01-04 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device with source resistor and manufacturing method thereof |
US11075661B1 (en) | 2020-03-03 | 2021-07-27 | Psemi Corporation | Method and apparatus to optimize power clamping |
US11519944B2 (en) | 2020-12-11 | 2022-12-06 | Hamilton Sundstrand Corporation | Voltage differential sensing circuits |
Family Cites Families (46)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6169439B1 (en) * | 1997-01-02 | 2001-01-02 | Texas Instruments Incorporated | Current limited power MOSFET device with improved safe operating area |
US6310379B1 (en) * | 1999-06-03 | 2001-10-30 | Texas Instruments Incorporated | NMOS triggered NMOS ESD protection circuit using low voltage NMOS transistors |
KR100725361B1 (ko) * | 2005-02-24 | 2007-06-07 | 삼성전자주식회사 | 이에스디 보호 소자 및 파워 클램프를 구비하는 멀티 파워블록형 집적 회로 장치 |
US7594198B2 (en) | 2007-02-27 | 2009-09-22 | Taiwan Semiconductor Manufacturing Co., Ltd. | Ultra fine pitch I/O design for microchips |
KR101016964B1 (ko) * | 2007-03-14 | 2011-02-28 | 주식회사 하이닉스반도체 | 정전기 방전 보호 회로 |
US8031448B2 (en) * | 2007-10-01 | 2011-10-04 | Maxim Integrated Products, Inc. | Input voltage clamp for a single-supply system |
US20090195946A1 (en) * | 2008-02-05 | 2009-08-06 | Zerog Wireless, Inc. | Electrostatic Discharge Protection Using an Intrinsic Inductive Shunt |
TWI381634B (zh) * | 2009-03-26 | 2013-01-01 | Green Solution Tech Co Ltd | 控制器及電壓偵測啟動器 |
US8385036B2 (en) * | 2009-10-07 | 2013-02-26 | Intersil Americas Inc. | System and method for negative voltage protection |
US8324658B2 (en) | 2010-02-01 | 2012-12-04 | Taiwan Semiconductor Manufacturing Co., Ltd. | ESD protection circuit for RFID tag |
US8334571B2 (en) | 2010-03-25 | 2012-12-18 | Taiwan Semiconductor Manufacturing Co., Ltd. | Junction varactor for ESD protection of RF circuits |
US8759871B2 (en) | 2011-07-06 | 2014-06-24 | Taiwan Semiconductor Manufacturing Co., Ltd. | Bidirectional dual-SCR circuit for ESD protection |
US8867183B2 (en) | 2011-08-25 | 2014-10-21 | Taiwan Semiconductor Manufacturing Co., Ltd. | ESD protection techniques |
US9343458B2 (en) | 2011-09-29 | 2016-05-17 | Taiwan Semiconductor Manufacturing Company Limited | Isolation structure for ESD device |
US8730626B2 (en) | 2011-10-04 | 2014-05-20 | Taiwan Semiconductor Manufacturing Company, Ltd. | Electrostatic discharge protection |
US8541848B2 (en) | 2011-10-12 | 2013-09-24 | Taiwan Semiconductor Manufacturing Co., Ltd. | High-voltage MOSFETs having current diversion region in substrate near fieldplate |
US9117677B2 (en) | 2011-10-13 | 2015-08-25 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor integrated circuit having a resistor and method of forming the same |
CN102497093A (zh) * | 2011-11-11 | 2012-06-13 | 无锡华润上华科技有限公司 | 一种应用于功率因数校正器中的输出过压保护电路 |
US8792218B2 (en) | 2011-12-20 | 2014-07-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | Electrostatic discharge protection circuit and method for radio frequency semiconductor device |
US9917079B2 (en) | 2011-12-20 | 2018-03-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | Electrostatic discharge protection circuit and method for radio frequency circuit |
US8854778B2 (en) | 2011-12-27 | 2014-10-07 | Taiwan Semiconductor Manufacturing Co., Ltd. | ESD protection circuit |
US9069924B2 (en) | 2011-12-29 | 2015-06-30 | Taiwan Semiconductor Manufacturing Co., Ltd. | ESD protection circuit cell |
US8743515B2 (en) | 2012-01-13 | 2014-06-03 | Taiwan Semiconductor Manufacturing Co., Ltd. | ESD clamp with novel RC triggered circuit |
US8760828B2 (en) | 2012-03-08 | 2014-06-24 | Taiwan Semiconductor Manufacturing Co., Ltd. | Electro-static discharge clamp (ESD) for NxVDD power rail |
US9184586B2 (en) | 2012-06-26 | 2015-11-10 | Taiwan Semiconductor Manufacturing Co., Ltd. | SiGe based gate driven PMOS trigger circuit |
CN103795049B (zh) * | 2012-10-29 | 2017-03-01 | 台湾积体电路制造股份有限公司 | 使用i/o焊盘的esd保护电路 |
US8860080B2 (en) * | 2012-12-19 | 2014-10-14 | Analog Devices, Inc. | Interface protection device with integrated supply clamp and method of forming the same |
US9716016B2 (en) | 2012-12-20 | 2017-07-25 | Taiwan Semiconductor Manufacturing Company Limited | Electrostatic discharge (ESD) clamp |
US9214540B2 (en) | 2012-12-31 | 2015-12-15 | Taiwan Semiconductor Manufacturing Company Limited | N-type metal oxide semiconductor (NMOS) transistor for electrostatic discharge (ESD) |
US9921627B2 (en) * | 2013-01-08 | 2018-03-20 | Semiconductor Components Industries, Llc | Control circuit for programmable power supply |
US9035393B2 (en) | 2013-01-31 | 2015-05-19 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method and apparatus for forming an integrated circuit with a metalized resistor in a standard cell configuration |
US9131583B2 (en) * | 2013-03-01 | 2015-09-08 | Shenzhen China Star Optoelectronics Technology Co., Ltd. | LED backlight drive circuit |
GB2511564B (en) * | 2013-03-08 | 2020-05-27 | Nidec Control Techniques Ltd | Fail Safe Circuit |
TWI573248B (zh) * | 2013-05-28 | 2017-03-01 | 普誠科技股份有限公司 | 可承受過度電性應力及避免栓鎖的靜電放電防護電路 |
KR102105443B1 (ko) * | 2013-06-21 | 2020-04-29 | 에스케이하이닉스 주식회사 | 반도체 장치 |
US9466978B2 (en) * | 2013-08-30 | 2016-10-11 | Taiwan Semiconductor Manufacturing Company, Ltd. | Electrostatic discharge protection for level-shifter circuit |
KR102138936B1 (ko) * | 2013-11-11 | 2020-07-28 | 삼성전자주식회사 | 전력 공급 장치 및 그것을 이용한 전력 공급 방법 |
CN103699929B (zh) * | 2014-01-08 | 2017-01-04 | 卓捷创芯科技(深圳)有限公司 | 一种开关信号控制的整流与限幅电路与无源射频标签 |
TWI572106B (zh) * | 2015-03-26 | 2017-02-21 | 瑞昱半導體股份有限公司 | 電流鏡式靜電放電箝制電路與電流鏡式靜電放電偵測器 |
CN108292840B (zh) * | 2015-11-17 | 2019-06-14 | 株式会社自动网络技术研究所 | 充放电装置 |
JP6649845B2 (ja) * | 2016-05-24 | 2020-02-19 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
US9608616B1 (en) * | 2016-05-27 | 2017-03-28 | Taiwan Semiconductor Manufacturing Company, Ltd. | Power clamp circuits and methods |
US10141735B2 (en) * | 2016-06-27 | 2018-11-27 | Semiconductor Components Industries, Llc | Power conversion circuit with indicator coupled to input terminal to signal condition of the controller |
US10320185B2 (en) * | 2016-09-22 | 2019-06-11 | Nxp Usa, Inc. | Integrated circuit with protection from transient electrical stress events and method therefor |
US10517152B2 (en) * | 2016-11-15 | 2019-12-24 | Ideal Industries Lighting Llc | Power converter circuitry with improved control scheme |
US10477626B2 (en) * | 2016-11-23 | 2019-11-12 | Alpha And Omega Semiconductor (Cayman) Ltd. | Hard switching disable for switching power device |
-
2016
- 2016-05-27 US US15/167,149 patent/US9608616B1/en active Active
-
2017
- 2017-03-06 US US15/450,330 patent/US10284190B2/en active Active
- 2017-05-27 CN CN201710389340.1A patent/CN107437797A/zh active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110875306A (zh) * | 2018-08-30 | 2020-03-10 | 台湾积体电路制造股份有限公司 | 静电放电(esd)保护电路和免受静电放电影响的方法 |
CN113760032A (zh) * | 2021-09-18 | 2021-12-07 | 普冉半导体(上海)股份有限公司 | 一种低功耗钳位电路 |
Also Published As
Publication number | Publication date |
---|---|
US20170346479A1 (en) | 2017-11-30 |
US10284190B2 (en) | 2019-05-07 |
US9608616B1 (en) | 2017-03-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107437797A (zh) | 电源钳位电路及其操作方法 | |
US10079536B2 (en) | Rectifier, alternator using same and power supply using same | |
CN103022996B (zh) | 静电放电保护电路和静电放电保护方法 | |
CN101588062B (zh) | 半导体集成电路的保护电路、其驱动方法及系统 | |
JP5917775B2 (ja) | 増幅器故障保護のための装置および方法 | |
CN105633072B (zh) | 静电保护电路以及半导体集成电路装置 | |
US8611058B2 (en) | Combination ESD protection circuits and methods | |
CN102882198B (zh) | Rc触发esd保护器件 | |
CN108807365A (zh) | 静电放电电路 | |
CN104704744B (zh) | 半导体驱动装置 | |
US20160372920A1 (en) | Integrated esd protection circuits in gan | |
EP3106960A1 (en) | Latch-up prevention circuitry for integrated circuits with transistor body biasing | |
US20070247772A1 (en) | Esd clamp control by detection of power state | |
US8995101B2 (en) | Electrostatic discharge protection circuit | |
US20060170462A1 (en) | Reliability comparator with hysteresis | |
US10236684B2 (en) | ESD protection circuit | |
CN102013802B (zh) | 一种具有短路保护功能的boost电路 | |
US20130188287A1 (en) | Protection circuit, charge control circuit, and reverse current prevention method employing charge control circuit | |
US10320185B2 (en) | Integrated circuit with protection from transient electrical stress events and method therefor | |
CN112970160B (zh) | 电源输入保护装置、控制方法及存储介质 | |
US11876089B2 (en) | Electrostatic discharge (ESD) protection for CMOS circuits | |
CN101707363B (zh) | 一种具有实时检测功能的静电破坏保护电路及其控制方法 | |
JPH1050932A (ja) | 半導体装置 | |
CN202977418U (zh) | 电压保护集成电路和电压保护系统 | |
WO2023103825A1 (zh) | 电池保护芯片、电池系统及电池保护方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20171205 |
|
WD01 | Invention patent application deemed withdrawn after publication |