CN107342767A - 判断锁相环锁定状态的方法和装置 - Google Patents
判断锁相环锁定状态的方法和装置 Download PDFInfo
- Publication number
- CN107342767A CN107342767A CN201710549597.9A CN201710549597A CN107342767A CN 107342767 A CN107342767 A CN 107342767A CN 201710549597 A CN201710549597 A CN 201710549597A CN 107342767 A CN107342767 A CN 107342767A
- Authority
- CN
- China
- Prior art keywords
- pulses
- pulse
- phaselocked loop
- frequency
- lock
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims abstract description 41
- 238000005070 sampling Methods 0.000 claims abstract description 18
- 238000001514 detection method Methods 0.000 claims description 24
- 210000001367 artery Anatomy 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 230000008569 process Effects 0.000 description 3
- 238000004080 punching Methods 0.000 description 3
- 210000003462 vein Anatomy 0.000 description 3
- 230000008878 coupling Effects 0.000 description 2
- 238000010168 coupling process Methods 0.000 description 2
- 238000005859 coupling reaction Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 241000208340 Araliaceae Species 0.000 description 1
- 235000005035 Panax pseudoginseng ssp. pseudoginseng Nutrition 0.000 description 1
- 235000003140 Panax quinquefolius Nutrition 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 235000008434 ginseng Nutrition 0.000 description 1
- 238000002347 injection Methods 0.000 description 1
- 239000007924 injection Substances 0.000 description 1
- 230000000750 progressive effect Effects 0.000 description 1
- 239000000243 solution Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/091—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector using a sampling device
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
本发明实施例提供了一种判断锁相环锁定状态的方法和装置。该方法包括:检测出锁相环的鉴相器输出的UP脉冲和DOWN脉冲,将所述UP脉冲和所述DOWN脉冲相减得到净脉冲;判断所述净脉冲的宽度是否小于设定的锁定判决阈值,如果是,则判定所述锁相环处于锁定状态。本发明实施例采用数字检测技术,通过采样鉴相器输出的UP脉冲和DOWN脉冲,将UP脉冲和DOWN脉冲相减得到净脉冲,根据净脉冲的宽度来判断锁相环的锁定状态,并且通过提高锁相环的VCO频率,解决了数字窄脉冲精准检测难题。
Description
技术领域
本发明涉及锁相环技术领域,尤其涉及一种判断锁相环锁定状态的方法和装置。
背景技术
PLL(Phase-Locked Loop,锁相环)的作用是使得电路上的时钟和某一外部时钟的相位相同,锁相环是一种典型的反馈控制电路,利用外部输入的参考信号控制环路内部振荡信号的频率和相位,实现输出信号频率对输入信号频率的自动跟踪。锁相环一般用于闭环跟踪电路,是无线电发射中使频率较为稳定的一种方法。
在锁相环的实际应用中,需要对锁相环进行锁定检测。目前,现有技术中的第一种锁相环的锁定检测方法为:模拟检测方法。该方法的实现原理是通过对PFD(Phasefrequency detector,鉴频鉴相器)输出的超前和滞后脉冲做XOR(exclusive,异或)操作,直接将得出的结果输出。由于XOR的结果有是一串高低的脉冲,所以需要外部电路作滤波处理才能得到一个电平值。
上述第一种锁相环的锁定检测方法的缺点为:这种检测方式设计起来比较麻烦,需要仔细的计算滤波电容,以及上拉和串接电阻,器件参数离散匹配困难。
现有技术中的第二种锁相环的锁定检测方法为:数字检测方法,该方法的实现原理是利用输入参考的分频信号与VCO(Voltage Controlled Oscillator,压控振荡器)反馈的分频信号,在PFD里鉴相的结果,通过连续结果时钟周期检测到鉴相的脉宽小于某值,作为锁定的有效判决规则。
上述第二种锁相环的锁定检测方法的缺点为:判决方式简单,判断的结果只有锁定和非锁定两种情况。存在参考时钟丢失不报失锁,无法检测鉴相器窄脉冲的问题。
发明内容
本发明的实施例提供了一种判断锁相环锁定状态的方法和装置,以实现有效地判定锁相环的锁定状态。
为了实现上述目的,本发明采取了如下技术方案。
第一方面,提供了一种判断锁相环锁定状态的方法,包括:
检测出锁相环的鉴相器输出的UP脉冲和DOWN脉冲,将所述UP脉冲和所述DOWN脉冲相减得到净脉冲;
判断所述净脉冲的宽度是否小于设定的锁定判决阈值,如果是,则判定所述锁相环处于锁定状态。
进一步地,所述检测出锁相环的鉴相器输出的UP脉冲和DOWN脉冲,将所述UP脉冲和所述DOWN脉冲相减得到净脉冲包括:
将锁相环的VCO频率提高设定倍数,用倍频后的VCO频率时钟按照设定的采样周期采样所述锁相环的鉴相器输出的UP脉冲和DOWN脉冲,通过减法器将采样得到的所述UP脉冲和所述DOWN脉冲相减得到净脉冲。
进一步地,所述方法还包括:
将倍频后的VCO频率通过输出分频器降频至目标频率,将所述目标频率作为所述锁相环的输出频率。
进一步地,所述的判断所述净脉冲的宽度是否小于设定的锁定判决阈值,如果是,则判定所述锁相环处于锁定状态,包括:
设置窄脉冲检测电路,该窄脉冲检测电路包括延迟器件DELAY CELL和与门器件,将所述净脉冲输入到所述窄脉冲检测电路,净脉冲先经过DELAY CELL,当净脉冲的宽度大于DELAY CELL的延迟时间时,与门与经过DELAY CELL后的信号均可以传递到与门器件的输入端,驱动与门器件输出逻辑高电平;当窄脉冲的宽度小于或者等于DELAY CELL的延迟时间时,DELAY CELL过滤掉窄脉冲,窄脉冲无法通过DELAY CELL到达与门输入端,与门器件输出逻辑低电平;
当在设定数量的采样周期内所述窄脉冲检测电路都输出逻辑低电平,则判定所述锁相环处于锁定状态。
进一步地,所述的判断所述净脉冲的宽度是否小于设定的锁定判决阈值,如果是,则判定所述锁相环处于锁定状态,包括:
使用高频VCO时钟量化所述净脉冲信号的宽度值,得到量化值,通过数字比较器比较所述量化值与锁定判决阈值,当在设定数量的采样周期内所述净脉冲信号的量化值小于锁定判决阈值,则判定所述锁相环处于锁定状态。
进一步地,所述窄脉冲检测电路的延迟时间包括1ns~1us。
进一步地,所述锁相环包括电荷泵锁相环。
第二方面,提供了一种判断锁相环锁定状态的装置,包括:检测模块,用于检测出锁相环的鉴相器输出的UP脉冲和DOWN脉冲,将所述UP脉冲和所述DOWN脉冲相减得到净脉冲;判断模块,用于判断所述净脉冲的宽度是否小于设定的锁定判决阈值,如果是,则判定所述锁相环处于锁定状态。
进一步地,所述检测模块将锁相环的VCO频率提高设定倍数,用倍频后的VCO频率时钟按照设定的采样周期采样所述锁相环的鉴相器输出的UP脉冲和DOWN脉冲,通过减法器将采样得到的所述UP脉冲和所述DOWN脉冲相减得到净脉冲。
进一步地,上述装置还包括:降频模块,用于将倍频后的VCO频率通过输出分频器降频至目标频率,将所述目标频率作为所述锁相环的输出频率。
第三方面,提供了一种非易失性计算机可读存储介质,所述非易失性计算机可读存储介质存储计算机指令,所述计算机指令用于使所述计算机执行第一方面所述的方法。
由上述本发明的实施例提供的技术方案可以看出,本发明实施例采用数字检测技术,通过采样鉴相器输出的UP脉冲和DOWN脉冲,将UP脉冲和DOWN脉冲相减得到净脉冲,根据净脉冲的宽度来判断锁相环的锁定状态,并且通过提高锁相环的VCO频率,解决了数字窄脉冲精准检测难题。
本发明附加的方面和优点将在下面的描述中部分给出,这些将从下面的描述中变得明显,或通过本发明的实践了解到。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的一种判断锁相环锁定状态的方法的处理流程图;
图2为本发明实施例提供的一种锁相环处于非锁定状态下时,锁相环的鉴相器输出非对称UP/DOWN脉冲示意图;
图3为本发明实施例提供的一种窄脉冲检测电路的结构示意图;
图4是根据本发明的实施例的一种判断锁相环锁定状态的装置的结构示意图。
具体实施方式
下面详细描述本发明的实施方式,所述实施方式的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施方式是示例性的,仅用于解释本发明,而不能解释为对本发明的限制。
本技术领域技术人员可以理解,除非特意声明,这里使用的单数形式“一”、“一个”、“所述”和“该”也可包括复数形式。应该进一步理解的是,本发明的说明书中使用的措辞“包括”是指存在所述特征、整数、步骤、操作、元件和/或组件,但是并不排除存在或添加一个或多个其他特征、整数、步骤、操作、元件、组件和/或它们的组。应该理解,当我们称元件被“连接”或“耦接”到另一元件时,它可以直接连接或耦接到其他元件,或者也可以存在中间元件。此外,这里使用的“连接”或“耦接”可以包括无线连接或耦接。这里使用的措辞“和/或”包括一个或更多个相关联的列出项的任一单元和全部组合。
本技术领域技术人员可以理解,除非另外定义,这里使用的所有术语(包括技术术语和科学术语)具有与本发明所属领域中的普通技术人员的一般理解相同的意义。还应该理解的是,诸如通用字典中定义的那些术语应该被理解为具有与现有技术的上下文中的意义一致的意义,并且除非像这里一样定义,不会用理想化或过于正式的含义来解释。
为便于对本发明实施例的理解,下面将结合附图以几个具体实施例为例做进一步的解释说明,且各个实施例并不构成对本发明实施例的限定。
本发明实施例采用数字检测技术,解决数字窄脉冲精准检测难题。
本发明实施例提供了一种判断锁相环锁定状态的方法的处理流程如图1所示,包括如下的处理步骤:
步骤S110、检测出锁相环的鉴相器输出的UP脉冲和DOWN脉冲。
电荷泵锁相环处于非锁定状态下,图2为本发明实施例提供的一种锁相环处于非锁定状态下时,锁相环的鉴相器输出非对称UP/DOWN脉冲示意图,图2中CKREF为锁相环输入基准时钟信号,CKFB为锁相环反馈至PFB输入端的时钟信号。如图2所示,锁相环的鉴相器输出非对称UP/DOWN脉冲。UP/DOWN脉冲相减后的净脉冲对环路滤波器充放电,驱动锁相环锁定到稳态频率。UP/DOWN信号是电荷泵锁相环特有的控制信号;因此本发明只是针对电荷泵锁相环。
当锁相环锁定后,输入的参考时钟同锁相环环路反馈时钟相位对齐。此时UP/DOWN为相同宽度的窄脉冲信号,二者相减抵消,净脉冲为零,环路达到理想的锁定状态。
从失锁到锁定过程中,闭环反馈环路驱动下,净脉冲的宽度逐步递减。由于实际电路非理想因素,比如leakage,charge injection等等本发明实施例认为,只要净脉冲宽度小于某个值,锁相环就处于锁定状态。
本发明实施例将锁相环的VCO频率提高设定倍数,用倍频后的VCO频率时钟按照设定的采样周期采样所述锁相环的鉴相器输出的UP脉冲和DOWN脉冲。
用VCO高频时钟去采样鉴相器输出的窄净脉冲,提高采样精度。比如,VCO倍频1000倍,VCO时钟采样鉴相器输出的脉冲,可以获得1/1000精度,使得很窄的脉冲也可以被检测到。该方法要求锁相环结构为高频VCO+输出分频器。然后,将倍频后的VCO频率通过输出分频器降频至目标频率,将所述目标频率作为所述锁相环的输出频率。
步骤S120、将所述UP脉冲和所述DOWN脉冲相减得到净脉冲。
通过数字减法器将采样得到的所述UP脉冲和所述DOWN脉冲的相减得到净脉冲,净脉冲的宽度为UP脉冲和所述DOWN脉冲的脉宽之差。
步骤S130、判断所述净脉冲的宽度是否小于设定的锁定判决阈值,如果是,则判定所述锁相环处于锁定状态。如果VCO倍频1000倍,检测精度1/1000,锁定状态判定阈值可以设定为2/1000。
图3为本发明实施例提供的一种窄脉冲检测电路的结构示意图,上述窄脉冲检测电路可以滤除很窄的脉冲。该窄脉冲检测电路包括延迟器件DELAY CELL和与门器件,将所述净脉冲输入到所述窄脉冲检测电路,净脉冲先经过DELAY CELL,当净脉冲的宽度大于DELAY CELL的延迟时间时,与门与经过DELAY CELL后的信号均可以传递到与门器件的输入端,驱动与门器件输出逻辑高电平。当窄脉冲的宽度小于或者等于DELAY CELL的延迟时间时,DELAY CELL会过滤掉窄脉冲,窄脉冲无法通过DELAY CELL到达与门输入端,与门器件输出逻辑低电平。
当在设定数量的采样周期内所述窄脉冲检测电路都输出逻辑低电平,则判定所述锁相环处于锁定状态。
上述窄脉冲检测电路的延迟时间可调,通常为1ns~1us,窄脉冲检测电路的精度可以做到很高。
本发明实施例还提供了另外一种窄脉冲检测电路,该电路使用高频VCO时钟量化净脉冲信号的宽度值,得到量化值。然后通过数字比较器比较该量化值与锁定判决阈值。当在设定数量的采样周期内所述净脉冲信号的量化值小于锁定判决阈值,则判定所述锁相环处于锁定状态。
本领域技术人员应能理解上述窄脉冲检测电路的结构类型仅为举例,其他现有的或今后可能出现的窄脉冲检测电路的结构类型如可适用于本发明实施例,也应包含在本发明保护范围以内,并在此以引用方式包含于此。
综上所述,本发明实施例采用数字检测技术,通过采样鉴相器输出的UP脉冲和DOWN脉冲,将UP脉冲和DOWN脉冲相减得到净脉冲,根据净脉冲的宽度来判断锁相环的锁定状态,并且通过提高锁相环的VCO频率,解决了数字窄脉冲精准检测难题。
本发明实施例通过设置窄脉冲检测电路,进一步提高了数字窄脉冲的检测精度,进一步提高了锁相环的锁定状态的判定准确性。
图4是根据本发明的实施例的一种判断锁相环锁定状态的装置400的结构示意图。装置400包括:检测模块110和判断模块120。
检测模块110用于检测出锁相环的鉴相器输出的UP脉冲和DOWN脉冲,将所述UP脉冲和所述DOWN脉冲相减得到净脉冲。判断模块120用于判断所述净脉冲的宽度是否小于设定的锁定判决阈值,如果是,则判定所述锁相环处于锁定状态。
进一步地,所述检测模块110将锁相环的VCO频率提高设定倍数,用倍频后的VCO频率时钟按照设定的采样周期采样所述锁相环的鉴相器输出的UP脉冲和DOWN脉冲,通过减法器将采样得到的所述UP脉冲和所述DOWN脉冲相减得到净脉冲。
进一步地,上述装置400还包括:降频模块430,用于将倍频后的VCO频率通过输出分频器降频至目标频率,将所述目标频率作为所述锁相环的输出频率。
本发明另一实施例提供了一种非易失性计算机可读存储介质,所述非易失性计算机可读存储介质存储计算机指令,所述计算机指令用于使所述计算机执行第一方面所述的方法。
本领域普通技术人员可以理解:附图只是一个实施例的示意图,附图中的模块或流程并不一定是实施本发明所必须的。
本说明书中的各个实施例均采用递进的方式描述,各个实施例之间相同相似的部分互相参见即可,每个实施例重点说明的都是与其他实施例的不同之处。尤其,对于装置或系统实施例而言,由于其基本相似于方法实施例,所以描述得比较简单,相关之处参见方法实施例的部分说明即可。以上所描述的装置及系统实施例仅仅是示意性的,其中所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部模块来实现本实施例方案的目的。本领域普通技术人员在不付出创造性劳动的情况下,即可以理解并实施。
以上所述,仅为本发明较佳的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应该以权利要求的保护范围为准。
Claims (10)
1.一种判断锁相环锁定状态的方法,其特征在于,包括:
检测出锁相环的鉴相器输出的UP脉冲和DOWN脉冲,将所述UP脉冲和所述DOWN脉冲相减得到净脉冲;
判断所述净脉冲的宽度是否小于设定的锁定判决阈值,如果是,则判定所述锁相环处于锁定状态。
2.根据权利要求1所述的方法,其特征在于,所述检测出锁相环的鉴相器输出的UP脉冲和DOWN脉冲,将所述UP脉冲和所述DOWN脉冲相减得到净脉冲包括:
将锁相环的VCO频率提高设定倍数,用倍频后的VCO频率时钟按照设定的采样周期采样所述锁相环的鉴相器输出的UP脉冲和DOWN脉冲,通过减法器将采样得到的所述UP脉冲和所述DOWN脉冲相减得到净脉冲。
3.根据权利要求2所述的方法,其特征在于,所述方法还包括:
将倍频后的VCO频率通过输出分频器降频至目标频率,将所述目标频率作为所述锁相环的输出频率。
4.根据权利要求1或者2或者3所述的方法,其特征在于,所述的判断所述净脉冲的宽度是否小于设定的锁定判决阈值,如果是,则判定所述锁相环处于锁定状态,包括:
设置窄脉冲检测电路,该窄脉冲检测电路包括延迟器件DELAY CELL和与门器件,将所述净脉冲输入到所述窄脉冲检测电路,净脉冲先经过DELAY CELL,当净脉冲的宽度大于DELAY CELL的延迟时间时,与门与经过DELAY CELL后的信号均可以传递到与门器件的输入端,驱动与门器件输出逻辑高电平;当窄脉冲的宽度小于或者等于DELAY CELL的延迟时间时,DELAY CELL过滤掉窄脉冲,窄脉冲无法通过DELAY CELL到达与门输入端,与门器件输出逻辑低电平;
当在设定数量的采样周期内所述窄脉冲检测电路都输出逻辑低电平,则判定所述锁相环处于锁定状态。
5.根据权利要求1或者2或者3所述的方法,其特征在于,所述的判断所述净脉冲的宽度是否小于设定的锁定判决阈值,如果是,则判定所述锁相环处于锁定状态,包括:
使用高频VCO时钟量化所述净脉冲信号的宽度值,得到量化值,通过数字比较器比较所述量化值与锁定判决阈值,当在设定数量的采样周期内所述净脉冲信号的量化值小于锁定判决阈值,则判定所述锁相环处于锁定状态。
6.根据权利要求4所述的方法,其特征在于,所述窄脉冲检测电路的延迟时间包括1ns~1us。
7.根据权利要求1所述的方法,其特征在于,所述锁相环包括电荷泵锁相环。
8.一种判断锁相环锁定状态的装置,其特征在于,包括:
检测模块,用于检测出锁相环的鉴相器输出的UP脉冲和DOWN脉冲,将所述UP脉冲和所述DOWN脉冲相减得到净脉冲;
判断模块,用于判断所述净脉冲的宽度是否小于设定的锁定判决阈值,如果是,则判定所述锁相环处于锁定状态。
9.根据权利要求8所述的装置,其特征在于,所述检测模块将锁相环的VCO频率提高设定倍数,用倍频后的VCO频率时钟按照设定的采样周期采样所述锁相环的鉴相器输出的UP脉冲和DOWN脉冲,通过减法器将采样得到的所述UP脉冲和所述DOWN脉冲相减得到净脉冲。
10.根据权利要求9所述的装置,其特征在于,还包括:
降频模块,用于将倍频后的VCO频率通过输出分频器降频至目标频率,将所述目标频率作为所述锁相环的输出频率。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710549597.9A CN107342767B (zh) | 2017-07-07 | 2017-07-07 | 判断锁相环锁定状态的方法和装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710549597.9A CN107342767B (zh) | 2017-07-07 | 2017-07-07 | 判断锁相环锁定状态的方法和装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN107342767A true CN107342767A (zh) | 2017-11-10 |
CN107342767B CN107342767B (zh) | 2020-07-28 |
Family
ID=60218383
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710549597.9A Active CN107342767B (zh) | 2017-07-07 | 2017-07-07 | 判断锁相环锁定状态的方法和装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN107342767B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110611543A (zh) * | 2018-06-14 | 2019-12-24 | 扬智科技股份有限公司 | 定时恢复的定时锁定识别方法与信号接收电路 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1398455A (zh) * | 2000-05-09 | 2003-02-19 | 印芬龙科技股份有限公司 | 数字锁相环 |
CN101765974A (zh) * | 2007-07-23 | 2010-06-30 | 泰拉丁公司 | 混叠频率的锁相 |
CN101977053A (zh) * | 2010-11-19 | 2011-02-16 | 长沙景嘉微电子有限公司 | 应用于动态可重配分频比的pll的锁定检测电路 |
US20110227616A1 (en) * | 2010-03-18 | 2011-09-22 | Jang Tae-Kwang | Phase locked loop circuit, method of detecting lock, and system having the circuit |
CN103746689A (zh) * | 2013-12-19 | 2014-04-23 | 北京时代民芯科技有限公司 | 一种用于pll频率综合器中的锁定检测器 |
CN203840306U (zh) * | 2014-05-05 | 2014-09-17 | 北京佳瑞欣科技发展有限公司 | 电源启动重置电路 |
CN205754037U (zh) * | 2016-05-19 | 2016-11-30 | 国网天津市电力公司 | 基于逆变器功率调节的改进锁相环频率跟踪电路 |
-
2017
- 2017-07-07 CN CN201710549597.9A patent/CN107342767B/zh active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1398455A (zh) * | 2000-05-09 | 2003-02-19 | 印芬龙科技股份有限公司 | 数字锁相环 |
CN101765974A (zh) * | 2007-07-23 | 2010-06-30 | 泰拉丁公司 | 混叠频率的锁相 |
US20110227616A1 (en) * | 2010-03-18 | 2011-09-22 | Jang Tae-Kwang | Phase locked loop circuit, method of detecting lock, and system having the circuit |
CN101977053A (zh) * | 2010-11-19 | 2011-02-16 | 长沙景嘉微电子有限公司 | 应用于动态可重配分频比的pll的锁定检测电路 |
CN103746689A (zh) * | 2013-12-19 | 2014-04-23 | 北京时代民芯科技有限公司 | 一种用于pll频率综合器中的锁定检测器 |
CN203840306U (zh) * | 2014-05-05 | 2014-09-17 | 北京佳瑞欣科技发展有限公司 | 电源启动重置电路 |
CN205754037U (zh) * | 2016-05-19 | 2016-11-30 | 国网天津市电力公司 | 基于逆变器功率调节的改进锁相环频率跟踪电路 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110611543A (zh) * | 2018-06-14 | 2019-12-24 | 扬智科技股份有限公司 | 定时恢复的定时锁定识别方法与信号接收电路 |
CN110611543B (zh) * | 2018-06-14 | 2021-04-06 | 扬智科技股份有限公司 | 定时恢复的定时锁定识别方法与信号接收电路 |
Also Published As
Publication number | Publication date |
---|---|
CN107342767B (zh) | 2020-07-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7372339B2 (en) | Phase lock loop indicator | |
US5483558A (en) | Method and apparatus for detecting phase or frequency lock | |
CN109639271B (zh) | 锁定指示电路及其构成的锁相环 | |
US8258831B1 (en) | Method and apparatus for clock generator lock detector | |
US5969576A (en) | Phase locked loop lock condition detector | |
CN106357266B (zh) | 锁定检测电路、方法及锁相电路 | |
Al-Araji et al. | Digital Phase Lock Loops | |
EP3158645B1 (en) | Sub-sampling phase-locked loop | |
US7676014B2 (en) | Digital lock detector for phase-locked loop | |
US20160156363A1 (en) | Masking circuit and time-to-digital converter comprising the same | |
US10498344B2 (en) | Phase cancellation in a phase-locked loop | |
CN101977053A (zh) | 应用于动态可重配分频比的pll的锁定检测电路 | |
CN109450441B (zh) | 锁定检测电路及其构成的锁相环 | |
US9112652B2 (en) | Locking detection circuit for CDR circuits | |
US20130222025A1 (en) | Phase locked loop | |
Hedayat et al. | Modeling and characterization of the 3 rd order charge-pump PLL: A fully event-driven approach | |
CN104426537A (zh) | 用于评估控制环中的系统的性能的装置和方法 | |
CN107342767A (zh) | 判断锁相环锁定状态的方法和装置 | |
CN109936365B (zh) | 小数分频锁相环锁定检测方法及其系统 | |
US6954510B2 (en) | Phase-locked loop lock detector circuit and method of lock detection | |
CN108712168B (zh) | 一种适用于模拟锁相环的锁定检测电路 | |
Wiegand et al. | Non-linear behaviour of charge-pump phase-locked loops | |
US20070229175A1 (en) | Phase lock loop circuit | |
CN213186079U (zh) | 一种锁相环的锁定检测电路 | |
CN113489488A (zh) | 锁相检测电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
TR01 | Transfer of patent right | ||
TR01 | Transfer of patent right |
Effective date of registration: 20210202 Address after: No. 607, 6th floor, shining building, 35 Xueyuan Road, Haidian District, Beijing 100083 Patentee after: BEIJING VIMICRO ARTIFICIAL INTELLIGENCE CHIP TECHNOLOGY Co.,Ltd. Address before: 519031 Room 105-15070, No. 6 Baohua Road, Hengqin New District, Zhuhai City, Guangdong Province Patentee before: GUANGDONG VIMICRO ELECTRONICS Co.,Ltd. |