CN107168220A - 一种可编程逻辑控制器件及其高速信号接收方法 - Google Patents

一种可编程逻辑控制器件及其高速信号接收方法 Download PDF

Info

Publication number
CN107168220A
CN107168220A CN201710217650.5A CN201710217650A CN107168220A CN 107168220 A CN107168220 A CN 107168220A CN 201710217650 A CN201710217650 A CN 201710217650A CN 107168220 A CN107168220 A CN 107168220A
Authority
CN
China
Prior art keywords
signal
data
pseudo
phase
adjustment
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201710217650.5A
Other languages
English (en)
Other versions
CN107168220B (zh
Inventor
魏星平
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Hengxin Data Ltd By Share Ltd
Original Assignee
Shenzhen Hengxin Data Ltd By Share Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Hengxin Data Ltd By Share Ltd filed Critical Shenzhen Hengxin Data Ltd By Share Ltd
Priority to CN201710217650.5A priority Critical patent/CN107168220B/zh
Publication of CN107168220A publication Critical patent/CN107168220A/zh
Application granted granted Critical
Publication of CN107168220B publication Critical patent/CN107168220B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B19/00Programme-control systems
    • G05B19/02Programme-control systems electric
    • G05B19/04Programme control other than numerical control, i.e. in sequence controllers or logic controllers
    • G05B19/05Programmable logic controllers, e.g. simulating logic interconnections of signals according to ladder diagrams or function charts
    • G05B19/054Input/output
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/10Plc systems
    • G05B2219/11Plc I-O input output
    • G05B2219/1103Special, intelligent I-O processor, also plc can only access via processor

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Automation & Control Theory (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

本发明公开了一种可编程逻辑控制器件及其高速信号接收方法,通过采用包括数据串并转换单元、延迟单元、数字时钟管理单元及伪数据串并转换单元的可编程逻辑控制器件,由伪数据串并转换单元将接收到的第二时钟信号进行串并转换得到伪数据信号,由于第二时钟信号和数据信号在可编程逻辑控制器件内部的路径完全相同,因此第二时钟信号、伪数据信号及数据信号的相位完全一致,那么,延迟单元根据接收到的第一时钟信号对伪数据信号进行采样,便可根据采样结果寻找到数据信号的采样点,然后将第一时钟信号的采样沿调整到该数据的采样点数即可完成对高速信号的准确接收。本发明无需采用硬件仿真电路便可完成对高速信号的相位对齐调整,适应性较强。

Description

一种可编程逻辑控制器件及其高速信号接收方法
技术领域
本发明涉及通信技术领域,尤其涉及一种可编程逻辑控制器件及其高速信号接收方法。
背景技术
在大型局域网或运营商的千兆或万兆以太网中,高速信号的接入问题是高性能处理中必须面对和解决的一个关键问题。现有技术一般是通过对串行信号进行并行化降速处理来适应器件的处理能力。典型地,速率高达10GHz的信号一般是通过16位宽622MHz的LVDS(Low-Voltage Differential Signaling,低电压差分信号)接入到FPGA(FieldProgrammable Gate Array,可编程逻辑控制器件)中,由于单线的传输速率高达622MHz,使得每比特信号所占的有效时间窗口只有1.6ns(纳秒),从而导致采样时钟很难在数据的有效时间窗口内对其进行准确的采样;此外,由于各信号线的传输路径不同,使得数据和采样时钟到达接收端的延迟时间不能保证完全一致,从而造成了各信号线之间的位偏移和字偏移。
现有的可编程逻辑控制控制器件通常采用传统的相位调整技术对接入的高速信号进行相位调整,该方法能够较好地完成并行组内信号的对齐,但是该方法需要通过硬件仿真电路来验证数据的采样窗口位置等参数,适应性较差。
发明内容
本发明的目的在于提供一种可编程逻辑控制器件及其高速信号接收方法,旨在解决现有的可编程逻辑控制器件采用传统的相位对齐调整技术对接入的高速信号进行相位调整时所存在的适应性较差的问题。
本发明是这样实现的,一种可编程逻辑控制器件,所述可编程逻辑控制器件通过并行接口接收高速信号,且所述可编程逻辑控制器件与所述并行接口之间连接的n条数据线和1条时钟线均等长、同形状且并行设置;所述可编程逻辑控制器件包括n个数据串并转换单元、延迟单元及数字时钟管理单元;所述n个数据串并转换单元分别接收所述n条数据线传输的第一频率的第一数据信号,所述延迟单元接收所述时钟线传输的第一频率的第一时钟信号,所述可编程逻辑控制器件还包括伪数据串并转换单元;
所述伪数据串并转换单元接收所述时钟线传输的第一频率的第二时钟信号,并根据预设转换比例对所述第二时钟信号进行频率转换,得到第二频率的伪数据信号,且将所述伪数据信号发送至所述延迟单元;其中,所述第二频率小于所述第一频率;所述延迟单元根据所述第一时钟信号对所述伪数据信号进行采样,并根据采样结果确定所述伪数据信号的上升沿和下降沿,且根据所述伪数据信号的上升沿和下降沿对所述第一时钟信号进行相位校准,使所述第一时钟信号的采样沿对准所述伪数据信号的相邻两个上升沿与下降沿之间的中心位置,所述延迟单元将校准后的所述第一时钟信号发送至所述数字时间管理单元;所述数字时间管理单元将校准后的所述第一时钟信号发送至所述n个数据串并转换单元;所述n个数据串并转换单元根据校准后的所述第一时钟信号对分别对n条数据线传输的所述第一数据信号进行采样,并根据所述预设转换比例对所述第一数据信号进行频率转换,得到第二频率的第二数据信号,且将所述第二数据信号发送至所述可编程逻辑控制器件的数据处理单元。
本发明还提供了一种可编程逻辑控制器件的高速信号接收方法,所述可编程逻辑控制器件通过并行接口接收高速信号,且所述可编程逻辑控制器件与所述并行接口之间连接的n条数据线和1条时钟线均等长、同形状且并行设置;所述可编程逻辑控制器件包括n个数据串并转换单元、延迟单元及数字时钟管理单元;所述n个数据串并转换单元分别接收所述n条数据线传输的第一频率的第一数据信号,所述延迟单元接收所述时钟线传输的第一频率的第一时钟信号,所述可编程逻辑控制器件还包括伪数据串并转换单元;所述可编程逻辑控制器件的高速信号接收方法包括:
所述伪数据串并转换单元接收所述时钟线传输的第一频率的第二时钟信号,并根据预设转换比例对所述第二时钟信号进行频率转换,得到第二频率的伪数据信号,且将所述伪数据信号发送至所述延迟单元;其中,所述第二频率小于所述第一频率;
所述延迟单元根据所述第一时钟信号对所述伪数据信号进行采样,并根据采样结果确定所述伪数据信号的上升沿和下降沿,且根据所述伪数据信号的上升沿和下降沿对所述第一时钟信号进行相位校准,使所述第一时钟信号的采样沿对准所述伪数据信号的相邻两个上升沿与下降沿之间的中心位置,所述延迟单元将校准后的所述第一时钟信号发送至所述数字时间管理单元;
所述数字时间管理单元将校准后的所述第一时钟信号发送至所述n个数据串并转换单元;
所述n个数据串并转换单元根据校准后的所述第一时钟信号对分别对n条数据线传输的所述第一数据信号进行采样,并根据所述预设转换比例对所述第一数据信号进行频率转换,得到第二频率的第二数据信号,且将所述第二数据信号发送至所述可编程逻辑控制器件的数据处理单元。
本发明通过采用包括n个数据串并转换单元、延迟单元、数字时钟管理单元及伪数据串并转换单元的可编程逻辑控制器件,由伪数据串并转换单元接收时钟线传输的第一频率的第二时钟信号,并对第二时钟信号进行串并转换得到第二频率的伪数据信号,由于第二时钟信号和数据信号在可编程逻辑控制器件内部的路径完全相同,因此,第二时钟信号、伪数据信号及数据信号的相位完全一致,那么,延迟单元根据接收到的第一频率的第一时钟信号对伪数据信号进行采样,便可根据采样结果寻找到数据信号的采样点,然后将第一时钟信号的采样沿调整到该数据的采样点数即可完成对高速信号的准确接收。同时,在正确接收数据信号后,数据串并转换单元将数据信号进行降速处理,从而适应了可编程逻辑控制器件的处理能力。本发明无需采用硬件仿真电路便可完成对高速信号的相位对齐调整,适应性较强。
附图说明
图1是本发明实施例提供的一种可编程逻辑控制器件的结构框图;
图2是本发明另一实施例提供的一种可编程逻辑控制器件的结构框图;
图3是本发明实施例提供的一种可编程逻辑控制器件的高速信号接收方法的示意流程图;
图4是本发明另一实施例提供的一种可编程逻辑控制器件的高速信号接收方法的示意流程图。
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
参见图1,是本发明实施例提供的一种可编程逻辑控制器件的结构框图。为了便于说明,仅示出了与本发明实施例相关的部分,详述如下:
一种可编程逻辑控制器件100,其通过并行接口(图中未示出)接收高速信号。其中,并行接口的位宽可以根据实际需求进行设置,此处不做限制。本发明实施例以可编程逻辑控制器件100通过16位宽的并行接口(例如SFI-4.1接口)接收10GHz的高速信号为例进行具体说明。即可编程逻辑控制器件100与并行接口之间连接有16条数据线和1条时钟线,每条数据线传输的数据信号的频率和时钟线传输的时钟信号的频率均为622MHz。
在本发明实施例中,需保证可编程逻辑控制器件100与并行接口之间连接的16条数据线和1条时钟线均等长、同形状且并行设置于PCB(Printed Circuit Board,印刷电路板)上。
在本发明实施例中,可编程逻辑控制器件100包括16个数据串并转换单元00~15、延迟单元20及数字时钟管理单元30;16个数据串并转换单元00~15分别接收16条数据线传输的第一频率(即622MHz)的第一数据信号,延迟单元20接收时钟线传输的第一频率(即622MHz)的第一时钟信号。
在本发明实施例中,由于16条数据线均分别接入数据串并转换单元00~15,因此,16条数据线所传输的第一频率的第一数据信号在可编程逻辑控制器件100内部的路径完全一致,即16条数据线所传输的数据信号是完全同步对齐的。由于时钟线接入延迟单元30,因此,时钟线传输的第一频率的第一时钟信号与第一频率的数据信号之间存在位偏移。
在本发明实施例中,可编程逻辑控制器件100还包括伪数据串并转换单元40。伪数据串并转换单元40与数据串并转换单元00~15为完全相同的串并转换单元。
伪数据串并转换单元40接收时钟线传输的第一频率(即622MHz)的第二时钟信号,并根据预设转换比例对第二时钟信号进行频率转换,得到第二频率的伪数据信号,且将伪数据信号发送至延迟单元20。其中,第二频率小于第一频率。延迟单元20根据第一时钟信号对伪数据信号进行采样,并根据采样结果确定伪数据信号的上升沿和下降沿,且根据伪数据信号的上升沿和下降沿对第一时钟信号进行相位校准,使第一时钟信号的采样沿对准伪数据信号的相邻两个上升沿与下降沿之间的中心位置,延迟单元20将校准后的第一时钟信号发送至数字时间管理单元30;数字时间管理单元30将校准后的第一时钟信号发送至16个数据串并转换单元00~15;16个数据串并转换单元00~15根据校准后的第一时钟信号对分别对16条数据线传输的第一数据信号进行采样,并根据预设转换比例对第一数据信号进行频率转换,得到第二频率的第二数据信号,且将第二数据信号发送至可编程逻辑控制器件100的数据处理单元50。
在本发明实施例中,第一时钟信号和第二时钟信号均为时钟线传输的时钟信号,由于第一时钟和第二时钟信号分别接入延迟单元20和伪数据串并转换单元40,即第一时钟信号和第二时钟信号在可编程逻辑控制器件100内部的路径不同,因此,第一时钟信号和第二时钟信号的位移存在偏差,通过“第一”和“第二”对两者进行区分。
在本发明实施例中,预设转换比例为1:m,m为大于1的整数。在实际应用中,预设转换比例可以根据实际需求进行设置,此处不做限制。本发明实施例以预设转换比例为1:4进行说明,也就是说,将第一频率(即622MHz)的第二时钟信号根据1:4的转换比例转换为第二频率(155MHz)的伪数据信号。
在本发明实施例中,将时钟线传输的时钟信号(即第一频率的第二时钟信号)直接接入伪数据串并转换单元40,由于伪数据串并转换单元40和16个数据串并转换单元00~15为相同的串并转换单元,因此,第二时钟信号和第一数据信号的相位完全一致。
伪数据串并转换单元40将第二时钟信号转换为第二频率(155MHz)的伪数据信号,由于第二时钟信号为标准的时钟信号(规律的高低电平交替变化),因此,伪数据信号也为规律的高低电平交替变化的信号。延迟单元20根据第一时钟信号对伪数据信号进行采样,并根据采样结果确定伪数据信号的上升沿和下降沿,伪数据信号的上升沿和下降沿之间的中心位置即为伪数据信号的采样窗口位置,也即为第一数据信号的采样窗口位置,将第一时钟信号的采样沿对准伪数据信号的相邻两个上升沿与下降沿之间的中心位置,即可完成对第一数据信号的准确接收。
参见图2,是本发明另一实施例提供的一种可编程逻辑控制器件的结构框图。为了便于说明,仅示出了与本发明实施例相关的部分,详述如下:
如图2所示,作为本发明一实施例,延迟单元20包括可控延迟线201和状态监控单元202。
可控延迟线201接收伪数据串并转换单元40发送的伪数据信号(155MHz)和时钟线传输的第一时钟信号(622MHz),并根据第一时钟信号对伪数据信号进行采样。其中,每个伪数据信号周期对应4个采样点。每个采样点在不同的伪数据信号周期对应的采样位置相同。
状态监控单元202对采样结果进行监控;若多个伪数据信号周期对应的第一采样点的采样结果均相同,此时,状态监控单元202输出第一相位调整信号,以使可控延迟线201根据第一相位调整信号以预设的步进方式对第一时钟信号进行第一相位调整,直至状态监控单元202监控到至少有一个伪数据信号周期对应的第一采样点的采样结果与其他伪数据信号周期对应的第一采样点的采样结果不同为止,此时,状态监控单元202记录第一相位调整对应的第一调整距离。
状态监控单元202输出第二相位调整信号,以使可控延迟线201根据第二相位调整信号以预设的步进方式对经过第一相位调整的第一时钟信号进行第二相位调整,直至状态监控单元202再次监控到至少有一个伪数据信号周期对应的第一采样点的采样结果与其他伪数据信号周期对应的第一采样点的采样结果不同为止,状态监控单元202记录第二相位调整对应的第二调整距离。
其中,第二相位调整对应的调整方向与第一相位调整对应的调整方向相反。
状态监控单元202根据第一调整距离和第二调整距离计算第三调整距离,并根据第三调整距离输出第三相位调整信号,以使可控延迟线201根据第三相位调整信号将经过第二相位调整的第一时钟信号沿与第一相位调整的调整方向相同的方向移动第三调整距离。
在本发明实施例中,若状态监控单元202监控到多个伪数据信号周期对应的第一采样点的采样结果均相同,则说明第一采样点对应的采样位置为一个伪数据信号周期内的高电平或低电平位置,而非伪数据信号的上升沿或下降沿位置,但第一采样点是否对准伪数据信号的高电平或低电平的中心位置并不确定,因此,需要对第一时钟信号进行相位调整,将第一采样点的位置对准伪数据信号的高电平或低电平的中心位置,因此,状态监控单元202输出第一相位调整信号。第一相位调整信号可以对应将第一时钟信号的相位向前调整,也可以对应将第一时钟信号的相位向后调整,具体根据实际需求进行设置,此处不做限制。以第一相位调整信号对应将第一时钟信号的相位向前调整为例,可控延迟线201根据第一相位调整信号以预设的步进方式将第一时钟信号的相位向前调整,若状态监控单元202监控到至少有一个伪数据信号周期对应的第一采样点的采样结果与其他伪数据信号周期对应的第一采样点的采样结果不同,则说明此时第一采样点对应的采样位置为伪数据信号的上升沿或下降沿位置(例如此时对应伪数据信号的上升沿位置),此时,可控延迟线201停止对第一时钟信号进行相位调整。状态监控单元202记录第一采样点从初始位置移动至当前位置(即伪数据信号的上升沿位置)对应的第一调整距离。
在将第一采样点调整至伪数据信号的上升沿位置后,状态监控单元202输出第二相位调整信号,由于第一相位调整信号对应将第一时钟信号的相位向前调整,因此,第二相位调整信号对应将第一时钟信号的相位向后调整,可控延迟线201根据第二相位调整信号以预设的步进方式将经过第一相位调整的第一时钟信号的相位向后调整,若状态监控单元202再次监控到至少有一个伪数据信号周期对应的第一采样点的采样结果与其他伪数据信号周期对应的第一采样点的采样结果不同,则说明此时第一采样点对应的采样位置为伪数据信号的下降沿位置,此时可控延迟线201停止对第一时钟信号进行相位调整。状态监控单元202记录第一采样点从伪数据信号的上升沿位置至下降沿位置对应的第二调整距离。
在本发明实施例中,预设的步进方式包括预设步进值,预设步进值可以根据实际需求进行设置,此处不限制。
具体的,可控延迟线201根据第一相位调整信号以预设步进值对第一时钟信号进行第一相位调整,直至状态监控单元202监控到至少有一个伪数据信号周期对应的第一采样点的采样结果与其他伪数据信号周期对应的第一采样点的采样结果不同为止。状态监控单元202记录第一相位调整对应的第一步进次数,并根据公式T1=t×a1计算第一调整距离。其中,T1为第一调整距离,t为预设步进值,a1为第一步进次数。
可控延迟线201根据第二相位调整信号以预设步进值对经过第一相位调整的第一时钟信号进行第二相位调整,直至状态监控单元202再次监控到至少有一个伪数据信号周期对应的第一采样点的采样结果与其他伪数据信号周期对应的第一采样点的采样结果不同为止。状态监控单元202记录第二相位调整对应的第二步进次数,并根据公式T2=t×a2计算第二调整距离。其中,T2为第二调整距离,t为预设步进值,a2第二步进次数。
状态监控单元202根据第一调整距离与第二调整距离计算第三调整距离。具体的,状态监控单元202可以根据公式T3=(T2-T1)/2计算第三调整距离。其中,T3为第三调整距离,T2为第二调整距离,T1为第一调整距离。
其中,第三调整距离对应伪数据信号的四分之一时钟周期。
状态监控单元202根据第三调整距离输出第三相位调整信号,可控延迟线201根据第三相位调整信号将第一时钟信号的相位再次向前调整,经过第三相位调整后,第一采样点的位置对准伪数据信号的一个周期内的上升沿和下降沿的中心位置,如此,通过相位校准后的第一时钟信号与第一数据信号的相位完全一致,相位校准后的第一时钟信号便可对第一数据信号进行准确采样。
本发明实施例通过采用包括n个数据串并转换单元、延迟单元、数字时钟管理单元及伪数据串并转换单元的可编程逻辑控制器件,由伪数据串并转换单元接收时钟线传输的第一频率的第二时钟信号,并对第二时钟信号进行串并转换得到第二频率的伪数据信号,由于第二时钟信号和数据信号在可编程逻辑控制器件内部的路径完全相同,因此,第二时钟信号、伪数据信号及数据信号的相位完全一致,那么,延迟单元根据接收到的第一频率的第一时钟信号对伪数据信号进行采样,便可根据采样结果寻找到数据信号的采样点,然后将第一时钟信号的采样沿调整到该数据的采样点数即可完成对高速信号的准确接收。同时,在正确接收数据信号后,数据串并转换单元将数据信号进行降速处理,从而适应了可编程逻辑控制器件的处理能力。本发明无需采用硬件仿真电路便可完成对高速信号的相位对齐调整,适应性较强。
参见图3,是本发明实施例提供的一种可编程逻辑控制器件的高速信号接收方法的示意流程图。本实施例提供的高速信号接收方法是基于图1所示的可编程逻辑控制器件,可编程逻辑控制器件的具体结构可参照图1及图1对应的实施例中的相关描述,此处不再赘述。如图3所示,本实施例提供的一种可编程逻辑控制器件的高速信号接收方法,具体包括以下步骤:
S301:所述伪数据串并转换单元接收所述时钟线传输的第一频率的第二时钟信号,并根据预设转换比例对所述第二时钟信号进行频率转换,得到第二频率的伪数据信号,且将所述伪数据信号发送至所述延迟单元;其中,所述第二频率小于所述第一频率。
S302:所述延迟单元根据所述第一时钟信号对所述伪数据信号进行采样,并根据采样结果确定所述伪数据信号的上升沿和下降沿,且根据所述伪数据信号的上升沿和下降沿对所述第一时钟信号进行相位校准,使所述第一时钟信号的采样沿对准所述伪数据信号的相邻两个上升沿与下降沿之间的中心位置,所述延迟单元将校准后的所述第一时钟信号发送至所述数字时间管理单元。
S303:所述数字时间管理单元将校准后的所述第一时钟信号发送至所述n个数据串并转换单元。
S304:所述n个数据串并转换单元根据校准后的所述第一时钟信号对分别对n条数据线传输的所述第一数据信号进行采样,并根据所述预设转换比例对所述第一数据信号进行频率转换,得到第二频率的第二数据信号,且将所述第二数据信号发送至所述可编程逻辑控制器件的数据处理单元。
需要说明的是,上述步骤S301~S304的具体说明可参照图1对应的实施例中的相关描述,此处不再赘述。
参见图4,是本发明另一实施例提供的一种可编程逻辑控制器件的高速信号接收方法的示意流程图。本发明实施例是对图3对应的实施例中的步骤S302的细化。如图4所示,图3对应的实施例中的步骤S302具体可以包括以下步骤:
S401:所述可控延迟线接收所述伪数据串并转换单元发送的所述伪数据信号和所述时钟线传输的所述第一时钟信号,并根据所述第一时钟信号对所述伪数据信号进行采样;其中,每个伪数据信号周期对应m个采样点。
S402:所述状态监控单元对采样结果进行监控。
S403:若多个伪数据信号周期对应的第一采样点的采样结果均相同,则所述状态监控单元输出第一相位调整信号,以使所述可控延迟线根据所述第一相位调整信号以预设的步进方式对所述第一时钟信号进行第一相位调整,直至所述状态监控单元监控到至少有一个伪数据信号周期对应的第一采样点的采样结果与其他伪数据信号周期对应的第一采样点的采样结果不同为止,所述状态监控单元记录所述第一相位调整对应的第一调整距离。
S404:所述状态监控单元输出第二相位调整信号,以使所述可控延迟线根据所述第二相位调整信号以预设的步进方式对经过所述第一相位调整的所述第一时钟信号进行第二相位调整,直至所述状态监控单元再次监控到至少有一个伪数据信号周期对应的第一采样点的采样结果与其他伪数据信号周期对应的第一采样点的采样结果不同为止,所述状态监控单元记录所述第二相位调整对应的第二调整距离;其中,所述第二相位调整对应的调整方向与所述第一相位调整对应的调整方向相反。
S405:所述状态监控单元根据所述第一调整距离和第二调整距离计算第三调整距离,并根据所述第三调整距离输出第三相位调整信号,以使所述可控延迟线根据所述第三相位调整信号将经过所述第二相位调整的所述第一时钟信号沿与所述第一相位调整对应的调整方向相同的方向移动第三调整距离。
S406:所述延迟单元将校准后的所述第一时钟信号发送至所述数字时间管理单元。
进一步的,步骤S403可以包括以下步骤:
所述可控延迟线根据所述第一相位调整信号以预设步进值对所述第一时钟信号进行第一相位调整,直至所述状态监控单元监控到至少有一个伪数据信号周期对应的第一采样点的采样结果与其他伪数据信号周期对应的第一采样点的采样结果不同为止;
所述状态监控单元记录所述第一相位调整对应的第一步进次数,并根据公式T1=t×a1计算所述第一调整距离;
其中,T1为第一调整距离,t为预设步进值,a1为第一步进次数。
进一步的,S404可以包括以下步骤:
所述可控延迟线根据所述第二相位调整信号以预设步进值对经过所述第一相位调整的所述第一时钟信号进行第二相位调整,直至所述状态监控单元再次监控到至少有一个伪数据信号周期对应的第一采样点的采样结果与其他伪数据信号周期对应的第一采样点的采样结果不同为止;
所述状态监控单元记录所述第二相位调整对应的第二步进次数,并根据公式T2=t×a2计算所述第二调整距离;
其中,T2为第二调整距离,t为预设步进值,a2第二步进次数。
进一步的,步骤S405可以包括以下步骤:
所述状态监控单元根据公式T3=(T2-T1)/2计算所述第三调整距离;
其中,T3为第三调整距离,T2为第二调整距离,T1为第一调整距离。
需要说明的是,上述步骤S401~S406的具体说明可参照图2对应的实施例中的相关描述,此处不再赘述。
本发明实施例通过采用包括n个数据串并转换单元、延迟单元、数字时钟管理单元及伪数据串并转换单元的可编程逻辑控制器件,由伪数据串并转换单元接收时钟线传输的第一频率的第二时钟信号,并对第二时钟信号进行串并转换得到第二频率的伪数据信号,由于第二时钟信号和数据信号在可编程逻辑控制器件内部的路径完全相同,因此,第二时钟信号、伪数据信号及数据信号的相位完全一致,那么,延迟单元根据接收到的第一频率的第一时钟信号对伪数据信号进行采样,便可根据采样结果寻找到数据信号的采样点,然后将第一时钟信号的采样沿调整到该数据的采样点数即可完成对高速信号的准确接收。同时,在正确接收数据信号后,数据串并转换单元将数据信号进行降速处理,从而适应了可编程逻辑控制器件的处理能力。本发明无需采用硬件仿真电路便可完成对高速信号的相位对齐调整,适应性较强。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。

Claims (10)

1.一种可编程逻辑控制器件,所述可编程逻辑控制器件通过并行接口接收高速信号,且所述可编程逻辑控制器件与所述并行接口之间连接的n条数据线和1条时钟线均等长、同形状且并行设置;所述可编程逻辑控制器件包括n个数据串并转换单元、延迟单元及数字时钟管理单元;所述n个数据串并转换单元分别接收所述n条数据线传输的第一频率的第一数据信号,所述延迟单元接收所述时钟线传输的第一频率的第一时钟信号,其特征在于,所述可编程逻辑控制器件还包括伪数据串并转换单元;
所述伪数据串并转换单元接收所述时钟线传输的第一频率的第二时钟信号,并根据预设转换比例对所述第二时钟信号进行频率转换,得到第二频率的伪数据信号,且将所述伪数据信号发送至所述延迟单元;其中,所述第二频率小于所述第一频率;所述延迟单元根据所述第一时钟信号对所述伪数据信号进行采样,并根据采样结果确定所述伪数据信号的上升沿和下降沿,且根据所述伪数据信号的上升沿和下降沿对所述第一时钟信号进行相位校准,使所述第一时钟信号的采样沿对准所述伪数据信号的相邻两个上升沿与下降沿之间的中心位置,所述延迟单元将校准后的所述第一时钟信号发送至所述数字时间管理单元;所述数字时间管理单元将校准后的所述第一时钟信号发送至所述n个数据串并转换单元;所述n个数据串并转换单元根据校准后的所述第一时钟信号对分别对n条数据线传输的所述第一数据信号进行采样,并根据所述预设转换比例对所述第一数据信号进行频率转换,得到第二频率的第二数据信号,且将所述第二数据信号发送至所述可编程逻辑控制器件的数据处理单元。
2.如权利要求1所述的可编程逻辑控制器件,其特征在于,所述预设转换比例为1:m,m为大于1的整数;所述延迟单元包括可控延迟线和状态监控单元;
所述可控延迟线接收所述伪数据串并转换单元发送的所述伪数据信号和所述时钟线传输的所述第一时钟信号,并根据所述第一时钟信号对所述伪数据信号进行采样;其中,每个伪数据信号周期对应m个采样点;
所述状态监控单元对采样结果进行监控;若多个伪数据信号周期对应的第一采样点的采样结果均相同,则所述状态监控单元输出第一相位调整信号,以使所述可控延迟线根据所述第一相位调整信号以预设的步进方式对所述第一时钟信号进行第一相位调整,直至所述状态监控单元监控到至少有一个伪数据信号周期对应的第一采样点的采样结果与其他伪数据信号周期对应的第一采样点的采样结果不同为止,所述状态监控单元记录所述第一相位调整对应的第一调整距离;
所述状态监控单元输出第二相位调整信号,以使所述可控延迟线根据所述第二相位调整信号以预设的步进方式对经过所述第一相位调整的所述第一时钟信号进行第二相位调整,直至所述状态监控单元再次监控到至少有一个伪数据信号周期对应的第一采样点的采样结果与其他伪数据信号周期对应的第一采样点的采样结果不同为止,所述状态监控单元记录所述第二相位调整对应的第二调整距离;其中,所述第二相位调整对应的调整方向与所述第一相位调整对应的调整方向相反;
所述状态监控单元根据所述第一调整距离和第二调整距离计算第三调整距离,并根据所述第三调整距离输出第三相位调整信号,以使所述可控延迟线根据所述第三相位调整信号,将经过所述第二相位调整的所述第一时钟信号沿与所述第一相位调整对应的调整方向相同的方向移动第三调整距离。
3.如权利要求2所述的可编程逻辑控制器件,其特征在于,所述可控延迟线根据所述第一相位调整信号以预设步进值对所述第一时钟信号进行第一相位调整,直至所述状态监控单元监控到至少有一个伪数据信号周期对应的第一采样点的采样结果与其他伪数据信号周期对应的第一采样点的采样结果不同为止;
所述状态监控单元记录所述第一相位调整对应的第一步进次数,并根据公式T1=t×a1计算所述第一调整距离;
其中,T1为第一调整距离,t为预设步进值,a1为第一步进次数。
4.如权利要求2所述的可编程逻辑控制器件,其特征在于,所述可控延迟线根据所述第二相位调整信号以预设步进值对经过所述第一相位调整的所述第一时钟信号进行第二相位调整,直至所述状态监控单元再次监控到至少有一个伪数据信号周期对应的第一采样点的采样结果与其他伪数据信号周期对应的第一采样点的采样结果不同为止;
所述状态监控单元记录所述第二相位调整对应的第二步进次数,并根据公式T2=t×a2计算所述第二调整距离;
其中,T2为第二调整距离,t为预设步进值,a2第二步进次数。
5.如权利要求2所述的可编程逻辑控制器件,其特征在于,所述状态监控单元根据公式T3=(T2-T1)/2计算所述第三调整距离;
其中,T3为第三调整距离,T2为第二调整距离,T1为第一调整距离。
6.一种可编程逻辑控制器件的高速信号接收方法,所述可编程逻辑控制器件通过并行接口接收高速信号,且所述可编程逻辑控制器件与所述并行接口之间连接的n条数据线和1条时钟线均等长、同形状且并行设置;所述可编程逻辑控制器件包括n个数据串并转换单元、延迟单元及数字时钟管理单元;所述n个数据串并转换单元分别接收所述n条数据线传输的第一频率的第一数据信号,所述延迟单元接收所述时钟线传输的第一频率的第一时钟信号,其特征在于,所述可编程逻辑控制器件还包括伪数据串并转换单元;所述可编程逻辑控制器件的高速信号接收方法包括:
所述伪数据串并转换单元接收所述时钟线传输的第一频率的第二时钟信号,并根据预设转换比例对所述第二时钟信号进行频率转换,得到第二频率的伪数据信号,且将所述伪数据信号发送至所述延迟单元;其中,所述第二频率小于所述第一频率;
所述延迟单元根据所述第一时钟信号对所述伪数据信号进行采样,并根据采样结果确定所述伪数据信号的上升沿和下降沿,且根据所述伪数据信号的上升沿和下降沿对所述第一时钟信号进行相位校准,使所述第一时钟信号的采样沿对准所述伪数据信号的相邻两个上升沿与下降沿之间的中心位置,所述延迟单元将校准后的所述第一时钟信号发送至所述数字时间管理单元;
所述数字时间管理单元将校准后的所述第一时钟信号发送至所述n个数据串并转换单元;
所述n个数据串并转换单元根据校准后的所述第一时钟信号对分别对n条数据线传输的所述第一数据信号进行采样,并根据所述预设转换比例对所述第一数据信号进行频率转换,得到第二频率的第二数据信号,且将所述第二数据信号发送至所述可编程逻辑控制器件的数据处理单元。
7.如权利要求6所述的可编程逻辑控制器件的高速信号接收方法,其特征在于,所述预设转换比例为1:m,m为大于1的整数;所述延迟单元包括可控延迟线和状态监控单元;所述延迟单元根据所述第一时钟信号对所述伪数据信号进行采样,并根据采样结果确定所述伪数据信号的上升沿和下降沿,且根据所述伪数据信号的上升沿和下降沿对所述第一时钟信号进行相位校准,使所述第一时钟信号的采样沿对准所述伪数据信号的相邻两个上升沿与下降沿之间的中心位置具体包括:
所述可控延迟线接收所述伪数据串并转换单元发送的所述伪数据信号和所述时钟线传输的所述第一时钟信号,并根据所述第一时钟信号对所述伪数据信号进行采样;其中,每个伪数据信号周期对应m个采样点;
所述状态监控单元对采样结果进行监控;
若多个伪数据信号周期对应的第一采样点的采样结果均相同,则所述状态监控单元输出第一相位调整信号,以使所述可控延迟线根据所述第一相位调整信号以预设的步进方式对所述第一时钟信号进行第一相位调整,直至所述状态监控单元监控到至少有一个伪数据信号周期对应的第一采样点的采样结果与其他伪数据信号周期对应的第一采样点的采样结果不同为止,所述状态监控单元记录所述第一相位调整对应的第一调整距离;
所述状态监控单元输出第二相位调整信号,以使所述可控延迟线根据所述第二相位调整信号以预设的步进方式对经过所述第一相位调整的所述第一时钟信号进行第二相位调整,直至所述状态监控单元再次监控到至少有一个伪数据信号周期对应的第一采样点的采样结果与其他伪数据信号周期对应的第一采样点的采样结果不同为止,所述状态监控单元记录所述第二相位调整对应的第二调整距离;其中,所述第二相位调整对应的调整方向与所述第一相位调整对应的调整方向相反;
所述状态监控单元根据所述第一调整距离和第二调整距离计算第三调整距离,并根据所述第三调整距离输出第三相位调整信号,以使所述可控延迟线根据所述第三相位调整信号,将经过所述第二相位调整的所述第一时钟信号沿与所述第一相位调整对应的调整方向相同的方向移动第三调整距离;
所述延迟单元将校准后的所述第一时钟信号发送至所述数字时间管理单元。
8.如权利要求7所述的可编程逻辑控制器件的高速信号接收方法,其特征在于,所述若多个伪数据信号周期对应的第一采样点的采样结果均相同,则所述状态监控单元输出第一相位调整信号,以使所述可控延迟线根据所述第一相位调整信号以预设的步进方式对所述第一时钟信号进行第一相位调整,直至所述状态监控单元监控到至少有一个伪数据信号周期对应的第一采样点的采样结果与其他伪数据信号周期对应的第一采样点的采样结果不同为止,所述状态监控单元记录所述第一相位调整对应的第一调整距离具体包括:
所述可控延迟线根据所述第一相位调整信号以预设步进值对所述第一时钟信号进行第一相位调整,直至所述状态监控单元监控到至少有一个伪数据信号周期对应的第一采样点的采样结果与其他伪数据信号周期对应的第一采样点的采样结果不同为止;
所述状态监控单元记录所述第一相位调整对应的第一步进次数,并根据公式T1=t×a1计算所述第一调整距离;
其中,T1为第一调整距离,t为预设步进值,a1为第一步进次数。
9.如权利要求7所述的可编程逻辑控制器件的高速信号接收方法,其特征在于,所述状态监控单元输出第二相位调整信号,以使所述可控延迟线根据所述第二相位调整信号以预设的步进方式对经过所述第一相位调整的所述第一时钟信号进行第二相位调整,直至所述状态监控单元再次监控到至少有一个伪数据信号周期对应的第一采样点的采样结果与其他伪数据信号周期对应的第一采样点的采样结果不同为止,所述状态监控单元记录所述第二相位调整对应的第二调整距离具体包括:
所述可控延迟线根据所述第二相位调整信号以预设步进值对经过所述第一相位调整的所述第一时钟信号进行第二相位调整,直至所述状态监控单元再次监控到至少有一个伪数据信号周期对应的第一采样点的采样结果与其他伪数据信号周期对应的第一采样点的采样结果不同为止;
所述状态监控单元记录所述第二相位调整对应的第二步进次数,并根据公式T2=t×a2计算所述第二调整距离;
其中,T2为第二调整距离,t为预设步进值,a2第二步进次数。
10.如权利要求7所述的可编程逻辑控制器件的高速信号接收方法,其特征在于,所述状态监控单元根据所述第一调整距离和第二调整距离计算第三调整距离具体包括:
所述状态监控单元根据公式T3=(T2-T1)/2计算所述第三调整距离;
其中,T3为第三调整距离,T2为第二调整距离,T1为第一调整距离。
CN201710217650.5A 2017-04-05 2017-04-05 一种可编程逻辑控制器件及其高速信号接收方法 Active CN107168220B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710217650.5A CN107168220B (zh) 2017-04-05 2017-04-05 一种可编程逻辑控制器件及其高速信号接收方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710217650.5A CN107168220B (zh) 2017-04-05 2017-04-05 一种可编程逻辑控制器件及其高速信号接收方法

Publications (2)

Publication Number Publication Date
CN107168220A true CN107168220A (zh) 2017-09-15
CN107168220B CN107168220B (zh) 2019-09-06

Family

ID=59849387

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710217650.5A Active CN107168220B (zh) 2017-04-05 2017-04-05 一种可编程逻辑控制器件及其高速信号接收方法

Country Status (1)

Country Link
CN (1) CN107168220B (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108984451A (zh) * 2018-06-27 2018-12-11 新华三技术有限公司 信号驱动方法及通信设备
CN109903803A (zh) * 2019-03-26 2019-06-18 晶晨半导体(上海)股份有限公司 存储模块的测试方法及系统
CN111026233A (zh) * 2019-11-18 2020-04-17 北京空间机电研究所 一种基于时钟驱动器及fpga的高速并行数据接收系统
CN111143263A (zh) * 2019-12-24 2020-05-12 清华大学 信号延时校准方法、系统及电子设备
CN114094996A (zh) * 2021-11-09 2022-02-25 成都海光微电子技术有限公司 一种校准电路、校准方法、接口和相关设备

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101621346A (zh) * 2009-07-09 2010-01-06 中兴通讯股份有限公司 一种具有自适应反馈的源同步接收装置及源同步方法
CN102299786A (zh) * 2010-06-28 2011-12-28 菲沃克斯有限公司 数字接收机
CN104407998A (zh) * 2014-11-04 2015-03-11 西北核技术研究所 基于fpga的高速adc采样数据接收缓存方法和系统
CN104967445A (zh) * 2015-03-26 2015-10-07 威盛电子股份有限公司 相位检测装置以及相位调整方法
CN105577350A (zh) * 2015-12-17 2016-05-11 武汉烽火网络有限责任公司 一种时钟数据恢复方法及装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101621346A (zh) * 2009-07-09 2010-01-06 中兴通讯股份有限公司 一种具有自适应反馈的源同步接收装置及源同步方法
CN102299786A (zh) * 2010-06-28 2011-12-28 菲沃克斯有限公司 数字接收机
CN104407998A (zh) * 2014-11-04 2015-03-11 西北核技术研究所 基于fpga的高速adc采样数据接收缓存方法和系统
CN104967445A (zh) * 2015-03-26 2015-10-07 威盛电子股份有限公司 相位检测装置以及相位调整方法
CN105577350A (zh) * 2015-12-17 2016-05-11 武汉烽火网络有限责任公司 一种时钟数据恢复方法及装置

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108984451A (zh) * 2018-06-27 2018-12-11 新华三技术有限公司 信号驱动方法及通信设备
CN108984451B (zh) * 2018-06-27 2020-06-16 新华三技术有限公司 信号驱动方法及通信设备
CN109903803A (zh) * 2019-03-26 2019-06-18 晶晨半导体(上海)股份有限公司 存储模块的测试方法及系统
CN109903803B (zh) * 2019-03-26 2021-04-27 晶晨半导体(上海)股份有限公司 存储模块的测试方法及系统
CN111026233A (zh) * 2019-11-18 2020-04-17 北京空间机电研究所 一种基于时钟驱动器及fpga的高速并行数据接收系统
CN111026233B (zh) * 2019-11-18 2021-03-26 北京空间机电研究所 一种基于时钟驱动器及fpga的高速并行数据接收系统
CN111143263A (zh) * 2019-12-24 2020-05-12 清华大学 信号延时校准方法、系统及电子设备
CN114094996A (zh) * 2021-11-09 2022-02-25 成都海光微电子技术有限公司 一种校准电路、校准方法、接口和相关设备

Also Published As

Publication number Publication date
CN107168220B (zh) 2019-09-06

Similar Documents

Publication Publication Date Title
CN107168220A (zh) 一种可编程逻辑控制器件及其高速信号接收方法
US11784782B2 (en) Method for measuring and correcting multi-wire skew
US7570659B2 (en) Multi-lane receiver de-skewing
CN101689156B (zh) 用于初始化存储器系统的系统与方法以及使用其的存储器装置和基于处理器的系统
US8861578B1 (en) Transition time measurement of PAM4 transmitters
DE112013001335B4 (de) Diagnosen in einem verteilten Fabric-System
CN105794144A (zh) 用于时钟与数据恢复电路的相位调整电路
CN105893291B (zh) 一种异步接收串行数据的方法及装置
DE102006011059A1 (de) Verfahren und System zum Übertragen von in einem Signal codierten Daten
CN101951313A (zh) 一种基于fpga的sfi4.1装置
CN106897238A (zh) 一种数据处理装置及方法
CN106209341A (zh) 多通道lvds时序对齐探测器图像采集方法
DE102012108696B4 (de) Datenbusteilnehmer und Verfahren zur Synchronisation von Datenbusteilnehmern
US8995596B1 (en) Techniques for calibrating a clock signal
CN101887635B (zh) 深水浅层高分辨率多道地震勘探数据传输系统
CN104536924A (zh) 面向板级高速传输总线的多通道延迟斜偏纠正方法及装置
CN111600582B (zh) 一种精密可调节的多路脉冲同步触发系统
Yousefzadeh et al. Fast predictive handshaking in synchronous FPGAs for fully asynchronous multisymbol chip links: Application to SpiNNaker 2-of-7 links
CN103840934B (zh) 一种基于时钟自动恢复的开销传递方法及装置
CN108984451A (zh) 信号驱动方法及通信设备
CN115113926A (zh) 指令字处理电路、芯片及方法
DE102020128082A1 (de) Datenwiederherstellungstechnik für einen zeitverschachtelten empfänger bei vorhandensein einer sender-pulsbreitenverzerrung
CN106897233B (zh) 数据传输接口的源同步电路
EP3477650A1 (de) Verfahren und einrichtung zur kommunikation in einer medizinischen bildgebungseinrichtung und medizinische bildgebungseinrichtung
Godbole et al. High speed multi-lane LVDS inter-FPGA communication link

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
PE01 Entry into force of the registration of the contract for pledge of patent right
PE01 Entry into force of the registration of the contract for pledge of patent right

Denomination of invention: A programmable logic control device and its high-speed signal receiving method

Effective date of registration: 20220701

Granted publication date: 20190906

Pledgee: Bank of Communications Limited Shenzhen Branch

Pledgor: Shenzhen Hengyang Data Co.,Ltd.

Registration number: Y2022340000011