CN107145674A - 一种用于调整高速线分段等长的方法、实现方法及系统 - Google Patents

一种用于调整高速线分段等长的方法、实现方法及系统 Download PDF

Info

Publication number
CN107145674A
CN107145674A CN201710335281.XA CN201710335281A CN107145674A CN 107145674 A CN107145674 A CN 107145674A CN 201710335281 A CN201710335281 A CN 201710335281A CN 107145674 A CN107145674 A CN 107145674A
Authority
CN
China
Prior art keywords
speed line
trace
speed
mentioned
adjusted
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201710335281.XA
Other languages
English (en)
Inventor
毛晓彤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhengzhou Yunhai Information Technology Co Ltd
Original Assignee
Zhengzhou Yunhai Information Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhengzhou Yunhai Information Technology Co Ltd filed Critical Zhengzhou Yunhai Information Technology Co Ltd
Priority to CN201710335281.XA priority Critical patent/CN107145674A/zh
Publication of CN107145674A publication Critical patent/CN107145674A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level
    • G06F30/392Floor-planning or layout, e.g. partitioning or placement

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Architecture (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

本发明提供了一种用于调整高速线分段等长的方法、实现方法及系统。本发明所述的用于调整高速线分段等长的方法、实现方法及系统,均先界定出基准高速线和当前待调整高速线,之后再对应选取该基准高速线和当前待调整高速线的各相应分段的trace、并对应获取上述所选取的各相应分段的trace的长度;之后基于该对应获取的各相应分段的trace的长度及预先设定的规则,设置当前界定出的当前待调整高速线的各相应分段的trace长度调整设置参数,之后在设置的当前待调整高速线的各相应分段的trace长度调整设置参数的基础上,自动调整该当前待调整高速线各相应分段的trace分布,进而完成高速线的分段等长布线调整。本发明能减少工程师手动操作的工作量,进而提高Layout设计效率。

Description

一种用于调整高速线分段等长的方法、实现方法及系统
技术领域
本发明涉及PCB Layout设计领域,具体是一种用于调整高速线分段等长的方法、实现方法及系统,适于高速线路径上分段较多的高速线分段等长分布调整,以提高Layout设计效率。
背景技术
随着电子行业的不断发展,高速信号不断增多,同时对信号质量的要求越来越高,PCB设计的难度也越来越大,相应设计工程师的工作量也越来越大。
在PCB设计中,整个高速线链路通常会被电容或过孔(via)分割成多个线段。因此,在PCB设计时,为有更好的信号质量,高速信号线(即为本发明的专利申请文件中所述的高速线),如差分线DP、DN,不仅需要做到net之间长度的匹配,还需要做到高速信号线的分段长度也精确匹配。
传统方式往往需要手动查看高速线(如差分线DP、DN)的分段长度,再手动调整高速线分段的差值(tolerance),使高速线(如差分线DP、DN)的分段长度和DP、DN net都符合spec要求。工程师手动操作工作量大且工作效率较低,此为现有技术的不足之处。
发明内容
本发明所要解决的技术问题是,针对现有技术的不足,提供一种用于调整高速线分段等长的方法、实现方法及系统,用于减少工程师手动操作的工作量,进而提高Layout设计效率。
为解决上述技术问题,本发明提供了一种用于调整高速线分段等长的方法,该方法用于PCB Layout设计中,包括步骤:
1)选择当前所要调整其二者的分段等长的两高速线的trace;
2)获取上述1)中当前所选择的两高速线的trace的长度;
3)比较上述2)中所获取的两高速线的trace的长度的大小,并选取其中trace的长度较大的高速线作为基准高速线,且将其中trace的长度较小的高速线确定为当前待调整高速线;
4)对应选取上述3)中所确定的基准高速线和当前待调整高速线的各相应分段的trace;
5)对应获取上述4)中所选取的各相应分段的trace的长度;
6)基于上述5)中对应获取的各相应分段的trace的长度、以及预先设定的规则,对应输入上述3)中所确定的当前待调整高速线的各相应分段的trace长度调整设置参数;
7)基于上述6)中所输入的上述当前待调整高速线的各相应分段的trace长度调整设置参数,对应调整该当前待调整高速线各相应分段的trace分布,进而完成对上述1)中所选择的两高速线的分段等长布线调整。
本发明还提供了一种用于调整高速线分段等长的实现方法,该方法用于CadenceLayout设计中,包括步骤:
A、编写PCB板中用于实现如权利要求1中所述的用于调整高速线分段等长的方法的Skill程序;
B、将步骤A中所编写的Skill程序添加到Skill菜单中;
C、运行步骤B中添加至Skill菜单中的Skill程序,用于实现高速线各分段trace的等长调整;
D、运行上述Skill程序结束,输出Done命令,完成高速线分段等长的布线调整。
另外,本发明还提供了一种用于调整高速线分段等长的系统,该系统应用于PCBLayout设计,包括:
高速线选取模块,用于选取当前所要调整其二者的分段等长的两高速线;
高速线trace的长度获取模块,用于获取上述高速线选取模块当前所选取的两高速线的trace的长度;
高速线分段选取模块,用于对应选取上述高速线选取模块当前所选取的两高速线的各相应分段的trace;
高速线分段trace长度获取模块,用于对应获取并显示上述高速线分段选取模块所选取的各相应分段的trace的长度;
当前待调整高速线确认模块,用于对上述高速线trace的长度获取模块所获取的两高速线的trace的长度进行大小比较,,并选取其中trace的长度较长的高速线作为基准高速线,且将其中的trace的长度较小的高速线确认为当前待调整高速线;
参数输入模块,用于对应输入通过上述高速线分段选取模块所选出的当前待调整高速线的各分段的trace长度调整设置参数;
高速线分段调整控制模块,基于通过上述参数输入模块输入的当前待调整高速线的各相应分段的trace长度调整设置参数,对应调整上述确定出的当前待调整高速线的各相应分段的trace的分布,以完成当前通过上述高速线选取模块所选取的两高速线的分段等长调整。
与现有技术相比,本发明的优点在于:
本发明在应用于PCB Layout设计时,能够对高速线各分段的trace长度进行调整,实现分段等长,减少工程师手动操作的工作量,进而提高Layout设计效率。
由此可见,本发明与现有技术相比,具有突出的实质性特点和显著的进步,其实施的有益效果也是显而易见的。
附图说明
图1为本发明所述用于调整高速线分段等长的方法的方法流程示意图;
图2为本发明所述用于调整高速线分段等长的实现方法的方法流程示意图;
图3为PCB设计中未使用本发明所述用于调整高速线分段等长的实现方法前的一配合使用的高速线对的Layout布线示意图;
图4为图3中所示高速线对使用本发明所述用于调整高速线分段等长的实现方法进行分段等长调整后的布线示意图。
具体实施方式
为使本发明的技术方案和优点更加清楚,下面将结合附图,对本发明的技术方案进行清楚、完整地描述。
具体实施方式1:
如图1所示,本发明的一种用于调整高速线分段等长的方法,该方法用于PCBLayout设计中,包括步骤:
1)选择当前所要调整其二者的分段等长的两高速线的trace;
2)获取上述1)中当前所选择的两高速线的trace的长度;
3)比较上述2)中所获取的两高速线的trace的长度的大小,并选取其中trace的长度较大的高速线作为基准高速线,且将其中trace的长度较小的高速线确定为当前待调整高速线;
4)对应选取上述3)中所确定的基准高速线和当前待调整高速线的各相应分段的trace;
5)对应获取上述4)中所选取的各相应分段的trace的长度;
6)基于上述5)中对应获取的各相应分段的trace的长度、以及预先设定的规则,对应输入上述3)中所确定的当前待调整高速线的各相应分段的trace长度调整设置参数;
7)基于上述6)中所输入的上述当前待调整高速线的各相应分段的trace长度调整设置参数,对应调整该当前待调整高速线各相应分段的trace分布,进而完成对上述1)中所选择的两高速线的分段等长布线调整。
使用时,首先选择当前所要调整其二者的分段等长的两高速线的trace,之后获取上述当前所选择的两高速线的trace的长度,并比较该所获取的两高速线的trace的长度的大小,并选取其中trace的长度较大的高速线作为基准高速线,且将其中trace的长度较小的高速线确定为当前待调整高速线;之后对应选取上述所选取的基准高速线和当前待调整高速线的各相应分段,并对应获取上述所选取的基准高速线和当前待调整高速线的各相应分段的trace的长度;接着基于上述对应获取的所述基准高速线和当前待调整高速线的各相应分段的trace的长度、以及预先设定的规则,对应输入上述3)中所确定的当前待调整高速线的各相应分段的trace长度调整设置参数,之后对应调整该当前待调整高速线各相应分段的trace分布,进而完成对上述1)中当前所选择的两高速线的分段等长布线调整。
综上,本发明避免了现有技术中先手动查看高速线分段长度、再手动调整相应高速线分段长度的不便,且本发明在输入相应的trace长度调整设置参数后,能够自动调整相应高速线的分段长度,以实现高速线的分段等长调整,从而减少了工程师手动操作的工作量,进而提高了Layout的设计效率。
其中,本发明还提供了一种用于调整高速线分段等长的实现方法,如图2所示。该用于调整高速线分段等长的实现方用于Cadence Layout设计中,其包括步骤:
A、编写PCB板中用于实现如上所述的用于调整高速线分段等长的方法的Skill程序;
B、将步骤A中所编写的Skill程序添加到Skill菜单中;
C、运行步骤B中添加至Skill菜单中的Skill程序,用于实现高速线各分段trace的等长调整;
D、运行上述Skill程序结束,输出Done命令,完成高速线分段等长的布线调整。
比如,图3所示为PCB Layout设计中一对配合使用的高速线(实为一对差分线),其中图中所示A端为芯片端、B端为电容、C端为高速线换层过孔、D端为连接器端,整个高速线链路被电容和过孔分割成多个线段,且其中的AC段高速线和CD段高速线为不同层面。在通过本发明所述的用于调整高速线分段等长的实现方法调整该如图3所示高速线对的分段等长时,首先自Skill菜单中打开所述的Skill程序,选择如图3所示的高速线对的trace,之后框选该高速线对上的任意分段(AB、BC、CD中的至少一个分段),并对应输入相应的trace长度调整设置参数,之后输出Done命令,进而完成如图3所示高速线对各分段trace等长的布线调整,调整后的Layout布线如图4所示。
其中,在上述选择如图3所示的高速线对的trace之后、且在上述框选该高速线对上的任意分段之前,该Skill菜单中的Skill程序还会自动完成以下内容:自动获取该图3中所示两高速线的trace的长度,并由该Skill程序自动比较上述获取的两高速线的trace的长度的大小,并自动选取其中trace的长度较小的高速线作为基准高速线、并将其中trace的长度较小的高速线确定为当前待调整高速线。其中,上述对应输入相应的trace长度调整设置参数为上述当前待调整高速线的相应分段的trace长度调整设置参数。其中,在图4中,附图标记1标示出的是基准高速线,附图标记2标示出的是使用本发明所述用于调整高速线分段等长的实现方法进行分段等长调整后的当前待调整高速线。
鉴于本发明所述的用于调整高速线分段等长的实现方法中所述的Skill程序实现了如上所述的用于调整高速线分段等长的方法,其具有上述用于调整高速线分段等长的方法的全部优点,为简化说明书的结构,在此不再赘述。
另外,本发明还提供了一种用于调整高速线分段等长的系统,该系统应用于PCBLayout设计,包括:
高速线选取模块,用于选取当前所要调整其二者的分段等长的两高速线;
高速线trace的长度获取模块,用于获取上述高速线选取模块当前所选取的两高速线的trace的长度;
高速线分段选取模块,用于对应选取上述高速线选取模块当前所选取的两高速线的各相应分段的trace;
高速线分段trace长度获取模块,用于对应获取并显示上述高速线分段选取模块所选取的各相应分段的trace的长度;
当前待调整高速线确认模块,用于对上述高速线trace的长度获取模块所获取的两高速线的trace的长度进行大小比较,,并选取其中trace的长度较长的高速线作为基准高速线,且将其中的trace的长度较小的高速线确认为当前待调整高速线;
参数输入模块,用于对应输入通过上述高速线分段选取模块所选出的当前待调整高速线的各分段的trace长度调整设置参数;
高速线分段调整控制模块,基于通过上述参数输入模块输入的当前待调整高速线的各相应分段的trace长度调整设置参数,对应调整上述确定出的当前待调整高速线的各相应分段的trace的分布,以完成当前通过上述高速线选取模块所选取的两高速线的分段等长调整。
使用时,首先通过高速线选取模块选择当前所要调整其二者的分段等长的两高速线的trace,之后通过所述的高速线trace的长度获取模块获取上述当前所选择的两高速线的trace的长度,并通过所述的当前待调整高速线确认模块获取并比较该所获取的两高速线的trace的长度的大小、并选取其中trace的长度较大的高速线作为基准高速线、且将其中trace的长度较小的高速线确定为当前待调整高速线;之后通过所述的高速线分段选取模块对应选取上述所选取的基准高速线和当前待调整高速线的各相应分段,并通过所述的高速线分段trace长度获取模块对应获取上述所选取的基准高速线和当前待调整高速线的各相应分段的trace的长度;接着通过所述的参数输入模块对应输入上述高速线分段选取模块所选取的当前待调整高速线的各相应分段的trace长度调整设置参数;最后基于上述对应获取的基准高速线和当前待调整高速线的各相应分段的trace的长度、以及预先设定的规则,通过高速线分段调整控制模块对应调整该当前待调整高速线各相应分段的trace分布,进而完成对上述1)中所选择的两高速线的分段等长布线调整。由此可见,本发明所述的用于调整高速线分段等长的系统亦具有如上所述用于调整高速线分段等长的方法的全部优点,为简化说明书的结构,在此不再赘述。
综上,本发明能分出基准高速线和当前待调整高速线,且能设置该分出的当前待调整高速线的各相应分段的trace长度调整设置参数,且能在基于上述当前待调整高速线的各相应分段的trace长度调整设置参数的基础上,自动调整该当前待调整高速线各相应分段的trace分布,减少了工程师手动操作的工作量、提高了Layout的设计效率。较为实用。
以上实施方式仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施方式对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施方式所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施方式技术方案的范围。

Claims (3)

1.一种用于调整高速线分段等长的方法,其特征在于,该方法用于PCB Layout设计中,包括步骤:
1)选择当前所要调整其二者的分段等长的两高速线的trace;
2)获取上述1)中当前所选择的两高速线的trace的长度;
3)比较上述2)中所获取的两高速线的trace的长度的大小,并选取其中trace的长度较大的高速线作为基准高速线,且将其中trace的长度较小的高速线确定为当前待调整高速线;
4)对应选取上述3)中所确定的基准高速线和当前待调整高速线的各相应分段的trace;
5)对应获取上述4)中所选取的各相应分段的trace的长度;
6)基于上述5)中对应获取的各相应分段的trace的长度、以及预先设定的规则,对应输入上述3)中所确定的当前待调整高速线的各相应分段的trace长度调整设置参数;
7)基于上述6)中所输入的上述当前待调整高速线的各相应分段的trace长度调整设置参数,对应调整该当前待调整高速线各相应分段的trace分布,进而完成对上述1)中所选择的两高速线的分段等长布线调整。
2.一种用于调整高速线分段等长的实现方法,其特征在于,该方法用于CadenceLayout设计中,包括步骤:
A、编写PCB板中用于实现如权利要求1中所述的用于调整高速线分段等长的方法的Skill程序;
B、将步骤A中所编写的Skill程序添加到Skill菜单中;
C、运行步骤B中添加至Skill菜单中的Skill程序,用于实现高速线各分段trace的等长调整;
D、运行上述Skill程序结束,输出Done命令,完成高速线分段等长的布线调整。
3.一种用于调整高速线分段等长的系统,其特征在于,该系统应用于PCB Layout设计,包括:
高速线选取模块,用于选取当前所要调整其二者的分段等长的两高速线;
高速线trace的长度获取模块,用于获取上述高速线选取模块当前所选取的两高速线的trace的长度;
高速线分段选取模块,用于对应选取上述高速线选取模块当前所选取的两高速线的各相应分段的trace;
高速线分段trace长度获取模块,用于对应获取并显示上述高速线分段选取模块所选取的各相应分段的trace的长度;
当前待调整高速线确认模块,用于对上述高速线trace的长度获取模块所获取的两高速线的trace的长度进行大小比较,并选取其中trace的长度较长的高速线作为基准高速线,且将其中的trace的长度较小的高速线确认为当前待调整高速线;
参数输入模块,用于对应输入通过上述高速线分段选取模块所选出的当前待调整高速线的各分段的trace长度调整设置参数;
高速线分段调整控制模块,基于通过上述参数输入模块输入的当前待调整高速线的各相应分段的trace长度调整设置参数,对应调整上述确定出的当前待调整高速线的各相应分段的trace的分布,以完成当前通过上述高速线选取模块所选取的两高速线的分段等长调整。
CN201710335281.XA 2017-05-12 2017-05-12 一种用于调整高速线分段等长的方法、实现方法及系统 Pending CN107145674A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710335281.XA CN107145674A (zh) 2017-05-12 2017-05-12 一种用于调整高速线分段等长的方法、实现方法及系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710335281.XA CN107145674A (zh) 2017-05-12 2017-05-12 一种用于调整高速线分段等长的方法、实现方法及系统

Publications (1)

Publication Number Publication Date
CN107145674A true CN107145674A (zh) 2017-09-08

Family

ID=59777876

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710335281.XA Pending CN107145674A (zh) 2017-05-12 2017-05-12 一种用于调整高速线分段等长的方法、实现方法及系统

Country Status (1)

Country Link
CN (1) CN107145674A (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107908873A (zh) * 2017-11-15 2018-04-13 郑州云海信息技术有限公司 一种高速线跨参考平面的检查方法及装置
CN108549756A (zh) * 2018-04-02 2018-09-18 郑州云海信息技术有限公司 一种布局布线中检查高速线跨岛的方法和系统
CN109145378A (zh) * 2018-07-19 2019-01-04 郑州云海信息技术有限公司 一种快速复制pcb线段的方法及系统
CN109583094A (zh) * 2018-12-03 2019-04-05 郑州云海信息技术有限公司 一种pcb板上高速线的补长方法及相关装置
CN109858080A (zh) * 2018-12-25 2019-06-07 广州兴森快捷电路科技有限公司 一种应用于pcb设计中的等长布线方法、装置及存储介质

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060077098A1 (en) * 2004-10-13 2006-04-13 Andrew Corporation Panel antenna with variable phase shifter
CN1982843A (zh) * 2005-12-15 2007-06-20 鸿富锦精密工业(深圳)有限公司 差分信号线偏移量检查系统及方法
CN102497731A (zh) * 2011-12-31 2012-06-13 曙光信息产业股份有限公司 信号线补偿方法和装置
CN103761399A (zh) * 2014-01-26 2014-04-30 浪潮(北京)电子信息产业有限公司 一种走线设计方法及系统
CN106126772A (zh) * 2016-06-12 2016-11-16 浪潮集团有限公司 一种检测信号线长度的方法及装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060077098A1 (en) * 2004-10-13 2006-04-13 Andrew Corporation Panel antenna with variable phase shifter
CN1982843A (zh) * 2005-12-15 2007-06-20 鸿富锦精密工业(深圳)有限公司 差分信号线偏移量检查系统及方法
CN102497731A (zh) * 2011-12-31 2012-06-13 曙光信息产业股份有限公司 信号线补偿方法和装置
CN103761399A (zh) * 2014-01-26 2014-04-30 浪潮(北京)电子信息产业有限公司 一种走线设计方法及系统
CN106126772A (zh) * 2016-06-12 2016-11-16 浪潮集团有限公司 一种检测信号线长度的方法及装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
杨章平: "高速PCB设计中的差分等长处理及仿真验证", 《通信技术》 *

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107908873A (zh) * 2017-11-15 2018-04-13 郑州云海信息技术有限公司 一种高速线跨参考平面的检查方法及装置
CN107908873B (zh) * 2017-11-15 2021-06-15 郑州云海信息技术有限公司 一种高速线跨参考平面的检查方法及装置
CN108549756A (zh) * 2018-04-02 2018-09-18 郑州云海信息技术有限公司 一种布局布线中检查高速线跨岛的方法和系统
CN109145378A (zh) * 2018-07-19 2019-01-04 郑州云海信息技术有限公司 一种快速复制pcb线段的方法及系统
CN109145378B (zh) * 2018-07-19 2022-02-18 郑州云海信息技术有限公司 一种快速复制pcb线段的方法及系统
CN109583094A (zh) * 2018-12-03 2019-04-05 郑州云海信息技术有限公司 一种pcb板上高速线的补长方法及相关装置
CN109583094B (zh) * 2018-12-03 2022-03-08 郑州云海信息技术有限公司 一种pcb板上高速线的补长方法及相关装置
CN109858080A (zh) * 2018-12-25 2019-06-07 广州兴森快捷电路科技有限公司 一种应用于pcb设计中的等长布线方法、装置及存储介质
CN109858080B (zh) * 2018-12-25 2023-04-18 广州兴森快捷电路科技有限公司 一种应用于pcb设计中的等长布线方法、装置及存储介质

Similar Documents

Publication Publication Date Title
CN107145674A (zh) 一种用于调整高速线分段等长的方法、实现方法及系统
US10375820B2 (en) Crosstalk reduction between signal layers in a multilayered package by variable-width mesh plane structures
CN103021365B (zh) 一种调整伽马曲线的装置、方法和液晶显示设备
CN103028802A (zh) 一种回流焊机温度控制方法
CN108459554A (zh) 一种基于cpld的高速脉冲输出占空比自动调整的方法
CN102751721B (zh) 一种用于运行方式变化的串联补偿应用方法
CN108846179A (zh) 一种基于Cadence skill的差分线线宽线距设计方法及系统
CN103680469B (zh) 一种液晶显示器及其液晶显示器的亮度和对比度的调整方法
CN207851658U (zh) 一种带数字电位器的均流自动控制结构
CN206968083U (zh) 一种上下烫压模联动装置
CN107728695A (zh) 一种实现热插拔线路电流均衡的方法及系统
CN205681355U (zh) 一种基于can总线的多电机协同控制系统
CN108882525A (zh) 一种pcb板及pcb正反面连接器的压接方法
CN206066382U (zh) 一种斜度架
CN206591188U (zh) 一种直线式电沉积大规格铜包钢线生产设备
CN205689539U (zh) 一种模组化压合机
CN107390762B (zh) 无源器件的性能稳定性的调控电路和调控方法
CN206169047U (zh) 一种折弯机中间板
CN206352170U (zh) 一种高度错位的多股长丝叠加装置
CN206253928U (zh) 一种贯通轴铣圆弧夹具
CN206952356U (zh) 一种高频焊管对接接口
CN203649053U (zh) 一种辊式矫直机的压下量调节机构
CN206578139U (zh) 铝合金大拉机的张紧力均衡装置
CN205942600U (zh) 一种上电时序控制电路
CN106774626A (zh) 复合式信号产生系统及方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20170908