CN108459554A - 一种基于cpld的高速脉冲输出占空比自动调整的方法 - Google Patents

一种基于cpld的高速脉冲输出占空比自动调整的方法 Download PDF

Info

Publication number
CN108459554A
CN108459554A CN201810237027.0A CN201810237027A CN108459554A CN 108459554 A CN108459554 A CN 108459554A CN 201810237027 A CN201810237027 A CN 201810237027A CN 108459554 A CN108459554 A CN 108459554A
Authority
CN
China
Prior art keywords
speed pulse
duty ratio
pulse output
output
ebrsram
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201810237027.0A
Other languages
English (en)
Inventor
罗宏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Guilin Huamao Ott Technology Co Ltd
Original Assignee
Guilin Huamao Ott Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Guilin Huamao Ott Technology Co Ltd filed Critical Guilin Huamao Ott Technology Co Ltd
Priority to CN201810237027.0A priority Critical patent/CN108459554A/zh
Publication of CN108459554A publication Critical patent/CN108459554A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B19/00Programme-control systems
    • G05B19/02Programme-control systems electric
    • G05B19/04Programme control other than numerical control, i.e. in sequence controllers or logic controllers
    • G05B19/05Programmable logic controllers, e.g. simulating logic interconnections of signals according to ladder diagrams or function charts
    • G05B19/054Input/output

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Automation & Control Theory (AREA)
  • Pulse Circuits (AREA)

Abstract

本发明公开了一种基于CPLD的高速脉冲输出占空比自动调整的方法,具体包括如下步骤:S1:CPLD内的高速脉冲输出EBRSRAM块所发射的高速脉冲输出占空比首先会寄存在多个频率及占空比寄存器内,从而了解到所发射的高速脉冲输出占空比;S2:高速脉冲输出EBRSRAM块发射高速脉冲作用于MOS管输出模块,输出的高速脉冲频率的占空比都是按照预设值输出直接控制MOS管输出模块的输出。本发明通过频率及占空比状态机从高速脉冲输出EBRSRAM块寄存器里读到输出的频率值和占空比值并与高速脉冲输出反馈EBRSRAM块里寄存器出频率值和占空比值进行比较,从而实现PLC控制器自动调节高速脉冲占空比,减小了输出的高速脉冲占空比跟预设值的偏差,保证了PLC的高速脉冲输出。

Description

一种基于CPLD的高速脉冲输出占空比自动调整的方法
技术领域
本发明涉及工业自动化技术领域,尤其涉及一种基于CPLD的高速脉冲输出占空比自动调整的方法。
背景技术
PLC(ProgrammableLogicController,可编程逻辑控制器)广泛应用于各种自动化控制领域,它是专门为在工业环境下应用而设计的数字运算操作电子系统,它采用一种可编程的存储器,在其内部存储执行逻辑运算、顺序控制、定时、计数和算术运算等操作的指令,通过数字式或模拟式的输入输出来控制各种类型的机械设备或生产过程;PLC的主要功能之一是实现不同频率和占空比的高速脉冲输出,为实现PLC的高速脉冲输出。
目前,为实现PLC的高速脉冲输出,大多均是采用CPLD(ComplexProgrammableLogicDevice)来实现,在CPLD里面设置多个输出的脉冲频率和占空比寄存器,输出的高速脉冲频率的占空比都是按照预设值输出去直接控制MOS管输出,由于MOS管的结电容问题,导致最终输出的高速脉冲输出的占空比跟预设值出现较大的偏差,同时设置了比较多的寄存器方式会消耗大量的CPLD查找表资源,在CPLD资源有限情况下,这种方式具有很大缺陷性。
发明内容
本发明的目的在于提供一种基于CPLD的高速脉冲输出占空比自动调整的方法,通过频率及占空比状态机从高速脉冲输出EBRSRAM块寄存器里读到输出的频率值和占空比值并与高速脉冲输出反馈EBRSRAM块里寄存器出频率值和占空比值进行比较,从而实现PLC控制器自动调节高速脉冲占空比的优点,解决了由于MOS管的结电容问题,导致最终输出的高速脉冲输出的占空比跟预设值出现较大的偏差,同时设置了比较多的寄存器方式会消耗大量的CPLD查找表资源的问题。
根据本发明实施例的一种基于CPLD的高速脉冲输出占空比自动调整的方法,具体包括如下步骤:
S1:CPLD内的高速脉冲输出EBRSRAM块所发射的高速脉冲输出占空比首先会寄存在多个频率及占空比寄存器内,从而了解到所发射的高速脉冲输出占空比;
S2:高速脉冲输出EBRSRAM块发射高速脉冲作用于MOS管输出模块,输出的高速脉冲频率的占空比都是按照预设值输出直接控制MOS管输出模块的输出;
S3:MOS管输出模块输出的高速脉冲输出占空比会作用于CPLD内的高速脉冲输出反馈EBRSRAM块,并且高速脉冲输出反馈EBRSRAM块将MOS管输出模块所输出的高速脉冲输出占空比锁存至多个频率及占空比寄存器内;
S4:高速脉冲输出EBRSRAM块与高速脉冲输出反馈EBRSRAM块分别连接CPLD内的频率及占空比比较状态机,频率及占空比比较状态机会对高速脉冲输出EBRSRAM块与高速脉冲输出反馈EBRSRAM块内的频率及占空比寄存器中的信息进行调取比对;
S5:频率及占空比比较状态机会调取寄存器中的读取频率值和占空比值进行比较,比较完成后,看是否需要调节MOS管输出模块的占空比。
进一步的,所述CPLD内还包括了中断模块,所述中断模块的输出端连接有PLC微控制器。
进一步的,所述的中断模块用于在频率及占空比状态机比较结果输出中断信号到PLC微控制器内。
进一步的,所述高速脉冲输出EBRSRAM块根据PLC的微控制器输入设置的频率值和占空比值。
进一步的,所述高速脉冲输出EBRSRAM块和高速脉冲输出反馈EBRSRAM块每个频率段都包含有频率及占空比寄存器。
进一步的,所述高速脉冲输出EBRSRAM块可以通过PLC的微控制器输入值把频率从最小值到最大值分为多段。
进一步的,所述频率及占空比比较状态机的每个频率段均设置有频率及占空比比较单元。
本发明所述的一种基于CPLD的高速脉冲输出占空比自动调整的方法应用于PLC控制器自动调节高速脉冲占空比。
本发明与现有技术相比具有的有益效果是:
通过频率及占空比状态机从高速脉冲输出EBRSRAM块寄存器里读到输出的频率值和占空比值并与高速脉冲输出反馈EBRSRAM块里寄存器出频率值和占空比值进行比较,然后再判断是否要进行输出占空比调节,从而实现PLC控制器自动调节高速脉冲占空比,减小了输出的高速脉冲占空比跟预设值的偏差,保证了PLC的高速脉冲输出;
通过在高速脉冲输出EBRSRAM块与高速脉冲输出反馈EBRSRAM块内设置的多个频率及占空比寄存器,从而使得每个频率段都包含有频率及占空比寄存器内,便于PLC控制器对高速脉冲占空比的调节,同时也提高了频率及占空比状态机比较准确率。
附图说明
附图用来提供对本发明的进一步理解,并且构成说明书的一部分,与本发明的实施例一起用于解释本发明,并不构成对本发明的限制。在附图中:
图1为本发明提出的一种基于CPLD的高速脉冲输出占空比自动调整的方法的实施例1结构示意图;
图2为本发明提出的一种基于CPLD的高速脉冲输出占空比自动调整的方法的实施例2结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
实施例1
参照图1,一种基于CPLD的高速脉冲输出占空比自动调整的方法,具体包括如下步骤:
S1:CPLD内的高速脉冲输出EBRSRAM块所发射的高速脉冲输出占空比首先会寄存在多个频率及占空比寄存器内,从而了解到所发射的高速脉冲输出占空比;
S2:高速脉冲输出EBRSRAM块发射高速脉冲作用于MOS管输出模块,输出的高速脉冲频率的占空比都是按照预设值输出直接控制MOS管输出模块的输出;
S3:MOS管输出模块输出的高速脉冲输出占空比会作用于CPLD内的高速脉冲输出反馈EBRSRAM块,并且高速脉冲输出反馈EBRSRAM块将MOS管输出模块所输出的高速脉冲输出占空比锁存至多个频率及占空比寄存器内;
S4:高速脉冲输出EBRSRAM块与高速脉冲输出反馈EBRSRAM块分别连接CPLD内的频率及占空比比较状态机,频率及占空比比较状态机会对高速脉冲输出EBRSRAM块与高速脉冲输出反馈EBRSRAM块内的频率及占空比寄存器中的信息进行调取比对;
S5:频率及占空比比较状态机会调取寄存器中的读取频率值和占空比值进行比较,比较完成后,看是否需要调节MOS管输出模块的占空比。
调节流程:频率及占空比状态机分别从高速脉冲输出EBRSRAM块和高速脉冲输出反馈EBRSRAM块的寄存器中读取频率值和占空比值进行比较,看是否需要调节MOS管输出模块的占空比。
实施例2
参照图2,一种基于CPLD的高速脉冲输出占空比自动调整的方法,其方法步骤与实施例1相同,当然,所述CPLD内还包括了中断模块,所述中断模块的输出端连接有PLC微控制器,图2中的MCU即为文中提及的PLC微控制器,中断模块为频率寄存器和占空比状态机产生中断信号给PLC微控制器,PLC微控制器根据中断信号再去配置相应高速脉冲输出EBRSRAM块。
尽管已经示出和描述了本发明的实施例,对于本领域的普通技术人员而言,可以理解在不脱离本发明的原理和精神的情况下可以对这些实施例进行多种变化、修改、替换和变型,本发明的范围由所附权利要求及其等同物限定。

Claims (8)

1.一种基于CPLD的高速脉冲输出占空比自动调整的方法,其特征在于,具体包括如下步骤:
S1:CPLD内的高速脉冲输出EBRSRAM块所发射的高速脉冲输出占空比首先会寄存在多个频率及占空比寄存器内,从而了解到所发射的高速脉冲输出占空比;
S2:高速脉冲输出EBRSRAM块发射高速脉冲作用于MOS管输出模块,输出的高速脉冲频率的占空比都是按照预设值输出直接控制MOS管输出模块的输出;
S3:MOS管输出模块输出的高速脉冲输出占空比会作用于CPLD内的高速脉冲输出反馈EBRSRAM块,并且高速脉冲输出反馈EBRSRAM块将MOS管输出模块所输出的高速脉冲输出占空比锁存至多个频率及占空比寄存器内;
S4:高速脉冲输出EBRSRAM块与高速脉冲输出反馈EBRSRAM块分别连接CPLD内的频率及占空比比较状态机,频率及占空比比较状态机会对高速脉冲输出EBRSRAM块与高速脉冲输出反馈EBRSRAM块内的频率及占空比寄存器中的信息进行调取比对;
S5:频率及占空比比较状态机会调取寄存器中的读取频率值和占空比值进行比较,比较完成后,看是否需要调节MOS管输出模块的占空比。
2.根据权利要求1所述的一种基于CPLD的高速脉冲输出占空比自动调整的方法,其特征在于:所述CPLD内还包括了中断模块,所述中断模块的输出端连接有PLC微控制器。
3.根据权利要求2所述的一种基于CPLD的高速脉冲输出占空比自动调整的方法,其特征在于:所述的中断模块用于在频率及占空比状态机比较结果输出中断信号到PLC微控制器内。
4.根据权利要求3所述的一种基于CPLD的高速脉冲输出占空比自动调整的方法,其特征在于:所述高速脉冲输出EBRSRAM块根据PLC的微控制器输入设置的频率值和占空比值。
5.根据权利要求1所述的一种基于CPLD的高速脉冲输出占空比自动调整的方法,其特征在于:所述高速脉冲输出EBRSRAM块和高速脉冲输出反馈EBRSRAM块每个频率段都包含有频率及占空比寄存器。
6.根据权利要求4所述的一种基于CPLD的高速脉冲输出占空比自动调整的方法,其特征在于:所述高速脉冲输出EBRSRAM块可以通过PLC的微控制器输入值把频率从最小值到最大值分为多段。
7.根据权利要求5所述的一种基于CPLD的高速脉冲输出占空比自动调整的方法,其特征在于:所述频率及占空比比较状态机的每个频率段均设置有频率及占空比比较单元。
8.根据权利要求1-7任一项所述的一种基于CPLD的高速脉冲输出占空比自动调整的方法用于PLC控制器自动调节高速脉冲占空比。
CN201810237027.0A 2018-03-21 2018-03-21 一种基于cpld的高速脉冲输出占空比自动调整的方法 Pending CN108459554A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810237027.0A CN108459554A (zh) 2018-03-21 2018-03-21 一种基于cpld的高速脉冲输出占空比自动调整的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810237027.0A CN108459554A (zh) 2018-03-21 2018-03-21 一种基于cpld的高速脉冲输出占空比自动调整的方法

Publications (1)

Publication Number Publication Date
CN108459554A true CN108459554A (zh) 2018-08-28

Family

ID=63237246

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810237027.0A Pending CN108459554A (zh) 2018-03-21 2018-03-21 一种基于cpld的高速脉冲输出占空比自动调整的方法

Country Status (1)

Country Link
CN (1) CN108459554A (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108614502A (zh) * 2018-06-25 2018-10-02 桂林市华茂欧特科技有限公司 一种基于cpld的高速脉冲输出占空比自动调整的方法
CN109274357A (zh) * 2018-09-21 2019-01-25 昆明理工大学 一种占空比不随频率变化的脉冲调制电路及其调制方法
CN110174530A (zh) * 2019-06-06 2019-08-27 北京交大思诺科技股份有限公司 一种速度传感器模拟装置
WO2020154989A1 (zh) * 2019-01-30 2020-08-06 华为技术有限公司 占空比调整方法、控制器芯片及闪存设备

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101742802A (zh) * 2010-01-07 2010-06-16 北京经纬恒润科技有限公司 高强度放电灯的控制方法、装置及系统
CN106655783A (zh) * 2016-10-26 2017-05-10 湖北三江航天万峰科技发展有限公司 一种数字电源控制电路及方法
CN207069955U (zh) * 2017-08-07 2018-03-02 陶谦 一种电机控制电路

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101742802A (zh) * 2010-01-07 2010-06-16 北京经纬恒润科技有限公司 高强度放电灯的控制方法、装置及系统
CN106655783A (zh) * 2016-10-26 2017-05-10 湖北三江航天万峰科技发展有限公司 一种数字电源控制电路及方法
CN207069955U (zh) * 2017-08-07 2018-03-02 陶谦 一种电机控制电路

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108614502A (zh) * 2018-06-25 2018-10-02 桂林市华茂欧特科技有限公司 一种基于cpld的高速脉冲输出占空比自动调整的方法
CN109274357A (zh) * 2018-09-21 2019-01-25 昆明理工大学 一种占空比不随频率变化的脉冲调制电路及其调制方法
WO2020154989A1 (zh) * 2019-01-30 2020-08-06 华为技术有限公司 占空比调整方法、控制器芯片及闪存设备
CN110174530A (zh) * 2019-06-06 2019-08-27 北京交大思诺科技股份有限公司 一种速度传感器模拟装置

Similar Documents

Publication Publication Date Title
CN108459554A (zh) 一种基于cpld的高速脉冲输出占空比自动调整的方法
CN103825601B (zh) 一种熔丝修调电路
CN104065545A (zh) 基于Modbus协议的RS485总线通讯方法及基于该通讯方法的电力电子系统
CN104821802A (zh) 时钟生成方法及时钟生成电路
CN1044556A (zh) 高速预分频器
CN102913428A (zh) 风扇模组测试系统
CN108762971A (zh) 一种看门狗电路的实现方法及系统
CN202111685U (zh) 可扩展的开关矩阵板
CN105187052A (zh) 一种可编程小数分频电路
CN108984446B (zh) 基于fpga原语的phy接口及fpga芯片
CN107948747B (zh) 电源管理方法及单元、电视机
CN106326174B (zh) 一种两线通信电路
CN108614502A (zh) 一种基于cpld的高速脉冲输出占空比自动调整的方法
CN204103751U (zh) 一种基于多dsp加cpld的三电平变流器的驱动结构
CN204406164U (zh) 基于传动级的一主多从背板总线点对点并行通讯控制系统
CN1324706C (zh) 多功能管脚电路
CN210129113U (zh) 兼具主线控制和独立控制的EtherCAT控制结构
CN201503684U (zh) Led显示装置及其驱动电路
CN202014221U (zh) 一种plc控制的变频拖动系统的掉电处理电路
CN204790496U (zh) 一种plc背板总线协议扩展ppi通讯口的智能模块
CN104486183B (zh) 一种收发自控制的三态rs485通讯方法
CN2585488Y (zh) 多功能管脚电路
CN205231420U (zh) 一种高清转接小板
CN204615669U (zh) 变桨驱动器
CN210804076U (zh) 一种基于fpga控制的线切割控制卡

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20180828