CN106782423A - 一种扫描驱动电路及液晶显示器 - Google Patents

一种扫描驱动电路及液晶显示器 Download PDF

Info

Publication number
CN106782423A
CN106782423A CN201710197444.2A CN201710197444A CN106782423A CN 106782423 A CN106782423 A CN 106782423A CN 201710197444 A CN201710197444 A CN 201710197444A CN 106782423 A CN106782423 A CN 106782423A
Authority
CN
China
Prior art keywords
signal
level
phase inverter
switching tube
output module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201710197444.2A
Other languages
English (en)
Other versions
CN106782423B (zh
Inventor
赵莽
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Technology Co Ltd
Original Assignee
Wuhan China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan China Star Optoelectronics Technology Co Ltd filed Critical Wuhan China Star Optoelectronics Technology Co Ltd
Priority to CN201710197444.2A priority Critical patent/CN106782423B/zh
Priority to PCT/CN2017/080943 priority patent/WO2018176515A1/zh
Priority to US15/667,670 priority patent/US10699660B2/en
Publication of CN106782423A publication Critical patent/CN106782423A/zh
Application granted granted Critical
Publication of CN106782423B publication Critical patent/CN106782423B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13454Drivers integrated on the active matrix substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Nonlinear Science (AREA)
  • Optics & Photonics (AREA)
  • Mathematical Physics (AREA)
  • Shift Register Type Memory (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明提供一种扫描驱动电路及液晶显示器,其包括:扫描电平信号输出模块、本级的级联信号输出模块以及本级的扫描信号输出模块,其中,扫描电平信号输出模块用于输入正反向扫描控制信号、第N‑1级的级联信号以及第N+1级的级联信号,根据所述正反向扫描控制信号、所述第N‑1级的级联信号以及所述第N+1级的级联信号生成扫描电平信号,并对所述扫描电平信号进行锁存操作,所述正反向扫描控制信号还用于控制所述扫描驱动单元处于正向驱动模式或反向驱动模式,不仅可以大大减少该扫描驱动电路中薄膜晶体管的数量,还可以几乎不使用时钟信号驱动薄膜晶体管,大大减小了时钟信号线上的负载,降低该扫描驱动电路的功耗,进一步缩减面板的边框宽度。

Description

一种扫描驱动电路及液晶显示器
技术领域
本发明涉及液晶显示技术领域,尤其涉及一种扫描驱动电路及液晶显示器。
背景技术
GOA(Gate Driver On Array)是利用现有薄膜晶体管液晶显示器阵列(Array)基板制程将栅极(Gate)行扫描驱动信号电路制作在Array基板上,实现对Gate逐行扫描的驱动方式。
随着低温多晶硅(Low Temperature Poly-silicon,LTPS)半导体薄膜晶体管的发展,而且由于LTPS半导体本身超高载流子迁移率的特性,相应的面板周边集成电路也成为大家关注的焦点,并且很多人投入到系统面板(System on Panel,SOP)的相关技术研究,并逐步成为现实。
参阅图1,图1为现有的扫描驱动电路的结构示意图。如图1所示,现有的扫描驱动电路使用了较多的薄膜晶体管,并且需要通过两条信号线U2D和D2U进行该扫描驱动电路的正反向扫描控制,大大增加了面板的边框宽度,提高了成本。另外,该扫描驱动电路中共使用了两个CK时钟信号线,CK1和CK3。XCK1是与时钟信号CK1相反的信号。其中,CK1控制4个薄膜晶体管的驱动,CK3控制2个薄膜晶体管的驱动。这种电路的设计会给CK信号线带来了极大的负载,大大增加了扫描驱动电路的功耗,严重时会影响电路的功能。
故,有必要提供一种扫描驱动电路及液晶显示器,以解决现有技术所存在的问题。
发明内容
本发明的目的在于提供一种扫描驱动电路及液晶显示器,不仅可以大大减少该扫描驱动电路中薄膜晶体管的数量,还可以几乎不使用时钟信号驱动薄膜晶体管,大大减小了时钟信号线上的负载,降低该扫描驱动电路的功耗,进一步缩减面板的边框宽度。
本发明提供一种扫描驱动电路,所述扫描驱动电路包括级联的多个扫描驱动单元,第N个所述扫描驱动单元包括:
扫描电平信号输出模块,其用于输入正反向扫描控制信号、第N-1级的级联信号以及第N+1级的级联信号,根据所述正反向扫描控制信号、所述第N-1级的级联信号以及所述第N+1级的级联信号生成扫描电平信号,并对所述扫描电平信号进行锁存操作,其中,所述正反向扫描控制信号还用于控制所述扫描驱动单元处于正向驱动模式或反向驱动模式;
本级的级联信号输出模块,其与所述扫描电平信号输出模块连接,用于输入本级的时钟信号,并根据所述本级的时钟信号以及所述扫描电平信号生成本级的级联信号;
本级的扫描信号输出模块,其与所述本级的级联信号输出模块连接,用于根据所述本级的级联信号输出本级的扫描信号。
在本发明的扫描驱动电路中,所述扫描电平信号输出模块包括第一开关管、第二开关管、第三开关管、第四开关管、第一反相器以及第二反相器;其中,所述第一开关管以及所述第四开关管为N型薄膜晶体管,所述第二开关管以及所述第三开关管为P型薄膜晶体管;
所述第一开关管的第一端以及所述第四开关管的第一端均接入所述正反向扫描控制信号;所述第一开关管的控制端以及所述第二开关管的控制端均接入所述第N-1级的级联信号;所述第三开关管的控制端以及所述第四开关管的控制端均接入所述第N+1级的级联信号;
所述第一开关管的第二端与所述第一反相器的输入端以及所述第二开关管的第二端连接;所述第二开关管的第一端与所述第二反相器的输出端连接;
所述第二反相器的输入端与所述第三开关管的第二端以及所述第四开关管的第二端连接;
所述第一反相器的输出端以及所述第三开关管的第一端与所述扫描电平信号输出模块的输出端连接。
在本发明的扫描驱动电路中,所述本级的级联信号输出模块包括与非门控制器以及第三反相器;
所述与非门控制器的第一输入端与所述扫描电平信号输出模块的输出端连接,所述与非门控制器的第二输入端输入所述本级的时钟信号,所述与非门控制器的输出端与所述第三反相器的输入端连接,所述第三反相器的输出端与所述本级的级联信号输出模块的输出端连接。
在本发明的扫描驱动电路中,所述本级的扫描信号输出模块包括依次串联的第四反相器以及第五反相器;
所述第四反相器的输入端与所述本级的级联信号输出模块的输出端连接,所述第五反相器的输出端与所述本级的扫描信号输出模块的输出端连接。
在本发明的扫描驱动电路中,所述扫描电平信号输出模块包括第一开关管、第二开关管、第三开关管、第四开关管、第一反相器以及第二反相器;其中,所述第一开关管以及所述第四开关管为P型薄膜晶体管,所述第二开关管以及所述第三开关管为N型薄膜晶体管;
所述第一开关管的第一端以及所述第四开关管的第一端均接入所述正反向扫描控制信号;所述第一开关管的控制端以及所述第二开关管的控制端均接入所述第N+1级的级联信号;所述第三开关管的控制端以及所述第四开关管的控制端均接入所述第N-1级的级联信号;
所述第一开关管的第二端与所述第一反相器的输入端以及所述第二开光管的第二端连接;所述第二开关管的第一端与所述第二反相器的输出端连接;
所述第二反相器的输入端与所述第三开关管的第二端以及所述第四开关管的第二端连接;
所述第一反相器的输出端以及所述第三开关管的第一端与所述扫描电平信号输出模块的输出端连接。
在本发明的扫描驱动电路中,所述本级的级联信号输出模块包括与非门控制器;
所述与非门控制器的第一输入端与所述扫描电平信号输出模块的输出端连接,所述与非门控制器的第二输入端输入所述本级的时钟信号,所述与非门控制器的输出端与所述本级的级联信号输出模块的输出端连接。
在本发明的扫描驱动电路中,所述本级的扫描信号输出模块包括依次串联的第三反相器、第四反相器以及第五反相器;
所述第三反相器的输入端与所述本级的级联信号输出模块的输出端连接,所述第五反相器的输出端与所述本级的扫描信号输出模块的输出端连接。
在本发明的扫描驱动电路中,所述扫描驱动电路还包括复位模块,其包括第五开关管,所述第五开关管的控制端接入复位信号,所述第五开关管的第一端接入恒压低电平信号,所述第五开关管的第二端与所述扫描电平信号输出模块的输出端连接;其中,所述第五开关管为P型薄膜晶体管,所述第五开关管的第一端、第二端、控制端分别为源极、漏极、栅极。
在本发明的扫描驱动电路中,每个所述扫描驱动单元用于驱动一条扫描线。
依据本发明的上述目的,还提供一种液晶显示器,其包括上述所述的扫描驱动电路。
通过上述方案,本发明的有益效果是:本发明的扫描驱动电路中的第N个扫描驱动单元包括:扫描电平信号输出模块、本级的级联信号输出模块以及本级的扫描信号输出模块,其中,扫描电平信号输出模块用于输入正反向扫描控制信号、第N-1级的级联信号以及第N+1级的级联信号,根据所述正反向扫描控制信号、所述第N-1级的级联信号以及所述第N+1级的级联信号生成扫描电平信号,并对所述扫描电平信号进行锁存操作,所述正反向扫描控制信号还用于控制所述扫描驱动单元处于正向驱动模式或反向驱动模式,不仅可以大大减少该扫描驱动电路中薄膜晶体管的数量,还可以几乎不使用时钟信号驱动薄膜晶体管,大大减小了时钟信号线上的负载,降低该扫描驱动电路的功耗,进一步缩减面板的边框宽度。
为让本发明的上述内容能更明显易懂,下文特举优选实施例,并配合所附图式,作详细说明如下:
附图说明
下面结合附图,通过对本发明的具体实施方式详细描述,将使本发明的技术方案及其它有益效果显而易见。
图1为现有的扫描驱动电路的结构示意图;
图2为发明的扫描驱动电路的第一优选实施例的结构示意图;
图3为本发明的扫描驱动电路的第一优选实施例的正向驱动工作时序图;
图4为本发明的扫描驱动电路的第一优选实施例的反向驱动工作时序图;
图5为发明的扫描驱动电路的第二优选实施例的结构示意图;
图6为本发明的扫描驱动电路的第二优选实施例的正向驱动工作时序图;
图7为本发明的扫描驱动电路的第二优选实施例的反向驱动工作时序图。
具体实施方式
为更进一步阐述本发明所采取的技术手段及其效果,以下结合本发明的优选实施例及其附图进行详细描述。显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明实施例的扫描驱动电路包括级联的多个扫描驱动单元,每个扫描驱动单元用于驱动一条扫描线。
参阅图2,图2为发明的扫描驱动电路的第一优选实施例的结构示意图。如图2所示,该扫描驱动电路的第N个扫描驱动单元包括:扫描电平信号输出模块201、本级的级联信号输出模块202以及本级的扫描信号输出模块203。扫描电平信号输出模块201用于输入正反向扫描控制信号C1、第N-1级的级联信号P(N-1)以及第N+1级的级联信号P(N+1),根据所述正反向扫描控制信号C1、所述第N-1级的级联信号P(N-1)以及所述第N+1级的级联信号P(N+1)生成扫描电平信号Q(N),并对所述扫描电平信号Q(N)进行锁存操作,其中,所述正反向扫描控制信号C1还用于控制该扫描驱动单元处于正向驱动模式或反向驱动模式。本级的级联信号输出模块202与所述扫描电平信号输出模块201连接,用于输入本级的时钟信号CK,并根据所述本级的时钟信号CK以及所述扫描电平信号Q(N)生成本级的级联信号P(N)。本级的扫描信号输出模块203与所述本级的级联信号输出模块202连接,用于根据所述本级的级联信号P(N)输出本级的扫描信号G(N)。
扫描电平信号输出模块201包括第一开关管T1、第二开关管T2、第三开关管T3、第四开关管T4、第一反相器F1以及第二反相器F2。第一开关管T1的第一端以及第四开关管T4的第一端均接入正反向扫描控制信号C1;第一开关管T1的控制端以及第二开关管T2的控制端均接入第N-1级的级联信号P(N-1);第三开关管T3的控制端以及第四开关管T4的控制端均接入第N+1级的级联信号P(N+1);第一开关管T1的第二端与第一反相器F1的输入端以及第二开关管T2的第二端连接;第二开关管T2的第一端与第二反相器F2的输出端连接;第二反相器F2的输入端与第三开关管T3的第二端以及第四开关管T4的第二端连接;第一反相器F1的输出端以及第三开关管T3的第一端与所述扫描电平信号输出模块201的输出端连接。
在本发明实施例中,第一开关管T1以及第四开关管T4均为N型薄膜晶体管,第二开关管T2以及第三开关管T3均为P型薄膜晶体管,其中,第一开关管T1、第二开关管T2、第三开关管T3以及第四开关管T4的第一端、第二端、控制端分别为源极、漏极、栅极。
在本发明实施例中,本级的级联信号输出模块202包括与非门控制器M1以及第三反相器F3。与非门控制器M1的第一输入端与扫描电平信号输出模块201的输出端连接,与非门控制器M1的第二输入端输入本级的时钟信号CK,与非门控制器M1的输出端与第三反相器F3的输入端连接,第三反相器F3的输出端与本级的级联信号输出模块202的输出端连接。
在本发明实施例中,本级的扫描信号输出模块203包括依次串联的第四反相器F4以及第五反相器F5。第四反相器F4的输入端与本级的级联信号输出模块202的输出端连接,第五反相器F5的输出端与本级的扫描信号输出模块203的输出端连接。
该扫描驱动电路还包括复位模块204,其包括第五开关管T5,第五开关管T5的控制端接入复位信号D1,所述第五开关管T5的第一端接入恒压低电平信号VGL,第五开关管T5的第二端与扫描电平信号输出模块204的输出端连接;其中,第五开关管T5为P型薄膜晶体管,第五开关管T5的第一端、第二端、控制端分别为源极、漏极、栅极。
参阅图3,图3为本发明的扫描驱动电路的第一优选实施例的正向驱动工作时序图。如图2、图3所示,当正反向扫描控制信号C1为低电平时,该电路处于正向驱动模式,即该扫描驱动电路中的扫描驱动单元按第一级至最后一级的顺序驱动。
该电路工作时,首先通过复位模块204,对该电路进行复位处理,具体的,当复位信号D1为低电平时,第五开关管T5导通,恒压低电平信号VGL通过第五开关管T5输出一低电平至该电路的扫描电平信号输出模块201的输出端,使得扫描电平信号Q(N)为低电平,另外,由于此时第三开关管T3以及第二开关管T2导通,扫描电平信号Q(N)依次通过第三开关管T3、第二反相器F2、第二开关管T2以及第一反相器F1,将扫描电平信号Q(N)锁存为低电平。
当第N-1级的级联信号P(N-1)为高电平时,第一开关管T1导通,正反向扫描控制信号C1经第一开关管T1以及第一反相器F1,将扫描电平信号Q(N)充电至高电平;随后,第N-1级的级联信号P(N-1)为低电平,并且,由于此时第N+1级的级联信号P(N+1)为低电平,使得第三开关管T3以及第二开关管T2导通,扫描电平信号Q(N)依次通过第三开关管T3、第二反相器F2、第二开关管T2以及第一反相器F1,将扫描电平信号Q(N)锁存为高电平。
当本级的时钟信号CK为高电平时,扫描电平信号Q(N)以及本级的时钟信号CK经与非门控制器M1以及第三反相器F3,使得本级的级联信号P(N)为高电平;进一步,通过第四反相器F4以及第五反相器F5,使得本级的扫描信号G(N)为高电平。
参阅图4,图4为本发明的扫描驱动电路的第一优选实施例的反向驱动工作时序图。如图2、图3所示,当正反向扫描控制信号C1为高电平时,该电路处于反向驱动模式,即该扫描驱动电路中的扫描驱动单元按最后一级至第一级的顺序驱动。
该电路工作时,首先通过复位模块204,对该电路进行复位处理,具体的,当复位信号D1为低电平时,第五开关管T5导通,恒压低电平信号VGL通过第五开关管T5输出一低电平至该电路的扫描电平信号输出模块201的输出端,使得扫描电平信号Q(N)为低电平,另外,由于此时第三开关管T3以及第二开关管T2导通,扫描电平信号Q(N)依次通过第三开关管T3、第二反相F2器、第二开关管T2以及第一反相器F1,将扫描电平信号Q(N)锁存为低电平。
当第N+1级的级联信号P(N+1)为高电平时,第四开关管T4导通,此时,第N-1级的级联信号P(N-1)为低电平,第二开关管T2导通,正反向扫描控制信号C1经第四开关管T4、第二反相器F2、第二开关管T2以及第一反相器F1,将扫描电平信号Q(N)充电至高电平;随后,第N+1级的级联信号P(N+1)为低电平,并且由于此时第N-1级的级联信号P(N-1)为低电平,使得第三开关管T3以及第二开关管T2打开,扫描电平信号Q(N)依次通过第三开关管T3、第二反相器F2、第二开关管T2以及第一反相器F1,将扫描电平信号Q(N)锁存高低电平。
当本级的时钟信号CK为高电平时,扫描电平信号Q(N)以及本级的时钟信号CK经与非门控制器M1以及第三反相器F3,使得本级的级联信号P(N)为高电平;进一步,通过第四反相器F4以及第五反相器F5,使得本级的扫描信号G(N)为高电平。
本优选实施例的扫描驱动电路,不仅可以大大减少该扫描驱动电路中薄膜晶体管的数量,还可以几乎不使用时钟信号驱动薄膜晶体管,大大减小了时钟信号线上的负载,降低该扫描驱动电路的功耗,进一步缩减面板的边框宽度。
参阅图5,图5为发明的扫描驱动电路的第二优选实施例的结构示意图。如图5所示,该扫描驱动电路的第N个扫描驱动单元包括:扫描电平信号输出模块301、本级的级联信号输出模块302以及本级的扫描信号输出模块303。扫描电平信号输出模块301用于输入正反向扫描控制信号C1、第N-1级的级联信号P(N-1)以及第N+1级的级联信号P(N+1),根据所述正反向扫描控制信号C1、所述第N-1级的级联信号P(N-1)以及所述第N+1级的级联信号P(N+1)生成扫描电平信号Q(N),并对所述扫描电平信号Q(N)进行锁存操作,其中,所述正反向扫描控制信号C1还用于控制该扫描驱动单元处于正向驱动模式或反向驱动模式。本级的级联信号输出模块302与所述扫描电平信号输出模块301连接,用于输入本级的时钟信号CK,并根据所述本级的时钟信号CK以及所述扫描电平信号Q(N生成本级的级联信号P(N)。本级的扫描信号输出模块303与所述本级的级联信号输出模块302连接,用于根据所述本级的级联信号P(N)输出本级的扫描信号G(N)。
扫描电平信号输出模块301包括第一开关管T1、第二开关管T2、第三开关管T3、第四开关管T4、第一反相器F1以及第二反相器F2。第一开关管T1的第一端以及第四开关管T4的第一端均接入正反向扫描控制信号C1;第一开关管T1的控制端以及第二开关管T2的控制端均接入第N+1级的级联信号P(N+1);第三开关管T3的控制端以及第四开关管T4的控制端均接入第N-1级的级联信号P(N-1);第一开关管T1的第二端与第一反相器F1的输入端以及第二开关管T2的第二端连接;第二开关管T2的第一端与第二反相器F2的输出端连接;第二反相器F2的输入端与第三开关管T3的第二端以及第四开关管T4的第二端连接;第一反相器F1的输出端以及第三开关管T3的第一端与所述扫描电平信号输出模块301的输出端连接。
在本发明实施例中,第一开关管T1以及第四开关管T4为P型薄膜晶体管,第二开关管T2以及第三开关管T3为N型薄膜晶体管,其中,第一开关管T1、第二开关管T2、第三开关管T3以及第四开关管T4的第一端、第二端、控制端分别为源极、漏极、栅极。
在本发明实施例中,本级的级联信号输出模块302包括与非门控制器M1。与非门控制器M1的第一输入端与扫描电平信号输出模块301的输出端连接,与非门控制器M1的第二输入端输入本级的时钟信号CK,与非门控制器M1的输出端与本级的级联信号输出模块302的输出端连接。
在本发明实施例中,本级的扫描信号输出模块303包括依次串联的第三反相器F3、第四反相器F4以及第五反相器F5。第三反相器F3的输入端与本级的级联信号输出模块302的输出端连接,第五反相器F5的输出端与本级的扫描信号输出模块303的输出端连接。
该扫描驱动电路还包括复位模块304,其包括第五开关管T5,第五开关管T5的控制端接入复位信号D1,所述第五开关管T5的第一端接入恒压低电平信号VGL,第五开关管T5的第二端与扫描电平信号输出模块204的输出端连接;其中,第五开关管T5为P型薄膜晶体管,第五开关管T5的第一端、第二端、控制端分别为源极、漏极、栅极。
参阅图6,图6为本发明的扫描驱动电路的第二优选实施例的正向驱动工作时序图。如图5、图6所示,当正反向扫描控制信号C1为高电平时,该电路处于正向驱动模式,即该扫描驱动电路中的扫描驱动单元按第一级至最后一级的顺序驱动。
该电路工作时,首先通过复位模块304,对该电路进行复位处理,具体的,当复位信号D1为低电平时,第五开关管T5导通,恒压低电平信号VGL通过第五开关管T5输出一低电平至该电路的扫描电平信号输出模块201的输出端,使得扫描电平信号Q(N)为低电平,另外,由于此时第三开关管T3以及第二开关管T2导通,扫描电平信号Q(N)依次通过第三开关管T3、第二反相器F2、第二开关管T2以及第一反相器F1,将扫描电平信号Q(N)锁存为低电平。
当第N-1级的级联信号P(N-1)为低电平时,第四开关管T4导通,并且由于此时第N+1级的级联信号P(N+1)为高电平,第二开关管T2导通,正反向扫描控制信号C1经第四开关管T4、第二反相器F2、第二开关管T2以及第一反相器F1,将扫描电平信号Q(N)充电至高电平;随后,第N-1级的级联信号P(N-1)为高电平,并且,由于此时第N+1级的级联信号P(N+1)为高电平,使得第三开关管T3以及第二开关管T2导通,扫描电平信号Q(N)依次通过第三开关管T3、第二反相器F2、第二开关管T2以及第一反相器F1,将扫描电平信号Q(N)锁存为高电平。
当本级的时钟信号CK为高电平时,扫描电平信号Q(N)以及本级的时钟信号CK经与非门控制器M1,使得本级的级联信号P(N)为低电平;进一步,通过第三反相器F3、第四反相器F4以及第五反相器F5,使得本级的扫描信号G(N)为高电平。
参阅图7,图7为本发明的扫描驱动电路的第二优选实施例的反向驱动工作时序图。如图5、图7所示,当正反向扫描控制信号C1为低电平时,该电路处于反向驱动模式,即该扫描驱动电路中的扫描驱动单元按最后一级至第一级的顺序驱动。
该电路工作时,首先通过复位模块304,对该电路进行复位处理,具体的,当复位信号D1为低电平时,第五开关管T5导通,恒压低电平信号VGL通过第五开关管T5输出一低电平至该电路的扫描电平信号输出模块201的输出端,使得扫描电平信号Q(N)为低电平,另外,由于此时第三开关管T3以及第二开关管T2导通,扫描电平信号Q(N)依次通过第三开关管T3、第二反相器F2、第二开关管T2以及第一反相器F1,将扫描电平信号Q(N)锁存为低电平。
当第N+1级的级联信号P(N+1)为低电平时,第一开关管T1导通,正反向扫描控制信号C1经第一开关管T1以及第一反相器F1,将扫描电平信号Q(N)充电至高电平;随后,第N-1级的级联信号P(N+1)为高电平,并且,由于此时第N-1级的级联信号P(N-1)为高电平,使得第三开关管T3以及第二开关管T2导通,扫描电平信号Q(N)依次通过第三开关管T3、第二反相器F2、第二开关管T2以及第一反相器F1,将扫描电平信号Q(N)锁存为高电平。
当本级的时钟信号CK为高电平时,扫描电平信号Q(N)以及本级的时钟信号CK经与非门控制器M1,使得本级的级联信号P(N)为低电平;进一步,通过第三反相器F3、第四反相器F4以及第五反相器F5,使得本级的扫描信号G(N)为高电平。
本优选实施例的扫描驱动电路,不仅可以大大减少该扫描驱动电路中薄膜晶体管的数量,还可以几乎不使用时钟信号驱动薄膜晶体管,大大减小了时钟信号线上的负载,降低该扫描驱动电路的功耗,进一步缩减面板的边框宽度。
本发明还提供一种液晶显示器,其包括以上所述的扫描驱动电路,具体可参照上述该扫描驱动电路的描述,在此不做赘述。
本发明的扫描驱动电路及液晶显示器,不仅可以大大减少该扫描驱动电路中薄膜晶体管的数量,还可以几乎不使用时钟信号驱动薄膜晶体管,大大减小了时钟信号线上的负载,降低该扫描驱动电路的功耗,进一步缩减面板的边框宽度。
综上,虽然本发明已以优选实施例揭露如上,但上述优选实施例并非用以限制本发明,本领域的普通技术人员,在不脱离本发明的精神和范围内,均可作各种更动与润饰,因此本发明的保护范围以权利要求界定的范围为准。

Claims (10)

1.一种扫描驱动电路,其特征在于,所述扫描驱动电路包括级联的多个扫描驱动单元,第N个所述扫描驱动单元包括:
扫描电平信号输出模块,其用于输入正反向扫描控制信号、第N-1级的级联信号以及第N+1级的级联信号,根据所述正反向扫描控制信号、所述第N-1级的级联信号以及所述第N+1级的级联信号生成扫描电平信号,并对所述扫描电平信号进行锁存操作,其中,所述正反向扫描控制信号还用于控制所述扫描驱动单元处于正向驱动模式或反向驱动模式;
本级的级联信号输出模块,其与所述扫描电平信号输出模块连接,用于输入本级的时钟信号,并根据所述本级的时钟信号以及所述扫描电平信号生成本级的级联信号;
本级的扫描信号输出模块,其与所述本级的级联信号输出模块连接,用于根据所述本级的级联信号输出本级的扫描信号。
2.根据权利要求1所述的扫描驱动电路,其特征在于,所述扫描电平信号输出模块包括第一开关管、第二开关管、第三开关管、第四开关管、第一反相器以及第二反相器;其中,所述第一开关管以及所述第四开关管为N型薄膜晶体管,所述第二开关管以及所述第三开关管为P型薄膜晶体管;
所述第一开关管的第一端以及所述第四开关管的第一端均接入所述正反向扫描控制信号;所述第一开关管的控制端以及所述第二开关管的控制端均接入所述第N-1级的级联信号;所述第三开关管的控制端以及所述第四开关管的控制端均接入所述第N+1级的级联信号;
所述第一开关管的第二端与所述第一反相器的输入端以及所述第二开关管的第二端连接;所述第二开关管的第一端与所述第二反相器的输出端连接;
所述第二反相器的输入端与所述第三开关管的第二端以及所述第四开关管的第二端连接;
所述第一反相器的输出端以及所述第三开关管的第一端与所述扫描电平信号输出模块的输出端连接。
3.根据权利要求2所述的扫描驱动电路,其特征在于,所述本级的级联信号输出模块包括与非门控制器以及第三反相器;
所述与非门控制器的第一输入端与所述扫描电平信号输出模块的输出端连接,所述与非门控制器的第二输入端输入所述本级的时钟信号,所述与非门控制器的输出端与所述第三反相器的输入端连接,所述第三反相器的输出端与所述本级的级联信号输出模块的输出端连接。
4.根据权利要求3所述的扫描驱动电路,其特征在于,所述本级的扫描信号输出模块包括依次串联的第四反相器以及第五反相器;
所述第四反相器的输入端与所述本级的级联信号输出模块的输出端连接,所述第五反相器的输出端与所述本级的扫描信号输出模块的输出端连接。
5.根据权利要求1所述的扫描驱动电路,其特征在于,所述扫描电平信号输出模块包括第一开关管、第二开关管、第三开关管、第四开关管、第一反相器以及第二反相器;其中,所述第一开关管以及所述第四开关管为P型薄膜晶体管,所述第二开关管以及所述第三开关管为N型薄膜晶体管;
所述第一开关管的第一端以及所述第四开关管的第一端均接入所述正反向扫描控制信号;所述第一开关管的控制端以及所述第二开关管的控制端均接入所述第N+1级的级联信号;所述第三开关管的控制端以及所述第四开关管的控制端均接入所述第N-1级的级联信号;
所述第一开关管的第二端与所述第一反相器的输入端以及所述第二开光管的第二端连接;所述第二开关管的第一端与所述第二反相器的输出端连接;
所述第二反相器的输入端与所述第三开关管的第二端以及所述第四开关管的第二端连接;
所述第一反相器的输出端以及所述第三开关管的第一端与所述扫描电平信号输出模块的输出端连接。
6.根据权利要求5所述的扫描驱动电路,其特征在于,所述本级的级联信号输出模块包括与非门控制器;
所述与非门控制器的第一输入端与所述扫描电平信号输出模块的输出端连接,所述与非门控制器的第二输入端输入所述本级的时钟信号,所述与非门控制器的输出端与所述本级的级联信号输出模块的输出端连接。
7.根据权利要求6所述的扫描驱动电路,其特征在于,所述本级的扫描信号输出模块包括依次串联的第三反相器、第四反相器以及第五反相器;
所述第三反相器的输入端与所述本级的级联信号输出模块的输出端连接,所述第五反相器的输出端与所述本级的扫描信号输出模块的输出端连接。
8.根据权利要求1所述的扫描驱动电路,其特征在于,所述扫描驱动电路还包括复位模块,其包括第五开关管,所述第五开关管的控制端接入复位信号,所述第五开关管的第一端接入恒压低电平信号,所述第五开关管的第二端与所述扫描电平信号输出模块的输出端连接;其中,所述第五开关管为P型薄膜晶体管,所述第五开关管的第一端、第二端、控制端分别为源极、漏极、栅极。
9.根据权利要求1所述的扫描驱动电路,其特征在于,每个所述扫描驱动单元用于驱动一条扫描线。
10.一种液晶显示器,其特征在于,包括如权利要求1-9任一项所述的扫描驱动电路。
CN201710197444.2A 2017-03-29 2017-03-29 一种扫描驱动电路及液晶显示器 Active CN106782423B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201710197444.2A CN106782423B (zh) 2017-03-29 2017-03-29 一种扫描驱动电路及液晶显示器
PCT/CN2017/080943 WO2018176515A1 (zh) 2017-03-29 2017-04-18 一种扫描驱动电路及液晶显示器
US15/667,670 US10699660B2 (en) 2017-03-29 2017-04-18 Scan-driving circuit and liquid crystal display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710197444.2A CN106782423B (zh) 2017-03-29 2017-03-29 一种扫描驱动电路及液晶显示器

Publications (2)

Publication Number Publication Date
CN106782423A true CN106782423A (zh) 2017-05-31
CN106782423B CN106782423B (zh) 2019-04-16

Family

ID=58967014

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710197444.2A Active CN106782423B (zh) 2017-03-29 2017-03-29 一种扫描驱动电路及液晶显示器

Country Status (3)

Country Link
US (1) US10699660B2 (zh)
CN (1) CN106782423B (zh)
WO (1) WO2018176515A1 (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106057131A (zh) * 2016-05-27 2016-10-26 武汉华星光电技术有限公司 扫描驱动电路及具有该电路的平面显示装置
CN106098016A (zh) * 2016-08-24 2016-11-09 武汉华星光电技术有限公司 扫描驱动电路及具有该电路的平面显示装置
CN106098001A (zh) * 2016-08-04 2016-11-09 武汉华星光电技术有限公司 Goa电路及液晶显示面板
CN106444198A (zh) * 2016-12-09 2017-02-22 武汉华星光电技术有限公司 一种tft基板及其制造方法、液晶面板
CN106486079A (zh) * 2016-12-30 2017-03-08 武汉华星光电技术有限公司 阵列基板栅极驱动电路

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150141285A (ko) * 2014-06-09 2015-12-18 삼성디스플레이 주식회사 게이트 구동 회로 및 이를 포함하는 유기 발광 표시 장치
CN104537996A (zh) * 2014-12-30 2015-04-22 深圳市华星光电技术有限公司 与非门锁存的驱动电路以及与非门锁存的移位寄存器
CN105185338B (zh) * 2015-09-28 2018-01-30 武汉华星光电技术有限公司 Cmos goa电路
CN105427821B (zh) * 2015-12-25 2018-05-01 武汉华星光电技术有限公司 适用于In Cell型触控显示面板的GOA电路
CN105788557B (zh) * 2016-05-20 2018-06-19 武汉华星光电技术有限公司 Goa驱动电路

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106057131A (zh) * 2016-05-27 2016-10-26 武汉华星光电技术有限公司 扫描驱动电路及具有该电路的平面显示装置
CN106098001A (zh) * 2016-08-04 2016-11-09 武汉华星光电技术有限公司 Goa电路及液晶显示面板
CN106098016A (zh) * 2016-08-24 2016-11-09 武汉华星光电技术有限公司 扫描驱动电路及具有该电路的平面显示装置
CN106444198A (zh) * 2016-12-09 2017-02-22 武汉华星光电技术有限公司 一种tft基板及其制造方法、液晶面板
CN106486079A (zh) * 2016-12-30 2017-03-08 武汉华星光电技术有限公司 阵列基板栅极驱动电路

Also Published As

Publication number Publication date
US10699660B2 (en) 2020-06-30
WO2018176515A1 (zh) 2018-10-04
US20200020290A1 (en) 2020-01-16
CN106782423B (zh) 2019-04-16

Similar Documents

Publication Publication Date Title
CN105096891B (zh) Cmos goa电路
CN105702295B (zh) 移位寄存器单元、栅极驱动电路、显示面板及显示装置
CN105070263B (zh) Cmos goa电路
CN105047174B (zh) 移位寄存器单元及其驱动方法、栅极驱动装置以及显示装置
CN105810165B (zh) 一种cmos goa电路结构及液晶显示面板
CN105355179B (zh) 一种扫描驱动电路及其显示装置
CN106128379B (zh) Goa电路
CN104732940B (zh) Cmos栅极驱动电路
CN103500551B (zh) 移位寄存器单元、goa电路、阵列基板以及显示装置
CN106057131B (zh) 扫描驱动电路及具有该电路的平面显示装置
CN104867438B (zh) 移位寄存器单元及其驱动方法、移位寄存器和显示装置
CN101388197B (zh) 具低漏电流控制机制的栅极驱动电路
CN105206240B (zh) In Cell型触控显示面板的驱动方法
CN105469761A (zh) 用于窄边框液晶显示面板的goa电路
CN108010498A (zh) 一种goa电路及液晶面板、显示装置
CN105336302A (zh) 基于ltps半导体薄膜晶体管的goa电路
CN105047155B (zh) 液晶显示装置及其goa扫描电路
CN105575349B (zh) Goa电路及液晶显示装置
CN103310755A (zh) 阵列基板行驱动电路
CN105185338A (zh) Cmos goa电路
CN104575411A (zh) 液晶显示器及其双向移位暂存装置
CN105702223A (zh) 减小时钟信号负载的cmos goa电路
CN104810003A (zh) 移位寄存器及其驱动方法、栅极驱动电路、显示装置
CN106128348A (zh) 扫描驱动电路
CN103761938B (zh) 移位寄存器单元、移位寄存器、阵列基板和显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant