CN106533420B - 一种抗单粒子翻转的锁存器 - Google Patents
一种抗单粒子翻转的锁存器 Download PDFInfo
- Publication number
- CN106533420B CN106533420B CN201610948837.8A CN201610948837A CN106533420B CN 106533420 B CN106533420 B CN 106533420B CN 201610948837 A CN201610948837 A CN 201610948837A CN 106533420 B CN106533420 B CN 106533420B
- Authority
- CN
- China
- Prior art keywords
- node
- branch
- tube
- pmos
- nmos
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/003—Modifications for increasing the reliability for protection
- H03K19/00315—Modifications for increasing the reliability for protection in field-effect transistor circuits
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
本发明公开了一种抗单粒子翻转的锁存器,包括第一输出支路、第二输入支路、第三输入支路、第四输出支路;所述第二输入支路包括传输门(1)、传输门(2)、第二冗余支路(1)、第二冗余支路(2)、第二判决支路、反相器(1);所述第三输入支路包括传输门(3)、传输门(4)、第三冗余支路(1)、第三冗余支路(2)、第三判决支路、反相器(2)。本发明通过输入X和输入X’分别经过第二/三输入支路中的第二/三冗余支路、第二/三判决支路实现抗SEU加固的效果,再经过反相器(1)和反相器(2)实现反相,最终通过第一/四输出支路输出节点A(=X’)和输出节点D(=X),实现抗SEU加固的功能。
Description
技术领域
本发明涉及一种抗单粒子翻转的锁存器,属于集成电路技术领域。
背景技术
近20年来,随着微电子技术的高速发展,高集成度、低功耗的芯片应用于许多领域,例如核控制、导弹系统、航空航天及交通控制等。我国作为太空强国,对于微电子在航空航天环境中的应用提出了更高的要求。然而在各种空间应用领域中,受到恶劣的辐射环境影响,微处理器出错的概率显著增加。微处理器出现的小错误,有可能导致巨大的损失。因此,越来越多的人开始关注如何加强微处理器在强辐射环境下的容错性及可靠性。
辐射是造成微处理器失效的主要原因。它造成的错误可能是永久的,由微处理器中不可恢复的物理变化引起,也可能是暂时的,因为电路本身并未遭到破坏。其中大多数的错误都是暂时的。单粒子翻转(SEU)是一种常见的暂时性错误,指存储单元中某个节点受到干扰而翻转,即数据由0变为1,或者由1变为0。SEU不破坏任何元件,但是会造成输出出错或者指令被错误的执行,甚至引起系统崩溃。因此,如何提高存储单元容SEU错误的能力成为当前高可靠性微处理器设计的主要研究对象。
发明内容
本发明的目的在于,克服现有技术的缺陷,解决上述技术问题,提出一种抗单粒子翻转的锁存器。与之前的抗SEU加固存储单元相比,本发明是一个全新的设计,是新型的抗SEU加固存储单元,通过增加晶体管和冗余节点的数量,达到加固的功能,且加固性能更强。
本发明采用如下技术方案:一种抗单粒子翻转的锁存器,其特征在于,包括第一输出支路、第二输入支路、第三输入支路、第四输出支路;
所述第一输出支路上设置有节点A;
所述第二输入支路包括传输门(1)、传输门(2)、第二冗余支路(1)、第二冗余支路(2)、第二判决支路、反相器(1),所述第二冗余支路(1)上设置有节点B1,所述第二冗余支路(2)上设置有节点B2,所述第二判决支路上设置有节点B’,所述反相器(1)上设置有节点B;
所述第三输入支路包括传输门(3)、传输门(4)、第三冗余支路(1)、第三冗余支路(2)、第三判决支路、反相器(2),所述第三冗余支路(1)上设置有节点C1,所述第三冗余支路(2)上设置有节点C2,所述第三判决支路上设置有节点C’,所述反相器(2)上设置有节点C;
所述第四输出支路上设置有节点D。
作为一种较佳的实施例,第一输出支路包括PMOS管P1、NMOS管N1、第一输出支路电源,PMOS管P1的源极接第一输出支路电源,PMOS管P1的栅极接节点D,PMOS管P1的漏极依次接节点A、NMOS管N1的漏极,NMOS管N1的栅极接节点B,NMOS管N1的源极接地。
作为一种较佳的实施例,传输门(1)包括PMOS管P01、NMOS管N01,PMOS管P01的源极与NMOS管N01的源极相连接输入X,PMOS管P01的漏极与NMOS管N01的漏极相连接节点B1,PMOS管P01的栅极接CLK’,NMOS管N01的栅极接CLK;传输门(2)包括PMOS管P02、NMOS管N02,PMOS管P02的源极与NMOS管N02的源极相连接输入X,PMOS管P02的漏极与NMOS管N02的漏极相连接节点B2,PMOS管P02的栅极接CLK’,NMOS管N02的栅极接CLK。
作为一种较佳的实施例,第二冗余支路(1)包括PMOS管P21、NMOS管N21、第二冗余支路(1)电源,PMOS管P21的源极接第二冗余支路(1)电源,PMOS管P21的栅极接节点A,PMOS管P21的漏极依次接节点B1、NMOS管N21的漏极,NMOS管N21的栅极接节点C1,NMOS管N21的源极接地;第二冗余支路(2)包括PMOS管P22、NMOS管N22、第二冗余支路(2)电源,PMOS管P22的源极接第二冗余支路(2)电源,PMOS管P22的栅极接节点A,PMOS管P22的漏极依次接节点B2、NMOS管N22的漏极,NMOS管N22的栅极接节点C2,NMOS管N22的源极接地。
作为一种较佳的实施例,第二判决支路包括PMOS管P51、PMOS管P52、NMOS管N51、NMOS管N52、第二判决支路电源,PMOS管P51的源极接第二判决支路电源,PMOS管P51的栅极接节点B1,PMOS管P51的漏极接PMOS管P52的源极,PMOS管P52的栅极接节点B2,PMOS管P52的漏极依次接节点B’、NMOS管N51的漏极,NMOS管N51的栅极接节点B1,NMOS管N51的源极接NMOS管N52的漏极,NMOS管N52的栅极接节点B2,NMOS管N52的源极接地。
作为一种较佳的实施例,反相器(1)包括PMOS管P7、NMOS管N7、反相器(1)电源,PMOS管P7的源极接反相器(1)电源,PMOS管P7的栅极与NMOS管N7的栅极相连接节点B’,PMOS管P7的漏极与NMOS管N7的漏极相连接节点B,NMOS管N7的源极接地;反相器(2)包括PMOS管P8、NMOS管N8、反相器(2)电源,PMOS管P8的源极接反相器(2)电源,PMOS管P8的栅极与NMOS管N8的栅极相连接节点C’,PMOS管P8的漏极与NMOS管N8的漏极相连接节点C,NMOS管N8的源极接地。
作为一种较佳的实施例,传输门(3)包括PMOS管P03、NMOS管N03,PMOS管P03的源极与NMOS管N03的源极相连接输入X’,PMOS管P03的漏极与NMOS管N03的漏极相连接节点C1,PMOS管P03的栅极接CLK’,NMOS管N03的栅极接CLK;传输门(4)包括PMOS管P04、NMOS管N04,PMOS管P04的源极与NMOS管N04的源极相连接输入X’,PMOS管P04的漏极与NMOS管N04的漏极相连接节点C2,PMOS管P04的栅极接CLK’,NMOS管N04的栅极接CLK。
作为一种较佳的实施例,第三冗余支路(1)包括PMOS管P31、NMOS管N31、第三冗余支路(1)电源,PMOS管P31的源极接第三冗余支路(1)电源,PMOS管P31的栅极接节点D,PMOS管P31的漏极依次接节点C1、NMOS管N31的漏极,NMOS管N31的栅极接节点B1,NMOS管N31的源极接地;第三冗余支路(2)包括PMOS管P32、NMOS管N32、第三冗余支路(2)电源,PMOS管P32的源极接第三冗余支路(2)电源,PMOS管P32的栅极接节点D,PMOS管P32的漏极依次接节点C2、NMOS管N32的漏极,NMOS管N32的栅极接节点B2,NMOS管N32的源极接地。
作为一种较佳的实施例,第三判决支路包括PMOS管P61、PMOS管P62、NMOS管N61、NMOS管N62、第三判决支路电源,PMOS管P61的源极接第三判决支路电源,PMOS管P61的栅极接节点C1,PMOS管P61的漏极接PMOS管P62的源极,PMOS管P62的栅极接节点C2,PMOS管P62的漏极依次接节点C’、NMOS管N61的漏极,NMOS管N61的栅极接节点C1,NMOS管N61的源极接NMOS管N62的漏极,NMOS管N62的栅极接节点C2,NMOS管N62的源极接地。
作为一种较佳的实施例,第四输出支路包括PMOS管P4、NMOS管N4、第四输出支路电源,PMOS管P4的源极接第四输出支路电源,PMOS管P4的栅极接节点A,PMOS管P4的漏极依次接节点D、NMOS管N4的漏极,NMOS管N4的栅极接节点C,NMOS管N4的源极接地。
本发明所达到的有益效果:本发明通过输入X和输入X’分别经过第二/三输入支路中的第二/三冗余支路、第二/三判决支路实现抗SEU加固的效果,再经过反相器(1)和反相器(2)实现反相,最终通过第一/四输出支路输出节点A(=X’)和输出节点D(=X),实现抗SEU加固的功能,且加固性能更强。
附图说明
图1是本发明的第一输出支路的电路连接示意图。
图2是本发明的第二输入支路的电路连接示意图。
图3是本发明的第三输入支路的电路连接示意图。
图4是本发明的第四输出支路的电路连接示意图。
具体实施方式
下面结合附图对本发明作进一步描述。以下实施例仅用于更加清楚地说明本发明的技术方案,而不能以此来限制本发明的保护范围。
本发明提出一种抗单粒子翻转的锁存器,包括第一输出支路、第二输入支路、第三输入支路、第四输出支路;
第一输出支路上设置有节点A;
第二输入支路包括传输门(1)、传输门(2)、第二冗余支路(1)、第二冗余支路(2)、第二判决支路、反相器(1),第二冗余支路(1)上设置有节点B1,第二冗余支路(2)上设置有节点B2,第二判决支路上设置有节点B’,反相器(1)上设置有节点B;
第三输入支路包括传输门(3)、传输门(4)、第三冗余支路(1)、第三冗余支路(2)、第三判决支路、反相器(2),第三冗余支路(1)上设置有节点C1,第三冗余支路(2)上设置有节点C2,第三判决支路上设置有节点C’,反相器(2)上设置有节点C;
第四输出支路上设置有节点D。
图1是本发明的第一输出支路的电路连接示意图。第一输出支路包括PMOS管P1、NMOS管N1、第一输出支路电源,PMOS管P1的源极接第一输出支路电源,PMOS管P1的栅极接节点D,PMOS管P1的漏极依次接节点A、NMOS管N1的漏极,NMOS管N1的栅极接节点B,NMOS管N1的源极接地。
图2是本发明的第二输入支路的电路连接示意图。传输门(1)包括PMOS管P01、NMOS管N01,PMOS管P01的源极与NMOS管N01的源极相连接输入X,PMOS管P01的漏极与NMOS管N01的漏极相连接节点B1,PMOS管P01的栅极接CLK’,NMOS管N01的栅极接CLK;传输门(2)包括PMOS管P02、NMOS管N02,PMOS管P02的源极与NMOS管N02的源极相连接输入X,PMOS管P02的漏极与NMOS管N02的漏极相连接节点B2,PMOS管P02的栅极接CLK’,NMOS管N02的栅极接CLK。
第二冗余支路(1)包括PMOS管P21、NMOS管N21、第二冗余支路(1)电源,PMOS管P21的源极接第二冗余支路(1)电源,PMOS管P21的栅极接节点A,PMOS管P21的漏极依次接节点B1、NMOS管N21的漏极,NMOS管N21的栅极接节点C1,NMOS管N21的源极接地;第二冗余支路(2)包括PMOS管P22、NMOS管N22、第二冗余支路(2)电源,PMOS管P22的源极接第二冗余支路(2)电源,PMOS管P22的栅极接节点A,PMOS管P22的漏极依次接节点B2、NMOS管N22的漏极,NMOS管N22的栅极接节点C2,NMOS管N22的源极接地。
第二判决支路包括PMOS管P51、PMOS管P52、NMOS管N51、NMOS管N52、第二判决支路电源,PMOS管P51的源极接第二判决支路电源,PMOS管P51的栅极接节点B1,PMOS管P51的漏极接PMOS管P52的源极,PMOS管P52的栅极接节点B2,PMOS管P52的漏极依次接节点B’、NMOS管N51的漏极,NMOS管N51的栅极接节点B1,NMOS管N51的源极接NMOS管N52的漏极,NMOS管N52的栅极接节点B2,NMOS管N52的源极接地。
反相器(1)包括PMOS管P7、NMOS管N7、反相器(1)电源,PMOS管P7的源极接反相器(1)电源,PMOS管P7的栅极与NMOS管N7的栅极相连接节点B’,PMOS管P7的漏极与NMOS管N7的漏极相连接节点B,NMOS管N7的源极接地。
图3是本发明的第三输入支路的电路连接示意图。
传输门(3)包括PMOS管P03、NMOS管N03,PMOS管P03的源极与NMOS管N03的源极相连接输入X’,PMOS管P03的漏极与NMOS管N03的漏极相连接节点C1,PMOS管P03的栅极接CLK’,NMOS管N03的栅极接CLK;传输门(4)包括PMOS管P04、NMOS管N04,PMOS管P04的源极与NMOS管N04的源极相连接输入X’,PMOS管P04的漏极与NMOS管N04的漏极相连接节点C2,PMOS管P04的栅极接CLK’,NMOS管N04的栅极接CLK。
第三冗余支路(1)包括PMOS管P31、NMOS管N31、第三冗余支路(1)电源,PMOS管P31的源极接第三冗余支路(1)电源,PMOS管P31的栅极接节点D,PMOS管P31的漏极依次接节点C1、NMOS管N31的漏极,NMOS管N31的栅极接节点B1,NMOS管N31的源极接地;第三冗余支路(2)包括PMOS管P32、NMOS管N32、第三冗余支路(2)电源,PMOS管P32的源极接第三冗余支路(2)电源,PMOS管P32的栅极接节点D,PMOS管P32的漏极依次接节点C2、NMOS管N32的漏极,NMOS管N32的栅极接节点B2,NMOS管N32的源极接地。
第三判决支路包括PMOS管P61、PMOS管P62、NMOS管N61、NMOS管N62、第三判决支路电源,PMOS管P61的源极接第三判决支路电源,PMOS管P61的栅极接节点C1,PMOS管P61的漏极接PMOS管P62的源极,PMOS管P62的栅极接节点C2,PMOS管P62的漏极依次接节点C’、NMOS管N61的漏极,NMOS管N61的栅极接节点C1,NMOS管N61的源极接NMOS管N62的漏极,NMOS管N62的栅极接节点C2,NMOS管N62的源极接地。
反相器(2)包括PMOS管P8、NMOS管N8、反相器(2)电源,PMOS管P8的源极接反相器(2)电源,PMOS管P8的栅极与NMOS管N8的栅极相连接节点C’,PMOS管P8的漏极与NMOS管N8的漏极相连接节点C,NMOS管N8的源极接地。
图4是本发明的第四输出支路的电路连接示意图。第四输出支路包括PMOS管P4、NMOS管N4、第四输出支路电源,PMOS管P4的源极接第四输出支路电源,PMOS管P4的栅极接节点A,PMOS管P4的漏极依次接节点D、NMOS管N4的漏极,NMOS管N4的栅极接节点C,NMOS管N4的源极接地。
本发明的工作原理:因本发明的锁存器为对称结构且包含A、B1、B2、C1、C2和D共六个存储节点,以下仅假设输入X的状态为1,则在维持态时B1/B2的状态为1,C1/C2的状态为0,且A和D分别为0和1时,对各种情况分别进行描述:
其一,节点B1受到打击,产生1->0的SET脉冲:因为第二冗余支路(1)的节点B1由1->0,第三冗余支路(1)的NMOS管N31截止,节点C1浮空,不发生变化,并且第二判决支路的PMOS管P51导通,NMOS管N51截止,但是由于节点B2为状态1,PMOS管P52截止,NMOS管N52导通,因此节点B’浮空,不发生变化,节点B’经过反相器(1)得到的节点B也不发生变化,因此第一输出支路的输出节点A不发生变化。
其二,节点B2受到打击,产生1->0的SET脉冲:因为第二冗余支路(2)的节点B2由1->0,第三冗余支路(2)的NMOS管N32截止,节点C2浮空,不发生变化,并且第二判决支路的PMOS管P52导通,NMOS管N52截止,但是由于节点B1为状态1,PMOS管P51截止,NMOS管N51导通,因此节点B’浮空,不发生变化,节点B’经过反相器得到的节点B也不发生变化,因此第一输出支路的输出节点A不发生变化。
其三,节点C1受到打击,产生0->1的SET脉冲:因为第三冗余支路(1)的节点C1由0->1,第二冗余支路(1)的NMOS管N21导通,节点B1翻转为0,第二判决支路的PMOS管P51导通,NMOS管N51截止,但是由于节点B2为状态1,PMOS管P52截止,NMOS管N52导通,因此节点B’浮空,不发生变化,节点B’经过反相器得到的节点B也不发生变化;第三判决支路的PMOS管P61截止,NMOS管N61导通,但是由于节点C2为状态0,PMOS管P62导通,NMOS管N62截止,因此节点C’浮空,不发生变化,节点C’经过反相器得到的节点C也不发生变化,因此第一/四输出支路的输出节点A/D不发生变化。
其四,节点C2受到打击,产生0->1的SET脉冲:因为第三冗余支路(2)的节点C2由0->1,第二冗余支路(2)的NMOS管N22导通,节点B2翻转为0,第二判决支路的PMOS管P52导通,NMOS管N52截止,但是由于节点B1为状态1,PMOS管P51截止,NMOS管N51导通,因此节点B’浮空,不发生变化,节点B’经过反相器(1)得到的节点B也不发生变化;第三判决支路的PMOS管P62截止,NMOS管N62导通,但是由于节点C1为状态0,PMOS管P61导通,NMOS管N61截止,因此节点C’浮空,不发生变化,节点C’经过反相器得到的节点C也不发生变化,因此第一/四输出支路的输出节点A/D不发生变化。
其五,节点A受到打击,产生0->1的SET脉冲:因为第一输出支路的输出节点A由0->1,第二冗余支路(1)/(2)的PMOS管P21/PMOS管P22截止,节点B1/B2浮空,不发生变化,因此节点B1、B2经第二判决支路、反相器(1)得到的节点B也不发生变化;第四输出支路的PMOS管P4截止,NMOS管N4由于节点C不变仍然截止,输出节点D浮空不发生变化,并且当节点A累积的电荷流失之后,输出节点A会恢复。
其六,节点D受到打击,产生1->0的SET脉冲:因为第四输出支路的输出节点D由1->0,第一输出支路的PMOS管P1导通,但因为NMOS管N1的驱动能力强,所以输出节点A并不会上拉至1,从而导致节点B翻转的产生,所以该结构不会发生SEU。
以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明技术原理的前提下,还可以做出若干改进和变形,这些改进和变形也应视为本发明的保护范围。
Claims (6)
1.一种抗单粒子翻转的锁存器,其特征在于,包括第一输出支路、第二输入支路、第三输入支路、第四输出支路;
所述第一输出支路上设置有节点A;所述第四输出支路上设置有节点D;所述第三输入支路包括传输门(3)、传输门(4)、第三冗余支路(1)、第三冗余支路(2)、第三判决支路、反相器(2),所述第三冗余支路(1)上设置有节点C1,所述第三冗余支路(2)上设置有节点C2,所述第三判决支路上设置有节点C’,所述反相器(2)上设置有节点C;
所述第二输入支路包括传输门(1)、传输门(2)、第二冗余支路(1)、第二冗余支路(2)、第二判决支路、反相器(1),所述第二冗余支路(1)上设置有节点B1,所述第二冗余支路(2)上设置有节点B2,所述第二判决支路上设置有节点B’,所述反相器(1)上设置有节点B;
所述第二冗余支路(1)包括PMOS管P21、NMOS管N21、第二冗余支路(1)电源,所述PMOS管P21的源极接所述第二冗余支路(1)电源,所述PMOS管P21的栅极接所述节点A,所述PMOS管P21的漏极依次接所述节点B1、所述NMOS管N21的漏极,所述NMOS管N21的栅极接所述节点C1,所述NMOS管N21的源极接地;所述第二冗余支路(2)包括PMOS管P22、NMOS管N22、第二冗余支路(2)电源,所述PMOS管P22的源极接所述第二冗余支路(2)电源,所述PMOS管P22的栅极接所述节点A,所述PMOS管P22的漏极依次接所述节点B2、所述NMOS管N22的漏极,所述NMOS管N22的栅极接所述节点C2,所述NMOS管N22的源极接地;
所述第二判决支路包括PMOS管P51、PMOS管P52、NMOS管N51、NMOS管N52、第二判决支路电源,所述PMOS管P51的源极接所述第二判决支路电源,所述PMOS管P51的栅极接所述节点B1,所述PMOS管P51的漏极接所述PMOS管P52的源极,所述PMOS管P52的栅极接所述节点B2,所述PMOS管P52的漏极依次接所述节点B’、所述NMOS管N51的漏极,所述NMOS管N51的栅极接所述节点B1,所述NMOS管N51的源极接所述NMOS管N52的漏极,所述NMOS管N52的栅极接所述节点B2,所述NMOS管N52的源极接地;
所述第三冗余支路(1)包括PMOS管P31、NMOS管N31、第三冗余支路(1)电源,所述PMOS管P31的源极接所述第三冗余支路(1)电源,所述PMOS管P31的栅极接所述节点D,所述PMOS管P31的漏极依次接所述节点C1、所述NMOS管N31的漏极,所述NMOS管N31的栅极接所述节点B1,所述NMOS管N31的源极接地;所述第三冗余支路(2)包括PMOS管P32、NMOS管N32、第三冗余支路(2)电源,所述PMOS管P32的源极接所述第三冗余支路(2)电源,所述PMOS管P32的栅极接所述节点D,所述PMOS管P32的漏极依次接所述节点C2、所述NMOS管N32的漏极,所述NMOS管N32的栅极接所述节点B2,所述NMOS管N32的源极接地;
所述第三判决支路包括PMOS管P61、PMOS管P62、NMOS管N61、NMOS管N62、第三判决支路电源,所述PMOS管P61的源极接所述第三判决支路电源,所述PMOS管P61的栅极接所述节点C1,所述PMOS管P61的漏极接所述PMOS管P62的源极,所述PMOS管P62的栅极接所述节点C2,所述PMOS管P62的漏极依次接所述节点C’、所述NMOS管N61的漏极,所述NMOS管N61的栅极接所述节点C1,所述NMOS管N61的源极接所述NMOS管N62的漏极,所述NMOS管N62的栅极接所述节点C2,所述NMOS管N62的源极接地。
2.根据权利要求1所述的一种抗单粒子翻转的锁存器,其特征在于,所述第一输出支路包括PMOS管P1、NMOS管N1、第一输出支路电源,所述PMOS管P1的源极接所述第一输出支路电源,所述PMOS管P1的栅极接所述节点D,所述PMOS管P1的漏极依次接所述节点A、所述NMOS管N1的漏极,所述NMOS管N1的栅极接所述节点B,所述NMOS管N1的源极接地。
3.根据权利要求1或2任一所述的一种抗单粒子翻转的锁存器,其特征在于,所述传输门(1)包括PMOS管P01、NMOS管N01,所述PMOS管P01的源极与所述NMOS管N01的源极相连接输入X,所述PMOS管P01的漏极与所述NMOS管N01的漏极相连接所述节点B1,所述PMOS管P01的栅极接CLK’,所述NMOS管N01的栅极接CLK;所述传输门(2)包括PMOS管P02、NMOS管N02,所述PMOS管P02的源极与所述NMOS管N02的源极相连接输入X,所述PMOS管P02的漏极与所述NMOS管N02的漏极相连接所述节点B2,所述PMOS管P02的栅极接CLK’,所述NMOS管N02的栅极接CLK。
4.根据权利要求1所述的一种抗单粒子翻转的锁存器,其特征在于,所述反相器(1)包括PMOS管P7、NMOS管N7、反相器(1)电源,所述PMOS管P7的源极接所述反相器(1)电源,所述PMOS管P7的栅极与所述NMOS管N7的栅极相连接所述节点B’,所述PMOS管P7的漏极与所述NMOS管N7的漏极相连接所述节点B,所述NMOS管N7的源极接地;所述反相器(2)包括PMOS管P8、NMOS管N8、反相器(2)电源,所述PMOS管P8的源极接所述反相器(2)电源,所述PMOS管P8的栅极与所述NMOS管N8的栅极相连接所述节点C’,所述PMOS管P8的漏极与所述NMOS管N8的漏极相连接所述节点C,所述NMOS管N8的源极接地。
5.根据权利要求1所述的一种抗单粒子翻转的锁存器,其特征在于,所述传输门(3)包括PMOS管P03、NMOS管N03,所述PMOS管P03的源极与所述NMOS管N03的源极相连接输入X’,所述PMOS管P03的漏极与所述NMOS管N03的漏极相连接所述节点C1,所述PMOS管P03的栅极接CLK’,所述NMOS管N03的栅极接CLK;所述传输门(4)包括PMOS管P04、NMOS管N04,所述PMOS管P04的源极与所述NMOS管N04的源极相连接输入X’,所述PMOS管P04的漏极与所述NMOS管N04的漏极相连接所述节点C2,所述PMOS管P04的栅极接CLK’,所述NMOS管N04的栅极接CLK。
6.根据权利要求1所述的一种抗单粒子翻转的锁存器,其特征在于,所述第四输出支路包括PMOS管P4、NMOS管N4、第四输出支路电源,所述PMOS管P4的源极接所述第四输出支路电源,所述PMOS管P4的栅极接所述节点A,所述PMOS管P4的漏极依次接所述节点D、所述NMOS管N4的漏极,所述NMOS管N4的栅极接所述节点C,所述NMOS管N4的源极接地。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610948837.8A CN106533420B (zh) | 2016-10-26 | 2016-10-26 | 一种抗单粒子翻转的锁存器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610948837.8A CN106533420B (zh) | 2016-10-26 | 2016-10-26 | 一种抗单粒子翻转的锁存器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN106533420A CN106533420A (zh) | 2017-03-22 |
CN106533420B true CN106533420B (zh) | 2019-12-31 |
Family
ID=58293276
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610948837.8A Active CN106533420B (zh) | 2016-10-26 | 2016-10-26 | 一种抗单粒子翻转的锁存器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN106533420B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107888178A (zh) * | 2017-11-24 | 2018-04-06 | 中科亿海微电子科技(苏州)有限公司 | 单粒子效应加固可编程的锁存器 |
CN111223503B (zh) * | 2020-03-11 | 2021-10-01 | 河海大学常州校区 | 一种双节点单粒子翻转免疫的存储单元及锁存器 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105577146A (zh) * | 2015-12-15 | 2016-05-11 | 西安交通大学 | 一种具有低延时功耗积的抗单粒子翻转的锁存器 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7425855B2 (en) * | 2005-07-14 | 2008-09-16 | International Business Machines Corporation | Set/reset latch with minimum single event upset |
-
2016
- 2016-10-26 CN CN201610948837.8A patent/CN106533420B/zh active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105577146A (zh) * | 2015-12-15 | 2016-05-11 | 西安交通大学 | 一种具有低延时功耗积的抗单粒子翻转的锁存器 |
Non-Patent Citations (3)
Title |
---|
A High Performance SEU-Tolerant Latch for Nanoscale CMOS Technology;Zhengfeng Huang;《2014 Design, Automation & Test in Europe Conference & Exhibition(DATE)》;20140328;第1-5页 * |
Feedback Redundancy: A Power Efficient SEU-Tolerant Latch Design for Deep Sub-Micron Technologies;M. Fazeli 等;《37th Annual IEEE/IFIP International Conference on Dependable Systems and Networks(DSN"07)》;20070628;第279-280页、图10 * |
Low energy single event upset/single event transient-tolerant latch for deep subMicron technologies;M. Fazeli 等;《IET Computers & Digital Techniques》;20090531;第3卷(第3期);第289-303页 * |
Also Published As
Publication number | Publication date |
---|---|
CN106533420A (zh) | 2017-03-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108011628B (zh) | 一种可容忍三节点翻转的锁存器 | |
CN108134597B (zh) | 一种三个内部节点翻转完全免疫的锁存器 | |
CN109905117B (zh) | 一种任意三节点翻转完全自恢复的锁存器 | |
CN109687850B (zh) | 一种任意三节点翻转完全容忍的锁存器 | |
CN104270141B (zh) | 抗单粒子翻转和单粒子瞬态脉冲的锁存器 | |
WO2017167170A1 (zh) | 一种抗单粒子瞬态的时钟驱动电路 | |
CN103633990B (zh) | 一种抗单粒子翻转与瞬态效应延时可调锁存器 | |
CN103326711B (zh) | 基于三模冗余和dice的抗辐射加固锁存器 | |
CN106788379A (zh) | 一种基于异构双模冗余的抗辐射加固锁存器 | |
CN106533420B (zh) | 一种抗单粒子翻转的锁存器 | |
CN103957001A (zh) | 能够抵抗双节点翻转的锁存器 | |
CN109547006B (zh) | 抗辐照d锁存器 | |
CN106656149A (zh) | 高性能低开销的单粒子翻转在线自恢复锁存器 | |
Blum et al. | Delay and energy analysis of SEU and SET-tolerant pipeline latches and flip-flops | |
CN111211769B (zh) | 一种抗单粒子翻转的锁存器及数据触发器 | |
US7411411B1 (en) | Methods and systems for hardening a clocked latch against single event effects | |
CN111988030A (zh) | 一种单粒子三点翻转加固锁存器 | |
CN114337611A (zh) | 一种基于循环反馈c单元的三节点翻转自恢复锁存器 | |
CN110518904B (zh) | 一种n-1级故障过滤表决器 | |
US7808845B2 (en) | Methods and systems to write to soft error upset tolerant latches | |
CN108336992B (zh) | 一种具有抗单粒子瞬态效应的缓冲器 | |
CN112260679B (zh) | 一种基于c单元的三节点翻转自恢复锁存器 | |
CN110995208A (zh) | 一种抗辐照加固的施密特触发器 | |
CN111162771A (zh) | 小型抗双节点翻转的d锁存器 | |
CN110752840B (zh) | 一种抗辐射增强反相单元及抗单粒子翻转可自恢复锁存器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |