CN106448719B - 信号调变方法、可适性均衡器及存储器存储装置 - Google Patents

信号调变方法、可适性均衡器及存储器存储装置 Download PDF

Info

Publication number
CN106448719B
CN106448719B CN201510475928.XA CN201510475928A CN106448719B CN 106448719 B CN106448719 B CN 106448719B CN 201510475928 A CN201510475928 A CN 201510475928A CN 106448719 B CN106448719 B CN 106448719B
Authority
CN
China
Prior art keywords
wide
modulation
signal
equalizer
power mode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201510475928.XA
Other languages
English (en)
Other versions
CN106448719A (zh
Inventor
魏暐庭
陈圣文
陈维咏
陈志铭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Phison Electronics Corp
Original Assignee
Phison Electronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Phison Electronics Corp filed Critical Phison Electronics Corp
Priority to CN201510475928.XA priority Critical patent/CN106448719B/zh
Publication of CN106448719A publication Critical patent/CN106448719A/zh
Application granted granted Critical
Publication of CN106448719B publication Critical patent/CN106448719B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

本发明提供一种信号调变方法、可适性均衡器及存储器存储装置。本发明的信号跳变方法用于可适性均衡器包括接收第一数据信号并输出第二数据信号;基于第一功率模式对第一数据信号执行第一调变获得对应第二数据信号的第一眼宽;基于第二功率模式对第一数据信号执行第二调变获得对应第二数据信号的第二眼宽,基于第二功率模式执行第二调变的功率消耗小于基于第一功率模式执行第一调变的功率消耗;若第一眼宽大于第二眼宽,基于第一功率模式对第一数据信号执行第三调变获得对应第二数据信号的第三眼宽;若第一眼宽不大于第二眼宽,基于第二功率模式对第一数据信号执行第三调变并且获得对应第二数据信号的第三眼宽。本发明可提升可适性均衡器的效能。

Description

信号调变方法、可适性均衡器及存储器存储装置
技术领域
本发明是有关于一种信号的调变,且特别是有关于一种信号调变方法、可适性均衡器及存储器存储装置。
背景技术
随着信号传输速度的提升,对于可用于改善接收端的数据接收能力的接收器的性能需求也更加强烈。例如,可适应性均衡器(adaptive equalizer)被普遍的应用于有线传输的接收器中。一般来说,可适应性均衡器中会配置有一个均衡器(equalizer)与一个眼宽检测器(eye-width detector)。此眼宽检测器会去检测经过均衡器调变处理的信号的眼宽。所检测到的眼宽可供可适应性均衡器使用。例如,可适应性均衡器可根据检测到的眼宽来调整均衡器参数。根据调整后的均衡器参数,均衡器可以逐渐地改善其输出的信号的信号质量。例如,若均衡器所输出的信号的眼宽较宽,则此信号的取样正确性越高。
然而,随着信号传输环境不同,均衡器所适合的功率模式可能不同。例如,在信号衰减轻微的环境中,均衡器可操作于低功率模式,以节省功率消耗。例如,在信号衰减很快的环境中,均衡器则适合操作于高功率模式,以提高对于信号的补偿值,但是相对的操作于高功率模式的功率消耗也较高。此外,对于高频信号与低频信号,均衡器所使用的参数也会对信号质量产生不同的影响。因此,如何使均衡器在多变的环境中调整到合适的状态,实为本领域技术人员所致力研究的课题之一。
发明内容
本发明提供一种信号调变方法、可适性均衡器及存储器存储装置,可根据使用不同功率模式所测出的眼宽来决定要将可适性均衡器操作于哪一种功率模式。
本发明的一实施例提供一种用于可适性均衡器的信号调变方法,其包括:接收第一信号;基于第一功率模式来对所述第一信号执行第一调变以产生具有第一眼宽的第二信号;基于第二功率模式来对所述第一信号执行第二调变以产生具有第二眼宽的所述第二信号,其中基于所述第二功率模式来执行所述第二调变的功率消耗小于基于所述第一功率模式来执行所述第一调变的功率消耗;判断所述第一眼宽与所述第二眼宽是否符合第一条件;若所述第一眼宽与所述第二眼宽符合所述第一条件,基于所述第一功率模式来对所述第一信号执行第三调变以产生具有第三眼宽的所述第二信号;以及若所述第一眼宽与所述第二眼宽不符合所述第一条件,基于所述第二功率模式来对所述第一信号执行所述第三调变以产生具有所述第三眼宽的所述第二信号。
在本发明的一实施例中,判断所述第一眼宽与所述第二眼宽是否符合所述第一条件包括:检测所述第一眼宽与所述第二眼宽;比较所述第一眼宽与所述第二眼宽;若所述第一眼宽大于所述第二眼宽,产生指示使用所述第一功率模式的控制信号;以及若所述第一眼宽不大于所述第二眼宽,产生指示使用所述第二功率模式的所述控制信号。
在本发明的一实施例中,所述第一调变与所述第二调变是对应于第一频段波峰来执行,所述第三调变是对应于第二频段波峰来执行,其中所述第一频段波峰的频率高于所述第二频段波峰的频率。
在本发明的一实施例中,所述第一眼宽为在所述第一调变中通过反馈所获得的最大眼宽,所述第二眼宽为在所述第二调变中通过反馈所获得的最大眼宽,所述第三眼宽为在所述第三调变中通过反馈所获得的最大眼宽。
在本发明的一实施例中,所述第一调变、所述第二调变及所述第三调变分别包括由连续时间线性均衡器所执行的操作。
在本发明的一实施例中,所述第一调变、所述第二调变及所述第三调变的至少其中之一还包括由无限脉冲响应电路所执行的操作。
在本发明的一实施例中,所述第一调变、所述第二调变及所述第三调变的至少其中之一还包括由决策反馈均衡器所执行的操作。
在本发明的一实施例中,所述第一调变、所述第二调变及所述第三调变的至少其中之一还包括振幅校正。
本发明的另一实施例提供一种可适性均衡器,其包括均衡器模块与功率模式配置模块。所述功率模式配置模块电性连接至所述均衡器模块,其中所述均衡器模块用以接收第一信号,其中所述均衡器模块还用以基于第一功率模式来对所述第一信号执行第一调变以产生具有第一眼宽的第二信号,其中所述均衡器模块还用以基于第二功率模式来对所述第一信号执行第二调变以产生具有第二眼宽的所述第二信号,其中基于所述第二功率模式来执行所述第二调变的功率消耗小于基于所述第一功率模式来执行所述第一调变的功率消耗,其中所述功率模式配置模块用以判断所述第一眼宽与所述第二眼宽是否符合第一条件,其中若所述第一眼宽与所述第二眼宽符合所述第一条件,所述均衡器模块还用以基于所述第一功率模式来对所述第一信号执行第三调变以产生具有第三眼宽的所述第二信号,其中若所述第一眼宽与所述第二眼宽不符合所述第一条件,所述均衡器模块还用以基于所述第二功率模式来对所述第一信号执行所述第三调变以产生具有所述第三眼宽的所述第二信号。
在本发明的一实施例中,所述功率模式配置模块包括眼宽检测电路、比较电路及控制电路。所述眼宽检测电路电性连接至所述均衡器模块并且用以检测所述第一眼宽与所述第二眼宽。所述比较电路电性连接至所述眼宽检测电路并且用以比较所述第一眼宽与所述第二眼宽。所述控制电路电性连接至所述比较电路与所述均衡器模块,其中若所述第一眼宽大于所述第二眼宽,所述控制电路用以产生指示使用所述第一功率模式的控制信号;以及若所述第一眼宽不大于所述第二眼宽,所述控制电路还用以产生指示使用所述第二功率模式的所述控制信号。
在本发明的一实施例中,所述第一调变与所述第二调变是对应于第一频段波峰来执行,所述第三调变是对应于第二频段波峰来执行,其中所述第一频段波峰的频率高于所述第二频段波峰的频率。
在本发明的一实施例中,所述第一眼宽为在所述第一调变中通过反馈所获得的最大眼宽,所述第二眼宽为在所述第二调变中通过反馈所获得的最大眼宽,所述第三眼宽为在所述第三调变中通过反馈所获得的最大眼宽。
在本发明的一实施例中,所述均衡器模块包括至少一连续时间线性均衡器,其中所述第一调变、所述第二调变及所述第三调变分别包括由所述连续时间线性均衡器的其中之一所执行的操作。
在本发明的一实施例中,所述均衡器模块还包括至少一无限脉冲响应电路,其中所述第一调变、所述第二调变及所述第三调变的至少其中之一还包括由所述无限脉冲响应电路的其中之一所执行的操作。
在本发明的一实施例中,所述均衡器模块还包括至少一决策反馈均衡器,其中所述第一调变、所述第二调变及所述第三调变的至少其中之一还包括由所述决策反馈均衡器的其中之一所执行的操作。
在本发明的一实施例中,所述均衡器模块还包括振幅校正电路,其中所述第一调变、所述第二调变及所述第三调变的至少其中之一还包括由所述振幅校正电所执行的振幅校正。
本发明的另一实施例提供一种存储器存储装置,其包括连接接口单元、可复写式非易失性存储器模块及存储器控制电路单元。所述连接接口单元用以电性连接至主机系统。所述存储器控制电路单元电性连接至所述连接接口单元与所述可复写式非易失性存储器模块,其中所述连接接口单元包括可适性均衡器,其中所述可适性均衡器包括均衡器模块与功率模式配置模块。所述功率模式配置模块电性连接至所述均衡器模块,其中所述均衡器模块用以接收第一信号,其中所述均衡器模块还用以基于第一功率模式来对所述第一信号执行第一调变以产生具有第一眼宽的第二信号,其中所述均衡器模块还用以基于第二功率模式来对所述第一信号执行第二调变以产生具有第二眼宽的所述第二信号,其中基于所述第二功率模式来执行所述第二调变的功率消耗小于基于所述第一功率模式来执行所述第一调变的功率消耗,其中所述功率模式配置模块用以判断所述第一眼宽与所述第二眼宽是否符合第一条件,其中若所述第一眼宽与所述第二眼宽符合所述第一条件,所述均衡器模块还用以基于所述第一功率模式来对所述第一信号执行第三调变以产生具有第三眼宽的所述第二信号,其中若所述第一眼宽与所述第二眼宽不符合所述第一条件,所述均衡器模块还用以基于所述第二功率模式来对所述第一信号执行所述第三调变以产生具有所述第三眼宽的所述第二信号。
在本发明的一实施例中,所述功率模式配置模块包括眼宽检测电路、比较电路及控制电路。所述眼宽检测电路电性连接至所述均衡器模块并且用以检测所述第一眼宽与所述第二眼宽。所述比较电路电性连接至所述眼宽检测电路并且用以比较所述第一眼宽与所述第二眼宽。所述控制电路电性连接至所述比较电路与所述均衡器模块,其中若所述第一眼宽大于所述第二眼宽,所述控制电路用以产生指示使用所述第一功率模式的控制信号;以及若所述第一眼宽不大于所述第二眼宽,所述控制电路还用以产生指示使用所述第二功率模式的所述控制信号。
在本发明的一实施例中,所述第一调变与所述第二调变是对应于第一频段波峰来执行,所述第三调变是对应于第二频段波峰来执行,所述第一频段波峰的频率高于所述第二频段波峰的频率。
在本发明的一实施例中,所述第一眼宽为在所述第一调变中通过反馈所获得的最大眼宽,所述第二眼宽为在所述第二调变中通过反馈所获得的最大眼宽,所述第三眼宽为在所述第三调变中通过反馈所获得的最大眼宽。
在本发明的一实施例中,所述均衡器模块包括至少一连续时间线性均衡器,其中所述第一调变、所述第二调变及所述第三调变分别包括由所述连续时间线性均衡器的其中之一所执行的操作。
在本发明的一实施例中,所述均衡器模块还包括至少一无限脉冲响应电路,其中所述第一调变、所述第二调变及所述第三调变的至少其中之一还包括由所述无限脉冲响应电路的其中之一所执行的操作。
在本发明的一实施例中,所述均衡器模块还包括至少一决策反馈均衡器,其中所述第一调变、所述第二调变及所述第三调变的至少其中之一还包括由所述决策反馈均衡器的其中之一所执行的操作。
在本发明的一实施例中,所述均衡器模块还包括振幅校正电路,其中所述第一调变、所述第二调变及所述第三调变的至少其中之一还包括由所述振幅校正电所执行的振幅校正。
本发明提供的信号调变方法、可适性均衡器及存储器存储装置,可在基于不同功率模式来测出信号的多个眼宽之后,可根据这些眼宽的比较结果来决定将可适性均衡器操作于一个特定的功率模式下。藉此,可使可适性均衡器在多变的环境中动态地调整到合适的状态。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。
附图说明
图1A是本发明的一实施例所示出的可适性均衡器的示意图;
图1B是本发明的一实施例所示出的信号的眼宽的示意图;
图2是本发明的另一实施例所示出的可适性均衡器的示意图;
图3是本发明的另一实施例所示出的可适性均衡器的示意图;
图4A是本发明的一实施例所示出的均衡器模块的示意图;
图4B是本发明的一实施例所示出的包含连续时间线性均衡器与振幅校正电路的可适性均衡器的示意图;
图4C是本发明的一实施例所示出的包含连续时间线性均衡器、无限脉冲响应电路及振幅校正电路的可适性均衡器的示意图;
图4D是本发明的一实施例所示出的包含连续时间线性均衡器、决策反馈均衡器及振幅校正电路的可适性均衡器的示意图;
图5是本发明的一实施例所示出的信号调变方法的流程图;
图6是本发明的另一实施例所示出的信号调变方法的流程图;
图7是本发明的一实施例所示出的主机系统与存储器存储装置的示意图;
图8是本发明的一实施例所示出的计算机、输入/输出装置与存储器存储装置的示意图;
图9是本发明的一实施例所示出的主机系统与存储器存储装置的示意图;
图10是图7所示的存储器存储装置的概要方块图。
附图标记说明:
10、20、30、420、430、440:可适性均衡器;
101、401、402、403、404:均衡器模块;
102、202、302:功率模式配置模块;
Signal_1、Signal_2、Signal_Ctrl、Signal_EW、Signal_Result、Signal_Amp:信号;
EW:眼宽;
EH:眼高;
CDR:时钟信号;
11:时钟数据恢复电路;
21、31:眼宽检测电路;
22、32:比较电路;
23、33:控制电路;
34:算法电路;
Para:参数;
41:连续时间线性均衡器;
42:无限脉冲响应电路;
43:决策反馈均衡器;
44:振幅校正电路;
45:控制模块;
421:加法电路;
422、431_1~431_4:触发器;
423:低通滤波器;
S501、S502、S503、S504、S505、S506、S601、S602、S603、S604、S6045、S605、S606、S607、S6075、S608、S609、S610、S611、S612、S613、S614:步骤;
70:存储器存储装置
71:主机系统;
72:计算机;
722:微处理器;
724:随机存取存储器;
726:系统总线;
728:数据传输接口;
73:输入/输出装置;
81:鼠标;
82:键盘;
83:显示器;
84:打印机;
85:随身盘;
86:存储卡;
87:固态硬盘;
91:数码相机;
92:SD卡;
93:MMC卡;
94:存储棒;
95:CF卡;
96:嵌入式存储装置;
702:连接接口单元;
704:存储器控制电路单元;
706:可复写式非易失性存储器模块。
具体实施方式
以下提出多个实施例来说明本发明,然而本发明不仅限于所例示的多个实施例。又实施例之间也允许有适当的结合。在本案说明书全文(包括申请权利要求)中所使用的“电性连接”一词可指任何直接或间接的连接手段。举例而言,若文中描述第一装置电性连接于第二装置,则应该被解释成该第一装置可以直接连接于该第二装置,或者该第一装置可以通过其它装置或某种连接手段而间接地连接至该第二装置。此外,“信号”一词可指至少一电流、电压、电荷、温度、数据、或任何其它一或多个信号。
图1A是本发明的一实施例所示出的可适性均衡器的示意图。图1B是本发明的一实施例所示出的信号的示意图。
请参照图1A,可适性均衡器10包括均衡器模块101与功率模式配置模块102。均衡器模块101电性连接至功率模式配置模块102。
均衡器模块101用以接收信号Signal_1。在本范例实施例中,信号Signal_1是数据信号。例如,信号Signal_1具有多个脉冲以传递一连串的位数据。例如,每一个位数据是指一个位“0”或“1”。信号Signal_1是经过信道衰减的信号。例如,信道衰减的多或少与通道(例如,有线或无线信道)的长度与噪声强弱等因素有关。均衡器模块101的一个用途在于对信号Signal_1的信道衰减进行补偿。例如,均衡器模块101会调变信号Signal_1以产生并输出信号Signal_2。例如,均衡器模块101会使用不同的参数来对信号Signal_1执行调变以尝试输出信号质量较好或脉波波形较有利于分析的信号Signal_2。
在本范例实施例中,信号Signal_2的脉波波形可以视为是包括多个眼。信号Signal_2的眼宽可用以表示信号Signal_2的脉波波形中的一或多个眼的宽度。一般来说,若信号Signal_2的眼宽越宽,表示此信号Signal_2的信号质量越好(例如,对于信号Signal_2的取样将较为容易且精准);反之,若信号Signal_2的眼宽越窄,表示此信号Signal_2的信号质量越差(例如,对于信号Signal_2的取样较难且容易产生误差)。例如,均衡器模块101可搭配至少一个眼宽检测器来使用,以获得信号Signal_2的眼宽EW,如图1B所示。此外,在一范例实施例中,均衡器模块101还可以检测信号Signal_2的眼高EH,如图1B所示。
在本范例实施例中,均衡器模块101可以使用不同的参数来对信号Signal_1进行调变,以寻找可用来输出具有最大的眼宽的信号Signal_2的参数。例如,均衡器模块101当前产生的信号Signal_2的眼宽会被用来与其前一次产生的信号Signal_2的眼宽作比较;若当前产生的信号Signal_2的眼宽EW小于或等于前一次产生的信号Signal_2的眼宽且还有待测试的参数,则均衡器模块101可接续使用另一参数来再次调变信号Signal_1;若当前产生的信号Signal_2的眼宽EW大于前一次产生的信号Signal_2的眼宽,则均衡器模块101当前使用的参数与当前获得的眼宽可能会被记录下来;在重复对信号Signal_1执行多次调变之后,对应于具有最大的眼宽的信号Signal_2的参数会被从此些参数中决定。所决定的参数可被视为是对应于当前的信号Signal_1的最佳参数。所记录的多个眼宽中的最大者(即,最大眼宽)可被视为是对应于当前的信号Signal_1(或,信号Signal_2)的一个最佳眼宽。或者,若每一次的记录都是指更新,则最后一次更新的参数与所对应的眼宽即分别为所述最佳参数与最佳眼宽。在找到最佳参数与最佳眼宽之后,此最佳参数可接续被用来对信号Signal_1进行调变以产生信号质量最佳或可能最佳的信号Signal_2。
在本范例实施例中,可适性均衡器10是搭配时钟数据恢复电路11一起使用。例如,时钟数据恢复电路11会接收可适性均衡器10所输出的信号Signal_2并且根据信号Signal_2来执行一锁相(phase lock)操作以输出一个时钟信号CDR。在此并不对时钟数据恢复电路11多作赘述。在本范例实施例中,可适性均衡器10还会接收时钟数据恢复电路11所输出的时钟信号CDR并且根据时钟信号CDR来执行对于信号Signal_2的眼宽检测。
在一范例实施例中,可适性均衡器10还会检测信号Signal_2的眼高并且通过改变用于调变信号Signal_1的调变电压来将信号Signal_2的眼高调整至时钟数据恢复电路11可接受的范围。然而,在另一范例实施例中,可适性均衡器10也可以作为其它用途,而不需要与时钟数据恢复电路11一起使用。
在本范例实施例中,均衡器模块101可以被设定为操作于多个功率模式的其中之一。例如,在本范例实施例中,均衡器模块101可以被设定为操作于高功率模式与低功率模式的其中之一。在高功率模式下,均衡器模块101对信号Signal_1执行调变的功率消耗较高,但是对于信号Signal_1的信道衰减的补偿的效率较好。在低功率模式下,均衡器模块101对信号Signal_1执行调变的功率消耗较低,但是对于信号Signal_1的信道衰减的补偿的效率较低。换言之,若当前信号信道状况相当不好,均衡器模块101操作于高功率模式下所量测到的信号Signal_2的眼宽通常会大于均衡器模块101操作于低功率模式下所量测到的信号Signal_2的眼宽;然而,若信号信道状况尚可或良好,则将均衡器模块101操作于低功率模式则会比将均衡器模块101操作于高功率模式来得省电,同时对于所产生的信号Signal_2的信号质量也不会差太多。
在本范例实施例中,均衡器模块101也可以被设定为对应于信号Signal_1的高频峰(high frequency peak)或信号Signal_1的低频峰(low frequency peak)来进行调变。例如,若均衡器模块101被设定为对应于信号Signal_1的高频峰来进行调变,则均衡器模块101对于信号Signal_1的高频补偿会较好;然而,若均衡器模块101被设定为对应于信号Signal_1的低频峰来进行调变,则均衡器模块101对于信号Signal_1的低频补偿会较好。
在本范例实施例中,均衡器模块101会基于某一功率模式(以下也称为第一功率模式)来对信号Signal_1执行至少一次调变以产生具有某一眼宽(以下也称为第一眼宽)的信号Signal_2。均衡器模块101也会基于另一功率模式(以下也称为第二功率模式)来对信号Signal_1执行至少一次调变以产生具有另一眼宽(以下也称为第二眼宽)的信号Signal_2。基于第二功率模式来执行第二调变的功率消耗会小于基于第一功率模式来执行第一调变的功率消耗。以下为了说明方便,将均衡器模块101基于第一功率模式来对信号Signal_1执行的至少一次调变统称为第一调变,并且将均衡器模块101基于第二功率模式来对信号Signal_1执行的至少一次调变统称为第二调变。换言之,第一调变与第二调变皆包含对信号Signal_1的至少一次调变。
例如,在本范例实施例中,假设第一功率模式为高功率模式且第二功率模式为低功率模式,则第一眼宽为均衡器模块101于高功率模式下执行第一调变所获得的最佳眼宽(或,最大眼宽),并且第二眼宽为均衡器模块101于低功率模式下执行第二调变所获得的最佳眼宽(或,最大眼宽)。此外,若将第一调变与第二调变中重复执行的至少一次调变与对应的眼宽检测视为是包含至少一次的反馈(feedback),则也可以将第一眼宽视为是均衡器模块101操作于高功率模式下通过反馈所获得的最佳眼宽(或,最大眼宽),并且将第二眼宽视为是均衡器模块101操作于低功率模式下通过反馈所获得的最佳眼宽(或,最大眼宽)。
在本范例实施例中,均衡器模块101是先基于第一功率模式来产生具有第一眼宽的信号Signal_2,再基于第二功率模式来产生具有第二眼宽的信号Signal_2。然而,在另一范例实施例中,均衡器模块101则是先基于第二功率模式来产生具有第二眼宽的信号Signal_2,再基于第一功率模式来产生具有第一眼宽的信号Signal_2。或者,在另一范例实施例中,若均衡器模块101具有对于信号Signal_1的平行处理能力,则均衡器模块101也可以同步基于第一功率模式与第二功率模式来分别执行第一调变与第二调变。
在产生具有第一眼宽的信号Signal_2与具有第二眼宽的信号Signal_2之后,功率模式配置模块102会判断第一眼宽与第二眼宽是否符合某一条件(以下也称为第一条件)。若第一眼宽与第二眼宽符合第一条件,均衡器模块101会基于第一功率模式来对信号Signal_1执行至少一次调变以产生具有另一眼宽(以下也称为第三眼宽)的信号Signal_2。若第一眼宽与第二眼宽不符合第一条件,均衡器模块101会基于第二功率模式来对信号Signal_1执行至少一次调变以产生具有第三眼宽的信号Signal_2。
以下为了说明方便,也将判定第一眼宽与第二眼宽是否符合第一条件之后由均衡器模块101基于第一功率模式或第二功率模式来对信号Signal_1执行的至少一次调变统称为第三调变。第三眼宽为均衡器模块101于高功率模式或低功率模式下执行第三调变所获得的最佳眼宽(或,最大眼宽)。或者,也可以将第三眼宽视为是均衡器模块101操作于高功率模式或低功率模式下通过反馈所获得的最佳眼宽(或,最大眼宽)。
在本范例实施例中,功率模式配置模块102会输出信号Signal_Ctrl来指示均衡器模块101操作于哪一种功率模式。信号Signal_Ctrl也可视为用以控制均衡器模块101的控制信号。例如,若判定第一眼宽与第二眼宽符合第一条件,功率模式配置模块102会输出指示使用第一功率模式的信号Signal_Ctrl至均衡器模块101;若判定第一眼宽与第二眼宽不符合第一条件,功率模式配置模块102会输出指示使用第二功率模式的信号Signal_Ctrl至均衡器模块101。此外,在一范例实施例中,功率模式配置模块102也可以在判断第一眼宽与第二眼宽是否符合第一条件之前输出相对应的信号Signal_Ctrl来指示均衡器模块101基于第一功率模式来执行第一调变或者基于第二功率模式来执行第二调变。
图2是本发明的另一实施例所示出的可适性均衡器的示意图。
请参照图2,可适性均衡器20包括均衡器模块101与功率模式配置模块202。功率模式配置模块202包括眼宽检测电路21、比较电路22及控制电路23。
眼宽检测电路21电性连接至均衡器模块101。眼宽检测电路21会检测信号Signal_2的眼宽。例如,眼宽检测电路21可接收信号Signal_2并且对信号Signal_2进行分析并且输出相对应的信号Signal_EW。信号Signal_EW也可视为是对应于信号Signal_2的眼宽信号。信号Signal_EW会包含与检测到的眼宽有关的信息。例如,不同时间点输出的信号Signal_EW会包含与第一眼宽、第二眼宽及第三眼宽的其中之一有关的信息。
比较电路22电性连接至眼宽检测电路21。比较电路22会接收信号Signal_EW。根据信号Signal_EW,比较电路22会比较第一眼宽与第二眼宽并且输出信号Signal_Result至控制电路23。例如,比较电路22会判断第一眼宽是否大于第二眼宽,并且信号Signal_Result会反应出第一眼宽大于第二眼宽或者第一眼宽不大于第二眼宽。换言之,信号Signal_EW会包含与第一眼宽与第二眼宽的比较结果有关的信息。
控制电路23电性连接至比较电路21与均衡器模块101。根据信号Signal_Result,控制电路23可得知第一眼宽是否大于第二眼宽。若第一眼宽大于第二眼宽,控制电路23会产生并输出指示使用第一功率模式的信号Signal_Ctrl。若第一眼宽不大于第二眼宽,控制电路23会产生并输出指示使用第二功率模式的信号Signal_Ctrl。
换言之,在本范例实施例中,判断第一眼宽是否大于第二眼宽可视为是判断第一眼宽与第二眼宽是否符合第一条件;若第一眼宽大于第二眼宽,可视为判定第一眼宽与第二眼宽符合第一条件;若第一眼宽不大于第二眼宽,则可视为判定第一眼宽与第二眼宽不符合第一条件。
值得一提的是,在上述范例实施例中,第一调变与第二调变是均衡器模块101对应于信号Signal_1的第一频段波峰来执行,并且第三调变是均衡器模块101对应于信号Signal_1的第二频段波峰来执行。第一频段波峰所在的频率会高于第二频段波峰所在的频率。在一范例实施例中,第一频段波峰可视为高频峰,并且第二频段波峰可视为低频峰。因此,在第一调变与第二调变中,均衡器模块101对于信号Signal_1的高频补偿会较好;而在第三调变中,均衡器模块101对于信号Signal_1的低频补偿会较好。此外,在另一范例实施例中,第一调变与第二调变也可以是均衡器模块101对应于信号Signal_1的第二频段波峰来执行,并且第三调变也可以是均衡器模块101对应于信号Signal_1的第一频段波峰来执行,从而使得第一调变与第二调变对于信号Signal_1的低频补偿较好并且第三调变对于信号Signal_1的高频补偿较好。
在上述范例实施例中,功率模式配置模块102或202所输出的信号Signal_Ctrl也可用以指示均衡器模块101对应于信号Signal_1的第一频段波峰或第二频段波峰进行调变。然而,在另一范例实施例中,均衡器模块101也可以是依照预设的规则来自行切换对应于第一频段波峰或第二频段波峰来执行调变。例如,在接收到指示执行第三调变的信号Signal_Ctrl之前,均衡器模块101会对应于信号Signal_1的第一频段波峰来执行调变;而在接收到指示执行第三调变的信号Signal_Ctrl之后,均衡器模块101会自行切换为对应于信号Signal_1的第二频段波峰来执行调变。
在本范例实施例中,功率模式配置模块102与202可以是由多个电路组件搭配嵌入式控制器或微控制器来组成。例如,眼宽检测电路21与比较电路22可以分别是由取样电路、逻辑(例如,AND、OR和/或XOR)电路、延迟电路、正反器电路及闩锁电路的至少其中之一来组成,而控制电路23则可以是由嵌入式控制器或微控制器的至少其中之一或类似的芯片或电路模块来组成。或者,在另一范例实施例中,功率模式配置模块102与202也可以包括至少一个存储器与微处理器,并且微处理器可以从存储器中加载所需的程序来执行上述提及的功率模式配置模块的至少部份功能。
图3是本发明的另一实施例所示出的可适性均衡器的示意图。
请参照图3,可适性均衡器30包括均衡器模块101与功率模式配置模块302。功率模式配置模块302包括眼宽检测电路31、比较电路32及控制电路33。然而,功率模式配置模块302相同或相似于图2中的功率模式配置模块202,故其中的眼宽检测电路31、比较电路32及控制电路33也分别相同或相似于图2中的眼宽检测电路21、比较电路22及控制电路23,在此便不赘述。
在本范例实施例中,可适性均衡器30还包括算法电路34。算法电路34电性连接于眼宽检测电路31与均衡器模块101之间。算法电路34用以接收眼宽检测电路31所输出的信号Signal_EW并且产生相对应的参数Para供均衡器模块101使用。例如,在第一调变、第二调变及第三调变中,眼宽检测电路31皆会持续检测信号Signal_2的眼宽并且输出相对应的信号Signal_EW;算法电路34则会持续接收信号Signal_EW并且根据一算法来产生不同的参数Para供均衡器模块101使用;根据参数Para,均衡器模块101会持续对信号Signal_1进行调变以产生具有不同眼宽的信号Signal_2,直到算法电路34判定已获得最佳参数与相对应的最佳眼宽为止。
在本范例实施例中,算法电路34也可以是由多个电路组件搭配嵌入式控制器或微控制器来组成。或者,在另一范例实施例中,算法电路34也可以是包括至少一个存储器与微处理器的组合,在此便不赘述。
图4A是本发明的一实施例所示出的均衡器模块的示意图。
请参照图4A,均衡器模块401会包括连续时间线性均衡器(Continuous-TimeLinear Equalizer,简称CTLE)41。连续时间线性均衡器41的数目可以是一或多个。在第一调变、第二调变及第三调变中,皆至少是由连续时间线性均衡器41来根据参数Para对信号Signal_1进行调变。此外,连续时间线性均衡器41还会根据信号Signal_Ctrl来决定要操作于哪一种功率模式(例如,第一功率模式或第二功率模式)并且要对应于哪一个频段(例如,第一频段峰值或第二频段峰值)来执行调变。然而,在其它范例实施例中,均衡器模块401还可以包括其它类型的均衡器。
例如,在图4A的另一范例实施例中,均衡器模块401还包括无限脉冲响应电路(Infinite Impulse Response,简称IIR)42与决策反馈均衡器(Decision FeedbackEqualizer,简称DFE)43的至少其中之一。无限脉冲响应电路42与决策反馈均衡器43个别的数目都可以是一或多个。
在采用无限脉冲响应电路42的一范例实施例中,在第一调变、第二调变及第三调变中的至少一个调变过程中,连续时间线性均衡器41会搭配无限脉冲响应电路42来对信号Signal_1进行调变以输出信号Signal_2。例如,连续时间线性均衡器41可先对信号Signal_1进行调变,然后再由无限脉冲响应电路42接续对连续时间线性均衡器41的输出进行调变以产生信号Signal_2。或者,无限脉冲响应电路42可先对信号Signal_1进行调变,然后再由连续时间线性均衡器41接续对无限脉冲响应电路42的输出进行调变以产生信号Signal_2。
在采用决策反馈均衡器43的一范例实施例中,在第一调变、第二调变及第三调变中的至少一个调变过程中,连续时间线性均衡器41会搭配决策反馈均衡器43来对信号Signal_1进行调变以输出信号Signal_2。例如,连续时间线性均衡器41与决策反馈均衡器43可以先后被用来对信号Signal_1进行调变,本发明并不限制连续时间线性均衡器41与决策反馈均衡器43的使用顺序。
在一范例实施例中,信号Signal_Ctrl也可用以设定无限脉冲响应电路42和/或决策反馈均衡器43的工作模式。例如,改变无限脉冲响应电路42和/或决策反馈均衡器43的频率频率及/或工作电压等等。
在另一范例实施例中,信号Signal_Ctrl也可用以指示连续时间线性均衡器41、无限脉冲响应电路42及决策反馈均衡器43的至少其中之一使用粗调(coarse)模式或细调(fine)模式。例如,在粗调模式中,所使用的调变电压的级距会较宽;而在细调模式中,所使用的调变电压的级距会较窄。
在一范例实施例中,均衡器模块401还包括振幅校正电路44。振幅校正电路44用以在第一调变、第二调变及第三调变中的至少一个调变过程中,对信号Signal_2(或,信号Signal_1)执行振幅校正。例如,振幅校正电路44会检测并调整信号Signal_2的眼高,使信号Signal_2的眼高逐渐调整至时钟数据恢复电路11可以接受的范围。例如,振幅校正电路44会指示连续时间线性均衡器41使用一个适当的调变电压来使信号Signal_2的眼高维持在大于一默认值。
图4B是本发明的一实施例所示出的包含连续时间线性均衡器与振幅校正电路的可适性均衡器的示意图。
请参照图4B,可适性均衡器420包括均衡器模块402及控制模块45。均衡器模块402电性连接至控制模块45。控制模块45用以产生上述信号Signal_Ctrl与参数Para。例如,控制模块45可包括图3中的功率模式配置模块302与算法电路34。此外,可适性均衡器420电性连接至时钟数据恢复电路11。
均衡器模块402包括连续时间线性均衡器41与振幅校正电路44。连续时间线性均衡器41会接收信号Signal_Ctrl以操作在对应的功率模式。连续时间线性均衡器41会接收信号Signal_1并根据参数Para来对信号Signal_1进行调变以输出信号Signal_2。
振幅校正电路44的输入电性连接至连续时间线性均衡器41的输出。振幅校正电路44会检测信号Signal_2的眼高(例如,图1B的眼高EH)并且对应输出信号Signal_Amp给连续时间线性均衡器41。连续时间线性均衡器41会根据信号Signal_Amp来调整信号Signal_2的眼高。例如,信号Signal_Amp是用以将信号Signal_2的眼高锁定在一个预设的眼高范围,而参数Para则是用以将信号Signal_2的眼宽锁定在一个预设的眼宽范围(例如,最佳眼宽)。根据信号Signal_Amp与参数Para,连续时间线性均衡器41会输出信号质量较好的信号Signal_2。
图4C是本发明的一实施例所示出的包含连续时间线性均衡器、无限脉冲响应电路及振幅校正电路的可适性均衡器的示意图。
请参照图4C,可适性均衡器430包括均衡器模块403及控制模块45。均衡器模块403电性连接至控制模块45。控制模块45用以产生上述信号Signal_Ctrl与参数Para。例如,控制模块45可包括图3中的功率模式配置模块302与算法电路34。此外,可适性均衡器430电性连接至时钟数据恢复电路11。
均衡器模块403包括连续时间线性均衡器41、无限脉冲响应电路42及振幅校正电路44。连续时间线性均衡器41会接收Signal_Ctrl以操作在对应的功率模式并且根据信号Signal_Amp与参数Para来调变信号Signal_1。无限脉冲响应电路421电性连接在连续时间线性均衡器41的输出。
无限脉冲响应电路42包括加法电路421、触发器422及低通滤波器423。加法电路421会将连续时间线性均衡器41的输出加上低通滤波器423的输出来产生信号Signal_2。触发器422电性连接至加法电路421的输出并且根据信号Signal_2产生一个输出。例如,正反器422可根据时钟信号CDR来对信号Signal_2进行取样以产生输出。低通滤波器423会对正反器422的输出进行滤波。
图4D是本发明的一实施例所示出的包含连续时间线性均衡器、决策反馈均衡器及振幅校正电路的可适性均衡器的示意图。
请参照图4D,可适性均衡器440包括均衡器模块404及控制模块45。均衡器模块404电性连接至控制模块45。控制模块45用以产生上述信号Signal_Ctrl与参数Para。例如,控制模块45可包括图3中的功率模式配置模块302与算法电路34。此外,可适性均衡器440也电性连接至时钟数据恢复电路11。
均衡器模块404包括连续时间线性均衡器41、决策反馈均衡器43及振幅校正电路44。连续时间线性均衡器41会接收Signal_Ctrl以操作在对应的功率模式并且根据信号Signal_Amp与参数Para来调变信号Signal_1。决策反馈均衡器43电性连接在连续时间线性均衡器41的输出。
决策反馈均衡器43包括加法电路431与触发器432_1~432_4。加法电路431会将连续时间线性均衡器41的输出加上触发器432_1~432_4的输出来产生信号Signal_2。触发器432_1电性连接至加法电路431的输出并且根据信号Signal_2来产生输出。例如,触发器432_1会根据时钟信号CDR来对信号Signal_2进行取样以产生输出。触发器432_1~432_4彼此串接。触发器432_1的输出会成为触发器432_2的输入;触发器432_2的输出会成为触发器432_3的输入;并且触发器432_3的输出会成为正反器432_4的输入。每一个触发器432_1~432_4的输出会输出至加法电路431。在另一范例实施例中,触发器432_1~432_4的数目也可以是更多或更少。
值得一提的是,图1A、图2、图3、图4A至图4D皆只是示出可适性均衡器的概略电路配置与组件电性连接关系,而不代表可适性均衡器的概略电路配置与组件电性连接关系必须如图1至图4中的任一者来进行配置。例如,在图1A、图2、图3、图4A至图4D的任一范例实施例中,更多的电路组件都可以被加入至对应的可适性均衡器中,以达到更好的技术效果或产生额外的功能。或者,在图1A、图2、图3、图4A至图4D的任一范例实施例中,电路组件彼此的电性连接关系也可以被改变。
图5是本发明的一实施例所示出的信号调变方法的流程图。
请参照图5,在步骤S501中,接收第一信号。在步骤S502中,基于第一功率模式来对第一信号执行第一调变以产生具有第一眼宽的第二信号。在步骤S503中,基于第二功率模式来对第一信号执行第二调变以产生具有第二眼宽的第二信号,其中基于第二功率模式来执行第二调变的功率消耗小于基于第一功率模式来执行第一调变的功率消耗。在步骤S504中,判断第一眼宽与第二眼宽是否符合第一条件。若第一眼宽与第二眼宽符合第一条件,在步骤S505中,基于第一功率模式来对第一信号执行第三调变以产生具有第三眼宽的第二信号。若第一眼宽与第二眼宽不符合第一条件,在步骤S506中,基于第二功率模式来对第一信号执行第三调变以产生具有第三眼宽的第二信号。
图6是本发明的另一实施例所示出的信号调变方法的流程图。在本范例实施例中,所提及的均衡器模块至少包括连续时间线性均衡器。然而,在其它范例实施例中,均衡器模块还可以包括其它类型的均衡器。
请参照图6,在步骤S601中,执行直流偏移校准(DC offset calibration)。在步骤S602中,等待频率数据回复电路选择频率数据回复的频宽(或频带)。在步骤S603中,频率数据回复电路执行相位内插校准(Phase Interpolation calibration,简称PIcalibration)。在步骤S604中,将均衡器模块设定为使用第一功率模式。在步骤S6045中,对第一信号执行振幅校正。步骤S604与步骤S6045的执行顺序可以对调或同步执行。在步骤S605中,对应于第一频段波峰,基于第一功率模式来对第一信号执行第一调变。在步骤S606中,执行眼宽检测。步骤S605与S606会根据反馈而重复执行,以产生具有第一眼宽的第二信号。
另一方面,在步骤S607中,将均衡器模块设定为使用第二功率模式。在步骤S6075中,对第一信号执行振幅校正。步骤S607与步骤S6075的执行顺序可以对调或同步执行。在步骤S608中,对应于第一频段波峰,基于第二功率模式来对第一信号执行第二调变。在步骤S609中,执行眼宽检测。步骤S608与S609会根据反馈而重复执行,以产生具有第二眼宽的第二信号。其中,基于第二功率模式来执行第二调变的功率消耗小于基于第一功率模式来执行第一调变的功率消耗。
在步骤S610中,判断第一眼宽是否大于第二眼宽。若第一眼宽大于第二眼宽,在步骤S611中,将均衡器模块设定为使用第一功率模式。若第一眼宽不大于第二眼宽,在步骤S612中,将均衡器模块设定为使用第二功率模式。尔后,在步骤S613中,对应于第二频段波峰,基于步骤S611或S612中所设定的功率模式来对第一信号执行第三调变。第一频段波峰的频率高于第二频段波峰的频率。在步骤S614中,执行眼宽检测。步骤S613与S614会经由反馈而重复执行,以产生具有第三眼宽的第二信号。
然而,图5与图6中各步骤已详细说明如上,在此便不再赘述。值得注意的是,图5与图6中各步骤可以实作为多个程序代码或是电路,本发明不加以限制。此外,图5与图6的方法可以搭配以上范例实施例使用,也可以单独使用,本发明不加以限制。
在一范例实施例中,所述可适性均衡器是被配置在一个存储器存储装置(也称,存储器存储系统)中使用。一般而言,存储器存储装置包括可复写式非易失性存储器模块(rewritable non-volatile memory module)与控制器(也称,控制电路)。通常存储器存储装置是与主机系统一起使用,以使主机系统可将数据写入至存储器存储装置或从存储器存储装置中读取数据。
图7是本发明的一实施例所示出的主机系统与存储器存储装置的示意图。图8是本发明的一实施例所示出的计算机、输入/输出装置与存储器存储装置的示意图。图9是本发明的一实施例所示出的主机系统与存储器存储装置的示意图。
请参照图7,主机系统71一般包括计算机72与输入/输出(input/output,简称I/O)装置73。计算机72包括微处理器722、随机存取存储器(Random Access Memory,简称RAM)724、系统总线726与数据传输接口728。输入/输出装置73包括如图8的鼠标81、键盘82、显示器83与打印机84。必须了解的是,图8所示的装置非限制输入/输出装置73,输入/输出装置73还可包括其它装置。
在一范例实施例中,存储器存储装置70是通过数据传输接口728与主机系统71的其它组件电性连接。通过微处理器722、随机存取存储器724与输入/输出装置73的运作可将数据写入至存储器存储装置70或从存储器存储装置70中读取数据。例如,存储器存储装置70可以是如图8所示的随身盘85、存储卡86或固态硬盘(Solid State Drive,简称SSD)87等的可复写式非易失性存储器存储装置。
一般而言,主机系统71为可实质地与存储器存储装置70配合以存储数据的任意系统。虽然在本范例实施例中,主机系统71是以计算机系统来作说明,然而,另一范例实施例中,主机系统81可以是数码相机、摄像机、通信装置、音频播放器或视频播放器等系统。例如,在主机系统为数码相机(摄像机)91时,可复写式非易失性存储器储存装置则为其所使用的SD卡92、MMC卡93、存储棒(memory stick)94、CF卡95或嵌入式存储装置96(如图9所示)。嵌入式存储装置96包括嵌入式多媒体卡(Embedded MMC,简称eMMC)。值得一提的是,嵌入式多媒体卡是直接电性连接于主机系统的基板上。
图10是图7所示的存储器存储装置的概要方块图。
请参照图10,存储器存储装置70包括连接接口单元702、存储器控制电路单元704与可复写式非易失性存储器模块706。
在本范例实施例中,连接接口单元702是兼容于串行高级技术附件(SerialAdvanced Technology Attachment,简称SATA)标准。然而,必须了解的是,本发明不限于此,连接接口单元702也可以是符合并行高级技术附件(Parallel Advanced TechnologyAttachment,简称PATA)标准、电气和电子工程师协会(Institute of Electrical andElectronic Engineers,简称IEEE)1394标准、高速外围组件互连接口(PeripheralComponent Interconnect Express,简称PCI Express)标准、通用串行总线(UniversalSerial Bus,简称USB)标准、安全数字(Secure Digital,简称SD)接口标准、超高速一代(Ultra High Speed-I,简称UHS-I)接口标准、超高速二代(Ultra High Speed-II,简称UHS-II)接口标准、存储棒(Memory Stick,简称MS)接口标准、多媒体存储卡(Multi MediaCard,简称MMC)接口标准、嵌入式多媒体存储卡(Embedded Multimedia Card,简称eMMC)接口标准、通用闪存(Universal Flash Storage,简称UFS)接口标准、小型快闪(CompactFlash,简称CF)接口标准、集成电路设备(Integrated Device Electronics,简称IDE)标准或其它适合的标准。连接接口单元702可与存储器控制电路单元704封装在一个芯片中,或者连接接口单元702是布设于一包含存储器控制电路单元704的芯片外。
在一范例实施例中,所述可适性均衡器是配置于连接接口单元702中,并且有助于检测在连接接口单元702中传递的数据信号的眼宽、眼高和/或提升对于来自主机系统71的数据信号的调变效率。例如,在图1的一范例实施例中,信号Signal_1可以是来自主机系统71的信号(例如,数据信号),并且可适性均衡器10可对信号Signal_1进行调变而产生更有利于分析和/或取样的信号Signal_2。若对于来自主机系统71的信号的调变效率越好,则连接接口单元702对于来自主机系统71的信号的分析和/或取样能力也可提升。此外,在一范例实施例中,时钟数据恢复电路11也可以是配置于连接接口单元702中。
存储器控制电路单元704用以执行以硬件形式或软件形式实作的多个逻辑门或控制指令并且根据主机系统71的指令在可复写式非易失性存储器模块706中进行数据的写入、读取与擦除等运作。
可复写式非易失性存储器模块706是电性连接至存储器控制电路单元704并且用以存储主机系统71所写入的数据。可复写式非易失性存储器模块706可以是单阶存储单元(Single Level Cell,简称SLC)NAND型闪存模块(即,一个存储单元中可存储1个位数据的闪存模块)、多阶存储单元(Multi Level Cell,简称MLC)NAND型闪存模块(即,一个存储单元中可存储2个位数据的闪存模块)、复数阶存储单元(Triple Level Cell,简称TLC)NAND型闪存模块(即,一个存储单元中可存储3个位数据的闪存模块)、其它闪存模块或其它具有相同特性的存储器模块。
综上所述,本发明的一范例实施例在基于不同功率模式来测出信号的多个眼宽之后,可根据这些眼宽的比较结果来决定将可适性均衡器操作于一个特定的功率模式下。因此,可使可适性均衡器在多变的环境中动态地调整到合适的状态。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。

Claims (24)

1.一种信号调变方法,用于一可适性均衡器,其特征在于,所述信号调变方法包括:
接收一第一信号;
基于一第一功率模式来对所述第一信号执行一第一调变以产生具有一第一眼宽的一第二信号;
基于一第二功率模式来对所述第一信号执行一第二调变以产生具有一第二眼宽的所述第二信号,其中基于所述第二功率模式来执行所述第二调变的一功率消耗小于基于所述第一功率模式来执行所述第一调变的一功率消耗;
判断所述第一眼宽与所述第二眼宽是否符合一第一条件;
若所述第一眼宽与所述第二眼宽符合所述第一条件,基于所述第一功率模式来对所述第一信号执行一第三调变以产生具有一第三眼宽的所述第二信号;以及
若所述第一眼宽与所述第二眼宽不符合所述第一条件,基于所述第二功率模式来对所述第一信号执行所述第三调变以产生具有所述第三眼宽的所述第二信号。
2.根据权利要求1所述的信号调变方法,其特征在于,判断所述第一眼宽与所述第二眼宽是否符合所述第一条件包括:
检测所述第一眼宽与所述第二眼宽;
比较所述第一眼宽与所述第二眼宽;
若所述第一眼宽大于所述第二眼宽,产生指示使用所述第一功率模式的一控制信号;以及
若所述第一眼宽不大于所述第二眼宽,产生指示使用所述第二功率模式的所述控制信号。
3.根据权利要求2所述的信号调变方法,其特征在于,所述第一调变与所述第二调变是对应于一第一频段波峰来执行,
其中所述第三调变是对应于一第二频段波峰来执行,
其中所述第一频段波峰的频率高于所述第二频段波峰的频率。
4.根据权利要求3所述的信号调变方法,其特征在于,所述第一眼宽为在所述第一调变中通过反馈所获得的一最大眼宽,
其中所述第二眼宽为在所述第二调变中通过反馈所获得的一最大眼宽,
其中所述第三眼宽为在所述第三调变中通过反馈所获得的一最大眼宽。
5.根据权利要求4所述的信号调变方法,其特征在于,所述第一调变、所述第二调变及所述第三调变分别包括由一连续时间线性均衡器所执行的操作。
6.根据权利要求5所述的信号调变方法,其特征在于,所述第一调变、所述第二调变及所述第三调变的至少其中之一还包括由一无限脉冲响应电路所执行的操作。
7.根据权利要求5所述的信号调变方法,其特征在于,所述第一调变、所述第二调变及所述第三调变的至少其中之一还包括由一决策反馈均衡器所执行的操作。
8.根据权利要求5所述的信号调变方法,其特征在于,所述第一调变、所述第二调变及所述第三调变的至少其中之一还包括一振幅校正。
9.一种可适性均衡器,其特征在于,包括:
一均衡器模块;以及
一功率模式配置模块,电性连接至所述均衡器模块,
其中所述均衡器模块用以接收一第一信号,
其中所述均衡器模块还用以基于一第一功率模式来对所述第一信号执行一第一调变以产生具有一第一眼宽的一第二信号,
其中所述均衡器模块还用以基于一第二功率模式来对所述第一信号执行一第二调变以产生具有一第二眼宽的所述第二信号,其中基于所述第二功率模式来执行所述第二调变的一功率消耗小于基于所述第一功率模式来执行所述第一调变的一功率消耗,
其中所述功率模式配置模块用以判断所述第一眼宽与所述第二眼宽是否符合一第一条件,
其中若所述第一眼宽与所述第二眼宽符合所述第一条件,所述均衡器模块还用以基于所述第一功率模式来对所述第一信号执行一第三调变以产生具有一第三眼宽的所述第二信号,
其中若所述第一眼宽与所述第二眼宽不符合所述第一条件,所述均衡器模块还用以基于所述第二功率模式来对所述第一信号执行所述第三调变以产生具有所述第三眼宽的所述第二信号。
10.根据权利要求9所述的可适性均衡器,其特征在于,所述功率模式配置模块包括:
一眼宽检测电路,电性连接至所述均衡器模块并且用以检测所述第一眼宽与所述第二眼宽;以及
一比较电路,电性连接至所述眼宽检测电路并且用以比较所述第一眼宽与所述第二眼宽;以及
一控制电路,电性连接至所述比较电路与所述均衡器模块,
其中若所述第一眼宽大于所述第二眼宽,所述控制电路用以产生指示使用所述第一功率模式的一控制信号;以及
若所述第一眼宽不大于所述第二眼宽,所述控制电路还用以产生指示使用所述第二功率模式的所述控制信号。
11.根据权利要求10所述的可适性均衡器,其特征在于,所述第一调变与所述第二调变是对应于一第一频段波峰来执行,
其中所述第三调变是对应于一第二频段波峰来执行,
其中所述第一频段波峰的频率高于所述第二频段波峰的频率。
12.根据权利要求11所述的可适性均衡器,其特征在于,所述第一眼宽为在所述第一调变中通过反馈所获得的一最大眼宽,
其中所述第二眼宽为在所述第二调变中通过反馈所获得的一最大眼宽,
其中所述第三眼宽为在所述第三调变中通过反馈所获得的一最大眼宽。
13.根据权利要求12所述的可适性均衡器,其特征在于,所述均衡器模块包括至少一连续时间线性均衡器,
其中所述第一调变、所述第二调变及所述第三调变分别包括由所述至少一连续时间线性均衡器的其中之一所执行的操作。
14.根据权利要求13所述的可适性均衡器,其特征在于,所述均衡器模块还包括至少一无限脉冲响应电路,
其中所述第一调变、所述第二调变及所述第三调变的至少其中之一还包括由所述至少一无限脉冲响应电路的其中之一所执行的操作。
15.根据权利要求13所述的可适性均衡器,其特征在于,所述均衡器模块还包括至少一决策反馈均衡器,
其中所述第一调变、所述第二调变及所述第三调变的至少其中之一还包括由所述至少一决策反馈均衡器的其中之一所执行的操作。
16.根据权利要求13所述的可适性均衡器,其特征在于,所述均衡器模块还包括一振幅校正电路,
其中所述第一调变、所述第二调变及所述第三调变的至少其中之一还包括由所述振幅校正电路所执行的一振幅校正。
17.一种存储器存储装置,其特征在于,包括:
一连接接口单元,用以电性连接至一主机系统;
一可复写式非易失性存储器模块;以及
一存储器控制电路单元,电性连接至所述连接接口单元与所述可复写式非易失性存储器模块,
其中所述连接接口单元包括一可适性均衡器,
其中所述可适性均衡器包括:
一均衡器模块;以及
一功率模式配置模块,电性连接至所述均衡器模块,
其中所述均衡器模块用以接收一第一信号,
其中所述均衡器模块还用以基于一第一功率模式来对所述第一信号执行一第一调变以产生具有一第一眼宽的一第二信号,
其中所述均衡器模块还用以基于一第二功率模式来对所述第一信号执行一第二调变以产生具有一第二眼宽的所述第二信号,其中基于所述第二功率模式来执行所述第二调变的一功率消耗小于基于所述第一功率模式来执行所述第一调变的一功率消耗,
其中所述功率模式配置模块用以判断所述第一眼宽与所述第二眼宽是否符合一第一条件,
其中若所述第一眼宽与所述第二眼宽符合所述第一条件,所述均衡器模块还用以基于所述第一功率模式来对所述第一信号执行一第三调变以产生具有一第三眼宽的所述第二信号,
其中若所述第一眼宽与所述第二眼宽不符合所述第一条件,所述均衡器模块还用以基于所述第二功率模式来对所述第一信号执行所述第三调变以产生具有所述第三眼宽的所述第二信号。
18.根据权利要求17所述的存储器存储装置,其特征在于,所述功率模式配置模块包括:
一眼宽检测电路,电性连接至所述均衡器模块并且用以检测所述第一眼宽与所述第二眼宽;
一比较电路,电性连接至所述眼宽检测电路并且用以比较所述第一眼宽与所述第二眼宽;以及
一控制电路,电性连接至所述比较电路与所述均衡器模块,
其中若所述第一眼宽大于所述第二眼宽,所述控制电路用以产生指示使用所述第一功率模式的一控制信号;以及
若所述第一眼宽不大于所述第二眼宽,所述控制电路还用以产生指示使用所述第二功率模式的所述控制信号。
19.根据权利要求18所述的存储器存储装置,其特征在于,所述第一调变与所述第二调变是对应于一第一频段波峰来执行,
其中所述第三调变是对应于一第二频段波峰来执行,
其中所述第一频段波峰的频率高于所述第二频段波峰的频率。
20.根据权利要求19所述的存储器存储装置,其特征在于,所述第一眼宽为在所述第一调变中通过反馈所获得的一最大眼宽,
其中所述第二眼宽为在所述第二调变中通过反馈所获得的一最大眼宽,
其中所述第三眼宽为在所述第三调变中通过反馈所获得的一最大眼宽。
21.根据权利要求20所述的存储器存储装置,其特征在于,所述均衡器模块包括至少一连续时间线性均衡器,
其中所述第一调变、所述第二调变及所述第三调变分别包括由所述至少一连续时间线性均衡器的其中之一所执行的操作。
22.根据权利要求21所述的存储器存储装置,其特征在于,所述均衡器模块还包括至少一无限脉冲响应电路,
其中所述第一调变、所述第二调变及所述第三调变的至少其中之一还包括由所述至少一无限脉冲响应电路的其中之一所执行的操作。
23.根据权利要求21所述的存储器存储装置,其特征在于,所述均衡器模块还包括至少一决策反馈均衡器,
其中所述第一调变、所述第二调变及所述第三调变的至少其中之一还包括由所述至少一决策反馈均衡器的其中之一所执行的操作。
24.根据权利要求21所述的存储器存储装置,其特征在于,所述均衡器模块还包括一振幅校正电路,
其中所述第一调变、所述第二调变及所述第三调变的至少其中之一还包括由所述振幅校正电路所执行的一振幅校正。
CN201510475928.XA 2015-08-06 2015-08-06 信号调变方法、可适性均衡器及存储器存储装置 Active CN106448719B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510475928.XA CN106448719B (zh) 2015-08-06 2015-08-06 信号调变方法、可适性均衡器及存储器存储装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510475928.XA CN106448719B (zh) 2015-08-06 2015-08-06 信号调变方法、可适性均衡器及存储器存储装置

Publications (2)

Publication Number Publication Date
CN106448719A CN106448719A (zh) 2017-02-22
CN106448719B true CN106448719B (zh) 2019-01-08

Family

ID=58093697

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510475928.XA Active CN106448719B (zh) 2015-08-06 2015-08-06 信号调变方法、可适性均衡器及存储器存储装置

Country Status (1)

Country Link
CN (1) CN106448719B (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106850476B (zh) * 2017-02-24 2019-09-17 合肥兆芯电子有限公司 均衡器调整方法、可适性均衡器及存储器存储装置
CN109698003B (zh) * 2017-10-23 2021-07-06 群联电子股份有限公司 等化器调校方法、信号接收电路及存储器存储装置
CN107657978B (zh) * 2017-11-01 2018-09-21 睿力集成电路有限公司 随机存储器
CN111585547B (zh) * 2019-02-15 2023-04-07 群联电子股份有限公司 信号校正电路、存储器存储装置及信号校正方法
CN111724834B (zh) * 2020-06-24 2022-05-10 群联电子股份有限公司 均衡器电路、存储器存储装置及信号调整方法
TWI739558B (zh) 2020-08-20 2021-09-11 群聯電子股份有限公司 訊號接收電路、記憶體儲存裝置及等化器電路的校準方法
CN112019225B (zh) * 2020-08-27 2022-07-05 群联电子股份有限公司 信号接收电路、存储器存储装置及均衡器电路的校准方法
CN114489217A (zh) * 2020-11-11 2022-05-13 扬智科技股份有限公司 信号接收装置及其偏压校正电路

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101552749A (zh) * 2008-04-01 2009-10-07 英特尔公司 用于恢复和重新定时电磁耦合数据的接收机
US8855186B2 (en) * 2011-03-08 2014-10-07 Tektronix, Inc. Methods and systems for providing optimum decision feedback equalization of high-speed serial data links
CN104660303A (zh) * 2013-11-25 2015-05-27 国际商业机器公司 用于串行通信链路中的功率感知均衡的方法和装置

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8238413B2 (en) * 2010-06-23 2012-08-07 Transwitch Corporation Adaptive equalizer for high-speed serial data

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101552749A (zh) * 2008-04-01 2009-10-07 英特尔公司 用于恢复和重新定时电磁耦合数据的接收机
US8855186B2 (en) * 2011-03-08 2014-10-07 Tektronix, Inc. Methods and systems for providing optimum decision feedback equalization of high-speed serial data links
CN104660303A (zh) * 2013-11-25 2015-05-27 国际商业机器公司 用于串行通信链路中的功率感知均衡的方法和装置

Also Published As

Publication number Publication date
CN106448719A (zh) 2017-02-22

Similar Documents

Publication Publication Date Title
CN106448719B (zh) 信号调变方法、可适性均衡器及存储器存储装置
TWI580215B (zh) 訊號調變方法、可適性等化器及記憶體儲存裝置
US9712175B2 (en) Clock and data recovery circuit module and phase lock method
US10326622B2 (en) Equalizer tuning method, signal receiving circuit and a memory storage device
TWI558150B (zh) 眼寬偵測器、記憶體儲存裝置及資料訊號的眼寬偵測方法
CN102931920B (zh) 适用于输入输出接口的传输电路及其讯号传输方法
CN106160739B (zh) 时脉数据恢复电路模块、存储器存储装置及相位锁定方法
US20190199507A1 (en) Integrated processor and cdr circuit
TWI768275B (zh) 訊號接收電路、記憶體儲存裝置及訊號接收方法
CN106419921B (zh) 眼宽检测器、存储器存储装置及数据信号的眼宽检测方法
CN110299914A (zh) 锁相回路电路校正方法、存储器储存装置及连接接口电路
TWI554036B (zh) 資料取樣電路模組、資料取樣方法及記憶體儲存裝置
CN108536423A (zh) 随机数据产生电路、存储器存储装置及随机数据产生方法
CN109698003B (zh) 等化器调校方法、信号接收电路及存储器存储装置
US11756598B2 (en) Electronic device for performing data alignment operation
CN113129950B (zh) 信号接收电路、存储器存储装置及信号接收方法
CN105807679B (zh) 数据采样电路模块、数据采样方法及存储器存储装置
CN105810245B (zh) 数据取样电路模块、数据取样方法及存储器储存装置
CN113129977A (zh) 信号接收电路、存储器存储装置及信号接收方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant