CN106328600B - 封装结构及其制作方法 - Google Patents

封装结构及其制作方法 Download PDF

Info

Publication number
CN106328600B
CN106328600B CN201510381443.4A CN201510381443A CN106328600B CN 106328600 B CN106328600 B CN 106328600B CN 201510381443 A CN201510381443 A CN 201510381443A CN 106328600 B CN106328600 B CN 106328600B
Authority
CN
China
Prior art keywords
those
layers
layer
core layer
base plate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201510381443.4A
Other languages
English (en)
Other versions
CN106328600A (zh
Inventor
张宏麟
林达翰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xinxing Electronics Co Ltd
Original Assignee
Xinxing Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xinxing Electronics Co Ltd filed Critical Xinxing Electronics Co Ltd
Priority to CN201510381443.4A priority Critical patent/CN106328600B/zh
Publication of CN106328600A publication Critical patent/CN106328600A/zh
Application granted granted Critical
Publication of CN106328600B publication Critical patent/CN106328600B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73259Bump and HDI connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/922Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
    • H01L2224/9222Sequential connecting processes
    • H01L2224/92222Sequential connecting processes the first connecting process involving a bump connector
    • H01L2224/92224Sequential connecting processes the first connecting process involving a bump connector the second connecting process involving a build-up interconnect
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1515Shape
    • H01L2924/15153Shape the die mounting substrate comprising a recess for hosting the device

Abstract

本发明提供一种封装结构及其制作方法,封装结构包括线路基板、至少一电子元件以及连接插槽。线路基板包括至少一核心层、至少三层图案化线路层、至少二层介电层、多个导电通孔以及多个线路接垫。电子元件内埋于介电层的至少其中的一层中且位于核心层的配置区内。电子元件通过部分导电通孔与图案化线路层的其中一层电性连接。连接插槽具有底部、多个连接底部的侧壁部以及多个位于侧壁部上的连接接垫。线路基板组装至底部,且通过核心层的弯折区相对于配置区弯折而使得线路接垫与连接接垫电性连接。本发明提供的封装结构及其制作方法,具有较小的体积,可符合薄型化的需求。

Description

封装结构及其制作方法
技术领域
本发明是有关于一种封装结构及其制作方法,且特别是有关于一种具有较小体积的封装结构及其制作方法。
背景技术
一般而言,封装的目的在于保护裸露的电子元件、降低电子元件接点的密度及提供电子元件良好的散热。常见的封装步骤是:先将电子元件通过黏着层而配置于导线架(Leadframe)的晶片座上;接着,通过打线接合的方式将电子元件上的接点电性连接至导线架的内引脚上;之后,通过封装胶体将晶片、晶片座以及内引脚进行封装,而暴露出导线架的外引脚部。最后,再将封装后的元件经由其外引脚而插接于母插槽内而完成封装结构的制作。
由于现有的封装结构需通过封装胶体来对电子元件进行封装,因此封装后的元件其厚度及体积会增大。而母插槽为了要与封装后的元件电性连接,其势必具有一定的体积的空间来容纳封装后的元件。也就是说,现有的封装结构的体积与厚度并无法有效薄型化,故无法满足消费者对于电子产品轻薄短小的需求。
发明内容
本发明提供一种封装结构,其具有较小的体积,可符合薄型化的需求。
本发明还提供一种封装结构的制作方法,用以制作上述的封装结构。
本发明的封装结构,其包括线路基板、至少一电子元件以及连接插槽。线路基板包括至少一核心层、至少三层图案化线路层、至少二层介电层、多个导电通孔以及多个线路接垫。核心层,具有配置区、环绕配置区的弯折区以及彼此相对的上表面与下表面。图案化线路层配置于核心层上且位于配置区内。介电层配置于核心层上且位于配置区内,其中介电层位于图案化线路层之间,且图案化线路层与介电层呈交替堆叠。导电通孔电性连接任两相邻的图案化线路层。线路接垫配置于核心层的下表面上且位于弯折区。电子元件内埋于介电层的至少其中的一层中,且位于配置区内,其中电子元件通过部分导电通孔与图案化线路层的其中一层电性连接。连接插槽具有底部、多个连接底部的侧壁部以及多个位于侧壁部上的连接接垫,其中线路基板组装至底部,且通过核心层的弯折区相对于配置区弯折而使得线路接垫与连接接垫电性连接。
在本发明的一实施例中,上述的核心层的配置区的轮廓为矩形,而核心层的弯折区的轮廓为多个彼此分离的长方形。
在本发明的一实施例中,上述的线路基板还包括:二个防焊层,分别配置于核心层的上表面与下表面上且位于配置区。防焊层覆盖最远离核心层的上表面与下表面的两图案化线路层。
在本发明的一实施例中,上述的线路基板还包括:多个表面处理图案,分别配置于线路接垫上,其中表面处理图案直接接触连接接垫。
在本发明的一实施例中,上述的线路基板还包括:多个辅助图案,配置于核心层的上表面上且位于弯折区,其中辅助图案分别对应线路接垫设置。
在本发明的一实施例中,上述的至少一核心层为二核心层,且核心层、图案化线路层以及介电层呈垂直堆叠。
在本发明的一实施例中,上述的连接插槽的每一侧壁部与底部具有夹角,而夹角大于90度且小于180度,且连接接垫位于不同的水平高度上。
本发明的封装结构的制作方法,其包括以下制程步骤。提供已内埋有至少一电子元件的线路基板,线路基板包括:至少一核心层、至少三层图案化线路层、至少二层介电层、多个导电通孔以及多个线路接垫。核心层具有配置区、环绕配置区的弯折区以及彼此相对的上表面与下表面。图案化线路层与介电层配置于核心层上且位于配置区内,介电层位于图案化线路层之间,且图案化线路层与介电层呈交替堆叠。导电通孔电性连接任两相邻的图案化线路层,且线路接垫配置于核心层的下表面上且位于弯折区。电子元件内埋于介电层的至少其中的一层中且位于配置区内。电子元件通过部分导电通孔与图案化线路层的其中一层电性连接。提供连接插槽,其中连接插槽具有底部、多个连接底部的侧壁部以及多个位于侧壁部上的连接接垫。将内埋有电子元件的线路基板组装至连接插槽内,其中线路基板位于连接插槽的底部,且通过核心层的弯折区相对于配置区弯折而使得线路接垫与连接接垫电性连接。
在本发明的一实施例中,上述的至少三层图案化线路层包括多层内部图案化线路层以及二层外部图案化线路层。至少二层介电层包括多层内部介电层以及二层外部介电层。导电通孔包括多个内部导电通孔与多个外部导电通孔。将电子元件内埋于线路基板的步骤包括:在内部图案化线路层与内部介电层中形成至少一凹槽,其中凹槽暴露出内部图案线路层的其中的一层,而内部图案化线路层通过内部导电通孔彼此电性连接。将电子元件配置于凹槽内,其中电子元件位于凹槽所暴露出的内部图案化线路层上。分别压合外部介电层及每一外部介电层上的线路层在核心层的上表面与下表面上,其中外部介电层至少其中之一填入凹槽内。进行一图案化制程与一通孔制程,而使线路层图案化为外部图案化线路层并形成外部导电通孔,其中外部图案化线路层通过外部导电通孔分别与电子元件以及内部图案化线路层电性连接。
在本发明的一实施例中,上述的将内埋有电子元件的线路基板组装至连接插槽内之前,还包括形成二个防焊层在核心层的上表面与下表面上且位于配置区,其中防焊层分别覆盖外部图案化线路层。
在本发明的一实施例中,上述的将内埋有电子元件的线路基板组装至连接插槽内之前,形成多个表面处理图案在线路接垫上。
基于上述,由于本发明的封装结构的电子元件是内埋于线路基板中,且线路基板是组装至连接插槽的底部,并通过核心层的弯折区相对于配置区弯折,以使得线路基板上的线路接垫与连接插槽的连接接垫电性连接。因此,本发明的封装结构相对于现有将经由封装胶体封装后的元件组装至母插槽所形成封装结构而言,可具有较小的封装体积。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。
附图说明
图1A为本发明的一实施例的一种封装结构的剖面示意图;
图1B为图1A的未弯折的线路基板的俯视示意图;
图2为本发明的另一实施例的一种封装结构的剖面示意图;
图3为本发明的另一实施例的一种封装结构的剖面示意图;
图4为本发明的另一实施例的一种封装结构的剖面示意图;
图5A至图5G为本发明的一实施例的一种封装结构的制作方法的剖面示意图。
附图标记说明:
100a、100b、100c、100d:封装结构;
110、110a、110b、110c、110d:线路基板;
111、111’:核心层;
111a:配置区;
111b、111b’:弯折区;
111c:上表面;
111d:下表面;
112:线路层;
112a、112b、112c、112d、112e、112f、112g、112h:图案化线路层;
113a、113b、113c、113d、113e、113f:介电层;
114:导电通孔;
114a:内部导电通孔;
114b:外部导电通孔;
115:线路接垫;
116:防焊层;
117:表面处理层;
118:辅助图案;
120a、120b:电子元件;
130a、130d:连接插槽;
132a、132d:底部;
134a、134d:侧壁部;
136a、136d:连接接垫;
A:夹角;
C1、C2:凹槽。
具体实施方式
图1A为本发明的一实施例的一种封装结构的剖面示意图。图1B为图1A的未弯折的线路基板的俯视示意图。请先参考图1A,在本实施例中,封装结构100a包括一线路基板110a、至少一电子元件(图1A中示意地示出两个电子元件120a、120b)以及一连接插槽130a。线路基板110a包括至少一核心层111(图1A中示意地示出一个)、至少三层图案化线路层(图1A中示意地示出三个图案化线路层112a、112b、112c)、至少二层介电层(图1A中示意地示出二个介电层113a、113b)、多个导电通孔114以及多个线路接垫115。
详细来说,核心层111具有一配置区111a、一环绕配置区111a的弯折区111b以及彼此相对的一上表面111c与一下表面111d。图案化线路层112a、112b、112c配置于核心层111上且位于配置区111a内。介电层113a、113b配置于核心层111上且位于配置区111a内,其中介电层113a、113b位于图案化线路层112a、112b、112c之间,且图案化线路层112a、112b、112c与介电层113a、113b呈交替堆叠。导电通孔114电性连接任两相邻的图案化线路层112a、112b、112c。线路接垫115配置于核心层111的下表面111d上且位于弯折区111b。电子元件120a、120b内埋于介电层113a中,且位于配置区111a内,其中电子元件120a、120b通过部分导电通孔114与图案化线路层112b电性连接。连接插槽130a具有一底部132a、多个连接底部132a的侧壁部134a以及多个位于侧壁部134a上的连接接垫136a,其中线路基板110a组装至底部132a,且通过核心层111的弯折区111b相对于配置区111a弯折而使得线路接垫115与连接接垫136a电性连接。
更具体而言,线路基板110a具体化为三层线路基板,其中核心层111的材质例如是具有可挠性的聚酰亚胺或其他适当的可挠性材质所构成,例如聚乙烯对苯二甲酸酯(polyethylene terephthalate,PET)、聚醚(polyethersulfone,PES)或聚间苯二甲酸乙二酯(polyethylene naphthalate,PEN)等,但并不以此为限。请参考图1B,核心层111的配置区111a的轮廓例如为一矩形,而核心层111的弯折区111b的轮廓为例如为多个彼此分离的长方形。电子元件120a、120b例如是主动元件,如晶体管;或者是,例如是被动元件,如电阻器(resistor)、电容器(capacitor)、电感器(inductor)、滤波器(filter),但并不以此为限。再者,本实施例的线路基板110a可还包括二个防焊层116,其中防焊层116分别配置于核心层111的上表面111c与下表面111d上且位于配置区111a,且防焊层116覆盖最远离核心层111的上表面111c与下表面111d的两图案化线路层112b、112c,用以保护图案化线路层112b、112c。此外,本实施例的线路基板110a可还包括多个表面处理图案117,其中表面处理层117可分别配置于线路接垫115上,且表面处理图案117直接接触连接接垫136a。
由于本实例的电子元件120a、120b是内埋于线路基板110a内,因此无需使用现有的封装胶体来进行元件的封装,可有效降低电子元件120a、120b组装至线路基板110a上后整体元件的体积与厚度。再者,由于无需经由封装胶体来进行封装,因此可有效简化整体封装结构的制作程序,且可有效降低生产成本。此外,由于本实施例的线路基板110a是组装至连接插槽130a的底部132a,并通过核心层111的弯折区111b相对于配置区111a弯折,以使得线路基板110a上的线路接垫115与连接插槽130a的连接接垫136a电性连接。因此,本实施例的封装结构相对于现有技术中将经由封装胶体封装后的元件组装至母插槽所形成封装结构而言,可具有较小的封装体积。
在此必须说明的是,下述实施例沿用前述实施例的附图标记与部分内容,其中采用相同的附图标记来表示相同或近似的元件,并且省略了相同技术内容的说明。关于省略部分的说明可参考前述实施例,下述实施例不再重复赘述。
图2为本发明的另一实施例的一种封装结构的剖面示意图。请同时参考图1A与图2,本实施例的封装结构100b与图1A中的封装结构100a相似,二者主要差异之处在于:本实施例的线路基板110b具体化为八层线路基板,即线路基板110b具有八层图案化线路层112a、112b、112c、112d、112e、112f、112g、112h,且在线路基板110b中内埋了三个电子元件120a、120b、120c。如图2所示,本实施例的线路基板110b具有两凹槽C1、C2以分别暴露出图案化线路层112a、112d,其中电子元件120a、120b位于凹槽C1内且直接接触凹槽C1所暴露出的图案化线路层112a,而电子元件120c位于凹槽C2内且直接接触凹槽C1所暴露出的图案化线路层112d。
由于本实施例的封装结构100b的电子元件120a、120b、120c是内埋于线路基板110b中,且线路基板110b是组装至连接插槽130a的底部132a,并通过核心层111的弯折区111b相对于配置区111a弯折,以使得线路基板110b上的线路接垫115与连接插槽130a的连接接垫136a电性连接。因此,本实施例的封装结构100b相对于现有技术中将经由封装胶体封装后的元件组装至母插槽所形成封装结构而言,可具有较小的封装体积。
图3为本发明的另一实施例的一种封装结构的剖面示意图。请同时参考图2与图3,本实施例的封装结构100c与图2中的封装结构100b相似,二者主要差异之处在于:本实施例的线路基板110c还包括多个辅助图案118,其中辅助图案118配置于核心层111的上表面111c上且位于弯折区111b,其中辅助图案118分别对应线路接垫136a设置。此处,设置辅助图案118的目的在于使弯折后的弯折区111b能因为重力的因素而确实让线路接垫115与连接接垫136a电性连接。
图4为本发明的另一实施例的一种封装结构的剖面示意图。请同时参考图2与图4,本实施例的封装结构100d与图2中的封装结构100b相似,二者主要差异之处在于:本实施例的线路基板110d具体化具有二核心层111、111’,其中核心层111、111’、图案化线路层112a、112b、112c、112d、112e、112f、112g、112h以及介电层113a、113b、113c、113d、113e呈垂直堆叠。如图4所示,核心层111、111’的弯折区111b、111b’两者之间具有一空气间距,也就是说,核心层111、111’彼此分离不相连。此外,本实施例的连接插槽130d的每一侧壁部134d与底部132d具有一夹角A,而夹角A大于90度且小于180度,且连接接垫136d位于不同的水平高度上。当线路基板110d组装至连接插槽130d的底部132d时,核心层111、111’的弯折区111b、111b’会因弯折而使得线路接垫115分别与不同水平高度上的连接接垫136d电性连接。此时,核心层111、111’的弯折区111b、111b’会平行于连接插槽130d的侧壁部134d且不垂直于连接插槽130d的底部132d。
以上仅介绍本发明的封装结构100a、100b、100c、100d的结构,并未介绍本发明的封装结构的制作方法。对此,以下将以图2中的封装结构100b作为举例说明,并分别配合5A至图5G对本发明的封装结构的制作方法进行详细的说明。
图5A至图5G为本发明的一实施例的一种封装结构的制作方法的剖面示意图。请先参考图5F,依照本实施例的封装结构的制作方法,首先,提供已内埋有电子元件120a、120b、120c的线路基板110b。详细来说,请参考图5A,先提供线路基板110,其中线路基板110包括核心层111、内部图案化线路层(即图案化线路层112a、112d、112e、112f、112g、112h)、内部介电层(即介电层113a、113b、113d、113e)、内部导电通孔114a以及线路接垫115。核心层111具有配置区111a、环绕配置区111a的弯折区111b以及彼此相对的上表面111c与下表面111d。图案化线路层112a、112d、112e、112f、112g、112h与介电层113a、113b、113c、113d配置于核心层111上且位于配置区111a内,介电层113a、113b、113d、113e位于图案化线路层112a、112d、112e、112f、112g、112h之间,且图案化线路层112a、112d、112e、112f、112g、112h与介电层113a、113b、113d、113e呈交替堆叠。内部导电通孔114a电性连接任两相邻的图案化线路层112a、112d、112e、112f、112g、112h,且线路接垫115配置于核心层111的下表面111d上且位于弯折区111b。
接着,请参考图5B,在图案化线路层112a、112d、112e、112f、112g、112h与介电层113a、113b、113c、113d中形成凹槽C1、C2,其中凹槽C1、C2分别暴露出图案线路层112a、112d。
接着,请参考图5C,将电子元件120a、120b、120c配置于凹槽C1、C2,其中电子元件120a、120b、120c位于凹槽C1、C2所暴露出的图案化线路层112a、112d上。
接着,请参考图5D,分别压合外部介电层(即介电层113c、113f)及其上线路层112在核心层111的上表面111c与下表面111d上,其中介电层113c、113f分别填入凹槽C1、C2内。此时,电子元件120a、120b内埋于介电层113c中且位于配置区111a内,而电子元件120c内埋于介电层113f中且位于配置区111a内。
接着,请参考图5E,进行一图案化制程与一通孔制程,而使线路层112图案化为外部图案线路层(即图案化线路层112b、112c)并形成外部导电通孔114b,其中图案化线路层112b、112c通过外部导电通孔114b分别与电子元件120a、120b、120c以及图案化线路层112g、112h电性连接。也就是说,电子元件120a、120b、120c通过导电通孔114b与图案化线路层112b、112c电性连接。
接着,请参考图5F,形成二个防焊层116在核心层111的上表面111c与下表面111d上且位于配置区111a,其中防焊层116分别覆盖图案化线路层112b、112c。为了有效保护线路接垫115,也可形成表面处理图案117在线路接垫115上。至此,已完成具有内埋式电子元件的线路基板110b的制作。
之后,请参考图5G,提供连接插槽130a,其中连接插槽130a具有底部132a、连接底部132a的侧壁部134a以及位于侧壁部134a上的连接接垫136a。之后,请再参考图5G,将内埋有电子元件120a、120b、120c的线路基板110b组装至连接插槽130a内,其中线路基板110b位于连接插槽130a的底部132a,且通过核心层111的弯折区111b相对于配置区111a弯折而使得线路接垫115与连接接垫136a电性连接。至此,已完成封装结构100b的制作。
综上所述,由于本发明的封装结构的电子元件是内埋于线路基板中,且线路基板是组装至连接插槽的底部,并通过核心层的弯折区相对于配置区弯折,以使得线路基板上的线路接垫与连接插槽的连接接垫电性连接。因此,本发明的封装结构相对于现有技术中将经由封装胶体封装后的元件组装至母插槽所形成封装结构而言,可具有较小的封装体积。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。

Claims (11)

1.一种封装结构,其特征在于,包括:
线路基板,包括:
至少一核心层,具有配置区、环绕所述配置区的弯折区以及彼此相对的上表面与下表面;
至少三层图案化线路层,配置于所述核心层的所述上表面上与所述下表面上且位于所述配置区内;
至少二层介电层,配置于所述核心层上且位于所述配置区内,其中该些介电层位于该些图案化线路层之间,且该些图案化线路层与该些介电层呈交替堆叠;
多个导电通孔,电性连接任两相邻的该些图案化线路层;以及
多个线路接垫,配置于所述核心层的所述下表面上,且位于所述弯折区;
至少一电子元件,内埋于该些介电层的至少其中的一层中,且位于配置区内,其中所述电子元件通过部分该些导电通孔与该些图案化线路层的其中一层电性连接;以及
连接插槽,具有底部、多个连接所述底部的侧壁部以及多个位于该些侧壁部上的连接接垫,其中所述线路基板组装至所述底部,且通过所述核心层的所述弯折区相对于所述配置区弯折而使得该些线路接垫与该些连接接垫电性连接。
2.根据权利要求1所述的封装结构,其特征在于,所述核心层的所述配置区的轮廓为矩形,而所述核心层的所述弯折区的轮廓为多个彼此分离的长方形。
3.根据权利要求1所述的封装结构,其特征在于,所述线路基板还包括:二个防焊层,分别配置于所述核心层的所述上表面与所述下表面上且位于所述配置区,其中该些防焊层覆盖最远离所述核心层的所述上表面与所述下表面的两所述图案化线路层。
4.根据权利要求1所述的封装结构,其特征在于,所述线路基板还包括:多个表面处理图案,分别配置于该些线路接垫上,其中该些表面处理图案直接接触该些连接接垫。
5.根据权利要求1所述的封装结构,其特征在于,所述线路基板还包括:多个辅助图案,配置于所述核心层的所述上表面上,且位于所述弯折区,其中该些辅助图案分别对应该些线路接垫设置。
6.根据权利要求1所述的封装结构,其特征在于,所述至少一核心层为二核心层,且该些核心层、该些图案化线路层以及该些介电层呈垂直堆叠。
7.根据权利要求6所述的封装结构,其特征在于,所述连接插槽的各所述侧壁部与所述底部具有夹角,而所述夹角大于90度且小于180度,且该些连接接垫位于不同的水平高度上。
8.一种封装结构的制作方法,其特征在于,包括:
提供已内埋有至少一电子元件的线路基板,所述线路基板包括:至少一核心层、至少三层图案化线路层、至少二层介电层、多个导电通孔以及多个线路接垫,其中所述核心层具有配置区、环绕所述配置区的弯折区以及彼此相对的上表面与下表面,该些图案化线路层与该些介电层配置于所述核心层上且位于所述配置区内,该些介电层位于该些图案化线路层之间,且该些图案化线路层与该些介电层呈交替堆叠,而该些导电通孔电性连接任两相邻的该些图案化线路层,且该些线路接垫配置于所述核心层的所述下表面上且位于所述弯折区,而所述电子元件内埋于该些介电层的至少其中的一层中且位于所述配置区内,所述电子元件通过部分该些导电通孔与该些图案化线路层的其中一层电性连接;
提供连接插槽,其中所述连接插槽具有底部、多个连接所述底部的侧壁部以及多个位于该些侧壁部上的连接接垫;以及
将内埋有所述电子元件的所述线路基板组装至所述连接插槽内,其中所述线路基板位于所述连接插槽的所述底部,且通过所述核心层的所述弯折区相对于所述配置区弯折而使得该些线路接垫与该些连接接垫电性连接。
9.根据权利要求8所述的封装结构的制作方法,其特征在于,所述至少三层图案化线路层包括多层内部图案化线路层以及二层外部图案化线路层,而所述至少二层介电层包括多层内部介电层以及二层外部介电层,而该些导电通孔包括多个内部导电通孔与多个外部导电通孔,将所述电子元件内埋于所述线路基板的步骤包括:
在该些内部图案化线路层与该些内部介电层中形成至少一凹槽,其中所述凹槽暴露出该些内部图案线路层的其中的一层,而该些内部图案化线路层通过该些内部导电通孔彼此电性连接;
将所述电子元件配置于所述凹槽内,其中所述电子元件位于所述凹槽所暴露出的所述内部图案化线路层上;
分别压合该些外部介电层及各所述外部介电层上的线路层在所述核心层的所述上表面与所述下表面上,其中该些外部介电层至少其中之一填入所述凹槽内;以及
进行图案化制程与通孔制程,而使该些线路层图案化为该些外部图案线路层并形成该些外部导电通孔,其中该些外部图案化线路层通过该些外部导电通孔分别与所述电子元件以及该些内部图案化线路层电性连接。
10.根据权利要求9所述的封装结构的制作方法,其特征在于,还包括:
将内埋有所述电子元件的所述线路基板组装至所述连接插槽内之前,形成二个防焊层在所述核心层的所述上表面与所述下表面上且位于所述配置区,其中该些防焊层分别覆盖该些外部图案化线路层。
11.根据权利要求8所述的封装结构的制作方法,其特征在于,还包括:
将内埋有所述电子元件的所述线路基板组装至所述连接插槽内之前,形成多个表面处理图案在该些线路接垫上。
CN201510381443.4A 2015-07-02 2015-07-02 封装结构及其制作方法 Active CN106328600B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510381443.4A CN106328600B (zh) 2015-07-02 2015-07-02 封装结构及其制作方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510381443.4A CN106328600B (zh) 2015-07-02 2015-07-02 封装结构及其制作方法

Publications (2)

Publication Number Publication Date
CN106328600A CN106328600A (zh) 2017-01-11
CN106328600B true CN106328600B (zh) 2019-04-30

Family

ID=57726918

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510381443.4A Active CN106328600B (zh) 2015-07-02 2015-07-02 封装结构及其制作方法

Country Status (1)

Country Link
CN (1) CN106328600B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005064316A (ja) * 2003-08-18 2005-03-10 Hitachi Chem Co Ltd 受動素子内蔵プリント配線板の製造法、得られる配線板及び半導体装置
TW200603355A (en) * 2004-07-14 2006-01-16 Chipmos Technologies Inc Chip-under-tape package and process for manufacturing the same
CN103681458A (zh) * 2012-09-03 2014-03-26 中国科学院微电子研究所 一种制作嵌入式超薄芯片的三维柔性堆叠封装结构的方法
CN103904048A (zh) * 2012-12-27 2014-07-02 欣兴电子股份有限公司 内置式芯片封装结构
CN104137256A (zh) * 2011-12-29 2014-11-05 英维萨斯公司 用于微电子封装的嵌入式热分散器

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI278268B (en) * 2006-02-23 2007-04-01 Via Tech Inc Arrangement of non-signal through vias and wiring board applying the same

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005064316A (ja) * 2003-08-18 2005-03-10 Hitachi Chem Co Ltd 受動素子内蔵プリント配線板の製造法、得られる配線板及び半導体装置
TW200603355A (en) * 2004-07-14 2006-01-16 Chipmos Technologies Inc Chip-under-tape package and process for manufacturing the same
CN104137256A (zh) * 2011-12-29 2014-11-05 英维萨斯公司 用于微电子封装的嵌入式热分散器
CN103681458A (zh) * 2012-09-03 2014-03-26 中国科学院微电子研究所 一种制作嵌入式超薄芯片的三维柔性堆叠封装结构的方法
CN103904048A (zh) * 2012-12-27 2014-07-02 欣兴电子股份有限公司 内置式芯片封装结构

Also Published As

Publication number Publication date
CN106328600A (zh) 2017-01-11

Similar Documents

Publication Publication Date Title
CN102347282B (zh) 包括无源组件电容器的半导体器件及制造方法
US10037938B2 (en) Semiconductor packages
US9686866B2 (en) Package structure and manufacturing method thereof
US9947644B2 (en) Semiconductor package
CN103000608B (zh) 一种多组件的芯片封装结构
JP2004071947A (ja) 半導体装置
JP2004158536A (ja) 半導体装置及び半導体装置の製造方法
KR101860735B1 (ko) 배선 기판
JP2014533895A (ja) スタック半導体素子のためのインターポーザー
US9991232B2 (en) Package and packaging process of a semiconductor device
JP3832170B2 (ja) マルチベアチップ実装体
KR102628536B1 (ko) 적층 칩 구조를 가지는 반도체 패키지
CN106328600B (zh) 封装结构及其制作方法
JP5441660B2 (ja) キャパシタの製造方法及びキャパシタ内蔵配線基板
TWI573202B (zh) 封裝結構及其製作方法
JP6491994B2 (ja) 半導体装置
US7842964B2 (en) Front and rear covering type LED package structure and method for packaging the same
KR20110044077A (ko) 반도체 패키지 구조물
KR102248525B1 (ko) 전자소자 모듈의 제조방법
KR20090121011A (ko) 필름 기판을 이용한 적층 반도체 패키지 및 그 제조방법
KR102627620B1 (ko) 캐패시터 및 이를 포함하는 회로기판
US20150091168A1 (en) Multi-chip package
TWI602250B (zh) 半導體元件封裝製程
KR20120004877A (ko) 반도체 패키지
JP4451790B2 (ja) 半導体装置、半導体装置の製造方法およびカード型記録媒体

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant