CN105975703A - 一种待布置走线的生成方法、装置及pcb - Google Patents

一种待布置走线的生成方法、装置及pcb Download PDF

Info

Publication number
CN105975703A
CN105975703A CN201610309230.5A CN201610309230A CN105975703A CN 105975703 A CN105975703 A CN 105975703A CN 201610309230 A CN201610309230 A CN 201610309230A CN 105975703 A CN105975703 A CN 105975703A
Authority
CN
China
Prior art keywords
cabling
impedance
target
signal
threshold
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201610309230.5A
Other languages
English (en)
Other versions
CN105975703B (zh
Inventor
王林
李永翠
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Inspur Electronic Information Industry Co Ltd
Original Assignee
Inspur Electronic Information Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inspur Electronic Information Industry Co Ltd filed Critical Inspur Electronic Information Industry Co Ltd
Priority to CN201610309230.5A priority Critical patent/CN105975703B/zh
Publication of CN105975703A publication Critical patent/CN105975703A/zh
Application granted granted Critical
Publication of CN105975703B publication Critical patent/CN105975703B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/20Design optimisation, verification or simulation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level
    • G06F30/392Floor-planning or layout, e.g. partitioning or placement

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Architecture (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Train Traffic Observation, Control, And Security (AREA)

Abstract

本发明提供了一种待布置走线的生成方法、装置及PCB,方法包括:预先设置切换阈值;确定待生成的目标走线的走线长度;确定目标走线所需使用的走线阻抗;根据预先设置的切换阈值以及根据走线长度和走线阻抗,生成至少两段对应不同阻抗的目标走线,以保证信号在目标走线的信号传输端向信号接收端传输时阻抗连续性。根据本方案,通过确定待生成的目标走线的走线长度和目标走线所需使用的走线阻抗,并根据预先设置的切换阈值,生成至少两段对应不同阻抗的目标走线,从而可以保证信号在目标走线的信号发送端向信号接收端传输时的阻抗连续性,进而可以降低信号在传输过程中的损耗。

Description

一种待布置走线的生成方法、装置及PCB
技术领域
本发明涉及集成电路技术领域,特别涉及一种待布置走线的生成方法、装置及PCB(Printed Circuit Board,印制电路板)。
背景技术
伴随着云计算时代的到来,服务器的发展迅速崛起,在服务器的主板设计中,信号速率越来越高,高速信号对信号完整性的需求也在不断提升。
在服务器主板设计中,在PCB板上布置的走线在进行实际信号传输时,其阻抗不是一直不变的,而是随着走线长度的增加,阻抗逐渐增大的,因此,如何保证阻抗的连续性成为急需解决的问题。
发明内容
本发明实施例提供了一种待布置走线的生成方法、装置及PCB,以保证走线的阻抗连续性。
第一方面,本发明实施例提供了一种待布置走线的生成方法,预先设置切换阈值;包括:
确定待生成的目标走线的走线长度;
确定所述目标走线所需使用的走线阻抗;
根据预先设置的切换阈值以及根据所述走线长度和所述走线阻抗,生成至少两段对应不同阻抗的所述目标走线,以保证信号在所述目标走线的信号传输端向信号接收端传输时阻抗连续性。
优选地,所述切换阈值包括:阻抗阈值或长度阈值。
优选地,
在所述切换阈值包括所述阻抗阈值时,所述生成至少两段对应不同阻抗的所述目标走线,包括:
S1:获取对应于所述走线阻抗和所述走线长度的当前走线;
S2:将目标频率的信号从所述当前走线的信号发送端向信号接收端传输;
S3:并对所述当前走线的阻抗进行仿真;
S4:根据仿真结果将第一阻抗上升值达到所述阻抗阈值,且在该达到所述阻抗阈值之后阻抗值继续增大时,将所述第一阻抗上升值达到所述阻抗阈值时对应的位置点作为切换位置点,并将从该切换位置点至信号接收端之间的走线对应的阻抗切换为第一目标阻抗,所述第一目标阻抗为与该切换位置点相邻的前端走线对应的阻抗值减去所述阻抗阈值,将此时对应的走线作为当前走线,执行S2,直到仿真结果中信号传输结束时对应的阻抗值小于所述走线阻抗与所述阻抗阈值的和时,执行S5;
S5:将当前的走线作为所述目标走线。
优选地,
在所述切换阈值包括长度阈值时,进一步包括:根据长度阈值确定所述目标走线上至少一个切换位置点;
所述生成至少两段对应不同阻抗的所述目标走线,包括:
S1:获取对应于所述走线阻抗和所述走线长度的当前走线;
S2:将目标频率的信号从所述当前走线的信号发送端向信号接收端传输;
S3:并对所述当前走线的阻抗进行仿真;
S4:从所述当前走线的信号发送端到信号接收端的方向上,根据仿真结果确定第一个未发生阻抗切换的切换位置点处对应的第二阻抗上升值,将该切换位置点到信号接收端之间的走线对应的阻抗切换为第二目标阻抗,所述第二目标阻抗为与该切换位置点相邻的前端走线对应的阻抗值减去所述第二阻抗上升值,将此时对应的走线作为当前走线,执行S2,直到仿真结果中不包括未发生阻抗切换的切换位置点时,执行S5;
S5:将当前的走线作为所述目标走线。
优选地,进一步包括:将生成的所述目标走线布置在PCB的布线层上。
第二方面,本发明实施例还提供了一种待布置走线的生成装置,包括:
设置单元,用于预先设置切换阈值;
第一确定单元,用于确定待生成的目标走线的走线长度;
第二确定单元,用于确定所述目标走线所需使用的走线阻抗;
生成单元,用于根据预先设置的切换阈值以及根据所述走线长度和所述走线阻抗,生成至少两段对应不同阻抗的所述目标走线,以保证信号在所述目标走线的信号传输端向信号接收端传输时阻抗连续性。
优选地,在所述切换阈值包括所述阻抗阈值时,所述生成单元,具体用于执行如下操作:
S1:获取对应于所述走线阻抗和所述走线长度的当前走线;
S2:将目标频率的信号从所述当前走线的信号发送端向信号接收端传输;
S3:并对所述当前走线的阻抗进行仿真;
S4:根据仿真结果将第一阻抗上升值达到所述阻抗阈值,且在该达到所述阻抗阈值之后所述第一阻抗上升值继续增大时,将所述第一阻抗上升值达到所述阻抗阈值时对应的位置点作为切换位置点,并将从该切换位置点至信号接收端之间的走线对应的阻抗切换为第一目标阻抗,所述第一目标阻抗为与该切换位置点相邻的前端走线对应的阻抗值减去所述阻抗阈值,将此时对应的走线作为当前走线,执行S2,直到仿真结果中信号传输结束时对应的阻抗值小于所述走线阻抗与所述阻抗阈值的和时,执行S5;
S5:将当前的走线作为所述目标走线。
优选地,
在所述切换阈值包括长度阈值时,进一步包括:第三确定单元,用于根据长度阈值确定所述目标走线上至少一个切换位置点;
所述生成单元,具体用于执行如下操作:
S1:获取对应于所述走线阻抗和所述走线长度的当前走线;
S2:将目标频率的信号从所述当前走线的信号发送端向信号接收端传输;
S3:并对所述当前走线的阻抗进行仿真;
S4:从所述当前走线的信号发送端到信号接收端的方向上,根据仿真结果确定第一个未发生阻抗切换的切换位置点处对应的第二阻抗上升值,将该切换位置点到信号接收端之间的走线对应的阻抗切换为第二目标阻抗,所述第二目标阻抗为与该切换位置点相邻的前端走线对应的阻抗值减去所述第二阻抗上升值,将此时对应的走线作为当前走线,执行S2,直到仿真结果中不包括未发生阻抗切换的切换位置点时,执行S5;
S5:将当前的走线作为所述目标走线。
第三方面,本发明实施例还提供了一种PCB,包括:利用上述任一所述的待布置走线的生成方法生成的目标走线。
本发明实施例提供了一种待布置走线的生成方法、装置及PCB,通过确定待生成的目标走线的走线长度和目标走线所需使用的走线阻抗,并根据预先设置的切换阈值,生成至少两段对应不同阻抗的目标走线,从而可以保证信号在目标走线的信号发送端向信号接收端传输时的阻抗连续性,进而可以降低信号在传输过程中的损耗。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明一个实施例提供的一种方法流程图;
图2是本发明一个实施例提供的另一种方法流程图;
图3是本发明一个实施例提供的20inch、100ohm的走线示意图;
图4是本发明一个实施例提供的图3所示走线的仿真结果;
图5是本发明一个实施例提供的在5inch位置处进行阻抗切换的走线示意图;
图6是本发明一个实施例提供的图5所示走线的仿真结果;
图7是本发明一个实施例提供的在10inch位置处进行阻抗切换的走线示意图;
图8是本发明一个实施例提供的目标走线示意图;
图9是本发明一个实施例提供的图8所示走线的仿真结果;
图10是本发明一个实施例提供的又一种方法流程图;
图11是本发明一个实施例提供的装置所在设备的硬件架构图;
图12是本发明一个实施例提供的一种装置结构示意图;
图13是本发明一个实施例提供的另一种装置结构示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例,基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
如图1所示,本发明实施例提供了一种待布置走线的生成方法,该方法可以包括以下步骤:
步骤101:设置切换阈值。
步骤102:确定待生成的目标走线的走线长度。
步骤103:确定所述目标走线所需使用的走线阻抗。
步骤104:根据预先设置的切换阈值以及根据所述走线长度和所述走线阻抗,生成至少两段对应不同阻抗的所述目标走线,以保证信号在所述目标走线的信号传输端向信号接收端传输时阻抗连续性。
根据上述方案,通过确定待生成的目标走线的走线长度和目标走线所需使用的走线阻抗,并根据预先设置的切换阈值,生成至少两段对应不同阻抗的目标走线,从而可以保证信号在目标走线的信号发送端向信号接收端传输时的阻抗连续性,进而可以降低信号在传输过程中的损耗。
在本发明一个实施例中,为了保证信号在目标走线的信号传输端向信号接收端传输时的阻抗连续性,可以通过设置如下至少两种切换阈值来分别实现目标走线的生成:1、阻抗阈值;2、长度阈值。
为使本发明的目的、技术方案和优点更加清楚,下面分别根据上述两种切换阈值,对目标走线的生成进行详细说明。
实施例一
针对切换阈值包括阻抗阈值,本发明实施例提供了一种待布置走线的生成方法,请参考图2,该方法可以包括以下步骤:
步骤201:确定待生成的目标走线的走线长度为20inch。
其中,该走线长度是在PCB布线层上布线时,所需要的长度。
步骤202:确定目标走线所需使用的走线阻抗为100ohm。
其中,该所需使用的走线阻抗是需要信号在传输过程中能够保持在100ohm。
步骤203:设置阻抗阈值,该阻抗阈值为5Ω。
其中,该阻抗阈值的设置可以根据经验值来设置,也可以根据需求来设置。
步骤204:获取当前走线,该当前走线长度为20inch,阻抗为100ohm。
请参考图3,为20inch、100ohm的走线。
步骤205:将目标频率的信号从当前走线的信号发送端向信号接收端传输。
传输信号的频率越高,走线阻抗上升越快,对信号损耗越大,因此,本实施例以传输信号的目标频率为20GHz为例进行说明。
步骤206:对当前走线的阻抗进行仿真。
请参考图4,为对当前走线的阻抗仿真结果。
根据图4可知,随着走线长度的增加,阻抗值越来越高。
步骤207:根据仿真结果将阻抗上述值达到阻抗阈值,且在该达到阻抗阈值之后阻抗值继续增大时,将该阻抗上升值达到阻抗阈值时对应的位置点作为切换位置点。
步骤208:将从该切换位置点至信号接收端之间的走线对应的阻抗切换为目标阻抗,该目标阻抗为与该切换位置点相邻的前端走线对应的阻抗值减去阻抗阈值,将此时对应的走线作为当前走线,执行步骤205;直到仿真结果中信号传输结束时对应的阻抗值小于走线阻抗与阻抗阈值的和时,执行步骤209。
根据图4可知,确定阻抗上升值达到5Ω时对应的切换位置点,为从信号发送端到5inch时对应的位置点。由于从信号发送端到5inch之间的走线的阻抗值为100ohm,那么可以将图3所示的当前走线上5inch到信号接收端之间的走线的阻抗切换为100-5=95Ω。
请参考图5,为在5inch处进行阻抗切换后的走线示意图。
根据图5对应的当前走线在执行步骤206的仿真时,仿真结果请参考图6。
根据图6的仿真结果,可以确定阻抗上升值达到5Ω且在该达到5Ω之后阻抗值继续增大时对应的位置点,为从信号发送端到10inch时对应的位置点。由于从信号发送端到10inch之间的走线的阻抗值为95Ω,那么可以将图5所示的当前走线10inch到信号接收端之间的走线的阻抗切换为95-5=90Ω。
请参考图7,为在10inch处进行阻抗切换后的走线示意图。
步骤209:将当前的走线作为目标走线。
同理,可以确定出目标走线为如图8所示的走线。其阻抗仿真结果如图9所示。
根据图9的仿真结果和图4的仿真结果可知,该目标走线的阻抗更加连续,可以保证阻抗的一致性,降低信号传输的损耗。
步骤210:将生成的所述目标走线布置在PCB的布线层上。
实施例二
针对切换阈值包括长度阈值,本发明实施例提供了一种待布置走线的生成方法,请参考图10,该方法可以包括以下步骤:
步骤1001:确定待生成的目标走线的走线长度为20inch。
步骤1002:确定目标走线所需使用的走线阻抗为100ohm。
步骤1001-步骤1002与步骤2-1-步骤202相同,本实施例在此不再赘述。
步骤1003:设置长度阈值,该长度阈值为5inch。
步骤1004:获取当前走线,该当前走线长度为20inch,阻抗为100ohm。
请参考图3,为该当前走线示意图。
步骤1005:根据长度阈值确定目标走线上至少一个切换位置点。
其中,该切换位置点分别为5inch处、10inch处和15inch处。
步骤1006:将目标频率的信号从当前走线的信号发送端向信号接收端传输。
步骤1007:对当前走线的阻抗进行仿真。
步骤1006-步骤1007与步骤205-步骤206相同,本实施例在此不再赘述。
步骤1008:从所述当前走线的信号发送端到信号接收端的方向上,根据仿真结果确定第一个未发生阻抗切换的切换位置点处对应的阻抗上升值。
以5inch为例,在5inch的切换位置点对应的阻抗上升值为5Ω。
步骤1009:将该切换位置点到信号接收端之间的走线对应的阻抗切换为目标阻抗,该目标阻抗为与该切换位置点相邻的前端走线对应的阻抗值减去阻抗上升值,将此时对应的走线作为当前走线,执行步骤1006,直到仿真结果中不包括未发生阻抗切换的切换位置点时,执行步骤1010。
在5inch的切换位置点到信号接收端之间切换为的目标阻抗为:100ohm-5=95Ω。切换后的走线示意图请参考图5。
步骤1010:将当前的走线作为所述目标走线。
同理,可以确定出目标走线如图8所示,其仿真结果如图9所示。
步骤1011:将生成的所述目标走线布置在PCB的布线层上。
以上两个实施例分别实现了目标走线的生成,且生成的目标走线布置在PCB走线层上可以保证信号在传输过程中阻抗的连续性,降低了信号传输的损耗。
如图11、图12所示,本发明实施例提供了一种待布置走线的生成装置。装置实施例可以通过软件实现,也可以通过硬件或者软硬件结合的方式实现。从硬件层面而言,如图11所示,为本发明实施例提供的待布置走线的生成装置所在设备的一种硬件结构图,除了图11所示的处理器、内存、网络接口、以及非易失性存储器之外,实施例中装置所在的设备通常还可以包括其他硬件,如负责处理报文的转发芯片等等。以软件实现为例,如图12所示,作为一个逻辑意义上的装置,是通过其所在设备的CPU将非易失性存储器中对应的计算机程序指令读取到内存中运行形成的。本实施例提供的待布置走线的生成装置,包括:
设置单元1201,用于预先设置切换阈值;
第一确定单元1202,用于确定待生成的目标走线的走线长度;
第二确定单元1203,用于确定所述目标走线所需使用的走线阻抗;
生成单元1204,用于根据预先设置的切换阈值以及根据所述走线长度和所述走线阻抗,生成至少两段对应不同阻抗的所述目标走线,以保证信号在所述目标走线的信号传输端向信号接收端传输时阻抗连续性。
在本发明一个实施例中,在所述切换阈值包括所述阻抗阈值时,所述生成单元1204,具体用于执行如下操作:
S1:获取对应于所述走线阻抗和所述走线长度的当前走线;
S2:将目标频率的信号从所述当前走线的信号发送端向信号接收端传输;
S3:并对所述当前走线的阻抗进行仿真;
S4:根据仿真结果将第一阻抗上升值达到所述阻抗阈值,且在该达到所述阻抗阈值之后所述第一阻抗上升值继续增大时,将所述第一阻抗上升值达到所述阻抗阈值时对应的位置点作为切换位置点,并将从该切换位置点至信号接收端之间的走线对应的阻抗切换为第一目标阻抗,所述第一目标阻抗为与该切换位置点相邻的前端走线对应的阻抗值减去所述阻抗阈值,将此时对应的走线作为当前走线,执行S2,直到仿真结果中信号传输结束时对应的阻抗值小于所述走线阻抗与所述阻抗阈值的和时,执行S5;
S5:将当前的走线作为所述目标走线。
在本发明一个实施例中,在所述切换阈值包括长度阈值时,请参考图13,该待布置走线的生成装置可以进一步包括:
第三确定单元1301,用于根据长度阈值确定所述目标走线上至少一个切换位置点;
所述生成单元1204,具体用于执行如下操作:
S1:获取对应于所述走线阻抗和所述走线长度的当前走线;
S2:将目标频率的信号从所述当前走线的信号发送端向信号接收端传输;
S3:并对所述当前走线的阻抗进行仿真;
S4:从所述当前走线的信号发送端到信号接收端的方向上,根据仿真结果确定第一个未发生阻抗切换的切换位置点处对应的第二阻抗上升值,将该切换位置点到信号接收端之间的走线对应的阻抗切换为第二目标阻抗,所述第二目标阻抗为与该切换位置点相邻的前端走线对应的阻抗值减去所述第二阻抗上升值,将此时对应的走线作为当前走线,执行S2,直到仿真结果中不包括未发生阻抗切换的切换位置点时,执行S5;
S5:将当前的走线作为所述目标走线。
本发明实施例还提供了一种PCB,包括:利用上述任一所述的待布置走线的生成方法生成的目标走线。
综上,本发明各个实施例至少可以实现如下有益效果:
1、在本发明实施例中,通过确定待生成的目标走线的走线长度和目标走线所需使用的走线阻抗,并根据预先设置的切换阈值,生成至少两段对应不同阻抗的目标走线,从而可以保证信号在目标走线的信号发送端向信号接收端传输时的阻抗连续性,进而可以降低信号在传输过程中的损耗。
2、在本发明实施例中,通过利用不同的切换阈值,均可以实现目标走线的生成,以保证信号在目标走线的信号发送端向信号接收端传输时的阻抗连续性。
上述装置内的各单元之间的信息交互、执行过程等内容,由于与本发明方法实施例基于同一构思,具体内容可参见本发明方法实施例中的叙述,此处不再赘述。
需要说明的是,在本文中,诸如第一和第二之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个〃·····”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同因素。
本领域普通技术人员可以理解:实现上述方法实施例的全部或部分步骤可以通过程序指令相关的硬件来完成,前述的程序可以存储在计算机可读取的存储介质中,该程序在执行时,执行包括上述方法实施例的步骤;而前述的存储介质包括:ROM、RAM、磁碟或者光盘等各种可以存储程序代码的介质中。
最后需要说明的是:以上所述仅为本发明的较佳实施例,仅用于说明本发明的技术方案,并非用于限定本发明的保护范围。凡在本发明的精神和原则之内所做的任何修改、等同替换、改进等,均包含在本发明的保护范围内。

Claims (9)

1.一种待布置走线的生成方法,其特征在于,预先设置切换阈值;包括:
确定待生成的目标走线的走线长度;
确定所述目标走线所需使用的走线阻抗;
根据预先设置的切换阈值以及根据所述走线长度和所述走线阻抗,生成至少两段对应不同阻抗的所述目标走线,以保证信号在所述目标走线的信号传输端向信号接收端传输时阻抗连续性。
2.根据权利要求1所述的方法,其特征在于,所述切换阈值包括:阻抗阈值或长度阈值。
3.根据权利要求2所述的方法,其特征在于,
在所述切换阈值包括所述阻抗阈值时,所述生成至少两段对应不同阻抗的所述目标走线,包括:
S1:获取对应于所述走线阻抗和所述走线长度的当前走线;
S2:将目标频率的信号从所述当前走线的信号发送端向信号接收端传输;
S3:并对所述当前走线的阻抗进行仿真;
S4:根据仿真结果将第一阻抗上升值达到所述阻抗阈值,且在该达到所述阻抗阈值之后阻抗值继续增大时,将所述第一阻抗上升值达到所述阻抗阈值时对应的位置点作为切换位置点,并将从该切换位置点至信号接收端之间的走线对应的阻抗切换为第一目标阻抗,所述第一目标阻抗为与该切换位置点相邻的前端走线对应的阻抗值减去所述阻抗阈值,将此时对应的走线作为当前走线,执行S2,直到仿真结果中信号传输结束时对应的阻抗值小于所述走线阻抗与所述阻抗阈值的和时,执行S5;
S5:将当前的走线作为所述目标走线。
4.根据权利要求2所述的方法,其特征在于,
在所述切换阈值包括长度阈值时,进一步包括:根据长度阈值确定所述目标走线上至少一个切换位置点;
所述生成至少两段对应不同阻抗的所述目标走线,包括:
S1:获取对应于所述走线阻抗和所述走线长度的当前走线;
S2:将目标频率的信号从所述当前走线的信号发送端向信号接收端传输;
S3:并对所述当前走线的阻抗进行仿真;
S4:从所述当前走线的信号发送端到信号接收端的方向上,根据仿真结果确定第一个未发生阻抗切换的切换位置点处对应的第二阻抗上升值,将该切换位置点到信号接收端之间的走线对应的阻抗切换为第二目标阻抗,所述第二目标阻抗为与该切换位置点相邻的前端走线对应的阻抗值减去所述第二阻抗上升值,将此时对应的走线作为当前走线,执行S2,直到仿真结果中不包括未发生阻抗切换的切换位置点时,执行S5;
S5:将当前的走线作为所述目标走线。
5.根据权利要求1-4中任一所述的方法,其特征在于,进一步包括:将生成的所述目标走线布置在PCB的布线层上。
6.一种待布置走线的生成装置,其特征在于,包括:
设置单元,用于预先设置切换阈值;
第一确定单元,用于确定待生成的目标走线的走线长度;
第二确定单元,用于确定所述目标走线所需使用的走线阻抗;
生成单元,用于根据预先设置的切换阈值以及根据所述走线长度和所述走线阻抗,生成至少两段对应不同阻抗的所述目标走线,以保证信号在所述目标走线的信号传输端向信号接收端传输时阻抗连续性。
7.根据权利要求6所述的待布置走线的生成装置,其特征在于,在所述切换阈值包括所述阻抗阈值时,所述生成单元,具体用于执行如下操作:
S1:获取对应于所述走线阻抗和所述走线长度的当前走线;
S2:将目标频率的信号从所述当前走线的信号发送端向信号接收端传输;
S3:并对所述当前走线的阻抗进行仿真;
S4:根据仿真结果将第一阻抗上升值达到所述阻抗阈值,且在该达到所述阻抗阈值之后所述第一阻抗上升值继续增大时,将所述第一阻抗上升值达到所述阻抗阈值时对应的位置点作为切换位置点,并将从该切换位置点至信号接收端之间的走线对应的阻抗切换为第一目标阻抗,所述第一目标阻抗为与该切换位置点相邻的前端走线对应的阻抗值减去所述阻抗阈值,将此时对应的走线作为当前走线,执行S2,直到仿真结果中信号传输结束时对应的阻抗值小于所述走线阻抗与所述阻抗阈值的和时,执行S5;
S5:将当前的走线作为所述目标走线。
8.根据权利要求6所述的待布置走线的生成装置,其特征在于,
在所述切换阈值包括长度阈值时,进一步包括:第三确定单元,用于根据长度阈值确定所述目标走线上至少一个切换位置点;
所述生成单元,具体用于执行如下操作:
S1:获取对应于所述走线阻抗和所述走线长度的当前走线;
S2:将目标频率的信号从所述当前走线的信号发送端向信号接收端传输;
S3:并对所述当前走线的阻抗进行仿真;
S4:从所述当前走线的信号发送端到信号接收端的方向上,根据仿真结果确定第一个未发生阻抗切换的切换位置点处对应的第二阻抗上升值,将该切换位置点到信号接收端之间的走线对应的阻抗切换为第二目标阻抗,所述第二目标阻抗为与该切换位置点相邻的前端走线对应的阻抗值减去所述第二阻抗上升值,将此时对应的走线作为当前走线,执行S2,直到仿真结果中不包括未发生阻抗切换的切换位置点时,执行S5;
S5:将当前的走线作为所述目标走线。
9.一种PCB,其特征在于,包括:利用上述权利要求1-5中任一所述的待布置走线的生成方法生成的目标走线。
CN201610309230.5A 2016-05-11 2016-05-11 一种待布置走线的生成方法、装置及pcb Active CN105975703B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610309230.5A CN105975703B (zh) 2016-05-11 2016-05-11 一种待布置走线的生成方法、装置及pcb

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610309230.5A CN105975703B (zh) 2016-05-11 2016-05-11 一种待布置走线的生成方法、装置及pcb

Publications (2)

Publication Number Publication Date
CN105975703A true CN105975703A (zh) 2016-09-28
CN105975703B CN105975703B (zh) 2018-11-27

Family

ID=56992109

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610309230.5A Active CN105975703B (zh) 2016-05-11 2016-05-11 一种待布置走线的生成方法、装置及pcb

Country Status (1)

Country Link
CN (1) CN105975703B (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106843590A (zh) * 2017-02-13 2017-06-13 合肥鑫晟光电科技有限公司 一种触摸屏走线结构及其制备方法
CN108733956A (zh) * 2018-05-30 2018-11-02 郑州云海信息技术有限公司 一种优化高速链路电容处阻抗不连续性的方法
CN108733960A (zh) * 2018-06-11 2018-11-02 山东超越数控电子股份有限公司 一种基于嵌入式应用系统的高速pcb设计方法
CN108804809A (zh) * 2018-06-07 2018-11-13 Oppo(重庆)智能科技有限公司 Ddr电路的仿真方法、系统及走线结构
CN111125882A (zh) * 2019-11-29 2020-05-08 广东浪潮大数据研究有限公司 一种pcb传输线等长设置的走线方法、装置及设备
CN113392613A (zh) * 2020-03-13 2021-09-14 浙江宇视科技有限公司 一种电路板布线方法、系统及装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4956057B2 (ja) * 2006-06-05 2012-06-20 日本シイエムケイ株式会社 差動インピーダンス整合プリント配線板
CN203896579U (zh) * 2014-03-31 2014-10-22 深圳市兴森快捷电路科技股份有限公司 一种优化阻抗的差分走线结构
CN104211598A (zh) * 2013-06-04 2014-12-17 上海爱普植物科技有限公司 2-(邻羟基苯基)环丙烷-1-甲酸的制备方法
CN104582290A (zh) * 2015-01-30 2015-04-29 浪潮电子信息产业股份有限公司 一种高速线阻抗连续性的实现方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4956057B2 (ja) * 2006-06-05 2012-06-20 日本シイエムケイ株式会社 差動インピーダンス整合プリント配線板
CN104211598A (zh) * 2013-06-04 2014-12-17 上海爱普植物科技有限公司 2-(邻羟基苯基)环丙烷-1-甲酸的制备方法
CN203896579U (zh) * 2014-03-31 2014-10-22 深圳市兴森快捷电路科技股份有限公司 一种优化阻抗的差分走线结构
CN104582290A (zh) * 2015-01-30 2015-04-29 浪潮电子信息产业股份有限公司 一种高速线阻抗连续性的实现方法

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106843590A (zh) * 2017-02-13 2017-06-13 合肥鑫晟光电科技有限公司 一种触摸屏走线结构及其制备方法
CN108733956A (zh) * 2018-05-30 2018-11-02 郑州云海信息技术有限公司 一种优化高速链路电容处阻抗不连续性的方法
CN108733956B (zh) * 2018-05-30 2021-11-02 郑州云海信息技术有限公司 一种优化高速链路电容处阻抗不连续性的方法
CN108804809A (zh) * 2018-06-07 2018-11-13 Oppo(重庆)智能科技有限公司 Ddr电路的仿真方法、系统及走线结构
CN108733960A (zh) * 2018-06-11 2018-11-02 山东超越数控电子股份有限公司 一种基于嵌入式应用系统的高速pcb设计方法
CN111125882A (zh) * 2019-11-29 2020-05-08 广东浪潮大数据研究有限公司 一种pcb传输线等长设置的走线方法、装置及设备
CN113392613A (zh) * 2020-03-13 2021-09-14 浙江宇视科技有限公司 一种电路板布线方法、系统及装置
CN113392613B (zh) * 2020-03-13 2023-07-21 浙江宇视科技有限公司 一种电路板布线方法、系统及装置

Also Published As

Publication number Publication date
CN105975703B (zh) 2018-11-27

Similar Documents

Publication Publication Date Title
CN105975703A (zh) 一种待布置走线的生成方法、装置及pcb
EP3066798A2 (en) Method for increasing layer-3 longest prefix match scale
CN107743076A (zh) 一种ncsi共享网口切换方法及装置
CN109495505A (zh) 流媒体协议转换方法、装置、系统及计算机可读介质
US20170277820A1 (en) Triangular routing for high speed differential pair length matching
CN108737204A (zh) 一种网络性能信息的采集方法及通信终端
CN108964964A (zh) 一种网络拓扑显示方法和装置
CN105022716A (zh) 一种多数据链路的gpu服务器
CN103902771B (zh) 一种直角和钝角的pcb线路动态转换成圆弧的方法
CN110377539B (zh) 一种基于高速信号切换芯片的数据传输方法、装置及介质
WO2017173601A1 (zh) 软件定义网络sdn中流量控制方法和设备
CN109410626A (zh) 站点标示方法、装置、电子设备及计算机可读存储介质
CN104205082A (zh) 集成电路会聚互连节点控制
CN108141374A (zh) 一种网络亚健康诊断方法及装置
CN105763456A (zh) 一种路径选择方法、设备及系统
CN106802970B (zh) 印刷电路板布局方法及系统
CN107679303B (zh) 一种晶振下走线及过孔的检测避让方法
CN115587057A (zh) 一种服务器系统中高速信号等长设计方法及系统
CN114254582B (zh) 差分线的布线方法、装置、电子设备及可读存储介质
CN104980978A (zh) WiFi接入点切换方法及装置
CN104615564A (zh) 一种基于qpi总线的数据传输方法及计算机系统
CN104717052B (zh) 一种基于afdx网络交换机芯片的虚拟验证系统及方法
CN105956251A (zh) 一种i2c总线的设计方法及装置
CN105792532A (zh) 一种泪滴选择方法及pcb
CN106506561A (zh) 一种流媒体传输方法及装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant