CN105704918B - 一种高密度印制电路板 - Google Patents

一种高密度印制电路板 Download PDF

Info

Publication number
CN105704918B
CN105704918B CN201610070340.0A CN201610070340A CN105704918B CN 105704918 B CN105704918 B CN 105704918B CN 201610070340 A CN201610070340 A CN 201610070340A CN 105704918 B CN105704918 B CN 105704918B
Authority
CN
China
Prior art keywords
pad
circuit board
plate body
printed circuit
hole
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201610070340.0A
Other languages
English (en)
Other versions
CN105704918A (zh
Inventor
范晓丽
吴大宇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Inspur Beijing Electronic Information Industry Co Ltd
Original Assignee
Inspur Beijing Electronic Information Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inspur Beijing Electronic Information Industry Co Ltd filed Critical Inspur Beijing Electronic Information Industry Co Ltd
Priority to CN201610070340.0A priority Critical patent/CN105704918B/zh
Publication of CN105704918A publication Critical patent/CN105704918A/zh
Application granted granted Critical
Publication of CN105704918B publication Critical patent/CN105704918B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09654Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
    • H05K2201/09663Divided layout, i.e. conductors divided in two or more parts

Abstract

本发明公开了一种高密度印制电路板,至少包括第一板体和第二板体,第一板体上设有间隔排列的第一通孔和第一焊盘;第二板体上与第一通孔相对应的位置设有第二焊盘,与第一焊盘相对应的位置设有第二通孔;第一通孔与第二焊盘电连接,第一焊盘与第二通孔电连接。本发明所提供的印制电路板将第一板体与第二板体中的焊盘和通孔间隔设置,以增加焊盘边缘与相邻通孔之间的间距,保证导电线的布线需求,满足印制电路板的加工安全间距,同时,该印制电路板通过将电器的相邻引脚采用不同层引线既可以实现电器元件的安装,保证电路板的印制密度。另外,该印制电路板还可以直接对现有的印制电路板进行削盘处理改造,加工成本低,制作效率高。

Description

一种高密度印制电路板
技术领域
本发明涉及电路板制作领域,特别是涉及一种高密度印制电路板。
背景技术
随着电子产品越来越小型化,器件封装引脚越来越密集,导致印制电路板(PCB板)的设计空间越来越小。
现有技术中,在加工PCB板时,一般采用通孔直径不小于8mil、焊盘直径为18mil的通用通孔设计,虽然通用通孔设计的加工工艺简单,成本较低,但是通用通孔设计对于空间要求较高,已经无法满足高密度PCB板的设计需求,如果单纯过通过减少焊盘外径的大小降低焊盘占用空间,将会造成产品不良率的增加。一般情况,上述通用通孔的加工误差为+/-3mil,外加钻孔位置偏差等因素,上述通用通孔的焊盘外径要比通孔钻孔直径大10mil。
如图1所示,对于引脚间距为0.5mm,焊盘直径大小为0.3mm的BGA封装器件,由于现有技术中的通用通孔无法进行引线设计,即使采用盘中孔设计,焊盘10外径为18mil,通孔20直径为8mil的孔与相邻孔的焊盘10外边缘的间隙为d1=1.68mil,并且,任何层面均无法进行布线(即布置导电线3),即便导电线3的线宽控制为3mil,也会与周围孔短路。然而,PCB板厂最小加工间距为3mil,并且3mil的加工间距条件下,良率极低,成本增加,通常采用3.5mil的加工间距,因此,现有技术中1.68mil的加工间距无法满足安全间距。
因此,如何在满足PCB板加工安全间距条件下,保证印制电路板的高密度,是本领域技术人员目前需要解决的技术问题。
发明内容
本发明的目的是提供一种高密度印制电路板,该高密度印制电路板不仅可以满足印制电路板的加工安全间距,而且可以通过将电器的相邻引脚采用不同层引线,提高电路板的印制密度。
为解决上述技术问题,本发明提供如下技术方案:
一种高密度印制电路板,至少包括第一板体和第二板体,所述第一板体上设有间隔排列的第一通孔和第一焊盘;所述第二板体上与所述第一通孔相对应的位置设有第二焊盘,与所述第一焊盘相对应的位置设有第二通孔;所述第一通孔与所述第二焊盘电连接,所述第一焊盘与所述第二通孔电连接。
优选的,所述第一板体与所述第二板体之间通过镀铜过孔电连接。
优选的,所述印制电路板上还布置有导电线,所述导电线的宽度为3-4mil。
优选的,所述第一焊盘、所述第二焊盘以及所述第三焊盘的焊盘外径为16-20mil。
优选的,所述第一通孔、所述第二通孔以及所述第三通孔的直径为6-10mil。
优选的,还包括第三板体,所述第三板体上设有间隔排列的第三通孔和第三焊盘,并且所述第三板体与所述第一板体和/或第二板体电连接。
本发明所提供的高密度印制电路板,至少包括第一板体和第二板体,所述第一板体上设有间隔排列的第一通孔和第一焊盘;所述第二板体上与所述第一通孔相对应的位置设有第二焊盘,与所述第一焊盘相对应的位置设有第二通孔;所述第一通孔与所述第二焊盘电连接,所述第一焊盘与所述第二通孔电连接。该印制电路板将所述第一板体与所述第二板体中的焊盘和通孔间隔设置,以增加焊盘边缘与相邻通孔之间的间距,保证导电线的布线需求,满足印制电路板的加工安全间距,同时,该印制电路板通过将电器的相邻引脚采用不同层引线既可以实现电器元件的安装,保证电路板的印制密度。另外,该印制电路板还可以直接对现有的印制电路板进行削盘处理改造,加工成本低,制作效率高。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为现有技术中印制电路板的结构示意图;
图2为本发明所提供的高密度印制电路板一种具体实施方式的结构示意图;
其中:1-第一板体、2-第二板体、10-焊盘、11-第一焊盘、12-第二焊盘、20-通孔、21-第一通孔、22-第二通孔、3-导电线。
具体实施方式
本发明的核心是提供一种高密度印制电路板,该高密度印制电路板制作成本低,不仅可以满足印制电路板的加工安全间距,而且可以显著的提高电路板的印制密度。
为了使本技术领域的人员更好地理解本发明方案,下面结合附图和具体实施方式对本发明作进一步的详细说明。
请参考图2,图2为本发明所提供的高密度印制电路板一种具体实施方式的结构示意图。
在该实施方式中,高密度印制电路板至少包括第一板体1和第二板体2。
其中,第一板体1与第二板体2层叠在一起成为整个印制电路板,并且,第一板体1上设有间隔排列的第一通孔21和第一焊盘11;第二板体2上与第一通孔21相对应的位置设有第二焊盘12,与第一焊盘11相对应的位置设有第二通孔22;第一通孔21与第二焊盘12电连接,第一焊盘11与第二通孔22电连接。
具体的,第一板体1与第二板体2之间优选通过镀铜过孔电连接,即第一通孔21与第二焊盘12之间以及第一焊盘11与第二通孔22之间均通过镀铜过孔连接。
进一步,为了实现电路板的功能,印制电路板上还布置有导电线3,导电线3与通孔或者焊盘连接,第一板体1与第二板体2中均设置有导电线3,导电线3布置线路应当根据需要设定。
另外,为了保证电路板的使用效果,导电线3的宽度优选为3-4mil。
该印制电路板将第一板体1与第二板体2中的焊盘和通孔间隔设置,以增加焊盘边缘与相邻通孔之间的间距,保证导电线3的布线需求,满足印制电路板的加工安全间距,同时,该印制电路板通过将电器的相邻引脚采用不同层引线既可以实现电器元件的安装,保证电路板的印制密度。另外,该印制电路板还可以直接对现有的印制电路板进行削盘处理改造,加工成本低,制作效率高。
同时,该印制电路板中,第一焊盘11、第二焊盘12以及第三焊盘的焊盘外径均可以为16-20mil,第一通孔21、第二通孔22以及第三通孔的直径均可以为6-10mil,具体的,焊盘以及通孔均可以为目前通用的外径为18mil,通孔直径为8mil的焊盘和通孔设计。
更进一步,该印制电路板还可以包括第三板体,第三板体上设有间隔排列的第三通孔和第三焊盘,并且第三板体与第一板体1和/或第二板体2电连接,具体的,第三板体与第一板体1和/或第二板体2之间同样可以通过镀铜过孔连接。
上述第三板体的增加,可以进一步提高该印制电路板导电线3的布线灵活性,并且可以进一步提高该印制电路板的印制密度,功能更加多样化。当然,本实施例所提供的高密度印制电路板并不局限于具有两层或者三层电路板,根据具体的需要,三层以上的电路板亦可。
具体的,本实施例所提供的印制电路板,通过器件盘中通孔设计,并对通孔非连接层削盘处理,相邻两个器件的引脚采用不同层引线,这样可以满足信号走线层通孔与相邻焊盘边缘间距最少为d2=6.68mil,如图2所示,可以保证3.5mil宽的导电线3的正常布置,避免短路。
同样以宽度为0.5mm(1mm=39.37mil)的引脚间距,放在TOP层的BGA封装出线为例,本发明中所示的削盘过孔设计,可以进行合理的布线层面规划,保证了相邻过孔3.5mil以上间距,有效保证了在布线层面3.5mil的线宽(即导电线3的宽度),避免相邻孔之间短路。
另外,由于现有技术中的印制电路板已经完成了过孔的加工,因此,在不增加过孔加工成本下可以进行高密度PCB板设计,本发明所提供的高密度印制电路板通过对不同层的合理布线,既可以实现多层板的连接,而且其结构及加工方法解决了PCB板设计空间的问题,同时,不会增加加工周期和加工成本,适合在工业生产上进行广泛推广。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。
以上对本发明所提供的高密度印制电路板进行了详细介绍。本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想。应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以对本发明进行若干改进和修饰,这些改进和修饰也落入本发明权利要求的保护范围内。

Claims (6)

1.一种高密度印制电路板,至少包括第一板体(1)和第二板体(2),其特征在于,所述第一板体(1)上设有间隔排列的第一通孔(21)和第一焊盘(11);所述第二板体(2)上与所述第一通孔(21)相对应的位置设有第二焊盘(12),与所述第一焊盘(11)相对应的位置设有第二通孔(22);所述第一通孔(21)与所述第二焊盘(12)电连接,所述第一焊盘(11)与所述第二通孔(22)电连接。
2.根据权利要求1所述的高密度印制电路板,其特征在于,所述第一板体(1)与所述第二板体(2)之间通过镀铜过孔电连接。
3.根据权利要求1所述的高密度印制电路板,其特征在于,所述印制电路板上还布置有导电线(3),所述导电线(3)的宽度为3-4mil。
4.根据权利要求1至3任意一项所述的高密度印制电路板,其特征在于,还包括第三板体,所述第三板体上设有间隔排列的第三通孔和第三焊盘,并且所述第三板体与所述第一板体(1)和/或第二板体(2)电连接。
5.根据权利要求4所述的高密度印制电路板,其特征在于,所述第一焊盘(11)、所述第二焊盘(12)以及所述第三焊盘的焊盘外径为16-20mil。
6.根据权利要求5所述的高密度印制电路板,其特征在于,所述第一通孔(21)、所述第二通孔(22)以及所述第三通孔的直径为6-10mil。
CN201610070340.0A 2016-02-01 2016-02-01 一种高密度印制电路板 Active CN105704918B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610070340.0A CN105704918B (zh) 2016-02-01 2016-02-01 一种高密度印制电路板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610070340.0A CN105704918B (zh) 2016-02-01 2016-02-01 一种高密度印制电路板

Publications (2)

Publication Number Publication Date
CN105704918A CN105704918A (zh) 2016-06-22
CN105704918B true CN105704918B (zh) 2018-09-07

Family

ID=56230037

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610070340.0A Active CN105704918B (zh) 2016-02-01 2016-02-01 一种高密度印制电路板

Country Status (1)

Country Link
CN (1) CN105704918B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106061110A (zh) * 2016-06-28 2016-10-26 广东欧珀移动通信有限公司 Pcb板及具有其的移动终端
CN109618489A (zh) * 2018-12-29 2019-04-12 晶晨半导体(深圳)有限公司 印制电路板
CN117377198A (zh) * 2022-06-30 2024-01-09 华为技术有限公司 柔性电路板、电路板组件及电子设备

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105101685A (zh) * 2015-09-02 2015-11-25 广东欧珀移动通信有限公司 一种多层pcb的制作方法及多层pcb

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200531611A (en) * 2004-02-04 2005-09-16 Koninkl Philips Electronics Nv Method and apparatus for increasing routing density for a circuit board
US7323787B2 (en) * 2005-01-25 2008-01-29 Alcatel Off-grid decoupling of ball grid array (BGA) devices and method

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105101685A (zh) * 2015-09-02 2015-11-25 广东欧珀移动通信有限公司 一种多层pcb的制作方法及多层pcb

Also Published As

Publication number Publication date
CN105704918A (zh) 2016-06-22

Similar Documents

Publication Publication Date Title
CN103188886B (zh) 一种印制电路板及其制作方法
US9125314B2 (en) Printed circuit board
US7478472B2 (en) Method of making circuitized substrate with signal wire shielding
CN105704918B (zh) 一种高密度印制电路板
CN104040787A (zh) 具有降低的串扰的印刷电路板
TW201711534A (zh) 柔性線路板及其製作方法
EP2785155B1 (en) Circuit board and electronic device
JP2004207727A (ja) 信号伝達用多層pc基板の層数減少方法
JP2008066468A (ja) 回路材および該回路材を収容した車載用の電気接続箱
CN103338590B (zh) 软性电路板及其制造方法
US7088200B2 (en) Method and structure to control common mode impedance in fan-out regions
JP2013207149A (ja) トロイダルコイル
CN105101642B (zh) 一种增加多层pcb板金属箔面积的方法及多层pcb板
US7209368B2 (en) Circuitized substrate with signal wire shielding, electrical assembly utilizing same and method of making
US9635752B2 (en) Printed circuit board and electronic device
JP4877791B2 (ja) 配線回路基板
JP2015029100A (ja) プリント基板
CN107124821A (zh) 一种过孔及其制造方法和印制电路板
JP2011023547A (ja) 回路基板
CN108012415A (zh) 表贴焊盘结构、印制电路板及其制备工艺
CN106604520B (zh) 印刷电路板结构
CN102651363A (zh) 在导电层之间用于提高可靠性的通孔
CN205212125U (zh) 一种pcb板及电连接器
CN203761680U (zh) 一种电子元件短接互连结构
CN116187255B (zh) 一种智能触摸屏的pcb布局结构

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant