CN105652535A - 一种栅极驱动电路及显示面板 - Google Patents

一种栅极驱动电路及显示面板 Download PDF

Info

Publication number
CN105652535A
CN105652535A CN201610040603.3A CN201610040603A CN105652535A CN 105652535 A CN105652535 A CN 105652535A CN 201610040603 A CN201610040603 A CN 201610040603A CN 105652535 A CN105652535 A CN 105652535A
Authority
CN
China
Prior art keywords
switching tube
voltage
circuit
nodal point
reference potential
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201610040603.3A
Other languages
English (en)
Other versions
CN105652535B (zh
Inventor
赵莽
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Technology Co Ltd
Original Assignee
Wuhan China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan China Star Optoelectronics Technology Co Ltd filed Critical Wuhan China Star Optoelectronics Technology Co Ltd
Priority to CN201610040603.3A priority Critical patent/CN105652535B/zh
Priority to PCT/CN2016/074228 priority patent/WO2017124598A1/zh
Priority to US15/022,199 priority patent/US9898990B2/en
Publication of CN105652535A publication Critical patent/CN105652535A/zh
Application granted granted Critical
Publication of CN105652535B publication Critical patent/CN105652535B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13454Drivers integrated on the active matrix substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/687Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
    • H03K17/6871Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0219Reducing feedthrough effects in active matrix panels, i.e. voltage changes on the scan electrode influencing the pixel voltage due to capacitive coupling

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Nonlinear Science (AREA)
  • Optics & Photonics (AREA)
  • Mathematical Physics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Shift Register Type Memory (AREA)

Abstract

本发明公开一种栅极驱动电路。其中,输出电路在第一节点连接输入电路和拉动电路,输入电路响应上级扫描驱动信号将拉动电路设置为第一状态,并利用第一参考电位将第一节点的电压设置为第一电压并保持,进而使得输出电路根据第一时钟信号输出本级扫描驱动信号;稳定电路在第二节点连接拉动电路,输入电路响应上级扫描驱动信号利用第一参考电位将第二节点的电压设置为第一电压并保持;拉动控制电路响应第二时钟信号将拉动电路设置为第二状态,进而利用第二参考电位将第一节点和第二节点的电压拉动并保持成第二电压。本发明还公开一种显示面板。通过上述方式,本发明能够减小第一节点和第二节点之间的漏电流,降低电路失效的风险。

Description

一种栅极驱动电路及显示面板
技术领域
本发明涉及显示驱动领域,特别是涉及一种栅极驱动电路及显示面板。
背景技术
随着低温多晶硅(LowTemperaturePoly-silicon,LTPS)技术的快速发展,相应的面板周边集成电路也成为大家关注的焦点,其中一项非常重要的技术就是GOA(GateDriverOnArray,阵列基板行驱动)技术量产化的实现,利用GOA技术将栅极开关电路集成在液晶显示面板的阵列基板上,从而可以省掉栅极驱动集成电路部分,以从材料成本和制作工艺两方面降低产品成本。
这种利用GOA技术集成在阵列基板上的栅极开关电路也称栅极驱动电路。传统的栅极驱动电路中,在控制其中的输出电路输出栅极扫描驱动信号时,需要连接输出电路的节点保持一定时间的电压强度,从而在时钟信号脉冲来临时输出栅极扫描驱动信号,如果在这一定时间内,连接输出电路的节点因为漏电流的出现而无法保持电压强度,会导致电路失效,无法正常输出栅极扫描驱动信号。
发明内容
本发明的目的在于提供一种栅极驱动电路及显示面板,旨在解决因连接输出电路的节点无法保持一定时间的电压强度而导致电路失效的问题。
为实现上述目的,本发明提供一种栅极驱动电路,包括:
输入电路、输出电路、稳定电路、拉动电路、拉动控制电路;
输出电路在第一节点连接输入电路和拉动电路,输入电路响应上级扫描驱动信号将拉动电路设置为第一状态,并利用第一参考电位将第一节点的电压设置为第一电压,且由输出电路进行保持,进而使得输出电路根据第一时钟信号输出本级扫描驱动信号;
稳定电路在第二节点连接拉动电路,输入电路响应上级扫描驱动信号利用第一参考电位将第二节点的电压设置为第一电压,并由稳定电路进行保持,进而减小第一节点与第二节点之间的漏电流;
拉动控制电路响应第二时钟信号将拉动电路设置为第二状态,进而利用第二参考电位将第一节点和第二节点的电压拉动并保持成第二电压。
其中,输入电路包括第一开关管和第二开关管;
第一开关管的第一通路端连接第一开关管的控制端及第二开关管的控制端,并接收上级扫描驱动信号,第一开关管的第二通路端连接拉动电路,第一开关管在上级扫描驱动信号的作用下导通,进而将上级扫描驱动信号传递至拉动电路,并将拉动电路设置为第一状态;
第二开关管的第一通路端连接第一参考电位,第二开关管的第二通路端连接第一节点,第二开关管在上级扫描驱动信号的作用下导通,使第一参考电位将第一节点的电压设置为第一电压,第一开关管的第二通路端进一步连接稳定电路,第一开关管进一步使将上级扫描驱动信号传递至稳定电路,控制稳定电路导通,进而使第一参考电位将第二节点的电压设置为第一电压,并由稳定电路进行保持。
其中,输入电路进一步包括第三开关管;
第三开关管的控制端连接第一参考电位或第二参考电位,第三开关管的第一通路端连接第二开关管的第二通路端,第三开关管的第二通路端连接第一节点,第三开关管在第一参考电位或第二参考电位的作用下导通,以对第一节点的电压进行稳压。
其中,输出电路包括开关管及自举电容;
开关管的控制端连接第一节点,开关管的第一通路端输入第一时钟信号,自举电容连接于开关管的控制端与开关管的第二通路端之间,第一节点的电压被设置第一电压时,自举电容对第一电压进行保持,以使得开关管导通,进而根据第一时钟信号在开关管的第二通路端输出本级扫描驱动信号。
其中,稳定电路包括开关管;
开关管的控制端连接输入电路,以接收上级扫描驱动信号,开关管的第一通路端连接第一参考电位,开关管的第二通路端连接第二节点,开关管在上级扫描驱动信号的作用下导通,使第一参考电位将第二节点的电压设置为第一电压,并由开关管保持。
其中,稳定电路还包括另一开关管;
另一开关管的第一通路端连接第二节点和另一开关管的控制端,另一开关管的第二通路端连接输入电路,以接收上级扫描驱动信号,另一开关管在第二节点的电压设置为第一电压时导通,另一开关管与开关管共同对第一电压进行保持。
其中,拉动电路包括第一开关管、第二开关管、第三开关管、第四开关管和自举电容;
第一开关管的第一通路端连接第二节点,第一开关管的第一通路端连接第一节点,第一开关管的控制端连接第三节点;
第二开关管的控制端连接输入电路,以接收上级扫描驱动信号,第二开关管的第一通路端连接第三节点,第二开关管的第二通路端连接第二参考电位;
第三开关管的控制端连接第三节点,第三开关管的第一通路端连接第二节点,第三开关管的第二通路端连接第二参考电位;
第四开关管的控制端连接第三节点,第四开关管的第一通路端连接输出电路的输出端,第四开关管的第二通路端连接第二参考电位;
自举电容连接于第三节点与第二参考电位之间;
其中,第二开关管在上级扫描驱动信号作用下导通,使第二参考电位将第三节点的电压设置为第二电压,第一开关管、第三开关管及第四开关管在第三节点的作用下关闭,从而使得第一节点的第一电压在输出电路中保持,第二节点的第一电压在稳定电路中保持;
拉动控制电路响应第二时钟信号将第三节点的电压设置为第一电压,使得第一开关管、第三开关管及第四开关管导通,进而使第二参考电位将第一节点和第二节点的电压设置为第二电压。
其中,拉动控制电路包括第五开关管、第六开关管;
第五开关管的第一通路端连接第三节点,第五开关管的第二通路端连接第一参考电位,第六开关管的第一通路端连接稳定电路,第六开关管的第二通路端连接第二参考电位,第五开关管的控制端及第六开关管的控制端接收第二时钟信号;
第六开关管在第二时钟信号的作用下导通,使第二参考电位经第六开关管,控制稳定电路解除对第一电压的保持;
第五开关管在第二时钟信号的作用下导通,使第一参考电位经第五开关管将第三节点的电压设置为第一电压,使得第一开关管、第三开关管、第四开关管导通,进而利用第二参考电位将第一节点、第二节点的电压设置为第二电压。
其中,第一参考电位为高参考电位和低参考电位中的一个,第二参考电位为高参考电位和低参考电位中的另一个。
为实现上述目的,本发明还提供一种显示面板,包括基板及基板上的栅极驱动电路。
本发明的有益效果是:区别于现有技术的情况,本发明通过在输入电路响应上级扫描驱动信号将拉动电路设置为第一状态,并利用第一参考电位将第一节点的电压设置为第一电压,且由输出电路进行保持的同时,通过输入电路响应上级扫描驱动信号利用第一参考电位将第二节点的电压设置为第一电压,并由稳定电路进行保持,进而使得输出电路根据第一时钟信号输出本级扫描驱动信号。通过这种方式,本发明在第一节点的电压为第一电压的同时,也使第二节点的电压为第一电压,从而减小第一节点和第二节点之间的漏电流,使得第一节点的电压可以由输出电路保持一定时间的强度,等待时钟信号的到来,从而输出本级扫描驱动信号,降低电路失效的风险。
附图说明
图1是本发明栅极驱动电路实施一的原理示意图;
图2是本发明栅极驱动电路实施例一的具体电路图;
图3是本发明栅极驱动电路实施例一的驱动框架示意图;
图4是本发明栅极驱动电路实施例一的时序图;
图5是本发明栅极驱动电路实施例二的具体电路图;
图6是本发明栅极驱动电路实施例二的时序图。
具体实施方式
为使本领域的技术人员更好地理解本发明的技术方案,下面结合附图和具体实施方式对本发明所提供的一种栅极驱动电路及显示面板做进一步详细描述。
如图1所示,本发明栅极驱动电路实施例一包括:输入电路101、输出电路102、稳定电路103、拉动电路104、拉动控制电路105。
输出电路102在第一节点Q(N)连接输入电路101和拉动电路104,输入电路101响应上级扫描驱动信号Gate(N-2)将拉动电路104设置为第一状态,并利用第一参考电位V1将第一节点Q(N)的电压设置为第一电压,且由输出电路102进行保持,进而使得输出电路102根据第一时钟信号CK(M)输出本级扫描驱动信号Gate(N);
稳定电路103在第二节点H(N)连接拉动电路104,输入电路101响应上级扫描驱动信号Gate(N-2)利用第一参考电位V1将第二节点H(N)的电压设置为第一电压,并由稳定电路103进行保持,进而减小第一节点Q(N)与第二节点H(N)之间的漏电流;
拉动控制电路105响应第二时钟信号CK(M+1)将拉动电路104设置为第二状态,进而利用第二参考电位V2将第一节点Q(N)与第二节点H(N)的电压拉动并保持成第二电压。
具体地,本实施例一的电路利用上级扫描驱动信号Gate(N-2)作为启动信号,在第一时钟信号CK(M)的作用下,输出本级扫描驱动信号Gate(N),在本级扫描驱动信号Gate(N)的作用下,其所在行的开关管写入像素后,需要将本级扫描驱动信号Gate(N)恢复到常态即使其所在扫描行的开关管保持截止,因此需要使拉动控制电路105响应第二时钟信号CK(M+1)将拉动电路104设置为第二状态,进而利用第二参考电位V2将第一节点Q(N)与第二节点H(N)的电压拉动并保持成第二电压,使本级扫描驱动信号Gate(N)的电压保持为第二电压,第二电压使扫描行的开关管保持截止。
其中,本实施例一的上级扫描驱动信号Gate(N-2)是本级扫描驱动信号Gate(N)前两级的扫描驱动信号,在其他实施中,上级扫描驱动信号可选本级扫描驱动信号前几级的扫描驱动信号,或本级扫描驱动信号后几级的扫描驱动信号,级数并不做限定。第一时钟信号CK(M)、第二时钟信号CK(M+1)可选高频或低频时钟信号。
在传统电路中,连接输出电路的节点(类比本实施例一的第一节点)被设置为一定强度的电压,以等待时钟信号的来临从而输出本级扫描驱动信号时,并没有能与连接输出电路的节点保持同等电压的节点或是存储电压,此时,如果连接输出电路的节点的开关管的漏电特性不是很好,输出电路的节点的电压无法保持一定强度,当时钟信号来临时,连接输出电路的节点使输出电路无法发挥作用,栅极扫描驱动信号无法正常输出,导致电路失效。
而本实施例一中,第一节点Q(N)连接输入电路101、输出电路102、拉动电路104,是控制本级扫描信号Gate(N)输出的点,第二节点H(N)连接于稳定电路103与拉动电路104之间,是防止漏电流出现的点,输入电路101首先需要响应上级扫描驱动信号将拉动电路104设置为第一状态,为第一节点Q(N)、第二节点H(N)的电压设置以及设置后电压的保持做准备,在输入电路101输入上级扫描驱动信号使第一节点Q(N)的电压被第一参考电位V1设置为第一电压时,输入电路101也通过稳定电路103将第二节点H(N)的电压被第一参考电位V1设置为第一电压,第一节点Q(N)与第二节点H(N)的电压相同,两个节点之间几乎不存在漏电流,第一节点Q(N)的电压在输出电路102中得以保持,通过这种方式,使电路失效的风险大大降低。
其中,在优选实施例中,第一参考电位V1为高参考电位VGH和低参考电位VGL中的一个,第二参考电位V2为高参考电位VGH和低参考电位VGL中的另一个,也就是说,如果第一参考电位V1是高参考电位VGH,那么第二参考电位V2就是低参考电位VGL,如果第一参考电位V1是低参考电位VGL,那么第一参考电位V1就是高参考电位VGH,第一参考电位V1和第二参考电位V2用于设置第一电压为高电位和低电位中的一个,第二电压为高电位和低电位中的另一个。
栅极驱动电路的开关管通常采用膜薄晶体管,薄膜晶体管有两种类型的器件,一种是以空穴导电为主的P型器件(PMOS),一种是以电子导电为主的N型器件(NMOS)。
在本实施例一的一应用场景中,如图2所示,以NMOS单型器件设计集成的NMOS栅极驱动电路为例来进行具体阐述,其中,各个开关管的控制端对应于NMOS晶体管的栅极,开关管的第一通路端及第二通路端分别对应于NMOS晶体管的源极及漏极。在其他实施例中,NMOS晶体管的源极及漏极的位置也可以根据需要进行互换。
具体地,输入电路101包括晶体管T1、晶体管T2、晶体管T3;
晶体管T1的源极连接晶体管T1的栅极及晶体管T2的栅极,并接收上级扫描驱动信号Gate(N-2),晶体管T1的漏极连接拉动电路104、稳定电路103;晶体管T2的源极连接第一参考电位VGH,晶体管T2的漏极连接晶体管T3的源极,晶体管T3的漏极连接第一节点Q(N),晶体管T3的栅极连接第一参考电位V1,第一参考电位V1是高参考电位VGH;
输入电路101实现扫描驱动级传信号的输入,实现对第一节点Q(N)、第二节点H(N)电压的设置,实现对拉动电路104第一状态的设置,其中,晶体管T3主要起到稳定电压的作用。
输出电路102包括晶体管T4及自举电容C1;
晶体管T4的栅极连接第一节点Q(N),晶体管T4的源极输入第一时钟信号CK(M),自举电容C1连接于晶体管T4的栅极与晶体管T4的漏极之间,第一节点Q(N)的电压被设置第一电压时,自举电容C1对第一电压进行保持,以使得晶体管T4导通,进而根据第一时钟信号CK(M)在晶体管T4的漏极输出本级扫描驱动信号Gate(N)。
稳定电路103包括晶体管T5和晶体管T6;
晶体管T5的栅极连接晶体管T1的漏极,以接收上级扫描驱动信号Gate(N-2),晶体管T5的源极连接第一参考电位VGH,晶体管T5的漏极连接第二节点H(N),晶体管T6的源极连接第二节点H(N)和晶体管T6的栅极,晶体管T6的漏极连接晶体管T1的漏极。
其中,在其他实施例中,稳定电路103中晶体管T6可以移除。
拉动电路104包括晶体管T7、晶体管T8、晶体管T9和晶体管T10和自举电容C2;
晶体管T7的源极连接第二节点H(N),晶体管T7的漏极连接第一节点Q(N),晶体管T7的栅极连接第三节点P(N);晶体管T8的栅极连接晶体管T1的漏极,以接收上级扫描驱动信号Gate(N-2),晶体管T8的源极连接第三节点P(N),晶体管T8的漏极连接第二参考电位V2,第二参考电位V2是低参考电位VGL;晶体管T9的栅极连接第三节点P(N),晶体管T9的源极连接第二节点H(N),晶体管T9的漏极连接第二参考电位VGL;晶体管T10的栅极连接第三节点P(N),晶体管T10的源极连接晶体管T4的漏极,晶体管T10的漏极连接第二参考电位VGL;自举电容C2连接于第三节点P(N)与第二参考电位VGL之间。
拉动控制电路105包括晶体管T11、晶体管T12;
晶体管T11的源极连接第三节点P(N),晶体管T11的漏极连接第一参考电位VGH,晶体管T12的源极连接晶体管T5的漏极,晶体管T12的漏极连接第二参考电位VGL,晶体管T11的栅极及晶体管T12的栅极接收第二时钟信号CK(M+1)。
在上述电路中,第一参考电位VGH可选恒压正电位,第二参考电位VGL可选恒压负电位。
第一时钟信号CK(M)、第二时钟信号CK(M+1)是从同一组的四个时钟信号中选取的两组时钟信号,比如,CK(1)、CK(2)、CK(3)、CK(4)为同一组时钟信号CK(M)所包含的四组交替循环的时钟信号,均为低频时钟信号,如图3所示,是本实施例一的驱动框架示意图,如果第一级扫描驱动信号Gate(1)用到的时钟信号CK(M)、CK(M+1)对应于CK(1)、CK(2),那么第二级扫描驱动信号Gate(2)用到的时钟信号CK(M)、CK(M+1)对应于CK(2)、CK(3),第三级扫描驱动信号Gate(3)用到的时钟信号CK(M)、CK(M+1)对应于CK(3)、CK(4),第四级扫描驱动信号Gate(4)用到的时钟信号CK(M)、CK(M+1)对应于CK(4)、CK(1),以次类推交替循环。
同时从图3可以看出,本级扫描驱动信号Gate(N)是以其前两级的扫描驱动信号Gate(N-2)为输入启动信号进行作用,但是在第一级扫描驱动信号Gate(1)、第二级扫描驱动信号Gate(2)的连接关系中,无法使用其前两级的扫描驱动信号,因此,在本实施例一的第一级扫描驱动信号Gate(1)的连接关系中,晶体管T1的栅极及源极连接输入启动信号STV1,在第二级扫描驱动信号Gate(2)的连接关系中,晶体管T1的栅极及源极连接输入启动信号STV2,输入启动信号STV1、STV2给出高电位脉冲,使电路启动。
图4所示是本发明栅极驱动电路实施例一的时序图,结合图2,本实施例一的具体工作过程为:
当上级扫描驱动信号Gate(N-2)的高电位来临时,晶体管T1、晶体管T2导通,由于晶体管T3的栅极连接第一参考电位VGH的高电位,处于导通常态,第一参考电位VGH的高电位通过晶体管T2、晶体管T3将第一节点Q(N)的电压设置为第一电压,第一电压为高电位;
上级扫描驱动信号Gate(N-2)的高电位通过晶体管T1使晶体管T5的栅极为高电位,晶体管T5导通,第一参考电位VGH的高电位通过晶体管T5将第二节点H(N)的电压设置为第一电压即高电位,晶体管T6导通,上级扫描驱动信号Gate(N-2)的高电位通过晶体管T6继续加速第二节点H(N)电位的上升,第二节点H(N)的高电位在晶体管T5、晶体管T6中进行存储保持;
上级扫描驱动信号Gate(N-2)的高电位通过晶体管T1使晶体管T8的栅极为高电位,晶体管T8导通,第三节点P(N)被第二参考电位VGL拉低至第二电压,第二电压是低电位,晶体管T7、晶体管T9、晶体管T10截止,此时第二时钟信号CK(M+1)也为低电位,晶体管T11、晶体管T12截止,拉动电路104保持为第一状态;
上级扫描驱动信号Gate(N-2)的高电位作用完毕后,晶体管T1、晶体管T2截止,前述拉动电路104已经被设置为第一状态,晶体管T7、晶体管T9截止,第一节点Q(N)的电压得以保持为高电位,从图6可以看出,在等待第一时钟信号CK(M)来临时,第一节点Q(N)的高电位需要保持两个时钟脉冲的时间,第一时钟信号本实施例一的电路,在传统电路的基础上增加第二节点H(N)的电位存储,使得连接第一节点Q(N)的晶体管T2、晶体管T7的源极均为高电位,不存在漏电路径,降低电路失效的风险;
在第一节点Q(N)的高电位保持期间,晶体管T4导通,当第一时钟信号CK(M)的高电位来临时,第一节点Q(N)由于自举电容C1的自举作用会出现电位的继续上升,通过晶体管T4输出本级扫描驱动信号Gate(N)的高电位。
第一时钟信号CK(M)的高电位作用完毕后,第二时钟信号CK(M+1)的高电位来临,晶体管T11、晶体管T12导通,晶体管T1的漏极通过晶体管T12被第二参考电位VGL拉低至第二电压的低电位,晶体管T5、晶体管T8截止,第一参考电位VGH的高电位通过晶体管T11将第三节点P(N)设置为第一电压的高电位,此时拉动电路为第二状态;
第三节点P(N)的高电位使晶体管T9、晶体管T7导通,第一节点Q(N)通过晶体管T7、晶体管T9被第二参考电位VGL下拉至低电位,第二节点H(N)通过晶体管T9被第二参考电位VGL下拉至低电位,在第二节点H(N)的低电位还不足以使晶体管T6截止时,晶体管T6源极的低电位也会加速第二节点H(N)电位的下拉;
第三节点P(N)的高电位同时使晶体管T10导通,本级扫描驱动信号Gate(N)也被第二参考电位VGL下拉至低电位,至此,完成整个电路一个时序周期的工作。
本发明栅极驱动电路实施例二,以PMOS单型器件设计集成的PMOS栅极驱动电路为例来进行具体阐述,其中,各个开关管的控制端对应于PMOS晶体管的栅极,开关管的第一通路端及第二通路端分别对应于PMOS晶体管的源极及漏极。
如图5所示,该实施例二与实施例一图2的区别在于,将电路中的NMOS晶体管全部换成PMOS晶体管,第一参考电位是低参考电位VGL,第二参考电位是高参考电位VGH,电路结构与实施例一相类似,此处不再赘述。
图6是本发明栅极驱动电路实施例二的时序图,具体地,结合图5,本实施例二PMOS栅极驱动电路的工作过程为:
当上级扫描驱动信号Gate(N-2)的低电位来临时,晶体管PT1、晶体管PT2导通,由于晶体管PT3的栅极连接第一参考电位VGL的低电位,处于导通常态,第一参考电位VGL的低电位通过晶体管PT2、晶体管PT3将第一节点Q(N)的电压设置为第一电压,第一电压为低电位;
上级扫描驱动信号Gate(N-2)的低电位通过晶体管PT1使晶体管PT5的栅极为低电位,晶体管PT5导通,第一参考电位VGL的低电位通过晶体管PT5将第二节点H(N)的电压设置为第一电压即低电位,晶体管PT6导通,上级扫描驱动信号Gate(N-2)的低电位通过晶体管PT6继续加速第二节点H(N)电位的下降,第二节点H(N)的低电位在晶体管PT5、晶体管PT6中进行存储保持;
上级扫描驱动信号Gate(N-2)的低电位通过晶体管PT1使晶体管PT8的栅极为低电位,晶体管PT8导通,第三节点P(N)被第二参考电位VGH拉高至第二电压,第二电压是高电位,晶体管PT7、晶体管PT9、晶体管PT10截止,此时第二时钟信号CK(M+1)也为高电位,晶体管PT11、晶体管PT12截止;
上级扫描驱动信号Gate(N-2)的低电位作用完毕后,晶体管PT1、晶体管PT2截止,前述提到晶体管PT11、晶体管PT12截止,第一节点Q(N)的电压在自举电容C1中保持为低电位,从图6可以看出,在等待第一时钟信号CK(M)来临时,第一节点Q(N)的低电位需要保持两个时钟脉冲的时间,第一时钟信号本实施例二的电路,在传统电路的基础上增加第二节点H(N)的电位存储,使得连接第一节点Q(N)的晶体管PT2、晶体管PT7的源极均为低电位,几乎不存在漏电路径,降低电路失效的风险;
在第一节点Q(N)的低电位保持期间,晶体管PT4导通,当第一时钟信号CK(M)的高电位来临时,第一节点Q(N)由于自举电容C1的自举作用会出现电位的继续下降,通过晶体管PT4输出本级扫描驱动信号Gate(N)的低电位。
第一时钟信号CK(M)的低电位作用完毕后,第二时钟信号CK(M+1)的低电位来临,晶体管PT11、晶体管PT12导通,晶体管PT1的漏极通过晶体管PT12被第二参考电位VGH拉高至第二电压的高电位,晶体管PT5、晶体管PT8截止,第一参考电位VGL的低电位通过晶体管PT11将第三节点P(N)设置为第一电压的低电位;
第三节点P(N)的低电位使晶体管PT9、晶体管PT7导通,第一节点Q(N)通过晶体管PT7、晶体管PT9被第二参考电位VGH拉高至第二电压的高电位,第二节点H(N)通过晶体管PT9被第二参考电位VGH拉至高电位,在第二节点H(N)的高电位还不足以使晶体管PT6截止时,晶体管PT6源极的高电位也会加速第二节点H(N)电位的上升;
第三节点P(N)的低电位同时使晶体管PT10导通,本级扫描驱动信号Gate(N)也被第二参考电位VGH拉至高电位,至此,完成整个电路一个时序周期的工作。
本发明实施例三提供一种显示面板,包括基板及在基板上形成栅极驱动电路,该栅极驱动电路为上述任一实施例提供的栅极驱动电路。
本发明实施例一及本发明实施例二分别以NMOS栅极驱动电路及PMOS栅极驱动电路为例,但并不以此为限,在其他实施例中,基于不同的实现原理,栅极驱动电路的具体电路结构可以不同,电路中包含的元器件也可不同,如晶体管可选CMOS半导体元件等,以满足实际需求为准。
本发明通过上述三个实施例详细描述了一种栅极驱动电路及显示面板,通过在输入电路响应上级扫描驱动信号将拉动电路设置为第一状态,并利用第一参考电位将第一节点的电压设置为第一电压,且由输出电路进行保持的同时,通过输入电路响应上级扫描驱动信号利用第一参考电位将第二节点的电压设置为第一电压,并由稳定电路进行保持,进而使得输出电路根据第一时钟信号输出本级扫描驱动信号。通过这种方式,本发明在将第一节点的电压设置为第一电压的同时,也将第二节点的电压设置为第一电压,从而减小第一节点和第二节点之间的漏电流,使得第一节点的电压可以由输出电路保持一定时间的强度,等待时钟信号的到来,从而输出本级扫描驱动信号,减小电路失效的风险。
以上所述仅为本发明的实施方式,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (10)

1.一种栅极驱动电路,其特征在于,包括:
输入电路、输出电路、稳定电路、拉动电路、拉动控制电路;
所述输出电路在第一节点连接所述输入电路和所述拉动电路,所述输入电路响应上级扫描驱动信号将所述拉动电路设置为第一状态,并利用第一参考电位将所述第一节点的电压设置为第一电压,且由所述输出电路进行保持,进而使得所述输出电路根据第一时钟信号输出本级扫描驱动信号;
所述稳定电路在第二节点连接所述拉动电路,所述输入电路响应所述上级扫描驱动信号利用所述第一参考电位将所述第二节点的电压设置为所述第一电压,并由所述稳定电路进行保持,进而减小所述第一节点与所述第二节点之间的漏电流;
所述拉动控制电路响应第二时钟信号将所述拉动电路设置为第二状态,进而利用第二参考电位将所述第一节点和所述第二节点的电压拉动并保持成第二电压。
2.根据权利要求1所述的栅极驱动电路,其特征在于,
所述输入电路包括第一开关管和第二开关管;
所述第一开关管的第一通路端连接所述第一开关管的控制端及所述第二开关管的控制端,并接收所述上级扫描驱动信号,所述第一开关管的第二通路端连接所述拉动电路,所述第一开关管在所述上级扫描驱动信号的作用下导通,进而将所述上级扫描驱动信号传递至所述拉动电路,并将所述拉动电路设置为所述第一状态;
所述第二开关管的第一通路端连接所述第一参考电位,所述第二开关管的第二通路端连接所述第一节点,所述第二开关管在所述上级扫描驱动信号的作用下导通,使所述第一参考电位将所述第一节点的电压设置为所述第一电压,所述第一开关管的第二通路端进一步连接所述稳定电路,所述第一开关管进一步使将所述上级扫描驱动信号传递至所述稳定电路,控制所述稳定电路导通,进而使所述第一参考电位将所述第二节点的电压设置为所述第一电压,并由所述稳定电路进行保持。
3.根据权利要求2所述的栅极驱动电路,其特征在于,
所述输入电路进一步包括第三开关管;
所述第三开关管的控制端连接所述第一参考电位或所述第二参考电位,所述第三开关管的第一通路端连接所述第二开关管的第二通路端,所述第三开关管的第二通路端连接所述第一节点,所述第三开关管在所述第一参考电位或所述第二参考电位的作用下导通,以对所述第一节点的电压进行稳压。
4.根据权利要求1所述的栅极驱动电路,其特征在于,
所述输出电路包括开关管及自举电容;
所述开关管的控制端连接所述第一节点,所述开关管的第一通路端输入所述第一时钟信号,所述自举电容连接于所述开关管的控制端与所述开关管的第二通路端之间,所述第一节点的电压被设置所述第一电压时,所述自举电容对所述第一电压进行保持,以使得所述开关管导通,进而根据所述第一时钟信号在所述开关管的第二通路端输出所述本级扫描驱动信号。
5.根据权利要求1所述的栅极驱动电路,其特征在于,
所述稳定电路包括开关管;
所述开关管的控制端连接所述输入电路,以接收所述上级扫描驱动信号,所述开关管的第一通路端连接所述第一参考电位,所述开关管的第二通路端连接所述第二节点,所述开关管在所述上级扫描驱动信号的作用下导通,使所述第一参考电位将所述第二节点的电压设置为所述第一电压,并由所述开关管保持。
6.根据权利要求5所述的栅极驱动电路,其特征在于,
所述稳定电路还包括另一开关管;
所述另一开关管的第一通路端连接所述第二节点和所述另一开关管的控制端,所述另一开关管的第二通路端连接所述输入电路,以接收所述上级扫描驱动信号,所述另一开关管在所述第二节点的电压设置为所述第一电压时导通,所述另一开关管与所述开关管共同对所述第一电压进行保持。
7.根据权利要求1所述的栅极驱动电路,其特征在于,
所述拉动电路包括第一开关管、第二开关管、第三开关管、第四开关管和自举电容;
所述第一开关管的第一通路端连接所述第二节点,所述第一开关管的第二通路端连接所述第一节点,所述第一开关管的控制端连接第三节点;
所述第二开关管的控制端连接所述输入电路,以接收所述上级扫描驱动信号,所述第二开关管的第一通路端连接所述第三节点,所述第二开关管的第二通路端连接所述第二参考电位;
所述第三开关管的控制端连接所述第三节点,所述第三开关管的第一通路端连接所述第二节点,所述第三开关管的第二通路端连接所述第二参考电位;
所述第四开关管的控制端连接所述第三节点,所述第四开关管的第一通路端连接所述输出电路的输出端,所述第四开关管的第二通路端连接所述第二参考电位;
所述自举电容连接于所述第三节点与所述第二参考电位之间;
其中,所述第二开关管在所述上级扫描驱动信号作用下导通,使所述第二参考电位将所述第三节点的电压设置为所述第二电压,所述第一开关管、所述第三开关管及所述第四开关管在所述第三节点的作用下关闭,从而使得所述第一节点的第一电压在所述输出电路中保持,所述第二节点的第一电压在所述稳定电路中保持;
所述拉动控制电路响应所述第二时钟信号将所述第三节点的电压设置为所述第一电压,使得所述第一开关管、所述第三开关管及所述第四开关管导通,进而使所述第二参考电位将所述第一节点和所述第二节点的电压设置为所述第二电压。
8.根据权利要求7所述的栅极驱动电路,其特征在于,
所述拉动控制电路包括第五开关管、第六开关管;
所述第五开关管的第一通路端连接所述第三节点,所述第五开关管的第二通路端连接所述第一参考电位,所述第六开关管的第一通路端连接所述稳定电路,所述第六开关管的第二通路端连接所述第二参考电位,所述第五开关管的控制端及所述第六开关管的控制端接收所述第二时钟信号;
所述第六开关管在所述第二时钟信号的作用下导通,使所述第二参考电位经所述第六开关管,控制所述稳定电路解除对所述第一电压的保持;
所述第五开关管在所述第二时钟信号的作用下导通,使所述第一参考电位经所述第五开关管将所述第三节点的电压设置为所述第一电压,使得所述第一开关管、所述第三开关管、所述第四开关管导通,进而利用所述第二参考电位将所述第一节点、所述第二节点的电压设置为所述第二电压。
9.根据权利要求1所述的栅极驱动电路,其特征在于,
所述第一参考电位为高参考电位和低参考电位中的一个,所述第二参考电位为高参考电位和低参考电位中的另一个。
10.一种显示面板,其特征在于,包括基板及基板上如权利要求1-9任意一项所述的栅极驱动电路。
CN201610040603.3A 2016-01-21 2016-01-21 一种栅极驱动电路及显示面板 Active CN105652535B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201610040603.3A CN105652535B (zh) 2016-01-21 2016-01-21 一种栅极驱动电路及显示面板
PCT/CN2016/074228 WO2017124598A1 (zh) 2016-01-21 2016-02-22 一种栅极驱动电路及显示面板
US15/022,199 US9898990B2 (en) 2016-01-21 2016-02-22 Gate driving circuit and display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610040603.3A CN105652535B (zh) 2016-01-21 2016-01-21 一种栅极驱动电路及显示面板

Publications (2)

Publication Number Publication Date
CN105652535A true CN105652535A (zh) 2016-06-08
CN105652535B CN105652535B (zh) 2018-09-11

Family

ID=56486972

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610040603.3A Active CN105652535B (zh) 2016-01-21 2016-01-21 一种栅极驱动电路及显示面板

Country Status (3)

Country Link
US (1) US9898990B2 (zh)
CN (1) CN105652535B (zh)
WO (1) WO2017124598A1 (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109785788A (zh) * 2019-03-29 2019-05-21 京东方科技集团股份有限公司 电平处理电路、栅极驱动电路及显示装置
WO2019100822A1 (zh) * 2017-11-27 2019-05-31 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN112927643A (zh) * 2021-01-29 2021-06-08 合肥维信诺科技有限公司 栅极驱动电路、栅极驱动电路的驱动方法和显示面板

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105609137B (zh) * 2016-01-05 2019-06-07 京东方科技集团股份有限公司 移位寄存器、栅线集成驱动电路、阵列基板及显示装置
CN106710510A (zh) * 2017-02-23 2017-05-24 合肥京东方光电科技有限公司 一种栅极驱动单元及驱动方法、栅极驱动电路和显示装置
US20190229173A1 (en) * 2018-01-23 2019-07-25 Int Tech Co., Ltd. Light emitting device and manufacturing method thereof
CN108428468B (zh) * 2018-03-15 2021-01-29 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN109036322B (zh) * 2018-09-26 2023-11-03 北京集创北方科技股份有限公司 输入缓冲器、控制方法、驱动装置以及显示装置
KR102627150B1 (ko) * 2019-10-14 2024-01-22 삼성디스플레이 주식회사 유기 발광 표시 장치의 화소, 및 유기 발광 표시 장치
WO2021226870A1 (zh) * 2020-05-13 2021-11-18 京东方科技集团股份有限公司 显示基板、制作方法和显示装置

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030085754A1 (en) * 2001-11-02 2003-05-08 Samsung Electronics, Co., Ltd. Internal power voltage generating circuit
US20110158377A1 (en) * 2009-12-30 2011-06-30 Kuo-Hua Hsu Shift register circuit
CN103996370A (zh) * 2014-05-30 2014-08-20 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
CN104517653A (zh) * 2013-10-08 2015-04-15 友达光电股份有限公司 移位寄存器及包含其的多级移位寄存器电路
US20150255031A1 (en) * 2013-09-22 2015-09-10 Boe Technology Group Co., Ltd. Shift register unit and gate driver circuit
CN105118462A (zh) * 2015-09-21 2015-12-02 深圳市华星光电技术有限公司 扫描驱动电路及具有该电路的液晶显示装置
CN105139816A (zh) * 2015-09-24 2015-12-09 深圳市华星光电技术有限公司 栅极驱动电路
CN105139794A (zh) * 2015-09-08 2015-12-09 京东方科技集团股份有限公司 移位寄存电路及其驱动方法、扫描驱动电路、显示装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5391106B2 (ja) * 2010-02-25 2014-01-15 株式会社ジャパンディスプレイ 画素回路、液晶装置及び電子機器
TWI520493B (zh) * 2013-02-07 2016-02-01 友達光電股份有限公司 移位暫存電路以及削角波形產生方法
CN103489483A (zh) * 2013-09-02 2014-01-01 合肥京东方光电科技有限公司 移位寄存器单元电路、移位寄存器、阵列基板及显示设备
CN103761937B (zh) * 2014-01-27 2017-01-11 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及其驱动方法、显示装置
CN104361869A (zh) * 2014-10-31 2015-02-18 京东方科技集团股份有限公司 移位寄存器单元电路、移位寄存器、驱动方法及显示装置
CN104464605B (zh) * 2014-12-30 2017-12-08 上海中航光电子有限公司 一种移位寄存器及其驱动方法、栅极驱动电路及显示屏
CN105575349B (zh) * 2015-12-23 2018-03-06 武汉华星光电技术有限公司 Goa电路及液晶显示装置
CN105609137B (zh) * 2016-01-05 2019-06-07 京东方科技集团股份有限公司 移位寄存器、栅线集成驱动电路、阵列基板及显示装置

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030085754A1 (en) * 2001-11-02 2003-05-08 Samsung Electronics, Co., Ltd. Internal power voltage generating circuit
US20110158377A1 (en) * 2009-12-30 2011-06-30 Kuo-Hua Hsu Shift register circuit
US20150255031A1 (en) * 2013-09-22 2015-09-10 Boe Technology Group Co., Ltd. Shift register unit and gate driver circuit
CN104517653A (zh) * 2013-10-08 2015-04-15 友达光电股份有限公司 移位寄存器及包含其的多级移位寄存器电路
CN103996370A (zh) * 2014-05-30 2014-08-20 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
CN105139794A (zh) * 2015-09-08 2015-12-09 京东方科技集团股份有限公司 移位寄存电路及其驱动方法、扫描驱动电路、显示装置
CN105118462A (zh) * 2015-09-21 2015-12-02 深圳市华星光电技术有限公司 扫描驱动电路及具有该电路的液晶显示装置
CN105139816A (zh) * 2015-09-24 2015-12-09 深圳市华星光电技术有限公司 栅极驱动电路

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019100822A1 (zh) * 2017-11-27 2019-05-31 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN109841194A (zh) * 2017-11-27 2019-06-04 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN109841194B (zh) * 2017-11-27 2020-04-10 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN109785788A (zh) * 2019-03-29 2019-05-21 京东方科技集团股份有限公司 电平处理电路、栅极驱动电路及显示装置
CN112927643A (zh) * 2021-01-29 2021-06-08 合肥维信诺科技有限公司 栅极驱动电路、栅极驱动电路的驱动方法和显示面板

Also Published As

Publication number Publication date
CN105652535B (zh) 2018-09-11
WO2017124598A1 (zh) 2017-07-27
US9898990B2 (en) 2018-02-20
US20170323609A1 (en) 2017-11-09

Similar Documents

Publication Publication Date Title
CN105652535A (zh) 一种栅极驱动电路及显示面板
US10803823B2 (en) Shift register unit, gate driving circuit, and driving method
US10593286B2 (en) Shift register, gate driving circuit, display panel and driving method
KR102015396B1 (ko) 쉬프트 레지스터와 이의 구동방법
KR101613000B1 (ko) 시프트 레지스터 유닛 및 그 구동 방법, 시프트 레지스터 및 디스플레이 장치
KR102588078B1 (ko) 표시장치
US10049636B2 (en) Gate drive circuit and liquid crystal display device
KR20170102283A (ko) 액정 디스플레이 장치에 적용되는 게이트 구동 회로
US10043585B2 (en) Shift register unit, gate drive device, display device, and control method
KR101882435B1 (ko) 시프트 레지스터
KR101989721B1 (ko) 액정 디스플레이 장치 및 그 게이트 드라이버
KR20170096023A (ko) 액정 디스플레이 디바이스를 위한 goa 회로
US10825371B2 (en) Shift register, gate driving circuit, display panel and driving method
US10943517B2 (en) Shift register, method for driving the same, gate drive circuit and display device
JP2019537073A (ja) Goa駆動回路及び液晶表示装置
US10593245B2 (en) Shift register, gate driving circuit, display panel and driving method
KR20120065788A (ko) 쉬프트 레지스터 및 표시 장치
WO2019015267A1 (zh) 移位寄存器单元及其驱动方法、栅极驱动电路
US11069274B2 (en) Shift register unit, gate driving circuit, driving method and display apparatus
WO2016192178A1 (zh) 一种扫描驱动电路
US10490156B2 (en) Shift register, gate driving circuit and display panel
CN112331156B (zh) Goa电路及显示面板
WO2020107658A1 (zh) Goa电路和显示面板
US11341923B2 (en) Shift register unit, driving method thereof, gate driving circuit and display panel
TWI701657B (zh) 移位暫存器與相關的顯示裝置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant