TWI701657B - 移位暫存器與相關的顯示裝置 - Google Patents

移位暫存器與相關的顯示裝置 Download PDF

Info

Publication number
TWI701657B
TWI701657B TW108127051A TW108127051A TWI701657B TW I701657 B TWI701657 B TW I701657B TW 108127051 A TW108127051 A TW 108127051A TW 108127051 A TW108127051 A TW 108127051A TW I701657 B TWI701657 B TW I701657B
Authority
TW
Taiwan
Prior art keywords
transistor
terminal
control
voltage
node
Prior art date
Application number
TW108127051A
Other languages
English (en)
Other versions
TW202105358A (zh
Inventor
董哲維
林煒力
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to TW108127051A priority Critical patent/TWI701657B/zh
Priority to CN202010119112.4A priority patent/CN111312184B/zh
Application granted granted Critical
Publication of TWI701657B publication Critical patent/TWI701657B/zh
Publication of TW202105358A publication Critical patent/TW202105358A/zh

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements

Abstract

移位暫存器包含多級移位暫存單元。每級移位暫存單元包含第一電晶體、上拉控制電路、下拉電路、第一穩壓電路、與第一穩壓控制電路。第一電晶體的控制端、第一端、與第二端分別耦接於第一節點、接收主時脈訊號、與提供閘極訊號。上拉控制電路耦接於第一節點且依據第一控制訊號導通第一電晶體。下拉電路會將第一節點的電壓設置為第一參考電壓以關斷第一電晶體。第一穩壓電路依據第一穩壓控制電路提供的第一開關訊號穩定第一節點的電壓與閘極訊號。當第一電晶體導通時,第一穩壓控制電路輸出具有第一電壓準位的第二參考電壓作為第一開關訊號。當第一電晶體關斷時,第二參考電壓具有第二電壓準位。第一參考電壓介於第一電壓準位與第二電壓準位之間。

Description

移位暫存器與相關的顯示裝置
本揭示文件有關一種顯示裝置,尤指顯示裝置中一種適用於空乏型電晶體製程的移位暫存器。
高解析度或大尺寸的顯示裝置需要高驅動能力的移位暫存器以提供均勻的畫面,而若搭配窄邊技術框則能進一步提升使用者體驗。因此,同時具有體積小與反應速度快等優點的氧化銦鎵鋅(Indium Gallium Zinc Oxide,簡稱IGZO)電晶體受到廣泛利用。然而,IGZO電晶體大多為臨界電壓為負值的空乏型元件,使得以IGZO電晶體實現的移位暫存器往往具有漏電問題,進而可能使顯示裝置產生誤作動。
本揭示文件提供一種移位暫存器,其包含多級移位暫存單元。每一級移位暫存單元包含第一電晶體、上拉控制電路、下拉電路、第一穩壓電路、以及第一穩壓控制電路。第一電晶體包含第一端、第二端、以及控制端。 第一電晶體的控制端耦接於第一節點,第一電晶體的第一端用於接收主時脈訊號,第一電晶體的第二端用於提供閘極訊號。上拉控制電路耦接於第一節點,用於依據第一控制訊號導通第一電晶體。下拉電路用於將第一節點的電壓設置為第一參考電壓,以關斷第一電晶體。第一穩壓電路用於依據第一開關訊號穩定第一節點的電壓與第一電晶體的第二端的電壓。第一穩壓控制電路用於提供第一開關訊號。當第一電晶體導通時,第一穩壓控制電路輸出第二參考電壓作為第一開關訊號且第二參考電壓具有第一電壓準位。當第一電晶體關斷時,第二參考電壓具有第二電壓準位,且第一參考電壓介於第一電壓準位與第二電壓準位之間。
本揭示文件提供一種顯示裝置,其包含多個閘極線、控制電路、以及移位暫存器。多個閘極線耦接於多個畫素電路。控制電路用於提供多個主時脈訊號。移位暫存器用於提供多個閘極訊號至多個閘極線,且包含多級移位暫存單元。多級移位暫存單元分別耦接於多個閘極線,且每一級移位暫存單元包含第一電晶體、上拉控制電路、下拉電路、第一穩壓電路、以及第一穩壓控制電路。第一電晶體包含第一端、第二端、以及控制端。第一電晶體的控制端耦接於第一節點,第一電晶體的第一端用於接收多個主時脈訊號中一對應的主時脈訊號,第一電晶體的第二端用於提供多個閘極訊號中一對應的閘極訊號。上拉控制電路耦接於第一節點,用於依據第一控制訊號導通第一電 晶體。下拉電路用於將第一節點的電壓設置為第一參考電壓,以關斷第一電晶體。第一穩壓電路用於依據第一開關訊號穩定第一節點的電壓與第一電晶體的第二端的電壓。第一穩壓控制電路用於提供第一開關訊號。當第一電晶體導通時,第一穩壓控制電路輸出第二參考電壓作為第一開關訊號且第二參考電壓具有第一電壓準位。當第一電晶體關斷時,第二參考電壓具有第二電壓準位,且第一參考電壓介於第一電壓準位與第二電壓準位之間。
上述的移位暫存器與顯示裝置能避免漏電問題。
200、600、1100‧‧‧移位暫存器
100、210[1]~210[n]、300、500、610[1]~610[n]、700、900‧‧‧移位暫存單元
110、310‧‧‧上拉電路
120、320‧‧‧上拉控制電路
150a、330a‧‧‧第一穩壓控制電路
150b、330b‧‧‧第二穩壓控制電路
160a、340a‧‧‧第一穩壓電路
160b、340b‧‧‧第二穩壓電路
130、350‧‧‧下拉電路
360‧‧‧電壓產生電路
140、570‧‧‧重置電路
1000‧‧‧顯示裝置
1200‧‧‧源極驅動器
1300‧‧‧控制電路
GL1~GLn‧‧‧閘極線
DL1~DLn‧‧‧資料線
G[k]、G[k+m]、G[k-m]、G[1]~G[n]‧‧‧閘極訊號
S[k]、S[k+m]、S[k-m]、S[1]~S[n]‧‧‧移位訊號
HC1~HCm‧‧‧主時脈訊號
LC1‧‧‧第一副時脈訊號
LC2‧‧‧第二副時脈訊號
SW1‧‧‧第一開關訊號
SW2‧‧‧第二開關訊號
ST‧‧‧起始訊號
VSQ‧‧‧第一參考電壓
VSP‧‧‧第二參考電壓
VSG‧‧‧第三參考電壓
VGHP‧‧‧第四參考電壓
VGLP‧‧‧第五參考電壓
VGHD‧‧‧系統電壓
V1‧‧‧第一電壓準位
V2‧‧‧第二電壓準位
N1[k]、N1[k-2]‧‧‧第一節點
N2‧‧‧第二節點
N3‧‧‧第三節點
N4‧‧‧第四節點
Cs‧‧‧儲存電容
O1‧‧‧第一輸出端
O2‧‧‧第二輸出端
A1~A4、T1~T21‧‧‧電晶體
M1、M2、M3、M4‧‧‧曲線
P1‧‧‧第一時段
P2‧‧‧第二時段
第1圖為一移位暫存單元的功能方塊圖。
第2圖為依據本揭示文件一實施例的移位暫存器簡化後的功能方塊圖。
第3圖為依據本揭示文件一實施例的移位暫存單元的功能方塊圖。
第4圖為第3圖的移位暫存單元的控制訊號和節點電壓簡化後的波形示意圖。
第5圖為依據本揭示文件另一實施例的移位暫存單元的功能方塊圖。
第6圖為依據本揭示文件另一實施例的移位暫存器簡化後的功能方塊圖。
第7圖為依據本揭示文件又一實施例的移位暫存單元功能方塊圖。
第8圖為第7圖的移位暫存單元的控制訊號和節點電壓簡化後的波形示意圖。
第9圖為依據本揭示文件又一實施例的移位暫存單元的功能方塊圖。
第10圖為依據本揭示文件一實施例的顯示裝置簡化後的功能方塊圖。
第11圖為第9圖的移位暫存單元的模擬示意圖。
以下將配合相關圖式來說明本揭示文件的實施例。在圖式中,相同的標號表示相同或類似的元件或方法流程。
第1圖為一移位暫存單元100的功能方塊圖。移位暫存單元100包含上拉電路110與上拉控制電路120。上拉電路110包含第一節點N1[k]、第一輸出端O1、以及第二輸出端O2,其中第一輸出端O1和第二輸出端O2分別用於提供閘極訊號G[k]與移位訊號S[k]。當多個移位暫存單元100被應用於顯示裝置中時,閘極訊號G[k]可用於控制顯示裝置的畫素電路更新所儲存的資料電壓,而移位訊號S[k]則可用於通知某一對應的移位暫存單元100輸出其閘極訊號。上拉控制電路120會依據另一對應的移位暫存單元100的移位訊號S[k-4]將第一節點N1[k]的電壓設置為系統電 壓VGHD,以使上拉電路110致能而輸出主時脈訊號HC1作為閘極訊號G[k]與移位訊號S[k]。
移位暫存單元100還包含下拉電路130與重置電路140。下拉電路130用於依據前一級移位暫存單元100的移位訊號S[k-4]將第一節點N1[k]的電壓設置為第一參考電壓VSQ,以禁能上拉電路110。重置電路140用於依據起始訊號STV在前述顯示器的每一幀畫面開始時,重置第一節點N1[k]、第一輸出端O1、以及第二輸出端O2的電壓。
移位暫存單元100另包含第一穩壓控制電路150a、第二穩壓控制電路150b、第一穩壓電路160a、以及第二穩壓電路160b。第一穩壓控制電路150a相似於第二穩壓控制電路150b,差異在於,第一穩壓控制電路150a與第二穩壓控制電路150b分別是由第一副時脈訊號LC1與第二副時脈訊號LC2所驅動。第一穩壓電路160a與第二穩壓電路160b具有互相對應的元件與連接方式,在此不再贅述。
當上拉電路110致能時,第一穩壓控制電路150a和第二穩壓控制電路150b會輸出第一參考電壓VSQ,以禁能第一穩壓電路160a和第二穩壓電路160b。然而,第一穩壓電路160a和第二穩壓電路160b中用於穩壓第一節點N1[k]的電晶體會具有0V的閘極-源極偏壓,因而形成第一節點N1[k]的漏電路徑。相似地,下拉電路130與重置電路140中的電晶體亦會具有0V的閘極-源極偏壓,因而形成第一節點N1[k]的漏電路徑。
如此一來,上拉電路110中電晶體的導通程度 會降低,使得移位暫存單元100的驅動能力下降。
另一方面,當上拉電路110禁能時,第一穩壓控制電路150a和第二穩壓控制電路150b會分別輸出第一副時脈訊號LC1和第二副時脈訊號LC2以交替地致能第一穩壓電路160a與第二穩壓電路160b,進而穩定第一節點N1[k]、第一輸出端O1、以及第二輸出端O2的電壓。然而,第一穩壓控制電路150a與第二穩壓控制電路150b中的電晶體(例如,電晶體A1~A4)會具有0V的閘極-源極偏壓,進而使第一穩壓控制電路150a和第二穩壓控制電路150b無法輸出第一副時脈訊號LC1和第二副時脈訊號LC2的完整波形。
因此,第一穩壓電路160a與第二穩壓電路160b無法有效地穩定第一節點N1[k]的電壓,使得閘極訊號G[k]具有突波雜訊。
第2圖為依據本揭示文件一實施例的移位暫存器200簡化後的功能方塊圖。移位暫存器200用於接收主時脈訊號HC1~HCm、第一副時脈訊號LC1及/或第二副時脈訊號LC2、起始訊號ST、第一參考電壓VSQ、第二參考電壓VSP、以及第三參考電壓VSG。起始訊號ST是用於觸發移位暫存器200的移位暫存運作,以使移位暫存器200依序輸出多個閘極訊號G[1]~G[n]。另外,m、n為正整數而m小於n。
移位暫存器200包含移位暫存單元210[1]~210[n]。移位暫存單元210[1]~210[n]的每一者用 於輸出閘極訊號G[1]~G[n]中對應的一者。移位暫存單元210[1]~210[n]被劃分為m個群組,同一群組中的移位暫存單元以串聯的方式耦接且用於共同接收主時脈訊號HC1~HCm中對應的一者。
在本實施例中,同一群組的移位暫存單元之間相隔m級的移位暫存單元,且會依序觸發彼此的移位暫存運作。例如,第1級移位暫存單元210[1]會將閘極訊號G[1]輸出至移位暫存單元210[m+1],以觸發移位暫存單元210[m+1]進行移位暫存運作。又例如,第2級移位暫存單元210[2]會將閘極訊號G[2]輸出至移位暫存單元210[m+2],以觸發移位暫存單元210[m+2]進行移位暫存運作。依此類推,第m級移位暫存單元210[m]會將閘極訊號G[m]輸出至移位暫存單元210[m+m]。
另外,每個相位的第1級移位暫存單元(例如,移位暫存單元210[1]~210[m])的移位暫存運作則是由觸發訊號ST來進行觸發。
移位暫存器200能避免漏電以提升驅動能力,且能避免閘極訊號G[1]~G[n]產生突波雜訊。以下將配合第3圖至第8圖來進一步說明移位暫存器200的具體實施方式。
第3圖為依據本揭示文件一實施例的移位暫存單元300的功能方塊圖。第2圖的移位暫存單元210[1]~210[n]皆可用第3圖的移位暫存單元300來實現。為方便說明,第3圖的移位暫存單元300為第k級移位暫存單 元,其中k為正整數且k小於或等於n。移位暫存單元300包含上拉電路310與上拉控制電路320。上拉電路310包含第一電晶體T1、第一節點N1[k]、以及第一輸出端O1,其中第一輸出端O1用於提供閘極訊號G[k]。第一電晶體T1的第一端用於接收主時脈訊號HC1~HCm中對應的一者(例如,主時脈訊號HC1),第一電晶體T1的控制端耦接於第一節點N1[k],第一電晶體T1的第二端耦接於第一輸出端O1。
當第一節點N1[k]的電壓具有邏輯高準位時,第一電晶體T1會導通而使上拉電路310輸出主時脈訊號HC1作為閘極訊號G[k]。
上拉控制電路320耦接於第一節點N1[k],用於依據第一控制訊號將第一節點N1[k]的電壓設置為具有邏輯高準位的系統電壓VGHD,以導通第一電晶體T1。若上拉控制電路320是用於實現第2圖中的移位暫存單元210[1]~210[m](亦即,各群組中的第1級移位暫存單元),則第一控制訊號是起始訊號ST。若上拉控制電路320是用於實現第2圖中的移位暫存單元210[m+1]~210[n],則第一控制訊號是前m級的移位暫存單元300的閘極訊號G[k-m]。
上拉控制電路320包含第二電晶體T2和第三電晶體T3。第二電晶體T2的第一端用於接收系統電壓VGHD。第三電晶體T3的第一端耦接於第二電晶體T2的第二端,且第三電晶體T3的第二端耦接於第一節點N1[k]。另外,第二電晶體T2的控制端與第三電晶體T3的控制端共 同用於接收第一控制訊號(例如,閘極訊號G[k-m])。上拉控制電路320還包含儲存電容Cs,其中儲存電容Cs耦接於第一節點N1[k]和第一輸出端O1之間。
移位暫存單元300還包含第一穩壓控制電路330a與第一穩壓電路340a。第一穩壓控制電路330a用於提供第一開關訊號SW1至第一穩壓電路340a。第一穩壓電路340a則用於依據第一開關訊號SW1穩定第一節點N1[k]和第一輸出端O1的電壓。
第一穩壓控制電路330a包含第四電晶體T4、第五電晶體T5、第六電晶體T6、第七電晶體T7、第八電晶體T8、以及第九電晶體T9。第四電晶體T4的第一端用於接收第一副時脈訊號LC1,第四電晶體T4的第二端耦接於第二節點N2,第四電晶體T4的控制端則耦接於第三節點N3。第五電晶體T5的第一端耦接於第二節點N2,第五電晶體T5的第二端則用於接收第二參考電壓VSP。第六電晶體T6的第一端耦接於第三節點N3,第六電晶體T6的第二端用於接收第二參考電壓VSP,其中第六電晶體T6的控制端與第五電晶體T5的控制端耦接於前2級之移位暫存單元300的第一節點N1[k-2]。第七電晶體T7的第一端耦接於第二節點N2,第七電晶體T7的第二端用於接收第二參考電壓VSP。第八電晶體T8的第一端耦接於第三節點N3,第八電晶體T8的第二端用於接收第二參考電壓VSP,其中第八電晶體T8的控制端與第七電晶體T7的控制端耦接於第一節點N1[k]。第九電晶體T9的第一端與控制端用於接收第一副 時脈訊號LC1,第九電晶體T9的第二端則耦接於第三節點N3。
第一穩壓電路340a包含第十電晶體T10與第十一電晶體T11。第十電晶體T10的第一端耦接於第一輸出端O1,第十電晶體T10的第二端用於接收第三參考電壓VSG。第十一電晶體T11的第一端耦接於第一節點N1,第十一電晶體T11的第二端用於接收第一參考電壓VSQ。第十電晶體T10的控制端與第十一電晶體T11的控制端用於接收第一開關訊號SW1。
移位暫存單元300另包含下拉電路350。下拉電路350用於將第一節點N1[k]的電壓設置為具有邏輯低準位的第一參考電壓VSQ,以關斷第一電晶體T1。下拉電路350包含第十二電晶體T12、第十三電晶體T13、以及第十四電晶體T14。第十二電晶體T12的第一端耦接於第一節點N1[k]。第十二電晶體T12的第二端耦接於第四節點N4。第十三電晶體T13的第一端耦接於第二節點N4。第十三電晶體T13的第二端用於接收第一參考電壓VSQ。第十二電晶體T12的控制端和第十三電晶體T13的控制端用於接收第二控制訊號(例如,後m級移位暫存單元300的閘極訊號G[k+m])。第十四電晶體T14的第一端和控制端用於接收第三控制訊號(例如,閘極訊號G[k])。第十四電晶體T14的第二端耦接於第四節點N4。
移位暫存單元300另包含電壓產生電路360。電壓產生電路360耦接於第一穩壓控制電路330a和第一節點 N1[k],並用於提供第二參考電壓VSP至第一穩壓控制電路330a。電壓產生電路360會依據第一節點N1[k]的電壓變化決定第二參考電壓VSP的電壓準位。
電壓產生電路360包含第十五電晶體T15和第十六電晶體T16。第十五電晶體T15的第一端和控制端用於接收第四參考電壓VGHP,第十五電晶體T15的第二端用於提供第二參考電壓VSP。第十六電晶體T16的第一端耦接於第十五電晶體T15的第二端,第十六電晶體T16的第二端用於接收第五參考電壓VGLP,第十六電晶體T16的控制端耦接於第一節點N1[k]。
第4圖為第3圖的移位暫存單元300的控制訊號和節點電壓簡化後的波形示意圖。請同時參考第3圖和第4圖,當第一節點N1[k]的電壓被上拉控制電路320設置為系統電壓VGHD時,上拉電路310的第一電晶體T1和電壓產生電路360的第十六電晶體T16會導通。因此,電壓產生電路360會輸出第四參考電壓VGHP和第五參考電壓VGLP的分壓,以將具有第一電壓準位V1的第二參考電壓VSP提供至第一穩壓控制電路330a。
此時,第一穩壓控制電路330a輸出具有第一電壓準位V1的第二參考電壓VSP作為第一開關訊號SW1。由於第一電壓準位V1低於第一參考電壓VSQ與第三參考電壓VSG的電壓準位,第一穩壓電路340a的第十電晶體T10和第十一電晶體T11會具有小於0V的閘極-源極偏壓。
另外,下拉電路350中第十二電晶體T12與第 十三電晶體T13的疊接(Cascade)結構具有較大的等效電阻。當閘極訊號G[k]具有致能準位時,第十四電晶體T14會導通並使第十二電晶體T12具有小於0V的閘極-源極偏壓,以進一步增加前述的等效電阻。
因此,當第一節點N1[k]具有邏輯高準位時,第一穩壓電路340a與下拉電路350不會產生漏電流,進而確保了移位暫存單元300的驅動能力。
另一方面,當下拉電路350將第一節點N1[k]的電壓設置為第一參考電壓VSQ時,上拉電路310的第一電晶體T1和電壓產生電路360的第十六電晶體T16會關斷。因此,電壓產生電路360會輸出第四參考電壓VGHP以作為具有第二電壓準位V2的第二參考電壓VSP。
由於第二電壓準位V2高於第一參考電壓VSQ的電壓準位,第一穩壓控制電路330a的第五電晶體T5、第六電晶體T6、第七電晶體T7、以及第八電晶體T8會具有小於0V的閘極-源極偏壓,使得第一穩壓控制電路330a能輸出第一副時脈訊號LC1的完整波形作為第一開關訊號SW1。
因此,第一穩壓電路340a的第十電晶體T10和第十一電晶體T11會具有較大的導通程度,第一節點N1[k]和第一輸出端O1會分別被有效地穩定於第一參考電壓VSQ和第三參考電壓VSG,進而避免閘極訊號G[k]出現突波雜訊。
第5圖為依據本揭示文件一實施例的移位暫存 單元500的功能方塊圖。第2圖的移位暫存單元210[1]~210[n]皆可用第5圖的移位暫存單元500來實現。第5圖的移位暫存單元500相似於第3圖的移位暫存單元300,差異在於,第5圖的移位暫存單元500還包含第二穩壓控制電路330b、第二穩壓電路340b、以及重置電路570。在多級移位暫存單元500被應用於顯示器的一實施例中,重置電路570用於在顯示器的每一圖框畫面起始時,重置第一節點N1[k]與第一輸出端O1,以避免移位暫存單元500與顯示器誤作動。
重置電路570包含第十七電晶體T17和第十八電晶體T18。第十七電晶體T17的第一端耦接於第一輸出端O1,第十七電晶體T17的第二端用於接收第三參考電壓VSG。第十八電晶體T18的第一端耦接於第一節點N1[k],第十八電晶體T18的第二端用於接收第一參考電壓VSQ。第十七電晶體T17的控制端與第十八電晶體T18的控制端用於接收起始訊號ST。
第二穩壓控制電路330b用於提供第二開關訊號SW2至第二穩壓電路340b。第二穩壓電路340b則用於依據第二開關訊號SW2穩壓第一節點N1[k]與第一輸出端O1。第二穩壓控制電路330b與第一穩壓控制電路330a具有互相對應的元件與連接方式,差異在於,第二穩壓控制電路330b的第四電晶體T4和第九電晶體T9的第一端是用於接收第二副時脈訊號LC2。第一穩壓電路340a與第二穩壓電路340b具有互相對應的元件與連接方式,為簡潔起見, 在此不重複贅述。
第一副時脈訊號LC1和第二副時脈訊號LC2互為反相訊號。因此,當第一電晶體T1關斷時,第一穩壓電路340a與第二穩壓電路340b會交替地運作,以減輕移位暫存單元500的元件老化速度。在一實施例中,第一副時脈訊號LC1和第二副時脈訊號LC2的一個週期包含數十至數百個圖框時間(frame time)。
移位暫存單元500亦可依據前述第4圖中的控制訊號波形進行運作。因此,當第一節點N1[k]被上拉控制電路320設置為系統電壓VGHD而使第一電晶體T1導通時,第一穩壓控制電路330a和第二穩壓控制電路330b都會輸出具有第一電壓準位V1的第二參考電壓VSP,以分別作為第一開關訊號SW1和第二開關訊號SW2。前述移位暫存單元300的其餘連接方式、元件、實施方式以及優點,皆適用於移位暫存單元500,為簡潔起見,在此不重複贅述。
在一實施例中,移位暫存單元500的第二穩壓控制電路330b和第二穩壓電路340b可以被省略,以縮小電路面積。
在另一實施例中,移位暫存單元500的重置電路570可以被省略,以縮小電路面積。
第6圖為依據本揭示文件一實施例的移位暫存器600簡化後的功能方塊圖。第6圖的移位暫存器600相似於第2圖的移位暫存器200,差異在於,移位暫存器600會依序輸出多個移位訊號S[1]~S[n],以依序致能移位暫存器 600中的n級移位暫存單元610[1]~610[n]。移位暫存單元610[1]~610[n]分別用於輸出移位訊號S[1]~S[n]中對應的一者。
例如,第1級移位暫存單元610[1]會將移位訊號S[1]輸出至移位暫存單元610[m+1],以觸發移位暫存單元610[m+1]進行移位暫存運作。又例如,第2級移位暫存單元610[2]會將移位訊號S[2]輸出至移位暫存單元610[m+2],以觸發移位暫存單元610[m+2]進行移位暫存運作。依此類推,第m級移位暫存單元610[m]會將移位訊號S[m]輸出至移位暫存單元610[m+m]。
第7圖為依據本揭示文件一實施例的移位暫存單元700功能方塊圖。第6圖的移位暫存單元610[1]~610[n]皆可用第7圖的移位暫存單元700來實現。為方便說明,第7圖的移位暫存單元700為第k級移位暫存單元,其中k為正整數且k小於或等於n。第7圖的移位暫存單元700相似於第3圖的移位暫存單元300,差異在於,第7圖的移位暫存單元700的上拉電路310還包含第十九電晶體T19和第二輸出端O2。
第十九電晶體T19的第一端用於接收主時脈訊號HC1~HCm中對應的一者(例如,主時脈訊號HC1)。第十九電晶體T19的控制端耦接於第一節點N1[k]。第十九電晶體T19的第二端耦接於第二輸出端O2。第二輸出端O2用於提供移位訊號S[k]至後m級移位暫存單元700(亦即,第k+m級的移位暫存單元700),而後m級移位暫存單元700會 以上拉控制電路320接收移位訊號S[k],以作為後m級移位暫存單元700的第一控制訊號。
換言之,第7圖的移位暫存單元700的上拉控制電路320,是以第k-m級的移位暫存單元700的移位訊號S[k-m]作為第一控制訊號。
第7圖的移位暫存單元700與第3圖的移位暫存單元300的另一項差異在於,第7圖的移位暫存單元700的第一穩壓電路340a還包含第二十電晶體T20。第二十電晶體T20的第一端耦接於第二輸出端O2。第二十電晶體T20的第二端用於接收第一參考電壓VSQ。第二十電晶體T20的控制端用於接收第一開關訊號SW1。
第7圖的移位暫存單元700與第3圖的移位暫存單元300的又一項差異在於,第7圖的移位暫存單元700的下拉電路350的第十二電晶體T12和第十三電晶體T13的控制端,是以第k+m級的移位暫存單元700的移位訊號S[k+m]作為第二控制訊號,且第十四電晶體T14的第一端和控制端是以移位訊號S[k]作為第三控制訊號。
第8圖為第7圖的移位暫存單元700的控制訊號和節點電壓簡化後的波形示意圖。由第8圖可知,移位訊號S[k]和閘極訊號G[k]會具有相同的相位。移位暫存單元700的移位訊號S[k]用於驅動其他級的移位暫存單元700。另一方面,移位暫存單元700的閘極訊號G[k]可以只用於驅動顯示裝置中的畫素電路,而不用於驅動的其他級的移位暫存單元700。
因此,移位暫存單元700的第一輸出端O1只會看到顯示裝置之主動區內的等效負載,使得移位暫存單元700適用於高解析度或大尺寸的顯示裝置。前述移位暫存單元300的其餘連接方式、元件、實施方式以及優點,皆適用於移位暫存單元700,為簡潔起見,在此不重複贅述。
第9圖為依據本揭示文件一實施例的移位暫存單元900的功能方塊圖。第6圖的移位暫存單元610[1]~610[n]皆可用第9圖的移位暫存單元900來實現。第9圖的移位暫存單元900相似於第7圖的移位暫存單元700,差異在於,第9圖的移位暫存單元900還包含重置電路570、第二穩壓控制電路330b、以及第二穩壓電路340b。
第9圖的重置電路570相似於第5圖的重置電路570,差異在於第9圖的重置電路570還包含第二十一電晶體T21。第二十一電晶體T21的第一端耦接於第二輸出端O2。第二十一電晶體T21的第二端用於接收第一參考電壓VSQ。第二十一電晶體T21的控制端用於接收起始訊號ST。第9圖的第二穩壓控制電路330b與第一穩壓控制電路330a具有互相對應的元件與連接方式,差異在於,第二穩壓控制電路330b的第四電晶體T4和第九電晶體T9的第一端是用於接收第二副時脈訊號LC2。第9圖的第一穩壓電路340a與第二穩壓電路340b具有互相對應的元件與連接方式,為簡潔起見,在此不重複贅述。
移位暫存單元900亦可依據前述第8圖中的控制訊號波形進行運作。因此,當第一電晶體T1導通時,第 一穩壓控制電路330a和第二穩壓控制電路330b都會輸出具有第一電壓準位V1的第二參考電壓VSP,以分別作為第一開關訊號SW1和第二開關訊號SW2。前述移位暫存單元700的其餘連接方式、元件、實施方式以及優點,皆適用於移位暫存單元900,為簡潔起見,在此不重複贅述。
在一實施例中,移位暫存單元900的第二穩壓控制電路330b和第二穩壓電路340b可以被省略,以縮小電路面積。
在另一實施例中,移位暫存單元900的重置電路570可以被省略,以縮小電路面積。
實作上,上述的第一電晶體T1至第二十一電晶體T21可以用各種合適種類的N型電晶體來實現,例如薄膜電晶體(Thin-film transistor)或是金氧半場效電晶體(MOSFET)等等。
在某些實施例中,上述的第一電晶體T1至第二十一電晶體T21也可以利用P型電晶體來實現。在此情況下,上述多個實施例中的移位暫存單元的控制訊號與節點電壓的波形,會對應地反相於第4圖或第8圖中的波形。例如,第二參考電壓VSP的第一電壓準位V1會高於第一參考電壓VSQ的電壓準位,而第二參考電壓VSP的第二電壓準位V2會低於第一參考電壓VSQ的電壓準位。
上述多個實施例中的電壓產生電路360亦可設置於其他外部電路之中,而無需設置於每級移位暫存單元之中,以縮小顯示器的邊框厚度。前述的外部電路可以是 顯示裝置的時序控制器(Timing Controller,簡稱TCON)或是面板驅動暨觸控整合晶片(Touch and Display Driver Integration,簡稱TDDI)。
第10圖為依據本揭示文件一實施例的顯示裝置1000簡化後的功能方塊圖。顯示裝置1000包含多個畫素電路PX、多個閘極線GL1~GLn、移位暫存器1100、源極驅動器1200、多個資料線DL1~DLn、以及控制電路1300。多個畫素PX分別設置於資料線DL1~DLn和閘極線GL1~GLn的交點。為使圖面簡潔而易於說明,顯示裝置100中的其他元件與連接關係並未繪示於第1圖中。
移位暫存器1100可以由第2圖的移位暫存器200或第6圖的移位暫存器600來實現。換言之,移位暫存器1100包含多個移位暫存單元300、移位暫存單元500、移位暫存單元700、或移位暫存單元900。移位暫存器1100會將閘極訊號G[1]~G[n]分別提供至閘極線GL1~GLn。每個畫素PX經由閘極線GL1~GLn中對應的一者接收閘極訊號G[1]~G[n]中對應的一者,並由資料線DL1~DLn中對應的一者接收資料訊號,以進行資料寫入、內部元件特性補償、及/或發光等等運作。
控制電路1300用於提供起始訊號ST、主時脈訊號HC1~HCm、第一副時脈訊號LC1、第二副時脈訊號LC2、第一參考電壓VSQ、第二參考電壓VSP、第三參考電壓VSG、第四參考電壓VGHP、第五參考電壓VGLP、及/或系統電壓VGHD至閘極驅動器1100。
實作上,顯示裝置100可以是液晶顯示器、有機發光二極體(Organic Light-Emitting Diode,OLED)顯示器、或是微發光二極體(Micro LED)顯示器。
第11圖為第9圖的移位暫存單元900的模擬示意圖。在此實施例中,移位暫存單元900中的電晶體皆為空乏型元件。曲線M1、曲線M2、曲線M3、以及曲線M4分別代表第一節點N1[k]的電壓、閘級訊號G[k]、移位訊號S[k]、以及第二參考電壓VSP的電壓波形。由第11圖可知,第一節點N1[k]的電壓可被穩定維持於預設的電壓準位而不會漏電。因此,閘級訊號G[k]與移位訊號S[k]亦可被穩定維持於邏輯高準位。
綜上所述,上述多個實施例中的移位暫存單元會利用小於0V的閘極-源極偏壓來防止漏電。因此,上述多個實施例中的移位暫存單元不僅適用於增強型(Enhancement Mode)電晶體製程,也適用於空乏型(Depletion Mode)電晶體製程,因而具有高度的應用彈性。
在說明書及申請專利範圍中使用了某些詞彙來指稱特定的元件。然而,所屬技術領域中具有通常知識者應可理解,同樣的元件可能會用不同的名詞來稱呼。說明書及申請專利範圍並不以名稱的差異做為區分元件的方式,而是以元件在功能上的差異來做為區分的基準。在說明書及申請專利範圍所提及的「包含」為開放式的用語,故應解釋成「包含但不限定於」。另外,「耦接」在此包含任何直接及間接的連接手段。因此,若文中描述第一元 件耦接於第二元件,則代表第一元件可通過電性連接或無線傳輸、光學傳輸等訊號連接方式而直接地連接於第二元件,或者通過其他元件或連接手段間接地電性或訊號連接至該第二元件。
在此所使用的「及/或」的描述方式,包含所列舉的其中之一或多個項目的任意組合。另外,除非說明書中特別指明,否則任何單數格的用語都同時包含複數格的涵義。
以上僅為本揭示文件的較佳實施例,凡依本揭示文件請求項所做的均等變化與修飾,皆應屬本揭示文件的涵蓋範圍。
300‧‧‧移位暫存單元
310‧‧‧上拉電路
320‧‧‧上拉控制電路
330a‧‧‧第一穩壓控制電路
340a‧‧‧第一穩壓電路
350‧‧‧下拉電路
360‧‧‧電壓產生電路
G[k]、G[k+m]、G[k-m]‧‧‧閘極訊號
HC1‧‧‧主時脈訊號
LC1‧‧‧第一副時脈訊號
SW1‧‧‧第一開關訊號
VSQ‧‧‧第一參考電壓
VSP‧‧‧第二參考電壓
VSG‧‧‧第三參考電壓
VGHP‧‧‧第四參考電壓
VGLP‧‧‧第五參考電壓
VGHD‧‧‧系統電壓
N1[k]、N1[k-2]‧‧‧第一節點
N2‧‧‧第二節點
N3‧‧‧第三節點
N4‧‧‧第四節點
Cs‧‧‧儲存電容
T1~T16‧‧‧電晶體
O1‧‧‧第一輸出端

Claims (18)

  1. 一種移位暫存器,包含:多級移位暫存單元,其中每一級移位暫存單元包含:一第一電晶體,包含一第一端、一第二端、以及一控制端,其中該第一電晶體的該控制端耦接於一第一節點,該第一電晶體的該第一端用於接收一主時脈訊號,該第一電晶體的該第二端用於提供一閘極訊號;一上拉控制電路,耦接於該第一節點,用於依據一第一控制訊號導通該第一電晶體;一下拉電路,用於將該第一節點的電壓設置為一第一參考電壓,以關斷該第一電晶體;一第一穩壓電路,用於依據一第一開關訊號穩定該第一節點的電壓與該閘極訊號;以及一第一穩壓控制電路,用於提供該第一開關訊號,其中當該第一電晶體導通時,該第一穩壓控制電路輸出一第二參考電壓作為該第一開關訊號且該第二參考電壓具有一第一電壓準位,當該第一電晶體關斷時,該第二參考電壓具有一第二電壓準位,且該第一參考電壓介於該第一電壓準位與該第二電壓準位之間,其中該上拉控制電路更包含:一第二電晶體,包含一第一端、一第二端、以及一控制端,其中該第二電晶體的該第一端用於接收一 系統電壓;一第三電晶體,包含一第一端、一第二端、以及一控制端,其中該第三電晶體的該第一端耦接於該第二電晶體的該第二端,該第三電晶體的該第二端耦接於該第一節點;以及一儲存電容,耦接於該第一節點和該第一電晶體的該第二端之間;其中該第二電晶體的該控制端與該第三電晶體的該控制端用於接收該第一控制訊號。
  2. 如請求項1的移位暫存器,其中該移位暫存單元的該第一穩壓控制電路包含:一第四電晶體,包含一第一端、一第二端、以及一控制端,其中該第四電晶體的該第一端用於接收一第一副時脈訊號,該第四電晶體的該第二端耦接於一第二節點,該第四電晶體的該控制端耦接於一第三節點;一第五電晶體,包含一第一端、一第二端、以及一控制端,該第五電晶體的該第一端耦接於該第二節點,該第五電晶體的該第二端用於接收該第二參考電壓;一第六電晶體,包含一第一端、一第二端、以及一控制端,該第六電晶體的該第一端耦接於該第三節點,該第六電晶體的該第二端用於接收該第二參考電壓,該第六電晶體的該控制端與該第五電晶體的該控制端耦接於一對應的移位暫存單元的該第一節點; 一第七電晶體,包含一第一端、一第二端、以及一控制端,該第七電晶體的該第一端耦接於該第二節點,該第七電晶體的該第二端用於接收該第二參考電壓;一第八電晶體,包含一第一端、一第二端、以及一控制端,該第八電晶體的該第一端耦接於該第三節點,該第八電晶體的該第二端用於接收該第二參考電壓,該第八電晶體的該控制端與該第七電晶體的該控制端耦接於該第一節點;以及一第九電晶體,包含一第一端、一第二端、以及一控制端,該第九電晶體的該第一端與該第九電晶體的該控制端用於接收該第一副時脈訊號,該第九電晶體的該第二端耦接於該第三節點。
  3. 如請求項1的移位暫存器,其中該移位暫存單元的該第一穩壓電路包含:一第十電晶體,包含一第一端、一第二端、以及一控制端,其中該第十電晶體的該第一端耦接於該第一電晶體的該第二端,該第十電晶體的該第二端用於接收一第三參考電壓;以及一第十一電晶體,包含一第一端、一第二端、以及一控制端,其中該第十一電晶體的該第一端耦接於該第一節點,該第十一電晶體的該第二端用於接收該第一參考電壓;其中該第十電晶體的該控制端與該第十一電晶體的 該控制端用於接收該第一開關訊號。
  4. 如請求項1的移位暫存器,其中該移位暫存單元的該下拉電路包含:一第十二電晶體,包含一第一端、一第二端、以及一控制端,其中該第十二電晶體的該第一端耦接於該第一節點,該第十二電晶體的該第二端耦接於一第四節點;一第十三電晶體,包含一第一端、一第二端、以及一控制端,其中該第十三電晶體的該第一端耦接於該第四節點,該第十三電晶體的該第二端用於接收該第一參考電壓,其中該第十二電晶體的該控制端和該第十三電晶體的該控制端用於接收一第二控制訊號;以及一第十四電晶體,包含一第一端、一第二端、以及一控制端,其中該第十四電晶體的該第一端和該第十四電晶體的該控制端用於接收一第三控制訊號,該第十四電晶體的該第二端耦接於該第四節點。
  5. 如請求項1的移位暫存器,其中該移位暫存單元另包含:一電壓產生電路,耦接於該第一穩壓控制電路和該第一節點,用於接收一第四參考電壓和一第五參考電壓;其中當該第一電晶體導通時,該電壓產生電路會輸出該第四參考電壓和該第五參考電壓的分壓,以提供具有該第一電壓準位的該第二參考電壓, 其中當該第一電晶體關斷時,該電壓產生電路輸出該第四參考電壓作為具有該第二電壓準位的該第二參考電壓。
  6. 如請求項1的移位暫存器,其中該移位暫存單元另包含一重置電路,其中該重置電路包含:一第十七電晶體,包含一第一端、一第二端、以及一控制端,其中該第十七電晶體的該第一端耦接於該第一電晶體的該第二端,該第十七電晶體的該第二端用於接收一第三參考電壓;以及一第十八電晶體,包含一第一端、一第二端、以及一控制端,其中該第十八電晶體的該第一端耦接於該第一節點,該第十八電晶體的該第二端用於接收該第一參考電壓;其中該第十七電晶體的該控制端與該第十八電晶體的該控制端用於接收一起始訊號。
  7. 如請求項1的移位暫存器,其中該移位暫存單元另包含:一第二穩壓控制電路,用於提供一第二開關訊號;以及一第二穩壓電路,用於依據該第二控制訊號穩壓該第一節點與該第一電晶體的該第二端,其中當該第一電晶體導通時,該第二穩壓控制電路輸出該第二參考電壓作為該 第二開關訊號,其中當該第一電晶體關斷時,該第一穩壓電路與該第二穩壓電路交替地穩壓該第一節點與該第一電晶體的該第二端。
  8. 如請求項1的移位暫存器,其中該移位暫存單元另包含:一第十九電晶體,包含一第一端、一第二端、以及一控制端,其中該第十九電晶體的該第一端用於接收該主時脈訊號,該第十九電晶體的該第二端用於提供一移位訊號至該多個移位暫存單元中一對應的移位暫存單元的該上拉控制電路以作為該對應的移位暫存單元的該第一控制訊號,該第十九電晶體的該控制端耦接於該第一節點。
  9. 如請求項8的移位暫存器,其中該移位暫存單元的該第一穩壓電路還用於依據該第一開關訊號穩壓該第十九電晶體的該第二端,且該第一穩壓電路包含:一第四電晶體,包含一第一端、一第二端、以及一控制端,其中該第四電晶體的該第一端耦接於該第一電晶體的該第二端,該第四電晶體的該第二端用於接收一第三參考電壓;一第五電晶體,包含一第一端、一第二端、以及一控制端,其中該第五電晶體的該第一端耦接於該第一節點,該第五電晶體的該第二端用於接收該第一參考電壓;以及 一第二十電晶體,包含一第一端、一第二端、以及一控制端,其中該第二十電晶體的該第一端耦接於該第十九電晶體的該第二端,該第二十電晶體的該第二端用於接收該第一參考電壓;其中該第四電晶體的該控制端、該第五電晶體的該控制端、以及該第二十電晶體的該控制端用於接收該第一開關訊號。
  10. 一種顯示裝置,包含:多個閘極線,耦接於多個畫素電路;一控制電路,用於提供多個主時脈訊號;以及一移位暫存器,用於提供多個閘極訊號至該多個閘極線,且包含多級移位暫存單元,其中該多級移位暫存單元分別耦接於該多個閘極線,且每一級移位暫存單元包含:一第一電晶體,包含一第一端、一第二端、以及一控制端,其中該第一電晶體的該控制端耦接於一第一節點,該第一電晶體的該第一端用於接收該多個主時脈訊號中一對應的主時脈訊號,該第一電晶體的該第二端用於提供該多個閘極訊號中一對應的閘極訊號;一上拉控制電路,耦接於該第一節點,用於依據一第一控制訊號導通該第一電晶體;一下拉電路,用於將該第一節點的電壓設置為一第一參考電壓,以關斷該第一電晶體; 一第一穩壓電路,用於依據一第一開關訊號穩壓該第一節點的電壓與該閘極訊號;以及一第一穩壓控制電路,用於提供該第一開關訊號,其中當該第一電晶體導通時,該第一穩壓控制電路輸出一第二參考電壓作為該第一開關訊號且該第二參考電壓具有一第一電壓準位,當該第一電晶體關斷時,該第二參考電壓具有一第二電壓準位,且該第一參考電壓介於該第一電壓準位與該第二電壓準位之間,其中該上拉控制電路更包含:一第二電晶體,包含一第一端、一第二端、以及一控制端,其中該第二電晶體的該第一端用於接收一系統電壓;一第三電晶體,包含一第一端、一第二端、以及一控制端,其中該第三電晶體的該第一端耦接於該第二電晶體的該第二端,該第三電晶體的該第二端耦接於該第一節點;以及一儲存電容,耦接於該第一節點和該第一電晶體的該第二端之間;其中該第二電晶體的該控制端與該第三電晶體的該控制端用於接收該第一控制訊號。
  11. 如請求項10的顯示裝置,其中該第一穩壓控制電路包含:一第四電晶體,包含一第一端、一第二端、以及一控 制端,其中該第四電晶體的該第一端用於接收一第一副時脈訊號,該第四電晶體的該第二端耦接於一第二節點,該第四電晶體的該控制端耦接於一第三節點;一第五電晶體,包含一第一端、一第二端、以及一控制端,該第五電晶體的該第一端耦接於該第二節點,該第五電晶體的該第二端用於接收該第二參考電壓;一第六電晶體,包含一第一端、一第二端、以及一控制端,該第六電晶體的該第一端耦接於該第三節點,該第六電晶體的該第二端用於接收該第二參考電壓,該第六電晶體的該控制端與該第五電晶體的該控制端耦接於一對應的移位暫存單元的該第一節點;一第七電晶體,包含一第一端、一第二端、以及一控制端,該第七電晶體的該第一端耦接於該第二節點,該第七電晶體的該第二端用於接收該第二參考電壓;一第八電晶體,包含一第一端、一第二端、以及一控制端,該第八電晶體的該第一端耦接於該第三節點,該第八電晶體的該第二端用於接收該第二參考電壓,該第八電晶體的該控制端與該第七電晶體的該控制端耦接於該第一節點;以及一第九電晶體,包含一第一端、一第二端、以及一控制端,該第九電晶體的該第一端與該第九電晶體的該控制端用於接收該第一副時脈訊號,該第九電晶體的該第二端耦接於該第三節點。
  12. 如請求項10的顯示裝置,其中該第一穩壓電路包含:一第十電晶體,包含一第一端、一第二端、以及一控制端,其中該第十電晶體的該第一端耦接於該第一電晶體的該第二端,該第十電晶體的該第二端用於接收一第三參考電壓;以及一第十一電晶體,包含一第一端、一第二端、以及一控制端,其中該第十一電晶體的該第一端耦接於該第一節點,該第十一電晶體的該第二端用於接收該第一參考電壓;其中該第十電晶體的該控制端與該第十一電晶體的該控制端用於接收該第一開關訊號。
  13. 如請求項10的顯示裝置,其中該下拉電路包含:一第十二電晶體,包含一第一端、一第二端、以及一控制端,其中該第十二電晶體的該第一端耦接於該第一節點,該第十二電晶體的該第二端耦接於一第四節點;一第十三電晶體,包含一第一端、一第二端、以及一控制端,其中該第十三電晶體的該第一端耦接於該第四節點,該第十三電晶體的該第二端用於接收該第一參考電壓,其中該第十二電晶體的該控制端和該第十三電晶體的該控制端用於接收一第二控制訊號;以及一第十四電晶體,包含一第一端、一第二端、以及一 控制端,其中該第十四電晶體的該第一端和該第十四電晶體的該控制端用於接收一第三控制訊號,該第十四電晶體的該第二端耦接於該第四節點。
  14. 如請求項10的顯示裝置,其中該移位暫存單元另包含:一電壓產生電路,耦接於該第一穩壓控制電路和該第一節點,用於接收一第四參考電壓和一第五參考電壓;其中當該第一電晶體導通時,該電壓產生電路會輸出該第四參考電壓和該第五參考電壓的分壓,以提供具有該第一電壓準位的該第二參考電壓,其中當該第一電晶體關斷時,該電壓產生電路輸出該第四參考電壓作為具有該第二電壓準位的該第二參考電壓。
  15. 如請求項10的顯示裝置,其中該移位暫存單元另包含一重置電路,其中該重置電路包含:一第十七電晶體,包含一第一端、一第二端、以及一控制端,其中該第十七電晶體的該第一端耦接於該第一電晶體的該第二端,該第十七電晶體的該第二端用於接收一第三參考電壓;以及一第十八電晶體,包含一第一端、一第二端、以及一控制端,其中該第十八電晶體的該第一端耦接於該第一節點,該第十八電晶體的該第二端用於接收該第一參考電 壓;其中該第十七電晶體的該控制端與該第十八電晶體的該控制端用於接收一起始訊號。
  16. 如請求項10的顯示裝置,其中該移位暫存單元另包含:一第二穩壓控制電路,用於提供一第二開關訊號;以及一第二穩壓電路,用於依據該第二控制訊號穩壓該第一節點與該第一電晶體的該第二端,其中當該第一電晶體導通時,該第二穩壓控制電路輸出該第二參考電壓作為該第二開關訊號,其中當該第一電晶體關斷時,該第一穩壓電路與該第二穩壓電路交替地穩壓該第一節點與該第一電晶體的該第二端。
  17. 如請求項10的顯示裝置,其中該移位暫存單元另包含:一第十九電晶體,包含一第一端、一第二端、以及一控制端,其中該第十九電晶體的該第一端用於接收該主時脈訊號,該第十九電晶體的該第二端用於提供一移位訊號至該多個移位暫存單元中一對應的移位暫存單元的該上拉控制電路以作為該對應的移位暫存單元的該第一控制訊號,該第十九電晶體的該控制端耦接於該第一節點。
  18. 如請求項17的顯示裝置,其中該第一穩壓電路還用於依據該第一開關訊號穩壓該第十九電晶體的該第二端,且該第一穩壓電路包含:一第四電晶體,包含一第一端、一第二端、以及一控制端,其中該第四電晶體的該第一端耦接於該第一電晶體的該第二端,該第四電晶體的該第二端用於接收一第三參考電壓;一第五電晶體,包含一第一端、一第二端、以及一控制端,其中該第五電晶體的該第一端耦接於該第一節點,該第五電晶體的該第二端用於接收該第一參考電壓;以及一第二十電晶體,包含一第一端、一第二端、以及一控制端,其中該第二十電晶體的該第一端耦接於該第十九電晶體的該第二端,該第二十電晶體的該第二端用於接收該第一參考電壓;其中該第四電晶體的該控制端、該第五電晶體的該控制端、以及該第二十電晶體的該控制端用於接收該第一開關訊號。
TW108127051A 2019-07-30 2019-07-30 移位暫存器與相關的顯示裝置 TWI701657B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW108127051A TWI701657B (zh) 2019-07-30 2019-07-30 移位暫存器與相關的顯示裝置
CN202010119112.4A CN111312184B (zh) 2019-07-30 2020-02-26 移位暂存器与相关的显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW108127051A TWI701657B (zh) 2019-07-30 2019-07-30 移位暫存器與相關的顯示裝置

Publications (2)

Publication Number Publication Date
TWI701657B true TWI701657B (zh) 2020-08-11
TW202105358A TW202105358A (zh) 2021-02-01

Family

ID=71147809

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108127051A TWI701657B (zh) 2019-07-30 2019-07-30 移位暫存器與相關的顯示裝置

Country Status (2)

Country Link
CN (1) CN111312184B (zh)
TW (1) TWI701657B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI743984B (zh) * 2020-09-10 2021-10-21 友達光電股份有限公司 驅動方法及顯示裝置
CN111968571B (zh) * 2020-09-15 2021-12-24 合肥京东方显示技术有限公司 移位寄存器及其防漏电控制方法、栅极驱动电路

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201514959A (zh) * 2013-10-03 2015-04-16 Au Optronics Corp 閘極驅動電路
US20170372654A1 (en) * 2016-06-27 2017-12-28 Lg Display Co., Ltd. Display device and method of operating the same
US20180366067A1 (en) * 2017-06-15 2018-12-20 Lg Display Co., Ltd. Shift register and display apparatus including the same
US20190114952A1 (en) * 2017-10-13 2019-04-18 Boe Technology Group Co., Ltd. Shift register unit, gate driving circuit and display device

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150102990A1 (en) * 2013-10-12 2015-04-16 Shenzhen China Star Optoelectronics Technology Co. Ltd. Gate driving circuit, and array substrate and display panel thereof
CN104157259B (zh) * 2014-09-10 2016-06-22 深圳市华星光电技术有限公司 基于igzo制程的栅极驱动电路
CN104157260B (zh) * 2014-09-10 2016-09-28 深圳市华星光电技术有限公司 基于igzo制程的栅极驱动电路
CN106328084A (zh) * 2016-10-18 2017-01-11 深圳市华星光电技术有限公司 Goa驱动电路及液晶显示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201514959A (zh) * 2013-10-03 2015-04-16 Au Optronics Corp 閘極驅動電路
US20170372654A1 (en) * 2016-06-27 2017-12-28 Lg Display Co., Ltd. Display device and method of operating the same
US20180366067A1 (en) * 2017-06-15 2018-12-20 Lg Display Co., Ltd. Shift register and display apparatus including the same
US20190114952A1 (en) * 2017-10-13 2019-04-18 Boe Technology Group Co., Ltd. Shift register unit, gate driving circuit and display device

Also Published As

Publication number Publication date
TW202105358A (zh) 2021-02-01
CN111312184A (zh) 2020-06-19
CN111312184B (zh) 2021-07-20

Similar Documents

Publication Publication Date Title
KR102015396B1 (ko) 쉬프트 레지스터와 이의 구동방법
TWI404036B (zh) 液晶顯示器
TWI534781B (zh) Scan drive circuit and organic light emitting display
US9997101B2 (en) Gate scan circuit, driving method thereof and gate scan cascade circuit
WO2018129932A1 (zh) 移位寄存器单元电路及其驱动方法、栅极驱动电路和显示装置
US9830856B2 (en) Stage circuit including a controller, drivers, and output units and scan driver using the same
US8929506B2 (en) Shift register, driving circuit, and display apparatus
US9728147B2 (en) GOA circuit of LTPS semiconductor TFT
US9489907B2 (en) Gate driver circuit basing on IGZO process
US9583065B2 (en) Gate driver and display device having the same
US11094239B2 (en) Shift register and driving method thereof, gate driving circuit and display device
US20160064098A1 (en) Shift register unit, method for driving the same, shift register and display device
KR20170096023A (ko) 액정 디스플레이 디바이스를 위한 goa 회로
US10043585B2 (en) Shift register unit, gate drive device, display device, and control method
WO2016037380A1 (zh) 基于igzo制程的栅极驱动电路
KR20170102283A (ko) 액정 디스플레이 장치에 적용되는 게이트 구동 회로
US9640124B2 (en) GOA circuit based on LTPS semiconductor TFT
US10297203B2 (en) Scanning driving circuit and flat display apparatus having the scanning driving circuit
US9524689B2 (en) Scan driving circuit for oxide semiconductor thin film transistor
US10319324B2 (en) Shift registers, driving methods, gate driving circuits and display apparatuses with reduced shift register output signal voltage switching time
WO2016138734A1 (zh) 移位寄存器及其驱动方法、栅极驱动电路
WO2019015267A1 (zh) 移位寄存器单元及其驱动方法、栅极驱动电路
WO2018161523A1 (zh) 移位寄存器、栅极驱动电路、显示面板及驱动方法
TWI521495B (zh) 顯示面板、閘極驅動器與控制方法
TWI701657B (zh) 移位暫存器與相關的顯示裝置