CN105226046A - 金属层-绝缘层-金属层电容器及其制作方法 - Google Patents

金属层-绝缘层-金属层电容器及其制作方法 Download PDF

Info

Publication number
CN105226046A
CN105226046A CN201510660408.6A CN201510660408A CN105226046A CN 105226046 A CN105226046 A CN 105226046A CN 201510660408 A CN201510660408 A CN 201510660408A CN 105226046 A CN105226046 A CN 105226046A
Authority
CN
China
Prior art keywords
metal
electric capacity
capacitor
layer
insulator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201510660408.6A
Other languages
English (en)
Inventor
张智侃
陈俭
张斌
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Galaxycore Shanghai Ltd Corp
Original Assignee
Galaxycore Shanghai Ltd Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Galaxycore Shanghai Ltd Corp filed Critical Galaxycore Shanghai Ltd Corp
Priority to CN201510660408.6A priority Critical patent/CN105226046A/zh
Publication of CN105226046A publication Critical patent/CN105226046A/zh
Pending legal-status Critical Current

Links

Landscapes

  • Semiconductor Integrated Circuits (AREA)

Abstract

本发明提供一种金属层-绝缘层-金属层电容器的制作方法,适于应用于集成电路的片内电容,包括:提供第一金属层,提供位于第一金属层表面的第一介质层,定义电容区域;刻蚀电容区域的第一介质层形成若干通孔或沟槽,暴露出第一金属层表面;于第一介质层表面、通孔或沟槽的侧壁以及暴露出的第一金属层表面依次形成电容下极板、电容介质层、电容上极板;于通孔或沟槽中填充形成导电塞层;于第一介质层上形成第二金属层。本发明通过采用立体结构的MIM电容器,增加了电容上、下极板相对应的有效电极面积,提高了电容密度,可在有限的芯片面积上实现较大的电容值,满足了LCD驱动电路、RFCMOS电路等大电容集成电路的需求,适于应用于集成电路的片内电容。

Description

金属层-绝缘层-金属层电容器及其制作方法
技术领域
本发明涉及集成电路领域,具体涉及一种的金属层-绝缘层-金属层电容器及其制作方法。
背景技术
电容器的应用在集成电路设计中始终是一个杠杆,设计者希望使用电容值尽量大的电容器,但大电容值往往带来的就是增大芯片面积,提高制造成本。如何提高单位芯片面积上的电容值(即电容密度),始终是集成电路领域的一个挑战。
现有的电容器,大致可以分为前道电容器和后道电容器,前道电容器例如MOS电容器、PN结电容器,后道电容器例如MIM(金属层-绝缘层-金属层)电容器、MOM(金属层-氧化层-金属层)电容器。其中,MIM电容器可以提供较好的频率以及温度相关特性,并且可形成于层间金属以及铜互连制程,降低与CMOS前端工艺整合的困难度及复杂度,因而被广泛用于各种集成电路例如模拟-逻辑、模拟-数字、混合信号以及射频电路中。
现有的MIM电容器通常为平面结构,包括电容下极板、电容介质层以及电容上极板,形成两层金属电极之间夹着绝缘介质层的三明治结构。对于平面结构的MIM电容器,其电容密度最多可以达到4-6fF/μm2,而在实际应用中,仍然远远无法满足LCD驱动电路、RFCMOS电路等大电容集成电路的需求。
发明内容
本发明的目的在于提供一种金属层-绝缘层-金属层电容器及其制作方法,适于应用于集成电路的片内电容,提高电容密度,满足大电容集成电路的需求。
为实现上述目的,本发明采用如下技术方案:
本发明的一个方面提供一种金属层-绝缘层-金属层电容器的制作方法,适于应用于集成电路的片内电容,包括如下步骤:提供第一金属层,提供位于第一金属层表面的第一介质层,定义电容区域;刻蚀电容区域的第一介质层形成若干通孔或沟槽,暴露出第一金属层表面;于所述第一介质层表面、通孔或沟槽的侧壁以及暴露出的第一金属层表面依次形成电容下极板、电容介质层、电容上极板;于所述通孔或沟槽中填充形成导电塞层;于所述第一介质层上形成第二金属层。
优选地,于形成电容介质层的步骤之前去除非电容区域的电容下极板,于形成电容上极板的步骤之后去除非电容区域的电容介质层和电容上极板,使得电容介质层的边缘延伸越过电容下极板的边缘以电性隔离电容上极板和电容下极板。
优选地,所述通孔或沟槽的截面形状为三角形、矩形、多边形、圆形、椭圆形中的任意一种或多种组合。
优选地,所述电容介质层的材质为介电常数K值大于3.9的高介电常数薄膜中的任意一种或多种组合。
优选地,所述高介电常数薄膜包括ZrO2,Al2O3,Si3N4,HfO2,Y2O3,SiO2,Ta2O5,La2O3,TiO2
优选地,所述电容上极板和所述电容下极板的材质为铝铜合金、钛、氮化钛、钽、氮化钽、钴、钨、氮化钨、碳化钨中的任意一种或多种组合。
优选地,所述第一金属层和所述第二金属层的材质为铝、铜、铝铜合金、钛、氮化钛、钽、氮化钽中的任意一种或多种组合;所述导电塞层的材质为钨、铜、钛、氮化钛、钽、氮化钽、钴、氮化钨、碳化钨中的任意一种或多种组合。
优选地,于所述通孔或沟槽中填充形成导电塞层的步骤包括,沉积并回刻蚀或者研磨金属至所述电容上极板后停止。
优选地,所述第一金属层和所述第二金属层为相邻的金属层或不相邻的金属层。
本发明的另一方面提供一种金属层-绝缘层-金属层电容器,适于应用于集成电路的片内电容,包括:第一金属层;位于第一金属层表面的第一介质层,所述第一介质层上定义有电容器区域;位于电容区域的所述第一介质层中的若干通孔或沟槽,所述通孔或沟槽暴露出第一金属层表面;于所述第一介质层表面、通孔或沟槽的侧壁以及暴露出的第一金属层表面依次形成的电容下极板、电容介质层、电容上极板;填充于所述通孔或沟槽中的导电塞层;位于所述第一介质层上的第二金属层。
优选地,所述电容介质层的边缘延伸越过电容下极板的边缘以电性隔离电容上极板和电容下极板。
优选地,所述通孔或沟槽的截面形状为三角形、矩形、多边形、圆形、椭圆形中的任意一种或多种组合。
优选地,所述电容介质层的材质为介电常数K值大于3.9的高介电常数薄膜中的任意一种或多种组合。
优选地,所述高介电常数薄膜包括ZrO2,Al2O3,Si3N4,HfO2,Y2O3,SiO2,Ta2O5,La2O3,TiO2
优选地,所述电容上极板和所述电容下极板的材质为铝铜合金、钛、氮化钛、钽、氮化钽、钴、钨、氮化钨、碳化钨中的任意一种或多种组合。
优选地,所述第一金属层和所述第二金属层的材质为铝、铜、铝铜合金、钛、氮化钛、钽、氮化钽中的任意一种或多种组合;所述导电塞层的材质为钨、铜、钛、氮化钛、钽、氮化钽、钴、氮化钨、碳化钨中的任意一种或多种组合。
优选地,所述第一金属层和所述第二金属层为相邻的金属层或者不相邻的金属层。
与现有技术相比,本发明的具有如下技术效果:
本发明通过采用立体结构的MIM电容器,增加了电容上、下极板相对应的有效电极面积,提高了电容密度(通过采用不同的尺寸和材料,本发明的立体结构MIM电容器的电容密度可以达到现有平面结构MIM电容器的10-200倍),可在有限的芯片面积上实现较大的电容值,满足了LCD驱动电路、RFCMOS电路等大电容集成电路的需求,适于应用于集成电路的片内电容。
附图说明
通过说明书附图以及随后与说明书附图一起用于说明本发明某些原理的具体实施方式,本发明所具有的其它特征和优点将变得清楚或得以更为具体地阐明。其中:
图1-图9为根据本发明的金属层-绝缘层-金属层电容器的制作方法的过程示意图;
图10为沿图2中A-A线得到的剖视示意图的典型实施例,其中,图10(A)为正六边形;图10(B)为正方形;图10(C)为三角形;图10(D)为矩形;图10(E)为圆形。
具体实施方式
为解决现有MIM电容器的电容密度无法满足大电容集成电路需求的问题,本发明的一个方面提供一种金属层-绝缘层-金属层电容器的制作方法,适于应用于集成电路的片内电容,包括如下步骤:提供第一金属层,提供位于第一金属层表面的第一介质层,定义电容区域;刻蚀电容区域的第一介质层形成若干通孔或沟槽,暴露出第一金属层表面;于所述第一介质层表面、通孔或沟槽的侧壁以及暴露出的第一金属层表面依次形成电容下极板、电容介质层、电容上极板;于所述通孔或沟槽中填充形成导电塞层;于所述第一介质层上形成第二金属层。
本发明的另一方面提供一种金属层-绝缘层-金属层电容器,适于应用于集成电路的片内电容,包括:第一金属层;位于第一金属层表面的第一介质层,所述第一介质层上定义有电容区域;位于电容区域的所述第一介质层中的若干通孔或沟槽,所述通孔或沟槽暴露出第一金属层表面;于所述第一介质层表面、通孔或沟槽的侧壁以及暴露出的第一金属层表面依次形成的电容下极板、电容介质层、电容上极板;填充于所述通孔或沟槽中的导电塞层;位于所述第一介质层上的第二金属层。
本发明通过采用立体结构的MIM电容器,增加了电容上、下极板相对应的有效电极面积,提高了电容密度(通过采用不同的电容介质层尺寸和材料,本发明的立体结构MIM电容器的电容密度可以达到现有平面结构MIM电容器的10-200倍),可在有限的芯片面积上实现较大的电容值,满足了LCD驱动电路、RFCMOS电路等大电容集成电路的需求,适于应用于集成电路的片内电容。
下面结合附图对本发明的具体实施例做详细的说明。
图1-图9为根据本发明的金属层-绝缘层-金属层电容器的制作方法的过程示意图。
参见图1,提供第一金属层100,提供位于第一金属层100表面的第一介质层200,定义电容区域。
参见图2,刻蚀电容区域的第一介质层200形成若干通孔或沟槽201,暴露出第一金属层100表面。
优选地,通孔或沟槽201的截面形状为三角形、矩形、多边形、圆形、椭圆形中的任意一种或多种组合。图10示出本发明的金属层-绝缘层-金属层电容器中通孔201的几个优选实施例,其中,图10(A)、图10(B)、图10(C)、图10(D)、图10(E)分别采用正六边形通孔、正方形通孔、三角形通孔、矩形沟槽、圆形通孔设计,尽量在有限空间内放置多个通孔或沟槽,使得通孔侧壁面积最大化,以增大电容上、下极板相对应的有效电极面积,从而实现最大化的电容密度。
参见图3,于所述第一介质层200表面、通孔或沟槽201的侧壁以及暴露出的第一金属层100表面形成电容下极板300。
参见图4,刻蚀去除非电容区域的电容下极板300。
参见图5,于电容下极板300上依次形成电容介质层400、电容上极板500。
优选地,所述电容介质层400的材质为介电常数K值大于3.9的高介电常数薄膜(例如ZrO2,Al2O3,Si3N4,HfO2,Y2O3,SiO2,Ta2O5,La2O3,TiO2)中的任意一种或多种组合。在本发明的一个优选实施例中,以原子层沉积的方式交替沉积ZrO2/Al2O3混合薄膜,作为电容介质层400,可以在保证K值较大的前提下提升击穿电压。
优选地,所述电容下极板300和所述电容上极板500的材质可以为铝铜合金、钛、氮化钛、钽、氮化钽、钴、钨、氮化钨、碳化钨中的任意一种或多种组合。在本发明的一个优选实施例中,分别沉积Ti/TiN作为电容下极板300和电容上极板500。
参见图6,于所述通孔或沟槽201中填充形成导电塞层600。
优选地,所述导电塞层600的材质为钨、铜、钛、氮化钛、钽、氮化钽、钴、氮化钨、碳化钨中的任意一种或多种组合。
参见图7,回刻蚀或者研磨导电塞层金属至所述电容上极板500后停止。
参见图8,刻蚀去除非电容区域的电容介质层400和电容上极板500。
由于于形成电容介质层400的步骤之前去除非电容区域的电容下极板300,于形成电容上极板500的步骤之后去除非电容区域的电容介质层400和电容上极板500,使得电容介质层400的边缘延伸越过电容下极板300的边缘以电性隔离电容上极板500和电容下极板300。
参见图9,于第一介质层200上形成第二金属层700。
本实施例中,第一金属层100和第二金属层700为非电容区域中相邻的金属层。在未示出的其他实施例中,非电容区域中的第一介质层200可以包括多个彼此间隔的介质层,这些彼此间隔的多个介质层之间还可以存在其它金属层,则第一金属层100和第二金属层700为非电容区域中不相邻的金属层。
根据本发明形成的金属层-绝缘层-金属层电容器如图9所示,其包括:第一金属层100;位于第一金属层100表面的第一介质层200,所述第一介质层200上定义有电容区域;位于电容区域的所述第一介质层200中的若干通孔或沟槽201,所述通孔或沟槽201暴露出第一金属层100表面;于所述第一介质层200表面、通孔或沟槽201的侧壁以及暴露出的第一金属层100表面依次形成的电容下极板300、电容介质层400、电容上极板500;填充于所述通孔或沟槽201中的导电塞层600;位于所述第一介质层200上的第二金属层700。
优选地,所述电容介质层400的边缘延伸越过电容下极板300的边缘以电性隔离电容上极板500和电容下极板300。
优选地,所述通孔或沟槽201的截面形状为三角形、矩形、多边形、圆形、椭圆形中的任意一种或多种组合。
优选地,所述电容介质层400的材质为介电常数K值大于3.9的高介电常数薄膜中的任意一种或多种组合。
优选地,所述高介电常数薄膜包括ZrO2,Al2O3,Si3N4,HfO2,Y2O3,SiO2,Ta2O5,La2O3,TiO2
优选地,所述电容上极板500和所述电容下极板300的材质为铝铜合金、钛、氮化钛、钽、氮化钽、钴、钨、氮化钨、碳化钨中的任意一种或多种组合。
优选地,所述第一金属层100和所述第二金属层700的材质为铝、铜、铝铜合金、钛、氮化钛、钽、氮化钽中的任意一种或多种组合;所述导电塞层600的材质为钨、铜、钛、氮化钛、钽、氮化钽、钴、氮化钨、碳化钨中的任意一种或多种组合。
优选地,所述第一金属层100和所述第二金属层700为相邻的金属层或者不相邻的金属层。
本发明通过采用立体结构的MIM电容器,增加了电容上、下极板相对应的有效电极面积,提高了电容密度(通过采用不同的电容介质层尺寸和材料,本发明的立体结构MIM电容器的电容密度可以达到现有平面结构MIM电容器的10-200倍),可在有限的芯片面积上实现较大的电容值,满足了LCD驱动电路、RFCMOS电路等大电容集成电路的需求,适于应用于集成电路的片内电容。
虽然本发明披露如上,但本发明并非限定于此。任何本领域技术人员,在不脱离本发明的精神和范围内,均可作各种更动与修改,因此本发明的保护范围应当以权利要求所限定的范围为准。

Claims (17)

1.一种金属层-绝缘层-金属层电容器的制作方法,适于应用于集成电路的片内电容,其特征在于,包括如下步骤:
提供第一金属层,提供位于第一金属层表面的第一介质层,定义电容区域;
刻蚀电容区域的第一介质层形成若干通孔或沟槽,暴露出第一金属层表面;
于所述第一介质层表面、通孔或沟槽的侧壁以及暴露出的第一金属层表面依次形成电容下极板、电容介质层、电容上极板;
于所述通孔或沟槽中填充形成导电塞层;
于所述第一介质层上形成第二金属层。
2.如权利要求1所述的金属层-绝缘层-金属层电容器的制作方法,其特征在于,于形成电容介质层的步骤之前去除非电容区域的电容下极板,于形成电容上极板的步骤之后去除非电容区域的电容介质层和电容上极板,使得电容介质层的边缘延伸越过电容下极板的边缘以电性隔离电容上极板和电容下极板。
3.如权利要求1或2所述的金属层-绝缘层-金属层电容器的制作方法,其特征在于,所述通孔或沟槽的截面形状为三角形、矩形、多边形、圆形、椭圆形中的任意一种或多种组合。
4.如权利要求1或2所述的金属层-绝缘层-金属层电容器的制作方法,其特征在于,所述电容介质层的材质为介电常数K值大于3.9的高介电常数薄膜中的任意一种或多种组合。
5.如权利要求4所述的金属层-绝缘层-金属层电容器的制作方法,其特征在于,所述高介电常数薄膜包括ZrO2,Al2O3,Si3N4,HfO2,Y2O3,SiO2,Ta2O5,La2O3,TiO2
6.如权利要求1或2所述的金属层-绝缘层-金属层电容器的制作方法,其特征在于,所述电容上极板和所述电容下极板的材质为铝铜合金、钛、氮化钛、钽、氮化钽、钴、钨、氮化钨、碳化钨中的任意一种或多种组合。
7.如权利要求1或2所述的金属层-绝缘层-金属层电容器的制作方法,其特征在于,所述第一金属层和所述第二金属层的材质为铝、铜、铝铜合金、钛、氮化钛、钽、氮化钽中的任意一种或多种组合;所述导电塞层的材质为钨、铜、钛、氮化钛、钽、氮化钽、钴、氮化钨、碳化钨中的任意一种或多种组合。
8.如权利要求1或2所述的金属层-绝缘层-金属层电容器的制作方法,其特征在于,于所述通孔或沟槽中填充形成导电塞层的步骤包括,沉积并回刻蚀或者研磨金属至所述电容上极板后停止。
9.如权利要求1或2所述的金属层-绝缘层-金属层电容器的制作方法,其特征在于,所述第一金属层和所述第二金属层为非电容区域中相邻的金属层或不相邻的金属层。
10.一种金属层-绝缘层-金属层电容器,适于应用于集成电路的片内电容,其特征在于,包括:
第一金属层;
位于第一金属层表面的第一介质层,所述第一介质层上定义有电容区域;
位于电容区域的所述第一介质层中的若干通孔或沟槽,所述通孔或沟槽暴露出第一金属层表面;
于所述第一介质层表面、通孔或沟槽的侧壁以及暴露出的第一金属层表面依次形成的电容下极板、电容介质层、电容上极板;
填充于所述通孔或沟槽中的导电塞层;
位于所述第一介质层上的第二金属层。
11.如权利要求10所述的金属层-绝缘层-金属层电容器,其特征在于,所述电容介质层的边缘延伸越过电容下极板的边缘以电性隔离电容上极板和电容下极板。
12.如权利要求10或11所述的金属层-绝缘层-金属层电容器,其特征在于,所述通孔或沟槽的截面形状为三角形、矩形、多边形、圆形、椭圆形中的任意一种或多种组合。
13.如权利要求10或11所述的金属层-绝缘层-金属层电容器,其特征在于,所述电容介质层的材质为介电常数K值大于3.9的高介电常数薄膜中的任意一种或多种组合。
14.如权利要求13所述的金属层-绝缘层-金属层电容器,其特征在于,所述高介电常数薄膜包括ZrO2,Al2O3,Si3N4,HfO2,Y2O3,SiO2,Ta2O5,La2O3,TiO2
15.如权利要求10或11所述的金属层-绝缘层-金属层电容器,其特征在于,所述电容上极板和所述电容下极板的材质为铝铜合金、钛、氮化钛、钽、氮化钽、钴、钨、氮化钨、碳化钨中的任意一种或多种组合。
16.如权利要求10或11所述的金属层-绝缘层-金属层电容器,其特征在于,所述第一金属层和所述第二金属层的材质为铝、铜、铝铜合金、钛、氮化钛、钽、氮化钽中的任意一种或多种组合;所述导电塞层的材质为钨、铜、钛、氮化钛、钽、氮化钽、钴、氮化钨、碳化钨中的任意一种或多种组合。
17.如权利要求10或11所述的金属层-绝缘层-金属层电容器,其特征在于,所述第一金属层和所述第二金属层为非电容区域中相邻的金属层或者不相邻的金属层。
CN201510660408.6A 2015-10-13 2015-10-13 金属层-绝缘层-金属层电容器及其制作方法 Pending CN105226046A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510660408.6A CN105226046A (zh) 2015-10-13 2015-10-13 金属层-绝缘层-金属层电容器及其制作方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510660408.6A CN105226046A (zh) 2015-10-13 2015-10-13 金属层-绝缘层-金属层电容器及其制作方法

Publications (1)

Publication Number Publication Date
CN105226046A true CN105226046A (zh) 2016-01-06

Family

ID=54994899

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510660408.6A Pending CN105226046A (zh) 2015-10-13 2015-10-13 金属层-绝缘层-金属层电容器及其制作方法

Country Status (1)

Country Link
CN (1) CN105226046A (zh)

Cited By (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108257942A (zh) * 2016-12-28 2018-07-06 中芯国际集成电路制造(上海)有限公司 半导体结构及其形成方法
CN110092346A (zh) * 2019-04-17 2019-08-06 西安交通大学 一种硅基mems超级电容器及其制备方法
CN111048489A (zh) * 2018-10-15 2020-04-21 无锡华润上华科技有限公司 Mim电容结构及mim电容的制备方法
CN111199955A (zh) * 2018-11-16 2020-05-26 格科微电子(上海)有限公司 金属层-绝缘层-金属层电容器的制作方法、存储器单元
CN111199954A (zh) * 2018-11-16 2020-05-26 格科微电子(上海)有限公司 金属层-绝缘层-金属层电容器的制作方法、存储器单元
CN111220832A (zh) * 2020-01-15 2020-06-02 云南电网有限责任公司电力科学研究院 一种过电压检测传感器加工方法及过电压检测传感器
CN111834527A (zh) * 2019-04-16 2020-10-27 中芯国际集成电路制造(上海)有限公司 一种电容器及其形成方法
CN111864063A (zh) * 2020-07-09 2020-10-30 复旦大学 三维电容制备方法
CN112185939A (zh) * 2019-07-03 2021-01-05 长鑫存储技术有限公司 电容组件及其制作方法、存储器
CN112652620A (zh) * 2020-12-22 2021-04-13 复旦大学 三维集成结构及其制造方法
CN113140548A (zh) * 2021-03-25 2021-07-20 深圳市时代速信科技有限公司 一种功率放大器的内匹配电容
CN113206196A (zh) * 2021-04-28 2021-08-03 上海交通大学 基于硅通孔技术的三维mim电容器及其制备方法
WO2022052588A1 (zh) * 2020-09-10 2022-03-17 长鑫存储技术有限公司 电容结构的制备方法及电容器
WO2023279596A1 (zh) * 2021-07-05 2023-01-12 长鑫存储技术有限公司 电容孔的形成方法及半导体结构
WO2023279521A1 (zh) * 2021-07-05 2023-01-12 长鑫存储技术有限公司 连接垫的形成方法及半导体结构
CN115910919A (zh) * 2023-02-21 2023-04-04 上海聚跃检测技术有限公司 集成电路芯片的电容增加方法和电容增加结构
CN116779596A (zh) * 2023-07-07 2023-09-19 无锡市晶源微电子股份有限公司 基于沟槽型结构的电容器件及其制备方法
US11784216B2 (en) 2020-09-10 2023-10-10 Changxin Memory Technologies, Inc. Manufacturing method of capacitive structure, and capacitor
US11869932B2 (en) 2020-09-10 2024-01-09 Changxin Memory Technologies, Inc. Manufacturing method of capacitive structure, and capacitor

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4999689A (en) * 1987-11-06 1991-03-12 Sharp Kabushiki Kaisha Semiconductor memory
US6362012B1 (en) * 2001-03-05 2002-03-26 Taiwan Semiconductor Manufacturing Company Structure of merged vertical capacitor inside spiral conductor for RF and mixed-signal applications
US20030104638A1 (en) * 2001-12-01 2003-06-05 Wan-Don Kim Method of fabricating capacitor of semiconductor device
US20030183862A1 (en) * 2002-03-26 2003-10-02 Samsung Electronics Co., Ltd. Semiconductor device having metal-insulator-metal capacitor and fabrication method thereof
CN102623451A (zh) * 2011-12-29 2012-08-01 友达光电股份有限公司 像素阵列基板
CN102956439A (zh) * 2011-08-18 2013-03-06 台湾积体电路制造股份有限公司 金属绝缘体金属电容器及制造方法
CN205069629U (zh) * 2015-10-13 2016-03-02 格科微电子(上海)有限公司 金属层-绝缘层-金属层电容器

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4999689A (en) * 1987-11-06 1991-03-12 Sharp Kabushiki Kaisha Semiconductor memory
US6362012B1 (en) * 2001-03-05 2002-03-26 Taiwan Semiconductor Manufacturing Company Structure of merged vertical capacitor inside spiral conductor for RF and mixed-signal applications
US20030104638A1 (en) * 2001-12-01 2003-06-05 Wan-Don Kim Method of fabricating capacitor of semiconductor device
US20030183862A1 (en) * 2002-03-26 2003-10-02 Samsung Electronics Co., Ltd. Semiconductor device having metal-insulator-metal capacitor and fabrication method thereof
CN102956439A (zh) * 2011-08-18 2013-03-06 台湾积体电路制造股份有限公司 金属绝缘体金属电容器及制造方法
CN102623451A (zh) * 2011-12-29 2012-08-01 友达光电股份有限公司 像素阵列基板
CN205069629U (zh) * 2015-10-13 2016-03-02 格科微电子(上海)有限公司 金属层-绝缘层-金属层电容器

Cited By (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108257942A (zh) * 2016-12-28 2018-07-06 中芯国际集成电路制造(上海)有限公司 半导体结构及其形成方法
CN108257942B (zh) * 2016-12-28 2020-06-09 中芯国际集成电路制造(上海)有限公司 半导体结构及其形成方法
CN111048489B (zh) * 2018-10-15 2022-03-01 无锡华润上华科技有限公司 Mim电容结构及mim电容的制备方法
CN111048489A (zh) * 2018-10-15 2020-04-21 无锡华润上华科技有限公司 Mim电容结构及mim电容的制备方法
CN111199955A (zh) * 2018-11-16 2020-05-26 格科微电子(上海)有限公司 金属层-绝缘层-金属层电容器的制作方法、存储器单元
CN111199954A (zh) * 2018-11-16 2020-05-26 格科微电子(上海)有限公司 金属层-绝缘层-金属层电容器的制作方法、存储器单元
CN111834527A (zh) * 2019-04-16 2020-10-27 中芯国际集成电路制造(上海)有限公司 一种电容器及其形成方法
CN110092346A (zh) * 2019-04-17 2019-08-06 西安交通大学 一种硅基mems超级电容器及其制备方法
CN112185939B (zh) * 2019-07-03 2022-03-22 长鑫存储技术有限公司 电容组件及其制作方法、存储器
CN112185939A (zh) * 2019-07-03 2021-01-05 长鑫存储技术有限公司 电容组件及其制作方法、存储器
CN111220832A (zh) * 2020-01-15 2020-06-02 云南电网有限责任公司电力科学研究院 一种过电压检测传感器加工方法及过电压检测传感器
CN111864063A (zh) * 2020-07-09 2020-10-30 复旦大学 三维电容制备方法
WO2022052588A1 (zh) * 2020-09-10 2022-03-17 长鑫存储技术有限公司 电容结构的制备方法及电容器
US11784216B2 (en) 2020-09-10 2023-10-10 Changxin Memory Technologies, Inc. Manufacturing method of capacitive structure, and capacitor
US11869932B2 (en) 2020-09-10 2024-01-09 Changxin Memory Technologies, Inc. Manufacturing method of capacitive structure, and capacitor
CN112652620A (zh) * 2020-12-22 2021-04-13 复旦大学 三维集成结构及其制造方法
CN113140548A (zh) * 2021-03-25 2021-07-20 深圳市时代速信科技有限公司 一种功率放大器的内匹配电容
CN113206196A (zh) * 2021-04-28 2021-08-03 上海交通大学 基于硅通孔技术的三维mim电容器及其制备方法
WO2023279596A1 (zh) * 2021-07-05 2023-01-12 长鑫存储技术有限公司 电容孔的形成方法及半导体结构
WO2023279521A1 (zh) * 2021-07-05 2023-01-12 长鑫存储技术有限公司 连接垫的形成方法及半导体结构
CN115910919A (zh) * 2023-02-21 2023-04-04 上海聚跃检测技术有限公司 集成电路芯片的电容增加方法和电容增加结构
CN116779596A (zh) * 2023-07-07 2023-09-19 无锡市晶源微电子股份有限公司 基于沟槽型结构的电容器件及其制备方法

Similar Documents

Publication Publication Date Title
CN105226046A (zh) 金属层-绝缘层-金属层电容器及其制作方法
CN102569250B (zh) 高密度电容器及其电极引出方法
KR101760999B1 (ko) 금속-절연체-금속(mim) 커패시터 및 형성 방법
US8441097B2 (en) Methods to form memory devices having a capacitor with a recessed electrode
CN205069629U (zh) 金属层-绝缘层-金属层电容器
US8680649B2 (en) Multi-layer film capacitor with tapered film sidewalls
WO2017052471A9 (en) Semiconductor devices and methods of forming the same
CN104103495A (zh) 具有mim电容的半导体器件及其形成方法
CN103346148B (zh) 一种直立式电容结构及其制作方法
US20140159202A1 (en) Method for forming a three-dimensional structure of metal-insulator-metal type
CN102420102A (zh) 一种形成mim电容器结构的方法及mim电容器
CN105990095B (zh) Mim电容器及其制备方法
CN104377191A (zh) 与集成电路工艺兼容的电容结构及其制备方法
US10056448B2 (en) Coplanar metal-insulator-metal capacitive structure
CN101378057B (zh) 金属-绝缘体-金属电容器及其制造方法
US20090059466A1 (en) Metal-insulator-metal capacitor and method for manufacturing the same
CN205177824U (zh) 金属层-绝缘层-金属层电容器
US9269761B2 (en) Metal-insulator-metal capacitor
CN101383347A (zh) 具有mim电容器的半导体器件及其制造方法
CN105304609B (zh) 金属层-绝缘层-金属层电容器及其制作方法
US9450042B2 (en) Integrated circuits with metal-insulator-metal (MIM) capacitors and methods for fabricating same
CN103311181B (zh) 改善金属层-绝缘介质层-金属层失配参数的方法
CN105590923B (zh) Mim电容及其形成方法
CN108122894B (zh) 改善mim电容器电弧放电缺陷的方法
KR100741880B1 (ko) 금속-절연체-금속 커패시터의 제조방법

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20160106

RJ01 Rejection of invention patent application after publication