CN105185320A - 一种goa单元、goa电路、显示驱动电路和显示装置 - Google Patents

一种goa单元、goa电路、显示驱动电路和显示装置 Download PDF

Info

Publication number
CN105185320A
CN105185320A CN201510698393.2A CN201510698393A CN105185320A CN 105185320 A CN105185320 A CN 105185320A CN 201510698393 A CN201510698393 A CN 201510698393A CN 105185320 A CN105185320 A CN 105185320A
Authority
CN
China
Prior art keywords
transistor
connects
signal
goa unit
node
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510698393.2A
Other languages
English (en)
Other versions
CN105185320B (zh
Inventor
张玉婷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Hefei Xinsheng Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Hefei Xinsheng Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Hefei Xinsheng Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201510698393.2A priority Critical patent/CN105185320B/zh
Publication of CN105185320A publication Critical patent/CN105185320A/zh
Priority to US15/207,994 priority patent/US10032416B2/en
Application granted granted Critical
Publication of CN105185320B publication Critical patent/CN105185320B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • G11C19/287Organisation of a multiplicity of shift registers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提供一种GOA单元、GOA电路、显示驱动电路和显示装置,涉及显示技术领域,用于通过一个GOA单元输出栅极驱动信号和复位信号,进而简化驱动电路。该GOA单元包括:第一节点控制模块、第二节点控制模块、第三节点控制模块、第一输出模块和第二输出模块;第一输出模块在第一节点的电压、第二节点的电压的控制下输出或者与第一电平端的电压拉齐,第二输出模块在第二节点的电压、第三节点的电压的控制下输出或者与第一电平端的电压拉齐。本发明的实施例用于显示器的制造。

Description

一种GOA单元、GOA电路、显示驱动电路和显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种GOA(英文:GatedriverOnArray,中文全称:集成栅极驱动电路)单元、GOA电路、显示驱动电路和显示装置。
背景技术
有机发光二极管显示器(英文全称:OrganicLight-EmittingDiode,简称:OLED)是当今平板显示器研究领域的热点之一,与传统液晶显示器(英文全称:LiquidCrystalDisplay,简称:LCD)相比,OLED具有低能耗、生产成本低、自发光、宽视角及响应速度快等优点。目前,在手机、PDA(英文全称:PersonalDigitalAssistant,中文全称:掌上电脑)、数码相机等显示领域OLED已经开始取代传统的液晶显示器。
对OLED的GOA电路设计一直以来都是本领域技术人员不断研究的一个核心问题。通常OLED驱动过程中需要提供一个栅极驱动信号以及一个像素电极复位信号,现有技术中通过分别设计提供栅极驱动信号的栅极驱动电路和提供像素电极复位信号的复位电路来实现对OLED的驱动,然而现有技术中的这种通过两个电路分别产生栅极驱动信号和像素电极复位信号的设计会增加驱动的路的制造难度。
发明内容
本发明的实施例提供一种GOA单元、GOA电路、显示驱动电路和显示装置,用于通过一个GOA单元输出栅极驱动信号和复位信号,进而简化驱动电路。
为达到上述目的,本发明的实施例采用如下技术方案:
第一方面,提供一种GOA单元,包括:第一节点控制模块、第二节点控制模块、第三节点控制模块、第一输出模块和第二输出模块;
所述第一节点控制模块连接第一信号输入端、第二信号输入端、第一节点、第二节点以及第一电平端,用于在所述第一信号输入端输入的第一输入信号、所述第二信号输入端输入的第二输入信号以及第二节点的电压的控制下将所述第一节点的电压与所述第一信号输入端的电压拉齐,或者将所述第一节点的电压与所述第一电平端的电压拉齐;
所述第二节点控制模块连接第一时钟信号端、所述第一节点、所述第二节点以及所述第一电平端,用于在所述第一时钟信号端输入的第一时钟信号以及所述第一节点的电压的控制下将所述第二节点的电压所述第一时钟信号端的电压拉齐,或者将所述第二节点的电压与所述第一电平端的电压拉齐;
所述第三节点控制模块连接所述第一信号输入端、第三信号输入端、第三节点以及所述第一电平端,用于在所述第一信号输入端输入的第一输入信号以及所述第三信号输入端输入的第三输入信号的控制下将所述第三节点的电压与所述第一信号输入端的电压拉齐,或者将所述第三节点的电压与所述第一电平端的电压拉齐;
第一输出模块连接第二时钟信号端、所述第一节点、所述第二节点、所述第二信号输入端、所述第一电平端以及第一信号输出端,用于在所述第一节点的电压、所述第二节点的电压以及所述第二信号输入端输入的第二输入信号的控制下将所述第二时钟信号端输入的第二时钟信号在所述第一信号输出端输出,或者在将所述第一信号输出端的电压与所述第一电平端的电压拉齐;
所述第二输出模块连接所述第二时钟信号端、所述第二节点、所述第三节点、所述第三信号输入端、所述第二信号输出端以及所述第一电平端,用于在所述第二节点的电压、所述第三节点的电压以及所述第三信号输入端输入的第三输入信号的控制下将所述第二时钟信号端输入的第二时钟信号在所述第二信号输出端输出,或者在将所述第二信号输出端的电压与所述第一电平端的电压拉齐。
可选的,所述第一节点控制模块包括:第一晶体管和第二晶体管、第三晶体管;
所述第一晶体管的第一端连接所述第一信号输入端,所述第一晶体管的第二端连接所述第一节点,所述第一晶体管的栅极连接所述第一晶体管的第一端;
所述第二晶体管的第一端连接所述第一节点,所述第二晶体管的第二端连接所述第一电平端,所述第二晶体管的栅极连接所述第二信号输入端;
所述第三晶体管的第一端连接所述第一节点,所述第三晶体管的第二端连接所述第一电平端,所述第三晶体管的栅极连接所述第二节点。
可选的,所述第二节点控制模块包括:第四晶体管、第五晶体管和第六晶体管;
所述第六晶体管的第一端连接所述第一时钟信号端,所述第六晶体管的第二端连接所述第四晶体管的栅极,所述第六晶体管的栅极连接所述第一时钟信号端;
所述第四晶体管的第一端连接所述第一时钟信号端,所述第四晶体管的第二端连接所述第二节点;
所述第五晶体管的第一端连接所述第一节点,所述第五晶体管的第二端连接所述第一电平端,所述第五晶体管的栅极连接所述第一节点。
可选的,所述第三节点控制模块包括:第七晶体管和第八晶体管;
所述第七晶体管的第一端连接所述第一信号输入端,所述第七晶体管的第二端连接所述第三节点,所述第七晶体管的栅极连接所述第一信号输入端;
所述第八晶体管的第一端连接所述第三节点,所述第八晶体管的第二端连接所述第一电平端,所述第八晶体管的栅极连接所述第三信号输入端。
可选的,所述第一输出模块包括:第九晶体管、第十晶体管、第十一晶体管和第一电容;
所述第一电容的第一极连接所述第一节点,所述第一电容的第二极连接所述第一信号输出端;
所述第九晶体管的第一端连接所述第二时钟信号端,所述第九晶体管的第二端连接所述第一信号输出端,所述第九晶体管的栅极连接所述第一节点;
所述第十晶体管的第一端连接所述第一信号输出端,所述第十晶体管的第二端连接所述第一电平端,所述第十晶体管的栅极连接所述第二节点;
所述第十一晶体管的第一端连接所述第一信号输出端,所述第十一晶体管的第二端连接所述第一电平端,所述第十一晶体管的栅极连接所述第二信号输入端。
可选的,所述第二输出模块包括:第十二晶体管、第十三晶体管和第十四晶体管和第二电容;
所述第二电容的第一极连接所述第三节点,所述第二电容的第二极连接所述第二信号输出端;
所述第十二晶体管的第一端连接所述第二时钟信号端,所述第十二晶体管的第二端连接所述第二信号输出端,所述第十二晶体管的栅极连接所述第三节点;
所述第十三晶体管的第一端连接所述第二信号输出端,所述第十三晶体管的第二端连接所述第一电平端,所述第十二晶体管的栅极连接所述第二节点;
所述第十四晶体管的第一端连接所述第二时钟信号端,所述第十四晶体管的第二端连接所述第二信号输出端,所述第十四晶体管的栅极连接所述第三信号输入端。
可选的,所述晶体管均为N型晶体管;或者所述晶体管均为P型晶体管。
可选的,所述第一时钟信号端的第一时钟信号与所述第二时钟信号端的第二时钟信号相位相反,且所述第一时钟信号端的第一时钟信号与所述第二时钟信号端的第二时钟信号的占空比均为50%。
第二方面,提供一种GOA电路,包括:级联的至少六个第一方面任一项所述的GOA单元;
其中,第1级GOA单元的第一信号输入端输入第一帧起始信号,所述第1级GOA单元的第二信号输入端连接第4级GOA单元的第一信号输出端,所述第1级GOA单元的第三信号输入端连接第2级GOA单元的第一信号输出端,第1级GOA单元的第一信号输出端连接所述第4级GOA单元的第一信号输入端;
第2级GOA单元的第一信号输入端输入第二帧起始信号,所述第2级GOA单元的第二信号输入端连接第5级GOA单元的第一信号输出端,所述第2级GOA单元的第三信号输入端连接第3级GOA单元的第一信号输出端,第2级GOA单元的第一信号输出端连接所述第5级GOA单元的第一信号输入端;
第3级GOA单元的第一信号输入端输入第三帧起始信号,所述第3级GOA单元的第二信号输入端连接第6级GOA单元的第一信号输出端,所述第3级GOA单元的第三信号输入端连接第4级GOA单元的第一信号输出端,第3级GOA单元的第一信号输出端连接所述第6级GOA单元的第一信号输入端;
第n级GOA单元的第一信号输入端连接第n-3级GOA单元的第一信号输出端,所述第n级GOA单元的第二信号输入端连接第n+3级GOA单元的第一信号输出端,所述第n级GOA单元的第三信号输入端连接第n+1级GOA单元的第一信号输出端,所述第n级GOA单元的第一信号输出端连接第n+3级GOA单元的第一信号输入端,其中,n为正整数。
第三方面,提供一种显示驱动电路,包括栅极驱动电路和像素驱动电路;
其中,所述栅极驱动电路包括第二方面所述的GOA电路。
可选的,所述像素驱动电路包括:第十五晶体管、第十六晶体管、第十七晶体管、第三电容、第四电容以及有机发光二极管;
所述第十五晶体管连接数据信号端,所述第十五晶体管的第二端连接所述第三电容的第一极,所述第十五晶体管的栅极连接栅极驱动信号端;
所述第十六晶体管的第一端连接电源信号端,所述第十六晶体管的第二端连接所述第三电容的第二极;
所述第十七晶体管的第一端连接直流低电平信号端,所述第十七晶体管的第二端连接所述第四电容的第一级,所述第十七晶体管的栅极连接所述复位信号端;
所述有机发光二极管的阳极连接所述第十六晶体管的第二端,所述发光二极管的阴极接地,
所述第四电容的第二极接地;
其中,所述栅极驱动信号端连接所述GOA电路中的GOA单元的第一信号输出端,所述复位信号端连接所述GOA电路中的GOA单元的第二信号输出端。
第四方面,提供一种显示装置,包括:第三方面所述的显示驱动电路。
本发明实施例提供的GOA单元、GOA电路、显示驱动电路和显示装置包括:第一节点控制模块、第二节点控制模块、第三节点控制模块、第一输出模块和第二输出模块;其中,第一节点控制模块可以将第一节点的电压与第一信号输入端的电压拉齐,或者将第一节点的电压与第一电平端的电压拉齐,第二节点控制模块可以将第二节点的电压第一时钟信号端的电压拉齐,或者将第二节点的电压与第一电平端的电压拉齐,第三节点控制模块可以将第三节点的电压与第一信号输入端的电压拉齐,或者将第三节点的电压与第一电平端的电压拉齐,第一输出模块可以在第一节点的电压和第二节点的电压的控制下进行输出,第二输出模块可以在第二节点的电压和第三节点的电压的控制下进行输出,所以本发明实施例可以通过一个GOA单元分别输出两个输出信号,并将两个输出信号分别作为像素电极复位信号和栅极驱动信号,相比于现有技术中通过两个电路分别提供像素电极复位信号和栅极驱动信号,本发明实施例简化了驱动电路。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的GOA单元示意性结构图;
图2为本发明实施例提供的GOA单元的电路图;
图3为本发明实施例提供的GOA单元中各信号的时序状态图;
图4为本发明实施例提供的GOA电路示意性结构图;
图5为本发明实施例提供的像素驱动线路示意性结构图;
图6为本发明实施例提供的像素驱动电路中各信号的时序状态图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明所有实施例中采用的晶体管均可以为薄膜晶体管或场效应管或其他特性相同的器件,根据在电路中的作用本发明的实施例所采用的晶体管主要包括开关晶体管、驱动晶体管。由于这里采用的开关晶体管的源极、漏极是对称的,所以其源极、漏极是可以互换的。在本发明实施例中,为区分晶体管除栅极之外的两极,将其中一极称为源极,另一极称为漏极。按附图中的形态规定晶体管的中间端为栅极、信号输入端为源极、信号输出端为漏极。此外本发明实施例所采用的开关晶体管包括P型开关晶体管和N型开关晶体管两种,其中,P型开关晶体管在栅极为低电平时导通,在栅极为高电平时截止,N型开关晶体管为在栅极为高电平时导通,在栅极为低电平时截止;驱动晶体管包括P型和N型,其中P型驱动晶体管在栅极电压为低电平(栅极电压小于源极电压),且栅极源极的压差的绝对值大于阈值电压时处于放大状态或饱和状态;其中N型驱动晶体管的栅极电压为高电平(栅极电压大于源极电压),且栅极源极的压差的绝对值大于阈值电压时处于放大状态或饱和状态。
本发明的实施例提供一种GOA单元,具体的参照图1所示,该GOA单元包括:第一节点控制模块11、第二节点控制模块12、第三节点控制模块13、第一输出模块14和第二输出模块15。
第一节点控制模块11连接第一信号输入端Input1、第二信号输入端Input2、第一节点Q1、第二节点Q2以及第一电平端V1,用于在第一信号输入端Input1输入的第一输入信号、第二信号输入端Input2输入的第二输入信号以及第二节点Q2的电压的控制下将第一节点Q1的电压与第一信号输入端Input1的电压拉齐,或者将第一节点Q1的电压与第一电平端V1的电压拉齐。
第二节点控制模块12连接第一时钟信号端CLK1、第一节点Q1、第二节点Q2以及第一电平端V1,用于在第一时钟信号端CLK1输入的第一时钟信号以及第一节点Q1的电压的控制下将第二节点Q2的电压第一时钟信号端CLK1的电压拉齐,或者将第二节点Q2的电压与第一电平端V1的电压拉齐。
第三节点控制模块13连接第一信号输入端Input1、第三信号输入端Input2、第三节点Q3以及第一电平端V1,用于在第一信号输入端Input1输入的第一输入信号以及第三信号输入端Input3输入的第三输入信号的控制下将第三节点Q3的电压与第一信号输入端Input1的电压拉齐,或者将第三节点Q3的电压与第一电平端V1的电压拉齐;
第一输出模块14连接第二时钟信号端CLK2、第一节点Q1、第二节点Q2、第二信号输入端Input2、第一电平端V1以及第一信号输出端Output1,用于在第一节点Q1的电压、第二节点Q2的电压以及第二信号输入端Input2输入的第二输入信号的控制下将第二时钟信号端CLK2输入的第二时钟信号在第一信号输出端Output1输出,或者在将第一信号输出端Output1的电压与第一电平端V1的电压拉齐;
第二输出模块15连接第二时钟信号端CLK2、第二节点Q2、第三节点Q3、第三信号输入端Input3、第二信号输出端Output2以及第一电平端V1,用于在第二节点Q2的电压、第三节点Q3的电压以及第三信号输入端Input3输入的第三输入信号的控制下将第二时钟信号端CLK2输入的第二时钟信号在第二信号输出端Output2输出,或者在将第二信号输出端Output2的电压与第一电平端V1的电压拉齐。
本发明实施例提供的GOA单元、GOA电路、显示驱动电路和显示装置包括:第一节点控制模块、第二节点控制模块、第三节点控制模块、第一输出模块和第二输出模块;其中,第一节点控制模块可以将第一节点的电压与第一信号输入端的电压拉齐,或者将第一节点的电压与第一电平端的电压拉齐,第二节点控制模块可以将第二节点的电压第一时钟信号端的电压拉齐,或者将第二节点的电压与第一电平端的电压拉齐,第三节点控制模块可以将第三节点的电压与第一信号输入端的电压拉齐,或者将第三节点的电压与第一电平端的电压拉齐,第一输出模块可以在第一节点的电压和第二节点的电压的控制下进行输出,第二输出模块可以在第二节点的电压和第三节点的电压的控制下进行输出,所以本发明实施例可以通过一个GOA单元分别输出两个输出信号,并将两个输出信号分别作为像素电极复位信号和栅极驱动信号,相比于现有技术中通过两个电路分别提供像素电极复位信号和栅极驱动信号,本发明实施例简化了GOA电路。
进一步的,参照图2所示,第一节点控制模块11包括:第一晶体管T1、第二晶体管T2和第三晶体管T3;
第一晶体管T1的第一端连接第一信号输入端Input1,第一晶体管T1的第二端连接第一节点Q1,第一晶体管T1的栅极连接第一晶体管T1的第一端;
第二晶体管T2的第一端连接第一节点Q1,第二晶体管T2的第二端连接第一电平端V1,第二晶体管的栅极连接第二信号输入端Input2;
第三晶体管T3的第一端连接第一节点Q1,第三晶体管的第二端连接第一电平端V1,第三晶体管T3的栅极连接第二节点Q2。
第二节点控制模块12包括:第四晶体管T4、第五晶体管T5和第六晶晶体管T6;
第六晶体管T6的第一端连接第一时钟信号端CLK1,第六晶体管T6的第二端连接第四晶体管T4的栅极,第六晶体管T6的栅极连接第一时钟信号端CLK1;
第四晶体管T4的第一端连接第一时钟信号端CLK1,第四晶体管T4的第二端连接第二节点Q2;
第五晶体管T5的第一端连接第一节点Q1,第五晶体管T5的第二端连接第一电平端V1,第五晶体管T5的栅极连接第一节点Q1。
第三节点控制模块13包括:第七晶体管T7和第八晶体管T8;
第七晶体管T7的第一端连接第一信号输入端Input1,第七晶体管T7的第二端连接第三节点Q3,第七晶体管T7的栅极连接第一信号输入端Input1;
第八晶体管T8的第一端连接第三节点Q3,第八晶体管T8的第二端连接第一电平端V1,第八晶体管T8的栅极连接第三信号输入端Input3。
第一输出模块14包括:第九晶体管T9、第十晶体管T10、第十一晶体管T11和第一电容C1;
第一电容C1的第一极连接所述第一节点Q1,第一电容C1的第二极连接第一信号输出端Output1;
第九晶体管T9的第一端连接第二时钟信号端CLK2,第九晶体管T9的第二端连接第一信号输出端Output1,第九晶体管T9的栅极连接第一节点Q1;
第十晶体管T10的第一端连接第一信号输出端Output1,第十晶体管T10的第二端连接第一电平端V1,第十晶体管T10的栅极连接第二节点Q2;
第十一晶体管T11的第一端连接第一信号输出端Output1,第十一晶体管T11的第二端连接第一电平端V1,第十一晶体管T11的栅极连接第二信号输入端Input2。
第二输出模块15包括:第十二晶体管T12、第十三晶体管T13、第十四晶体管T14和第二电容C2;
第二电容C2的第一极连接所述第三节点Q3,所述第二电容C2的第二极连接所述第二信号输出端Output2;
第十二晶体管T12的第一端连接第二时钟信号端CLK2,第十二晶体管T12的第二端连接第二信号输出端Output2,第十二晶体管T12的栅极连接第三节点Q3;
第十三晶体管T13的第一端连接第二信号输出端Output2,第十三晶体管T13的第二端连接第一电平端V1,第十二晶体管T12的栅极连接第二节点Q2;
第十四晶体管T14的第一端连接第二时钟信号端CLK2,第十四晶体管T14的第二端连接第二信号输出端Output2,第十四晶体管T14的栅极连接第三信号输入端Input3。
以下,参照图3所示的时序状态示意图,对图2所示的GOA单元的工作原理进行说明。其中,以图2所示电路中的晶体管均为N型晶体管为例进行说明。图3中示出了第一时钟信号端CLK1输入的第一时钟信号、第二时钟信号端CLK2输入的第二时钟信号、第一信号输入端Input1输入的第一输入信号、第二信号输入端Input2输入的第二输入信号、第三信号输入端Input3输入的第三输入信号、第一信号输出端Output1输出的第一输出信号、第二信号输出端Output2输出的第二输出信号、第一节点Q1的电压、第二节点Q2的电压以及第三节点Q3的电压的时序状态。其中,第一电平端V1提供低电平VGL,示例性的,第一电平端V1可以接地。如图3所示,提供五个阶段的时序状态,具体的,第一阶段为t1;第二阶段为t2;第三阶段为t3;第四阶段为t4;第五阶段为t5。
t1阶段,CLK1、Input1高电平,CLK2、Input2、Input3低电平,此阶段中,由于Input1为高电平,Input2和Input3为低第电平,所以T1和T7导通,Input1通过T1对C1第一极进行充电,同时由于Input2低电平,T2截止,Q1电压升高,T5导通,同理,Input1通过T7对C2第一极进行充电,同时由于Input3第电平,T8截止,Q3电压升高,T12导通,此外,此阶段中由于CLK2高电平,所以T6和T4导通,CLK1的高电平通过T5传导至V1,Q2为低电平,又因为CLK2为低电平,所以此阶段Output1和Output2均为低电平。需要说明的是,CLK1和Input1同时输出高电平,由于Q1通过一个晶体管(T1)与Input1导通,Q2通过两个晶体管(T4、T6)与Q2导通,而各晶体管都存在寄生电容,因此,Q1电压先于Q2升高,保证了此阶段T5导通,T3截止,Q1为高电平,Q2为低电平。
t2阶段,CLK2高电平,CLK1、Input1、Input2、Input3低电平,此阶段CLK1变为低电平,T6、T4、T3截止,Input1变为低电平,T1、T7截止,C1第一极浮接,CLK2输入高电平对C1第二极充电,C1第一极电压发生等势跳变,Q1电压进一步升高,T9导通,Output1通过T9连接CLK2,Output1输出第二时钟信号;C2第一极浮接,CLK2输入高电平对C2第二极充电,C1第一极电压发生等势跳变,Q3电压进一步升高,T12导通;Output2通过T12连接CLK2,Output2输出第二时钟信号。
t3阶段,此阶段,CLK2、Input3高电平CLK1、Input1、Input2低电平,此阶段中,Input3高电平,T8导通,Q3通过T8连接V1,Q3变为低电平,T12截止,Output2停止输出,此外,由于Input3高电平,所以T14导通,Output2通过T14连接V1对Output2进行放电。Q1的各控制信号时序不变,所以Q1仍保持高电平,Q2的各控制信号时序不变,所以Q2仍保持低电平,CLK2为高电平,所以此阶段中Output1继续输出第二时钟信号。
t4阶段,CLK1、Input2、Input3高电平,CLK2、Input1低电平;此阶段中,Input2高电平,所以T2、T11导通,Q1通过T2连接V1,Q1变为低电平,T5截止。Output1通过T11连接V1对Outout1进行放电;CLK1变为高电平,T6、T4导通,T5截止。所以Q2电位变为高电平,T3、T10、T13导通,Q1通过T3连接V1进一步进行放电,Output1通过T10连接V1进一步进行放电,Output2通过T13连接V1进一步进行放电。
t5阶段,CLK1、Input2高电平,CLK2、Input1、Input3低电平;此阶段中,CLK1高电平,T6、T4导通,Input2高电平,T2、T11导通,所以Q1低电平,Q2高电平,T10、T13导通,Output1通过T10连接V1保持低电平,Output2通过T13连接V1保持低电平。
其中,以t1阶段开始到GOA单元的Input1再次输入高电平作为GOA单元的一个完整工作周期,则在上述t5阶段之后GOA单元的一个工作周期中还可能包括若干阶段,这是由GOA电路扫描的行数所决定的,但在t5之后GOA单元的Input1再次输入的高电平之前,GOA单元的Output1和Output2保持低电平。
进一步的,上述实施例中的GOA单元中所有晶体管还可以均为低电平导通的P型晶体管,若所有晶体管均为P型晶体管,则只需要重新调整反向器各个输入信号的时序状态即可,例如:调整第一电平端V1提供高电平,调整图3中t1阶段第一时钟信号端调整为低电平,调整t1阶段第二时钟信号端调整为高电平,其他信号输入信号也调整为相位相反的时序信号。
再进一步的,上述GOA单元中也可以同时采用N型晶体管和P型晶体管,此时需保证GOA电路中通过同一个时序信号或电压控制的晶体管需要采用相同的类型,当然这都是本领域的技术人员依据本发明的实施例可以做出的合理变通方案,因此均应为本发明的保护范围,然而考虑到晶体管的制程工艺,由于不同类型的晶体管的有源层掺杂材料不相同,因此GOA电路中采用统一类型的晶体管更有利于简化GOA电路的制程工艺。
本发明一实施例提供一种GOA电路,参照图4所示,该GOA电路包括级联的至少六个上述任一实施例提供的GOA单元。
其中,第1级GOA单元的第一信号输入端输入第一帧起始信号,第1级GOA单元的第二信号输入端连接第4级GOA单元的第一信号输出端,第1级GOA单元的第三信号输入端连接第2级GOA单元的第一信号输出端,第1级GOA单元的第一信号输出端连接第4级GOA单元的第一信号输入端;
第2级GOA单元的第一信号输入端输入第二帧起始信号,第2级GOA单元的第二信号输入端连接第5级GOA单元的第一信号输出端,第2级GOA单元的第三信号输入端连接第3级GOA单元的第一信号输出端,第2级GOA单元的第一信号输出端连接第5级GOA单元的第一信号输入端;
第3级GOA单元的第一信号输入端输入第三帧起始信号,第3级GOA单元的第二信号输入端连接第6级GOA单元的第一信号输出端,第3级GOA单元的第三信号输入端连接第4级GOA单元的第一信号输出端,第3级GOA单元的第一信号输出端连接第6级GOA单元的第一信号输入端;
第n级GOA单元的第一信号输入端连接第n-3级GOA单元的第一信号输出端,第n级GOA单元的第二信号输入端连接第n+3级GOA单元的第一信号输出端,第n级GOA单元的第三信号输入端连接第n+1级GOA单元的第一信号输出端,第n级GOA单元的第一信号输出端连接第n+3级GOA单元的第一信号输入端,其中,n为正整数。
具体的,参照图4所示,该GOA电路包括若干个级联的GOA单元,其中,第1级GOA单元的第一信号输入端Input1端连接第一帧起始信号端STV1,第1级GOA单元的第二信号输入端Input2连接第4级GOA单元的第一信号输出端Outout1,第1级GOA单元的第三信号输入端Input3连接第2级GOA单元的第一信号输出端Outout1,第1级GOA单元的第一信号输出端Output1连接第4级GOA单元的第一信号输入端Input1以及栅极驱动信号输入端GT1,第1级GOA单元的第二信号输出端连接复位信号端Reset1。
第2级GOA单元的第一信号输入端Input1端连接第二帧起始信号端STV2,第2级GOA单元的第二信号输入端Input2连接第5级GOA单元的第一信号输出端Outout1,第2级GOA单元的第三信号输入端Input3连接第3级GOA单元的第一信号输出端Outout1,第2级GOA单元的第一信号输出端Output1连接第5级GOA单元的第一信号输入端Input1以及栅极驱动信号输入端GT2,第2级GOA单元的第二信号输出端连接复位信号端Reset2。
第3级GOA单元的第一信号输入端Input1端连接第三帧起始信号端STV3,第3级GOA单元的第二信号输入端Input2连接第6级GOA单元的第一信号输出端Outout1,第3级GOA单元的第三信号输入端Input3连接第4级GOA单元的第一信号输出端Outout1,第3级GOA单元的第一信号输出端Output1连接第6级GOA单元的第一信号输入端Input1以及栅极驱动信号输入端GT3,第3级GOA单元的第二信号输出端连接复位信号端Reset3。
第4级GOA单元的第一信号输入端Input1端连接第1级GOA单元的第一信号输出端Output1,第4级GOA单元的第二信号输入端Input2连接第7级GOA单元的第一信号输出端Outout1,第4级GOA单元的第三信号输入端Input3连接第5级GOA单元的第一信号输出端Outout1,第4级GOA单元的第一信号输出端Output1连接第7级GOA单元的第一信号输入端Input1以及栅极驱动信号输入端GT4,第4级GOA单元的第二信号输出端连接复位信号端Reset4。GOA电路中其他GOA单元的连接方式与第4级GOA单元的连接方式类似,本文再赘述。
每个GOA单元都有一个第一时钟信号端CLK1、一个第二时钟信号端CLK2和一个电平输入端;参照图4所示,通过六个个系统的时钟信号clock1、clock2、clock3、clock4、clock5和clock6向GOA单元连接的两个时钟信号端提供时钟信号。其中,clock2为clock1向后平移1/6个时钟周期,clock3为clock1向后平移1/3个时钟周期,clock4为clock1向后平移1/2个时钟周期,clock5为clock1向后平移2/3个时钟周期,clock6为clock1向后平移5/6个时钟周期,clock1和clock4输入的时钟信号相位相反,clock2和clock5输入的时钟信号相位相反,clock3和clock6输入的时钟信号相位相反,且clock1、clock2、clock3、clock4、clock5和clock6的占空比均为50%。
第1级GOA单元的CLK1输入clock1,第1级GOA单元的CLK2输入clock4,第2级GOA单元的CLK1输入clock2,第2级GOA单元的CLK2输入clock5,第3级GOA单元的CLK1输入clock3,第3级GOA单元的CLK2输入clock6;第4级GOA单元的CLK1输入clock4,第4级GOA单元的CLK2输入clock1,第5级GOA单元的CLK1输入clock5,第5级GOA单元的CLK2输入clock2,第6级GOA单元的CLK1输入clock6,第1级GOA单元的CLK2输入clock3,对于第n级GOA单元,当n等于6x+1时,第n级GOA单元的各个时钟信号端输入与第1级GOA单元的各个时钟信号端输入相同的时钟信号;当n等于6x+2时,第n级GOA单元的各个时钟信号端输入与第2级GOA单元的各个时钟信号端输入相同的时钟信号;当n等于6X+3时,第n级GOA单元的各个时钟信号端输入与第3级GOA单元的各个时钟信号端输入相同的时钟信号图;当n等于6X+4时,第n级GOA单元的各个时钟信号端输入与第4级GOA单元的各个时钟信号端输入相同的时钟信号图;当n等于6X+5时,第n级GOA单元的各个时钟信号端输入与第5级GOA单元的各个时钟信号端输入相同的时钟信号图;当n等于6X时,第n级GOA单元的各个时钟信号端输入与第6级GOA单元的各个时钟信号端输入相同的时钟信号图。
上述第一帧起始信号端STV1输入的第一帧起始信号、第二帧起始信号端STV2输入的第二帧起始信号以及第三帧起始信号端STV3输入的第三帧起始信号均为1/2个时钟周期,且第一帧起始信号端与clock1同步输入高电平,第二帧起始信号与clock2同步输入高电平,第三帧起始信号与clock3同步输入高电平。
本发明实施例提供的GOA电路的GOA单元包括:第一节点控制模块、第二节点控制模块、第三节点控制模块、第一输出模块和第二输出模块;其中,第一节点控制模块可以将第一节点的电压与第一信号输入端的电压拉齐,或者将第一节点的电压与第一电平端的电压拉齐,第二节点控制模块可以将第二节点的电压第一时钟信号端的电压拉齐,或者将第二节点的电压与第一电平端的电压拉齐,第三节点控制模块可以将第三节点的电压与第一信号输入端的电压拉齐,或者将第三节点的电压与第一电平端的电压拉齐,第一输出模块可以在第一节点的电压和第二节点的电压的控制下进行输出,第二输出模块可以在第二节点的电压和第三节点的电压的控制下进行输出,所以本发明实施例可以通过一个GOA单元分别输出两个输出信号,并将两个输出信号分别作为像素电极复位信号和栅极驱动信号,相比于现有技术中通过两个电路分别提供像素电极复位信号和栅极驱动信号,本发明实施例简化了驱动电路。
本发明一实施例提供一种显示驱动电路,该显示驱动电路包括:栅极驱动电路和像素驱动电路;
其中,栅极驱动电路包括上述实施例提供的GOA电路。
进一步的,参照图5所示,像素驱动电路包括:第十五晶体管T15、第十六晶体管T16、第十七晶体管T17、第三电容C3、第四电容C4以及有机发光二极管OLED;
第十五晶体管T15连接数据信号端DT,第十五晶体管T15的第二端连接第三电容C3的第一极,第十五晶体管T13的栅极连接栅极驱动信号端GT;
第十六晶体管T16的第一端连接电源信号端VDD,第十六晶体管的第二端连接第三电容C3的第二极;
第十七晶体管T17的第一端连接直流低电平信号端VSUS,第十七晶体管T17的第二端连接第四电容C4的第一级,第十七晶体管T17的栅极连接复位信号端Reset;
有机发光二极管OLED的阳极连接第十六晶体管T16的第二端,发光二极管OLED的阴极接地,
第四电容C4的第二极接地;
其中,栅极驱动信号端GT连接GOA电路中的GOA单元的第一信号输出端Output1,复位信号端Reset连接GOA电路中的GOA单元的第二信号输出端Output2。
以下,参照图6所示的时序状态示意图,对图6所示的像素驱动单元的工作原理进行说明。其中,以图5所示电路中的T15、T17晶体管均为N型晶体管,T16为驱动晶体管为例进行说明,其中直流低电平信号端VSUS提供低电平。图6中示出了栅极驱动信号端GT的栅极驱动信号、复位信号端Reset的复位信号、电源信号端VDD的电源信号以及数据信号端DT的数据信号的时序状态。具体的,参照6所示,像素驱动过程包括:第一阶段为T1;第二阶段为T2;第三阶段为T3;第四阶段为T4,其中,第一阶段T1对应上述实施例中的t2阶段,第二阶段为T2对应上述实施中的t3阶段,VDD在t1、t2、t4阶段提供高电平,在T3阶段浮接。
T1阶段,GT、Reset高电平,DT低电平,VDD提供高电平,此阶段,GT高电平,T15导通,Reset高电平,T17导通,VSUS通过T17连接第三电容C3的第二极,对第三电容C3进行放电,VSUS通过T17连接第四电容C4的第一极,对第四电容C4进行放电。此阶段又称为复位阶段。
T2阶段,GT高电平,Reset、DT低电平,VDD提供高电平,此阶段中,Reset变为低电平,所以T17截止,VDD通过驱动晶体管对电容C3进行充电,充电后电容C3第二极的电位为VDD-Vth,其中,VDD为VDD的电压值,Vth为驱动晶体管T16的阈值电压。此阶段又称为阈值获取阶段
T3阶段,GT、DT高电平,Reset低电平,VDD浮接,此阶段中,GT高电平,所以T15导通,DT通过T15连接C3第一极,对C3的第一极进行充电,充电后C3第一极电压为Vdt,其中Vdt为数据信号端DT的电压。又因为此阶段VDD浮接,所以C3第二极电压为零,此阶段又称为数据写入阶段。
T4阶段,GT、DT、Reset低电平,VDD提供高电平,VDD提供高电平,则C3第二极电平变为VDD-Vth,GT低电平,T15截止,所以C3第一发生等势跳变,电压为Vdt+VDD-Vth,此为瞬间状态,变化完成后,驱动晶体T16处于饱和状态,VDD输出驱动电流,OLED通过驱动电流发光,此阶段称为发光阶段。
根据饱和电流公式,流入OLED的电流IOLED,由以下公式据算:
IOLED=K(Vgs-Vth)2
=K[VDD+Vdt-VDD+Vth-Vth]2
=K(Vdt)2
其中,Vgs为驱动晶体管T16栅极和源极之间的电压差,μ、Cox为工艺常数,W为TFT沟道宽度,L为薄膜晶体管的沟道长度,W、L都为可选择性设计的常数。
由上式中可以看到此时工作电流IOLED已经不受驱动晶体管阈值电压Vth的影响,只与数据信号端DT的电压有关,因此像素驱动电路可以不受驱动晶体管T16阈值电压Vth的影响,进而可以输出稳定的驱动电流。
上述实施例提供的显示驱动电路,首先通过一个GOA单元输入栅极驱动信号和复位信号,相比现有技术中通过两个电路分别提供像素电极复位信号和栅极驱动信号,本发明实施例可以简化GOA电路,其次,本发明实施例提供的限速驱动电路可以不受驱动晶体管阈值电压的影响,进而输出稳定的驱动电流,所以本发明实施例还可以提高OLED的显示效果。
本发明的实施例提供一种显示装置,包括上述实施例提供的显示驱动电路。
显示装置可以为:电子纸、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以权利要求的保护范围为准。

Claims (12)

1.一种GOA单元,其特征在于,包括:第一节点控制模块、第二节点控制模块、第三节点控制模块、第一输出模块和第二输出模块;
所述第一节点控制模块连接第一信号输入端、第二信号输入端、第一节点、第二节点以及第一电平端,用于在所述第一信号输入端输入的第一输入信号、所述第二信号输入端输入的第二输入信号以及第二节点的电压的控制下将所述第一节点的电压与所述第一信号输入端的电压拉齐,或者将所述第一节点的电压与所述第一电平端的电压拉齐;
所述第二节点控制模块连接第一时钟信号端、所述第一节点、所述第二节点以及所述第一电平端,用于在所述第一时钟信号端输入的第一时钟信号以及所述第一节点的电压的控制下将所述第二节点的电压所述第一时钟信号端的电压拉齐,或者将所述第二节点的电压与所述第一电平端的电压拉齐;
所述第三节点控制模块连接所述第一信号输入端、第三信号输入端、第三节点以及所述第一电平端,用于在所述第一信号输入端输入的第一输入信号以及所述第三信号输入端输入的第三输入信号的控制下将所述第三节点的电压与所述第一信号输入端的电压拉齐,或者将所述第三节点的电压与所述第一电平端的电压拉齐;
第一输出模块连接第二时钟信号端、所述第一节点、所述第二节点、所述第二信号输入端、所述第一电平端以及第一信号输出端,用于在所述第一节点的电压、所述第二节点的电压以及所述第二信号输入端输入的第二输入信号的控制下将所述第二时钟信号端输入的第二时钟信号在所述第一信号输出端输出,或者在将所述第一信号输出端的电压与所述第一电平端的电压拉齐;
所述第二输出模块连接所述第二时钟信号端、所述第二节点、所述第三节点、所述第三信号输入端、所述第二信号输出端以及所述第一电平端,用于在所述第二节点的电压、所述第三节点的电压以及所述第三信号输入端输入的第三输入信号的控制下将所述第二时钟信号端输入的第二时钟信号在所述第二信号输出端输出,或者在将所述第二信号输出端的电压与所述第一电平端的电压拉齐。
2.根据权利要求1所述的GOA单元,其特征在于,所述第一节点控制模块包括:第一晶体管、第二晶体管和第三晶体管;
所述第一晶体管的第一端连接所述第一信号输入端,所述第一晶体管的第二端连接所述第一节点,所述第一晶体管的栅极连接所述第一晶体管的第一端;
所述第二晶体管的第一端连接所述第一节点,所述第二晶体管的第二端连接所述第一电平端,所述第二晶体管的栅极连接所述第二信号输入端;
所述第三晶体管的第一端连接所述第一节点,所述第三晶体管的第二端连接所述第一电平端,所述第三晶体管的栅极连接所述第二节点。
3.根据权利要求1所述的GOA单元,其特征在于,所述第二节点控制模块包括:第四晶体管、第五晶体管和第六晶体管;
所述第六晶体管的第一端连接所述第一时钟信号端,所述第六晶体管的第二端连接所述第四晶体管的栅极,所述第六晶体管的栅极连接所述第一时钟信号端;
所述第四晶体管的第一端连接所述第一时钟信号端,所述第四晶体管的第二端连接所述第二节点;
所述第五晶体管的第一端连接所述第一节点,所述第五晶体管的第二端连接所述第一电平端,所述第五晶体管的栅极连接所述第一节点。
4.根据权利要求1所述的GOA单元,其特征在于,所述第三节点控制模块包括:第七晶体管和第八晶体管;
所述第七晶体管的第一端连接所述第一信号输入端,所述第七晶体管的第二端连接所述第三节点,所述第七晶体管的栅极连接所述第一信号输入端;
所述第八晶体管的第一端连接所述第三节点,所述第八晶体管的第二端连接所述第一电平端,所述第八晶体管的栅极连接所述第三信号输入端。
5.根据权利要求1所述的GOA单元,其特征在于,所述第一输出模块包括:第九晶体管、第十晶体管、第十一晶体管和第一电容;
所述第一电容的第一极连接所述第一节点,所述第一电容的第二极连接所述第一信号输出端;
所述第九晶体管的第一端连接所述第二时钟信号端,所述第九晶体管的第二端连接所述第一信号输出端,所述第九晶体管的栅极连接所述第一节点;
所述第十晶体管的第一端连接所述第一信号输出端,所述第十晶体管的第二端连接所述第一电平端,所述第十晶体管的栅极连接所述第二节点;
所述第十一晶体管的第一端连接所述第一信号输出端,所述第十一晶体管的第二端连接所述第一电平端,所述第十一晶体管的栅极连接所述第二信号输入端。
6.根据权利要求1所述的GOA单元,其特征在于,所述第二输出模块包括:第十二晶体管、第十三晶体管、第十四晶体管和第二电容;
所述第二电容的第一极连接所述第三节点,所述第二电容的第二极连接所述第二信号输出端;
所述第十二晶体管的第一端连接所述第二时钟信号端,所述第十二晶体管的第二端连接所述第二信号输出端,所述第十二晶体管的栅极连接所述第三节点;
所述第十三晶体管的第一端连接所述第二信号输出端,所述第十三晶体管的第二端连接所述第一电平端,所述第十二晶体管的栅极连接所述第二节点;
所述第十四晶体管的第一端连接所述第二时钟信号端,所述第十四晶体管的第二端连接所述第二信号输出端,所述第十四晶体管的栅极连接所述第三信号输入端。
7.根据权利要求2-6任一项所述的GOA单元,其特征在于,所述晶体管均为N型晶体管;或者所述晶体管均为P型晶体管。
8.根据权利要求1-6任一项所述的GOA单元,其特征在于,所述第一时钟信号端的第一时钟信号与所述第二时钟信号端的第二时钟信号相位相反,且所述第一时钟信号端的第一时钟信号与所述第二时钟信号端的第二时钟信号的占空比均为50%。
9.一种GOA电路,其特征在于,包括:级联的至少六个权利要求1-8任一项所述的GOA单元;
其中,第1级GOA单元的第一信号输入端输入第一帧起始信号,所述第1级GOA单元的第二信号输入端连接第4级GOA单元的第一信号输出端,所述第1级GOA单元的第三信号输入端连接第2级GOA单元的第一信号输出端,第1级GOA单元的第一信号输出端连接所述第4级GOA单元的第一信号输入端;
第2级GOA单元的第一信号输入端输入第二帧起始信号,所述第2级GOA单元的第二信号输入端连接第5级GOA单元的第一信号输出端,所述第2级GOA单元的第三信号输入端连接第3级GOA单元的第一信号输出端,第2级GOA单元的第一信号输出端连接所述第5级GOA单元的第一信号输入端;
第3级GOA单元的第一信号输入端输入第三帧起始信号,所述第3级GOA单元的第二信号输入端连接第6级GOA单元的第一信号输出端,所述第3级GOA单元的第三信号输入端连接第4级GOA单元的第一信号输出端,第3级GOA单元的第一信号输出端连接所述第6级GOA单元的第一信号输入端;
第n级GOA单元的第一信号输入端连接第n-3级GOA单元的第一信号输出端,所述第n级GOA单元的第二信号输入端连接第n+3级GOA单元的第一信号输出端,所述第n级GOA单元的第三信号输入端连接第n+1级GOA单元的第一信号输出端,所述第n级GOA单元的第一信号输出端连接n+3级GOA单元的第一信号输入端,其中,n为正整数。
10.一种显示驱动电路,其特征在于,包括:栅极驱动电路和像素驱动电路;
其中,所述栅极驱动电路包括权利要求9所述的GOA电路。
11.根据权利要求10所述的显示驱动电路,其特征在于,所述像素驱动电路包括:第十五晶体管、第十六晶体管、第十七晶体管、第三电容、第四电容以及有机发光二极管;
所述第十五晶体管连接数据信号端,所述第十五晶体管的第二端连接所述第三电容的第一极,所述第十五晶体管的栅极连接栅极驱动信号端;
所述第十六晶体管的第一端连接电源信号端,所述第十六晶体管的第二端连接所述第三电容的第二极;
所述第十七晶体管的第一端连接直流低电平信号端,所述第十七晶体管的第二端连接所述第四电容的第一级,所述第十七晶体管的栅极连接所述复位信号端;
所述有机发光二极管的阳极连接所述第十六晶体管的第二端,所述发光二极管的阴极接地,
所述第四电容的第二极接地;
其中,所述栅极驱动信号端连接所述GOA电路中GOA单元的第一信号输出端,所述复位信号端连接所述GOA电路中GOA单元的第二信号输出端。
12.一种显示装置,其特征在于,包括:权利要求10所述的显示驱动电路。
CN201510698393.2A 2015-10-23 2015-10-23 一种goa单元、goa电路、显示驱动电路和显示装置 Active CN105185320B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201510698393.2A CN105185320B (zh) 2015-10-23 2015-10-23 一种goa单元、goa电路、显示驱动电路和显示装置
US15/207,994 US10032416B2 (en) 2015-10-23 2016-07-12 GOA unit, Goa circuit, display driving circuit and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510698393.2A CN105185320B (zh) 2015-10-23 2015-10-23 一种goa单元、goa电路、显示驱动电路和显示装置

Publications (2)

Publication Number Publication Date
CN105185320A true CN105185320A (zh) 2015-12-23
CN105185320B CN105185320B (zh) 2017-12-08

Family

ID=54907355

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510698393.2A Active CN105185320B (zh) 2015-10-23 2015-10-23 一种goa单元、goa电路、显示驱动电路和显示装置

Country Status (2)

Country Link
US (1) US10032416B2 (zh)
CN (1) CN105185320B (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106652956A (zh) * 2017-01-04 2017-05-10 京东方科技集团股份有限公司 移位寄存器单元、其驱动方法、栅极驱动电路及显示面板
CN106940987A (zh) * 2016-01-04 2017-07-11 中华映管股份有限公司 驱动器及其驱动方法
CN110800039A (zh) * 2019-09-17 2020-02-14 京东方科技集团股份有限公司 Goa单元电路、驱动方法、goa电路和显示装置
CN110875001A (zh) * 2019-11-29 2020-03-10 京东方科技集团股份有限公司 测试电路、显示基板、显示面板及测试方法
WO2020063119A1 (zh) * 2018-09-27 2020-04-02 京东方科技集团股份有限公司 栅极驱动单元电路、栅极驱动电路、显示装置和驱动方法
CN114495829A (zh) * 2019-01-04 2022-05-13 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、栅极驱动电路、显示装置

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11127336B2 (en) 2015-09-23 2021-09-21 Boe Technology Group Co., Ltd. Gate on array (GOA) unit, gate driver circuit and display device
CN105096811B (zh) * 2015-09-23 2017-12-08 京东方科技集团股份有限公司 Goa单元、栅极驱动电路及显示装置
CN106448596B (zh) * 2016-10-31 2019-03-15 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN106531107B (zh) * 2016-12-27 2019-02-19 武汉华星光电技术有限公司 Goa电路
CN106710547B (zh) * 2016-12-27 2019-03-12 武汉华星光电技术有限公司 Goa电路
CN106782374A (zh) * 2016-12-27 2017-05-31 武汉华星光电技术有限公司 Goa电路
CN106486075B (zh) * 2016-12-27 2019-01-22 武汉华星光电技术有限公司 Goa电路
US10510314B2 (en) * 2017-10-11 2019-12-17 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. GOA circuit having negative gate-source voltage difference of TFT of pull down module
CN108230999B (zh) * 2018-02-01 2019-11-19 武汉华星光电半导体显示技术有限公司 Goa电路及oled显示装置
KR20220129152A (ko) * 2021-03-15 2022-09-23 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 구동 방법

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008108374A (ja) * 2006-10-26 2008-05-08 Mitsubishi Electric Corp シフトレジスタ回路およびそれを備える画像表示装置
US20120133574A1 (en) * 2010-11-26 2012-05-31 Boe Technology Group Co., Ltd. Shift register unit, gate drive circuit, and display apparatus
CN102646401A (zh) * 2011-12-30 2012-08-22 北京京东方光电科技有限公司 移位寄存器、goa面板及栅极驱动方法
EP2713361A1 (en) * 2012-09-28 2014-04-02 Samsung Display Co., Ltd. Display panel
CN104157236A (zh) * 2014-07-16 2014-11-19 京东方科技集团股份有限公司 一种移位寄存器及栅极驱动电路
CN104715726A (zh) * 2015-04-07 2015-06-17 合肥鑫晟光电科技有限公司 像素驱动电路、像素驱动方法和显示装置
CN104900192A (zh) * 2015-07-01 2015-09-09 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101308474B1 (ko) * 2010-04-19 2013-09-16 엘지디스플레이 주식회사 쉬프트 레지스터
CN202650493U (zh) 2012-07-13 2013-01-02 京东方科技集团股份有限公司 发光控制电路和移位寄存器
CN103021358B (zh) * 2012-12-07 2015-02-11 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路及显示器件
CN103236273B (zh) * 2013-04-16 2016-06-22 北京京东方光电科技有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN103426414B (zh) * 2013-07-16 2015-12-09 北京京东方光电科技有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN103440847B (zh) 2013-08-30 2016-01-20 京东方科技集团股份有限公司 驱动电路和方法、移位寄存器、像素单元和显示装置
CN103761937B (zh) * 2014-01-27 2017-01-11 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及其驱动方法、显示装置
CN104464600B (zh) * 2014-12-26 2017-02-01 合肥鑫晟光电科技有限公司 移位寄存器单元及其驱动方法、移位寄存器电路以及显示装置
CN104537977B (zh) * 2015-01-20 2017-08-11 京东方科技集团股份有限公司 一种goa单元及驱动方法、goa电路和显示装置
CN104835476B (zh) * 2015-06-08 2017-09-15 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及其驱动方法、阵列基板
KR102297490B1 (ko) * 2015-07-13 2021-09-03 삼성디스플레이 주식회사 표시 장치
CN104992663B (zh) * 2015-08-05 2017-09-22 京东方科技集团股份有限公司 一种移位寄存器单元及栅极驱动电路、显示面板

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008108374A (ja) * 2006-10-26 2008-05-08 Mitsubishi Electric Corp シフトレジスタ回路およびそれを備える画像表示装置
US20120133574A1 (en) * 2010-11-26 2012-05-31 Boe Technology Group Co., Ltd. Shift register unit, gate drive circuit, and display apparatus
CN102646401A (zh) * 2011-12-30 2012-08-22 北京京东方光电科技有限公司 移位寄存器、goa面板及栅极驱动方法
EP2713361A1 (en) * 2012-09-28 2014-04-02 Samsung Display Co., Ltd. Display panel
CN104157236A (zh) * 2014-07-16 2014-11-19 京东方科技集团股份有限公司 一种移位寄存器及栅极驱动电路
CN104715726A (zh) * 2015-04-07 2015-06-17 合肥鑫晟光电科技有限公司 像素驱动电路、像素驱动方法和显示装置
CN104900192A (zh) * 2015-07-01 2015-09-09 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106940987A (zh) * 2016-01-04 2017-07-11 中华映管股份有限公司 驱动器及其驱动方法
CN106652956A (zh) * 2017-01-04 2017-05-10 京东方科技集团股份有限公司 移位寄存器单元、其驱动方法、栅极驱动电路及显示面板
WO2020063119A1 (zh) * 2018-09-27 2020-04-02 京东方科技集团股份有限公司 栅极驱动单元电路、栅极驱动电路、显示装置和驱动方法
CN110956915A (zh) * 2018-09-27 2020-04-03 合肥鑫晟光电科技有限公司 栅极驱动单元电路、栅极驱动电路、显示装置和驱动方法
US11417261B2 (en) 2018-09-27 2022-08-16 Hefei Xinsheng Optoelectronics Technology Group Co., Ltd. Gate driving unit circuit, gate driving circuit, display device and driving method for improving charge rate
CN114495829A (zh) * 2019-01-04 2022-05-13 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、栅极驱动电路、显示装置
CN110800039A (zh) * 2019-09-17 2020-02-14 京东方科技集团股份有限公司 Goa单元电路、驱动方法、goa电路和显示装置
CN110800039B (zh) * 2019-09-17 2021-10-08 京东方科技集团股份有限公司 Goa单元电路、驱动方法、goa电路和显示装置
CN110875001A (zh) * 2019-11-29 2020-03-10 京东方科技集团股份有限公司 测试电路、显示基板、显示面板及测试方法

Also Published As

Publication number Publication date
US20170116924A1 (en) 2017-04-27
CN105185320B (zh) 2017-12-08
US10032416B2 (en) 2018-07-24

Similar Documents

Publication Publication Date Title
CN105185320A (zh) 一种goa单元、goa电路、显示驱动电路和显示装置
CN105632561B (zh) 移位寄存器及其驱动方法、栅极驱动电路以及显示装置
US9865211B2 (en) Shift register unit, gate driving circuit and display device
CN103280200B (zh) 移位寄存器单元、栅极驱动电路与显示器件
US9626928B2 (en) Liquid crystal display device comprising gate driver on array circuit
CN106128379B (zh) Goa电路
CN103500551B (zh) 移位寄存器单元、goa电路、阵列基板以及显示装置
CN105788555B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN104867438B (zh) 移位寄存器单元及其驱动方法、移位寄存器和显示装置
CN105118414A (zh) 移位寄存器及其驱动方法、栅极驱动电路、显示装置
CN104809979A (zh) 一种反相器及驱动方法、goa单元、goa电路和显示装置
CN103971640A (zh) 一种像素驱动电路及其驱动方法和显示装置
CN106098003A (zh) Goa电路
CN105702295A (zh) 移位寄存器单元、栅极驱动电路、显示面板及显示装置
CN104282287A (zh) 一种goa单元及驱动方法、goa电路和显示装置
CN102708795A (zh) 阵列基板行驱动单元、阵列基板行驱动电路以及显示装置
US10409402B2 (en) Touch driving unit for touch display panel having common electrode multiplexed as touch electrode and driving method thereof, touch driving circuit and display
CN105632446A (zh) Goa单元及其驱动方法、goa电路、显示装置
CN105632403A (zh) 一种像素电路、驱动方法、显示面板及显示装置
CN105047174A (zh) 移位寄存器单元及其驱动方法、栅极驱动装置以及显示装置
CN104167168A (zh) 像素电路及其驱动方法和显示装置
WO2022082719A1 (zh) 移位寄存器单元、驱动方法、驱动电路和显示装置
CN105741740B (zh) Goa单元及其驱动方法、goa电路、显示装置
CN108898988A (zh) 移位寄存器单元、驱动方法、移位寄存器和显示装置
CN106023901B (zh) 移位寄存器单元、驱动方法、栅极驱动电路及显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant