CN105182646A - 阵列基板、显示装置 - Google Patents
阵列基板、显示装置 Download PDFInfo
- Publication number
- CN105182646A CN105182646A CN201510659548.1A CN201510659548A CN105182646A CN 105182646 A CN105182646 A CN 105182646A CN 201510659548 A CN201510659548 A CN 201510659548A CN 105182646 A CN105182646 A CN 105182646A
- Authority
- CN
- China
- Prior art keywords
- signal wire
- transmission line
- signal
- line
- array base
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136227—Through-hole connection of the pixel electrode to the active element through an insulation layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
- G02F1/13629—Multilayer wirings
Abstract
本发明提供一种阵列基板和显示装置,所述阵列基板包括移位寄存器、多条信号线和多条传输线,所述信号线与所述传输线的延伸方向相交叉,且所述信号线和传输线位于不同层中,所述传输线的一端与相应的信号线电连接,另一端与所述移位寄存器的相应输入端电连接。对于任意一条传输线而言,当与所述传输线相连的信号线和所述移位寄存器之间存在其他信号线时,位于与所述传输线相连的信号线和所述移位寄存器之间的至少一条信号线上设置有第一通孔,所述第一通孔位于所述信号线与所述传输线交叠的位置。本发明通过降低传输线与信号线之间的交叠面积,降低信号延迟,实现不同信号线延迟的一致化,改善显示装置的显示效果。
Description
技术领域
本发明涉及显示技术领域,具体涉及一种阵列基板、一种包括该阵列基板的显示装置。
背景技术
在显示装置中,栅极驱动电路用于为显示面板的多行栅线逐行提供栅极扫描信号,栅极驱动电路包括移位寄存器和用于向移位寄存器提供信号的多条信号线,如帧起始信号线、第一时钟信号线、第二时钟信号线等。移位寄存器包括多个级联的移位寄存单元,每个移位寄存单元的输出端为相应的栅线提供栅极扫描信号,每个移位寄存单元具有多个输入端,各输入端通过传输线与相应的信号线相连,以接收相应的信号。
通常,传输线与信号线的延伸方向相交叉,当其中一条传输线与其对应的信号线相连时,该传输线往往会与其他信号线形成交叠,从而形成耦合电容,交叠面积越大,耦合电容也越大,导致信号传输时出现延迟不一致或延迟过久,出现横纹或充电不足的现象。
发明内容
本发明的目的在于提供一种阵列基板、一种包括该阵列基板的显示装置,以减小信号线和传输线之间的交叠面积,从而减少信号传输延迟的现象。
为了实现上述目的,本发明提供一种阵列基板,包括设置在所述阵列基板的非显示区的移位寄存器、多条信号线和多条传输线,所述信号线与所述传输线的延伸方向相交叉,且所述信号线和所述传输线位于不同层中,所述传输线的一端与相应的信号线电连接,另一端与所述移位寄存器的相应输入端电连接,对于任意一条所述传输线而言,当与所述传输线相连的信号线和所述移位寄存器之间存在其他信号线时,位于与所述传输线相连的信号线和所述移位寄存器之间的至少一条信号线上设置有第一通孔,所述第一通孔位于所述信号线与所述传输线交叠的位置。
优选地,对于任意一条所述传输线而言,当与所述传输线相连的信号线与所述移位寄存器之间存在其他信号线时,位于与所述传输线相连的信号线与所述移位寄存器之间的每条信号线上均设置有所述第一通孔。
优选地,对于任意一条所述传输线而言,与所述传输线未形成交叠的每条信号线上均设置有第二通孔,所述第二通孔位于所述传输线沿远离所述移位寄存器方向的延长线上。
优选地,所述第一通孔和所述第二通孔的形状、大小均相同。
优选地,所述传输线包括用于连接所述信号线的连接部和位于所述连接部与所述移位寄存器之间的传输部,所述信号线上对应于所述连接部的位置形成有缺口;
所述传输线所在层位于所述信号线所在层的上方,所述传输线所在层和所述信号线所在层之间设置有第一绝缘层,所述传输线所在层上方设置有第二绝缘层,所述第二绝缘层上对应于所述连接部的位置设置有贯穿所述第二绝缘层的第一过孔,所述第二绝缘层上对应于所述信号线的位置设置有同时贯穿所述第一绝缘层和所述第二绝缘层的第二过孔;
所述阵列基板还包括连接件,所述连接件通过所述第一过孔和所述第二过孔将所述连接部和与其相应的信号线相连。
优选地,所述阵列基板的显示区设置有透明电极,所述连接件与所述透明电极同层设置。
优选地,所述第一通孔为矩形,且宽度大于或等于与所述第一通孔对应的传输线的传输部的宽度。
优选地,所述传输部包括与所述信号线中第一通孔沿传输部延伸方向的两侧部分相对应的交叠传输部和所述交叠传输部以外的非交叠传输部,所述交叠传输部的宽度大于所述非交叠传输部的宽度。
优选地,所述阵列基板的显示区设置有栅线和数据线,所述信号线与所述栅线同层设置,所述传输线与所述数据线同层设置。
优选地,至少在最远离所述移位寄存器的信号线上设置有多个贯穿所述信号线的透光孔。
相应地,本发明还提供一种显示装置,包括本发明提供的上述阵列基板。
优选地,所述显示装置还包括用于向所述信号线提供信号的信号生成模块,所述信号生成模块具有多个输出端,每个输出端均通过输出线与相应的信号线连接,不同输出线的长度不同,每条输出线上均串联有补偿电阻,以使得所述每条输出线与相应的补偿电阻的电阻之和均相同。
优选地,所述显示装置还包括与所述阵列基板对盒的彩膜基板,所述阵列基板和所述彩膜基板之间设置有封框胶,所述封框胶至少覆盖所述阵列基板上最远离所述移位寄存器的一条信号线,被所述封框胶覆盖的每条信号线上均设置有多个贯穿所述信号线的透光孔。
在本发明中,对于任意一条传输线,当与所述传输线相连的信号线和所述移位寄存器之间存在其他信号线时,位于与所述传输线相连的信号线与移位寄存器之间的至少一条信号线上设置有第一通孔,且所述第一通孔位于所述信号线与所述传输线交叠的位置,从而减少所述传输线与信号线的交叠面积,减小信号线与传输线之间形成的耦合电容,进而改善信号延迟的现象,改善显示画面的显示效果。
附图说明
附图是用来提供对本发明的进一步理解,并且构成说明书的一部分,与下面的具体实施方式一起用于解释本发明,但并不构成对本发明的限制。在附图中:
图1是本发明的实施例中提供的信号线与移位寄存器的连接示意图;
图2是图1中I区的放大示意图;
图3是图2的AA剖视图;
图4是传输线与对应的信号线的位置关系图;
图5设置有通光孔的信号线的示意图;
图6是信号生成模块和阵列基板的连接示意图;
图7是补偿电阻的连接示意图;
图8是本发明的实施例中显示装置的剖面示意图。
其中,附图标记为:10、移位寄存器;20、信号线;21、第一通孔;22、第二通孔;23、缺口;24、透光孔;30、传输线;31、连接部;32、传输部;321、交叠传输部;322、非交叠传输部;41、第一过孔;42、第二过孔;50、连接件;51、第一绝缘层;52、第二绝缘层;60、信号生成模块;61、输出线;70、补偿电阻;80、彩膜基板;90、封框胶。
具体实施方式
以下结合附图对本发明的具体实施方式进行详细说明。应当理解的是,此处所描述的具体实施方式仅用于说明和解释本发明,并不用于限制本发明。
作为本发明的一方面,提供一种阵列基板,请结合图1和图2,所述阵列基板包括设置在该阵列基板的非显示区的移位寄存器10、多条信号线20和多条传输线30,信号线20与传输线30的延伸方向相交叉,且信号线20和传输线30位于不同层中,每条传输线30均对应一条信号线20,传输线30的一端与相应的信号线20电连接,另一端与移位寄存器10的相应输入端电连接,以将信号线20上的信号传输至移位寄存器10相应的输入端。其中,对于任意一条传输线30而言,当与该传输线30相连的信号线与移位寄存器10之间存在其他信号线时,位于与该传输线30与移位寄存器10之间的至少一条信号线20上设置有第一通孔21,第一通孔21位于信号线20与传输线30交叠的位置。
多条信号线20可以包括帧起始信号线、第一时钟信号线、第二时钟信号线等。通常,移位寄存器10包括多个级联的多个移位寄存单元,每个移位寄存单元均包括第一时钟信号输入端、第二时钟信号输入端等多个输入端,每个输入端均通过传输线来接收信号线上的信号。因此,本发明中信号线20的数量小于传输线30的数量,一条信号线20可以连接多条传输线30,从而为多个移位寄存单元提供相应的信号。
在现有技术中,对于任意一条传输线,当与该传输线相连的信号线与移位寄存器之间存在其他信号线时,位于与该传输线30相连的信号线与移位寄存器之间的信号线与该传输线会形成交叠,从而形成耦合电容,耦合电容较大时导致信号传输明显延迟。
本发明中,位于与传输线相连的信号线与移位寄存器之间的至少一条信号线上设置有第一通孔,且第一通孔位于传输线和信号线交叠的位置,从而减少传输线与信号线的交叠面积,减小信号线与传输线之间形成的耦合电容,进而改善信号延迟的现象,改善显示画面的显示效果。
进一步地,对于任意一条传输线30而言,当与该传输线30相连的信号线20与移位寄存器10之间存在其他信号线时,位于与该传输线30相连的信号线20与移位寄存器10之间每条信号线20上均设置有第一通孔21,每个第一通孔21均位于其所在信号线20与传输线30所交叠的位置,从而使得与该传输线30交叠的每条信号线20和该传输线30形成的耦合电容均减小。如图1所示,对于与左数第3条信号线相连的传输线30,该传输线30与左数第3条信号线右侧的各条信号线均交叠形成耦合电容,因此,从左数第4条至最后一条信号线上均形成有多个第一通孔21,每条信号线上的第一通孔位于与该传输线30形成交叠的位置。
在图1中,当不同信号线20上设置的第一通孔的个数不同时,不同信号线20的电阻也不同。为了减少不同信号线20之间的电阻差异,在本发明中,对于任意一条传输线30而言,与该传输线30未形成交叠的每一条信号线20上均设置有第二通孔22,第二通孔22位于该传输线30沿远离所述移位寄存器方向的延长线上。因此,每条信号线20上的通孔数量(第一通孔和第二通孔总数)是相同的,以减小不同信号线之间的电阻差异,使得多个信号线上的信号延迟保持一致,减小由信号延迟差异导致的横纹现象。
进一步地,第一通孔21和第二通孔22的形状、大小均相同,以进一步减小不同信号线之间的电阻差异。图1中,传输线与信号线20交叠处的通孔为第一通孔21,其余部分的通孔为第二通孔22,第一通孔21和第二通孔22的结构相同,所起的作用不同。
如图1和图2所示,第一通孔21和第二通孔22可以均为矩形,且长度方向与传输线30的延伸方向一致,宽度方向与信号线20的延伸方向一致。
具体地,请一并结合图1至图4,传输线30包括用于连接信号线20的连接部31和位于连接部31与移位寄存器之间的传输部32,信号线20上对应于连接部31的位置形成有缺口23,传输线30所在层位于信号线20所在层的上方。传输线30所在层和信号线20所在层之间设置有第一绝缘层,传输线30所在层上方设置有第二绝缘层52。例如,信号线20与阵列基板的薄膜晶体管的栅极同层设置,传输线30与所述薄膜晶体管的源漏极同层设置。所述第二绝缘层52上对应于连接部31的位置设置有贯穿第二绝缘层52的第一过孔41,第二绝缘层上52对应于信号线20的位置设置有同时贯穿第一绝缘层51和第二绝缘层52的第二过孔42,所述阵列基板还包括连接件50,连接件50通过第一过孔41和第二过孔42将连接部31和与其相应的信号线20相连。连接部31与缺口23对应,因此,连接部31也不会和信号线20形成交叠,即不会形成耦合电容。
在阵列基板中,显示区还设置有透明电极,连接件50可以与所述透明电极同层设置,且二者可以采用同样的材料,从而在制作阵列基板时可以同步形成连接件和所述透明电极,以简化制作工艺。所述透明电极可以为像素电极或公共电极。例如,当透明电极为像素电极时,在制作所述阵列基板时,信号线20可以和薄膜晶体管的栅极同步形成,传输线30与薄膜晶体管的源漏极同步形成,第一过孔、第二过孔可以和阵列基板上的像素电极过孔同步形成,连接件50可以和阵列基板上的像素电极同步形成。从而在不增加构图工艺的情况下将信号线20与传输线30相连。
其中,第一通孔21为矩形,且宽度大于或等于与第一通孔21对应的传输线的传输部32的宽度。
当传输线30位于信号线20所在层的上方时,由于传输部32的宽度较小,传输线30在信号线20的边界处爬坡时容易发生断线,尤其是当信号线20上设置有第一通孔21时,传输部32在第一通孔21的边界位置也很容易断线。为了减小传输部32发生断线的现象,优选地,如图2所示,传输部32包括与信号线20中第一通孔21沿传输部32延伸方向两侧的部分相对应的交叠传输部321和交叠传输部321以外的非交叠传输部322,交叠传输部321的宽度大于非交叠传输部322的宽度,从而减少传输部32的断线。
具体地,阵列基板的显示区还设置有栅线和数据线(附图中未示出),信号线20与所述栅线同层设置,传输线30与所述数据线同层设置,在制作过程中,可以通过一次构图工艺同时形成信号线和所述栅线,通过一次构图工艺同时形成所述数据线和传输线30。
对于液晶显示装置,在制作过程中,需要利用封框胶将阵列基板和彩膜基板对盒,并利用紫外线光照对封框胶进行固化。固化时,如果从彩膜基板侧进行光照,为了防止彩膜基板上的黑矩阵对光线遮挡,需要将彩膜基板上的黑矩阵去除,但是,黑矩阵一旦去除,显示屏边缘会产生边缘漏光现象。因此,可以从阵列基板侧进行光照来固化封框胶。而对于窄边框的显示装置,如图8所示,信号线所在区域(图中的S区域)和封框胶90所在区域会有一部分重叠,为了防止在封框胶的固化过程中,信号线对光线产生遮挡,如图5所示,至少在最远离移位寄存器10的信号线20上设置有多个贯穿信号线20的透光孔24,以使得光线可以对封框胶进行固化。其中,对透光孔24的具体形状没有限定,只要可以使得光线透过即可。
作为本发明的另一方面,提供一种显示装置,包括本发明提供的上述阵列基板。由于本发明的阵列基板中,信号线与传输线之间形成的耦合电容减小,信号延迟现象得到改善,因此,包括所述阵列基板的显示装置可以达到更好的显示效果。
如图6和图7所示,所述显示装置还包括用于向信号线提供信号的信号生成模块60,该信号生成模块60具有多个输出端,每个输出端均通过输出线61与相应的信号线20连接,不同输出线61的长度不同,每条输出线61上均串联有补偿电阻70,以使得每条输出线61与相应的补偿电阻的电阻之和均相同,从而使得信号输出模块的各个输出端与相应的信号线之间的总电阻相同。
如图6所示,在阵列基板上的多条信号线20的延伸方向是一致的,其长度相同,电阻差异较小;而输出线61通常是倾斜的,不同的输出线61之间的长度差异较大,导致其电阻差异较大,而本发明中补偿电阻70的设置使得每条输出线61和与其串联的补偿电阻70的总电阻相同,从而使得每个输出端输出信号的延迟一致,进而较少信号延迟差异带来的横纹效应,改善显示效果。
在设置补偿电阻70的同时,可以如上文中所述,在每条信号线上均设置通孔(第一通孔或第二通孔),各条信号线上的通孔数量相同,形状也相同,以使得多条输出线61与其补偿电阻70的电阻之和相同,而由于各条信号线20与其串联的补偿电阻的电阻之和也相同,从而使得由信号生成模块60的输出端至移位寄存器的输入端之间的总电阻保持一致,进一步减小不同信号之间的信号延迟差异。
如图8所示,所述显示装置还包括与所述阵列基板对盒的彩膜基板80,所述阵列基板和彩膜基板80之间设置有封框胶90,封框胶90至少覆盖所述阵列基板上最远离所述移位寄存器的一条信号线,以实现窄边框,被封框胶90覆盖的每条信号线20上均设置有多个贯穿信号线20的透光孔24(如图5所示),透光孔24用于使固化封框胶90时的光线透过。
可以理解的是,以上实施方式仅仅是为了说明本发明的原理而采用的示例性实施方式,然而本发明并不局限于此。对于本领域内的普通技术人员而言,在不脱离本发明的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本发明的保护范围。
Claims (13)
1.一种阵列基板,包括设置在所述阵列基板的非显示区的移位寄存器、多条信号线和多条传输线,所述信号线与所述传输线的延伸方向相交叉,且所述信号线和所述传输线位于不同层中,所述传输线的一端与相应的信号线电连接,另一端与所述移位寄存器的相应输入端电连接,其特征在于,
对于任意一条所述传输线而言,当与所述传输线相连的信号线和所述移位寄存器之间存在其他信号线时,位于与所述传输线相连的信号线和所述移位寄存器之间的至少一条信号线上设置有第一通孔,所述第一通孔位于所述信号线与所述传输线交叠的位置。
2.根据权利要求1所述的阵列基板,其特征在于,对于任意一条所述传输线而言,当与所述传输线相连的信号线与所述移位寄存器之间存在其他信号线时,位于与所述传输线相连的信号线与所述移位寄存器之间的每条信号线上均设置有所述第一通孔。
3.根据权利要求2所述的阵列基板,其特征在于,对于任意一条所述传输线而言,与所述传输线未形成交叠的每条信号线上均设置有第二通孔,所述第二通孔位于所述传输线沿远离所述移位寄存器方向的延长线上。
4.根据权利要求3所述的阵列基板,其特征在于,所述第一通孔和所述第二通孔的形状、大小均相同。
5.根据权利要求1至4中任意一项所述的阵列基板,其特征在于,所述传输线包括用于连接所述信号线的连接部和位于所述连接部与所述移位寄存器之间的传输部,所述信号线上对应于所述连接部的位置形成有缺口;
所述传输线所在层位于所述信号线所在层的上方,所述传输线所在层和所述信号线所在层之间设置有第一绝缘层,所述传输线所在层上方设置有第二绝缘层,所述第二绝缘层上对应于所述连接部的位置设置有贯穿所述第二绝缘层的第一过孔,所述第二绝缘层上对应于所述信号线的位置设置有同时贯穿所述第一绝缘层和所述第二绝缘层的第二过孔;
所述阵列基板还包括连接件,所述连接件通过所述第一过孔和所述第二过孔将所述连接部和与其相应的信号线相连。
6.根据权利要求5所述的阵列基板,其特征在于,所述阵列基板的显示区设置有透明电极,所述连接件与所述透明电极同层设置。
7.根据权利要求5所述的阵列基板,其特征在于,所述第一通孔为矩形,且宽度大于或等于与所述第一通孔对应的传输线的传输部的宽度。
8.根据权利要求5所述的阵列基板,其特征在于,所述传输部包括与所述信号线中第一通孔沿传输部延伸方向的两侧部分相对应的交叠传输部和所述交叠传输部以外的非交叠传输部,所述交叠传输部的宽度大于所述非交叠传输部的宽度。
9.据权利要求1至4中任意一项所述的阵列基板,其特征在于,所述阵列基板的显示区设置有栅线和数据线,所述信号线与所述栅线同层设置,所述传输线与所述数据线同层设置。
10.根据权利要求1至4中任意一项所述的阵列基板,其特征在于,至少在最远离所述移位寄存器的信号线上设置有多个贯穿所述信号线的透光孔。
11.一种显示装置,其特征在于,包括权利要求1至10中任意一项所述的阵列基板。
12.根据权利要求11所述的显示装置,其特征在于,所述显示装置还包括用于向所述信号线提供信号的信号生成模块,所述信号生成模块具有多个输出端,每个输出端均通过输出线与相应的信号线连接,不同输出线的长度不同,每条输出线上均串联有补偿电阻,以使得所述每条输出线与相应的补偿电阻的电阻之和均相同。
13.根据权利要求11所述的显示装置,其特征在于,所述显示装置还包括与所述阵列基板对盒的彩膜基板,所述阵列基板和所述彩膜基板之间设置有封框胶,所述封框胶至少覆盖所述阵列基板上最远离所述移位寄存器的一条信号线,被所述封框胶覆盖的每条信号线上均设置有多个贯穿所述信号线的透光孔。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510659548.1A CN105182646B (zh) | 2015-10-13 | 2015-10-13 | 阵列基板、显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510659548.1A CN105182646B (zh) | 2015-10-13 | 2015-10-13 | 阵列基板、显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105182646A true CN105182646A (zh) | 2015-12-23 |
CN105182646B CN105182646B (zh) | 2018-05-29 |
Family
ID=54904821
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510659548.1A Active CN105182646B (zh) | 2015-10-13 | 2015-10-13 | 阵列基板、显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN105182646B (zh) |
Cited By (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107230661A (zh) * | 2017-05-31 | 2017-10-03 | 京东方科技集团股份有限公司 | 一种阵列基板及其制备方法、显示装置 |
WO2017166428A1 (zh) * | 2016-03-30 | 2017-10-05 | 京东方科技集团股份有限公司 | 阵列基板及其制造方法、显示装置 |
CN108445684A (zh) * | 2018-02-27 | 2018-08-24 | 上海中航光电子有限公司 | 阵列基板、显示面板与显示装置 |
CN108572021A (zh) * | 2017-03-13 | 2018-09-25 | 上海融德机电工程设备有限公司 | 智能双浮子液位计 |
WO2020051987A1 (zh) * | 2018-09-13 | 2020-03-19 | 惠科股份有限公司 | 一种显示面板和显示装置 |
CN111240114A (zh) * | 2020-03-16 | 2020-06-05 | 深圳市华星光电半导体显示技术有限公司 | 阵列基板及液晶显示面板 |
CN112433415A (zh) * | 2020-12-02 | 2021-03-02 | 深圳市华星光电半导体显示技术有限公司 | 阵列基板、显示面板及电子设备 |
CN113066414A (zh) * | 2021-02-20 | 2021-07-02 | 上海中航光电子有限公司 | 显示面板和显示装置 |
CN113589609A (zh) * | 2021-07-16 | 2021-11-02 | Tcl华星光电技术有限公司 | Goa电路、显示面板和显示装置 |
CN114397787A (zh) * | 2022-01-21 | 2022-04-26 | 重庆惠科金渝光电科技有限公司 | 阵列基板和显示装置 |
US11469258B2 (en) | 2017-05-31 | 2022-10-11 | Beijing Boe Technology Development Co., Ltd. | Display panel and display device |
WO2023178560A1 (zh) * | 2022-03-23 | 2023-09-28 | 京东方科技集团股份有限公司 | 显示基板、其制作方法及显示装置 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003287774A (ja) * | 2003-02-17 | 2003-10-10 | Seiko Epson Corp | 薄膜トランジスタ回路およびそれを用いた液晶表示装置 |
CN1727972A (zh) * | 2004-07-27 | 2006-02-01 | 三星电子株式会社 | 薄膜晶体管阵列面板及包含其的显示装置 |
CN201754211U (zh) * | 2010-08-13 | 2011-03-02 | 福建华映显示科技有限公司 | 显示装置的修补结构 |
CN201984789U (zh) * | 2011-04-19 | 2011-09-21 | 京东方科技集团股份有限公司 | 一种阵列基板行驱动电路、阵列基板及液晶显示装置 |
CN104221072A (zh) * | 2012-04-20 | 2014-12-17 | 夏普株式会社 | 显示装置 |
CN104749805A (zh) * | 2013-12-30 | 2015-07-01 | 乐金显示有限公司 | 显示装置 |
CN204667021U (zh) * | 2015-06-15 | 2015-09-23 | 京东方科技集团股份有限公司 | 阵列基板和显示装置 |
-
2015
- 2015-10-13 CN CN201510659548.1A patent/CN105182646B/zh active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003287774A (ja) * | 2003-02-17 | 2003-10-10 | Seiko Epson Corp | 薄膜トランジスタ回路およびそれを用いた液晶表示装置 |
CN1727972A (zh) * | 2004-07-27 | 2006-02-01 | 三星电子株式会社 | 薄膜晶体管阵列面板及包含其的显示装置 |
CN201754211U (zh) * | 2010-08-13 | 2011-03-02 | 福建华映显示科技有限公司 | 显示装置的修补结构 |
CN201984789U (zh) * | 2011-04-19 | 2011-09-21 | 京东方科技集团股份有限公司 | 一种阵列基板行驱动电路、阵列基板及液晶显示装置 |
CN104221072A (zh) * | 2012-04-20 | 2014-12-17 | 夏普株式会社 | 显示装置 |
CN104749805A (zh) * | 2013-12-30 | 2015-07-01 | 乐金显示有限公司 | 显示装置 |
CN204667021U (zh) * | 2015-06-15 | 2015-09-23 | 京东方科技集团股份有限公司 | 阵列基板和显示装置 |
Cited By (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2017166428A1 (zh) * | 2016-03-30 | 2017-10-05 | 京东方科技集团股份有限公司 | 阵列基板及其制造方法、显示装置 |
US10147744B2 (en) | 2016-03-30 | 2018-12-04 | Boe Technology Group Co., Ltd. | Array substrate, method of manufacturing the same, and display device |
CN108572021A (zh) * | 2017-03-13 | 2018-09-25 | 上海融德机电工程设备有限公司 | 智能双浮子液位计 |
CN107230661B (zh) * | 2017-05-31 | 2020-06-19 | 京东方科技集团股份有限公司 | 一种阵列基板及其制备方法、显示装置 |
CN107230661A (zh) * | 2017-05-31 | 2017-10-03 | 京东方科技集团股份有限公司 | 一种阵列基板及其制备方法、显示装置 |
US11469258B2 (en) | 2017-05-31 | 2022-10-11 | Beijing Boe Technology Development Co., Ltd. | Display panel and display device |
CN108445684A (zh) * | 2018-02-27 | 2018-08-24 | 上海中航光电子有限公司 | 阵列基板、显示面板与显示装置 |
US11322110B2 (en) | 2018-09-13 | 2022-05-03 | HKC Corporation Limited | Display panel compensating for resistance differences between transmission signal lines that are coupled to clock signal lines and have different lengths and display device |
WO2020051987A1 (zh) * | 2018-09-13 | 2020-03-19 | 惠科股份有限公司 | 一种显示面板和显示装置 |
CN111240114A (zh) * | 2020-03-16 | 2020-06-05 | 深圳市华星光电半导体显示技术有限公司 | 阵列基板及液晶显示面板 |
CN111240114B (zh) * | 2020-03-16 | 2021-06-01 | 深圳市华星光电半导体显示技术有限公司 | 阵列基板及液晶显示面板 |
CN112433415A (zh) * | 2020-12-02 | 2021-03-02 | 深圳市华星光电半导体显示技术有限公司 | 阵列基板、显示面板及电子设备 |
CN113066414A (zh) * | 2021-02-20 | 2021-07-02 | 上海中航光电子有限公司 | 显示面板和显示装置 |
CN113066414B (zh) * | 2021-02-20 | 2023-03-10 | 上海中航光电子有限公司 | 显示面板和显示装置 |
CN113589609A (zh) * | 2021-07-16 | 2021-11-02 | Tcl华星光电技术有限公司 | Goa电路、显示面板和显示装置 |
CN113589609B (zh) * | 2021-07-16 | 2023-04-04 | Tcl华星光电技术有限公司 | Goa电路、显示面板和显示装置 |
CN114397787A (zh) * | 2022-01-21 | 2022-04-26 | 重庆惠科金渝光电科技有限公司 | 阵列基板和显示装置 |
WO2023178560A1 (zh) * | 2022-03-23 | 2023-09-28 | 京东方科技集团股份有限公司 | 显示基板、其制作方法及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN105182646B (zh) | 2018-05-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105182646A (zh) | 阵列基板、显示装置 | |
CN103293811B (zh) | 一种阵列基板及其制作方法、显示装置 | |
CN102998865B (zh) | 一种阵列基板及其制作方法、显示装置 | |
US20180196565A1 (en) | Touch panel, manufacturing method thereof and touch display device | |
CN203365869U (zh) | 阵列基板及显示装置 | |
US11302230B2 (en) | Display panel, display device and display method | |
US10622431B2 (en) | Display panel, display device, and method for manufacturing the display panel | |
CN104977740A (zh) | 显示基板及其制备方法、显示装置 | |
CN201886234U (zh) | 液晶显示基板和液晶显示器 | |
CN104460121A (zh) | 液晶显示面板及其制作方法、液晶显示装置 | |
CN104375347A (zh) | 阵列基板、修补片、显示面板和修复阵列基板的方法 | |
US9502438B2 (en) | Array substrate and manufacturing and repairing method thereof, display device | |
CN103869526B (zh) | 显示基板及其制作方法、显示面板和显示装置 | |
US20180203274A1 (en) | Display device and driving device | |
CN105093757A (zh) | 一种显示面板及其制备方法、显示装置 | |
KR101932363B1 (ko) | 액정 디스플레이 패널 및 액정 디스플레이 기기 | |
CN104635392A (zh) | 一种阵列基板、阵列基板的制造方法、显示面板 | |
KR20140068592A (ko) | 표시장치 | |
CN105117069A (zh) | 一种阵列基板、触控显示面板及触控显示装置 | |
US9425166B2 (en) | GOA layout method, array substrate and display device | |
CN104460154A (zh) | 阵列基板及其制备方法、显示装置 | |
CN105097843A (zh) | 阵列基板及其制作方法、显示装置 | |
CN103926764A (zh) | 一种tft阵列基板及显示面板、显示装置 | |
CN101566790A (zh) | 制造液晶显示面板用掩模板 | |
CN204462602U (zh) | 阵列基板及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |