CN104992925B - 导电过孔结构、阵列基板和显示装置的制作方法 - Google Patents

导电过孔结构、阵列基板和显示装置的制作方法 Download PDF

Info

Publication number
CN104992925B
CN104992925B CN201510415374.4A CN201510415374A CN104992925B CN 104992925 B CN104992925 B CN 104992925B CN 201510415374 A CN201510415374 A CN 201510415374A CN 104992925 B CN104992925 B CN 104992925B
Authority
CN
China
Prior art keywords
insulating layer
metal
layer
forming
organic insulating
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201510415374.4A
Other languages
English (en)
Other versions
CN104992925A (zh
Inventor
林致远
黄寅虎
邹志翔
操彬彬
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Hefei Xinsheng Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Hefei Xinsheng Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Hefei Xinsheng Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201510415374.4A priority Critical patent/CN104992925B/zh
Publication of CN104992925A publication Critical patent/CN104992925A/zh
Priority to PCT/CN2016/071615 priority patent/WO2017008493A1/zh
Priority to US15/114,219 priority patent/US10134770B2/en
Priority to EP16739383.4A priority patent/EP3324427A4/en
Application granted granted Critical
Publication of CN104992925B publication Critical patent/CN104992925B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133345Insulating layers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/13439Electrodes characterised by their electrical, optical, physical properties; materials therefor; method of making
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136227Through-hole connection of the pixel electrode to the active element through an insulation layer
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/308Chemical or electrical treatment, e.g. electrolytic etching using masks
    • H01L21/3081Chemical or electrical treatment, e.g. electrolytic etching using masks characterised by their composition, e.g. multilayer masks, materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/308Chemical or electrical treatment, e.g. electrolytic etching using masks
    • H01L21/3083Chemical or electrical treatment, e.g. electrolytic etching using masks characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
    • H01L21/3086Chemical or electrical treatment, e.g. electrolytic etching using masks characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane characterised by the process involved to create the mask, e.g. lift-off masks, sidewalls, or to modify the mask, e.g. pre-treatment, post-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • H01L27/1244Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits for preventing breakage, peeling or short circuiting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/1262Multistep manufacturing methods with a particular formation, treatment or coating of the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41733Source or drain electrodes for field effect devices for thin film transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/45Ohmic electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4908Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET for thin film semiconductor, e.g. gate of TFT
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/13606Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit having means for reducing parasitic capacitance
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136222Colour filters incorporated in the active matrix substrate
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • G02F1/13629Multilayer wirings
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • G02F1/136295Materials; Compositions; Manufacture processes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/121Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode common or background
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/123Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode pixel

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Optics & Photonics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Mathematical Physics (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Geometry (AREA)
  • Thin Film Transistor (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

一种导电过孔结构的制作方法、阵列基板的制作方法和显示装置的制作方法,所述阵列基板的制作方法包括:形成包括第一金属结构的第一金属层;在所述第一金属层上形成非金属层薄膜,使所述非金属层薄膜包括对应所述第一金属结构的第一部分;在所述非金属层薄膜上形成有机绝缘层薄膜,对所述有机绝缘层薄膜进行图案化处理以形成对应所述第一部分的第一有机绝缘层过孔;对经过所述图案化处理的所述有机绝缘层薄膜进行烘烤处理以形成有机绝缘层;以及在形成所述有机绝缘层之后,去除所述非金属层薄膜的所述第一部分,以形成非金属层并暴露出所述第一金属结构的部分表面。该方法可以在低成本的前提下尽量避免金属结构在形成有机绝缘层之后被严重氧化。

Description

导电过孔结构、阵列基板和显示装置的制作方法
技术领域
本发明的至少一个实施例涉及一种导电过孔结构的制作方法、阵列基板的制作方法和显示装置的制作方法。
背景技术
在显示技术领域,随着显示器件尺寸的增大以及刷新率的提高等显示性能要求的提高,对金属层中栅极线和数据线等结构的电阻的要求也随之提高。目前主流的铝配线由于电阻系数较高,已经不能满足显示性能的要求。而铜的电阻系数比铝的电阻系数低30%,因此,使用铜金属制作金属层中的栅极线和数据线等结构成为主流选择。
在液晶显示器中,例如,在采用ADS(高级超维场转换)模式的液晶显示器中,设置在阵列基板上的公共电极与金属层(例如栅金属层或源漏金属层)中结构之间可产生寄生电容,这造成显示器的功耗过大。通过在公共电极和金属层之间形成一层比较厚的有机绝缘层(例如树脂层)可以降低电路电容,从而使功耗降低,这种方式目前已大量应用于产品当中。
铜金属层与有机绝缘层的结合应用可同时减少电阻及电容,大幅降低阻抗,减少能耗,提升产品性能。
发明内容
本发明的至少一个实施例提供了一种导电过孔结构的制作方法、阵列基板的制作方法和显示装置的制作方法,以在尽量减小成本的前提下尽量避免因阵列基板上的金属结构在形成有机绝缘层之后被严重氧化而造成的该金属结构与其他部件之间接触不良。
本发明的至少一个实施例提供了一种阵列基板的制作方法,该方法包括:形成包括第一金属结构的第一金属层;在所述第一金属层上形成非金属层薄膜,使所述非金属层薄膜包括对应所述第一金属结构的第一部分;在所述非金属层薄膜上形成有机绝缘层薄膜,对所述有机绝缘层薄膜进行图案化处理以形成对应所述第一部分的第一有机绝缘层过孔;对经过所述图案化处理的所述有机绝缘层薄膜进行烘烤处理以形成有机绝缘层;以及在形成所述有机绝缘层之后,去除所述非金属层薄膜的所述第一部分,以形成非金属层并暴露出所述第一金属结构的部分表面。
例如,所述第一金属结构的形成材料包括铜金属或铜合金。
例如,所述有机绝缘层的材料包括树脂。
例如,所述有机绝缘层为彩色滤光层。
例如,所述第一金属层包括栅极、公共电极线和与所述栅极连接的栅线,所述第一金属结构包括所述公共电极线或所述栅线;或者所述第一金属层包括栅极和与所述栅极连接的栅线,所述第一金属结构包括所述栅线;或者所述第一金属层包括源极、漏极以及与所述源极连接的数据线,所述第一金属结构包括所述源极和所述漏极中的一个或所述数据线。
例如,形成所述非金属层包括:以所述有机绝缘层为掩膜板,对所述非金属层薄膜的所述第一部分进行刻蚀。
例如,形成所述非金属层薄膜包括形成第一绝缘层薄膜,形成所述非金属层包括形成第一绝缘层和所述第一绝缘层中的第一过孔,所述第一过孔暴露出所述第一金属结构的所述部分表面。
例如,所述制作方法还包括:形成第二绝缘层和所述第二绝缘层中的过孔,使在所述第一金属层上形成所述第二绝缘层和所述第二绝缘层中的所述过孔,所述第二绝缘层中的所述过孔对应所述第一金属结构的所述部分表面;在所述第二绝缘层上形成所述第一绝缘层薄膜,所述第一绝缘层薄膜覆盖所述第二绝缘层中的所述过孔;在所述第一绝缘层薄膜上形成所述有机绝缘层和所述第一有机绝缘层过孔,所述第一有机绝缘层过孔对应所述第二绝缘层中的所述过孔;在形成所述有机绝缘层之后,去除所述第一绝缘层薄膜的覆盖所述第二绝缘层中的所述过孔的部分以形成所述第一过孔和所述第一绝缘层。
或者,例如,在所述第一绝缘层薄膜上形成第二绝缘层和所述第二绝缘层中的过孔,所述第二绝缘层中的所述过孔对应所述第一部分;在所述第二绝缘层上形成所述第一有机绝缘层过孔和所述有机绝缘层,所述第一有机绝缘层过孔对应所述第二绝缘层中的所述过孔。
例如,形成所述第一绝缘层薄膜包括形成第一子绝缘层薄膜和位于所述第一子绝缘层薄膜上的第二子绝缘层薄膜;在形成所述有机绝缘层之后,去除所述第一子绝缘层薄膜的部分材料和所述第二子绝缘层薄膜的部分材料,以形成第一子绝缘层、第二子绝缘层、位于所述第一子绝缘层中的第一子过孔和位于所述第二子绝缘层中的第二子过孔,所述第一绝缘层包括所述第一子绝缘层和所述第二子绝缘层,所述第一过孔包括所述第一子过孔和所述第二子过孔。
例如,所述阵列基板包括薄膜晶体管,所述薄膜晶体管包括栅极和有源层;并且所述第一绝缘层包括栅极绝缘层,所述栅极绝缘层与所述栅极接触并且位于所述栅极和所述有源层之间;和/或,所述第一绝缘层包括钝化层,所述钝化层覆盖所述薄膜晶体管。
例如,所述非金属层薄膜还包括有源层图案,所述第一部分的材料包括形成所述有源层图案的材料。
例如,所述制作方法还包括:在形成所述非金属层薄膜之前,形成第二金属层,所述第二金属层包括第二金属结构。在该制作方法中,所述非金属层薄膜还包括对应所述第二金属结构的第二部分;在形成所述有机绝缘层时还形成第二有机绝缘层过孔,所述第二有机绝缘层过孔对应所述第二部分;以及去除所述非金属层薄膜的所述第一部分时还去除所述第二部分,以形成所述非金属层并暴露出所述第一金属结构的所述部分表面以及所述第二金属结构的部分表面。
例如,所述第二金属结构的形成材料包括铜金属或铜合金。
例如,所述第一金属层包括栅极、公共电极线和与所述栅极连接的栅线,所述第一金属结构包括所述公共电极线或所述栅线,所述第二金属层包括源极、漏极和与所述源极连接的数据线,所述第二金属结构包括所述源极和所述漏极中的一个或所述数据线。
或者,例如,所述第一金属层包括栅极和与所述栅极连接的栅线,所述第一金属结构包括所述栅线,所述第二金属层包括源极、漏极和与所述源极连接的数据线,所述第二金属结构包括所述源极和所述漏极中的一个或所述数据线。
或者,例如,所述第一金属层包括源极、漏极和与所述源极连接的数据线,所述第一金属结构包括所述源极和所述漏极中的一个或所述数据线,所述第二金属层包括栅极、公共电极线和与所述栅极连接的栅线,所述第二金属结构包括所述公共电极线或所述栅线。
或者,例如,所述第一金属层包括源极、漏极和与所述源极连接的数据线,所述第一金属结构包括所述源极和所述漏极中的一个或所述数据线,所述第二金属层包括栅极和与所述栅极连接的栅线,所述第二金属结构包括所述栅线。
例如,所述制作方法还包括:形成公共电极,所述公共电极设置于所述有机绝缘层上,所述公共电极与所述公共电极线电连接。
例如,所述制作方法还包括:在形成所述公共电极的同时或者在形成所述公共电极之前或之后,形成像素电极,使所述像素电极与所述漏极电连接。
例如,所述有机绝缘层的厚度为10000埃至40000埃。
本发明的至少一个实施例还提供了一种阵列基板的制作方法,该方法包括:形成绝缘层薄膜;在所述绝缘层薄膜上形成有机绝缘层薄膜,对所述有机绝缘层薄膜进行图案化处理以形成多个有机绝缘层过孔,使所述多个有机绝缘层过孔在所述绝缘层薄膜所在面上的正投影与所述绝缘层薄膜有重叠部分;对经过所述图案化处理的所述有机绝缘层薄膜进行烘烤处理以形成有机绝缘层;以及以所述有机绝缘层为掩膜板,对所述绝缘层薄膜进行刻蚀,以形成绝缘层和所述绝缘层中的多个绝缘层过孔。
本发明的至少一个实施例提供了一种显示装置的制作方法,所述显示装置包括阵列基板,所述方法包括:采用上述任一项所述的制作方法制作所述阵列基板。
本发明的至少一个实施例提供了一种导电过孔结构的制作方法,该方法包括:形成金属层,所述金属层包括金属结构;在所述金属层上形成非金属层薄膜,所述非金属层薄膜包括对应所述金属结构的部分;在所述非金属层薄膜上形成有机绝缘层薄膜,对所述有机绝缘层薄膜进行图案化处理以形成有机绝缘层过孔,所述有机绝缘层过孔对应所述非金属层薄膜的所述部分;对经过所述图案化处理的所述有机绝缘层薄膜进行烘烤处理以形成有机绝缘层;以及在形成所述有机绝缘层之后,去除所述非金属层薄膜的所述部分,以形成非金属层并暴露出所述金属结构的部分表面。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对实施例的附图作简单地介绍,显而易见地,下面描述中的附图仅仅涉及本发明的一些实施例,而非对本发明的限制。
图1为一种阵列基板的局部剖视示意图;
图2a为图1所示的阵列基板在形成有机绝缘层之前公共电极线处的剖视示意图;
图2b为图1所示的阵列基板在形成有机绝缘层之后公共电极线处的剖视示意图;
图3为本发明实施例提供的一种阵列基板的制作方法的流程图;
图4a至图4c为采用本发明实施例提供的制作方法制作阵列基板中的第一金属层、第一绝缘层和有机绝缘层的各步骤的示意图;
图5为一种可以采用本发明实施例提供的制作方法制作的阵列基板的俯视示意图;
图6a为一种可以采用本发明实施例提供的制作方法制作的阵列基板的局部剖视示意图;
图6b为一种可以采用本发明实施例提供的制作方法制作的阵列基板的局部剖视示意图;
图7a至7c为采用本发明实施例提供的制作方法制作阵列基板中的第一金属层、第一子绝缘层、第二子绝缘层和有机绝缘层的各步骤的示意图;
图8a至8d为采用本发明实施例提供的制作方法制作阵列基板中的第一金属层、第二绝缘层、第一绝缘层和有机绝缘层的各步骤的示意图;
图9a至9c为采用本发明实施例提供的制作方法制作阵列基板中的第一金属层、第一绝缘层、第二绝缘层和有机绝缘层的各步骤的示意图;
图10为一种可以采用本发明实施例提供的制作方法制作的阵列基板的局部剖视示意图;
图11a至11c为采用本发明实施例提供的制作方法制作阵列基板中的第二金属层、第一绝缘层和有机绝缘层的各步骤的示意图;
图12a至12e为采用本发明实施例提供的制作方法制作阵列基板中的第一金属层、有源层和有机绝缘层的各步骤的示意图;
图13为本发明实施例提供的另一种阵列基板的制作方法的流程图;
图14a至14c为采用本发明实施例提供的制作方法制作阵列基板中的绝缘层和有机绝缘层的各步骤的示意图;
图15为本发明实施例提供的一种导电过孔结构的制作方法的流程图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例的附图,对本发明实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本发明的一部分实施例,而不是全部的实施例。基于所描述的本发明的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
除非另外定义,本公开使用的技术术语或者科学术语应当为本发明所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。同样,“一个”、“一”或者“该”等类似词语也不表示数量限制,而是表示存在至少一个。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
图1为一种ADS模式的阵列基板的局部剖视示意图。如图1所示,在衬底基板上依次设置有薄膜晶体管100、钝化层200、像素电极300、有机绝缘层400和公共电极500。例如,该薄膜晶体管100可以采用底栅结构,包括栅极110、栅极绝缘层120、源极131、漏极132以及与源极131和漏极132接触的有源层140。
图1所示的阵列基板的制作过程例如包括以下步骤1~步骤8,下面详细介绍这些步骤。
步骤1:形成栅金属层薄膜,对其进行图案化处理以形成栅金属层,栅金属层包括栅极110、公共电极线和多条栅线(图1中未示出公共电极线和栅线)。
步骤2:形成栅极绝缘层薄膜,栅极绝缘层薄膜覆盖步骤1中形成的栅极110、公共电极线和栅线。
步骤3:在栅极绝缘层薄膜上形成源漏金属层薄膜,对其进行图案化处理以形成源漏金属层,源漏金属层包括源极131、漏极132以及多条数据线(图1中未示出)。
步骤4:形成有源层薄膜,对其进行图案化处理以形成有源层140,有源层140与源极131和漏极132接触。
步骤5:在有源层140上形成钝化层薄膜,对其进行图案化处理以形成钝化层200、栅极绝缘层120、位于钝化层200中的多个钝化层过孔、以及贯穿钝化层200和栅极绝缘层120的多个过孔。
例如,位于钝化层200中的多个钝化层过孔可以包括:暴露出漏极132的部分表面以用于连接漏极132与后续形成的像素电极的第一钝化层过孔200a、以及暴露出数据线的部分表面以用于连接数据线与源极驱动电路(图1中未示出)的第二钝化层过孔(图1中未示出)。
例如,贯穿钝化层200和栅极绝缘层120的多个过孔(图1中未示出)可以包括:暴露出栅线的部分表面以用于连接栅线与栅极驱动电路(图1中未示出)的过孔;以及,暴露出公共电极线的部分表面以用于连接公共电极线和后续形成的公共电极的过孔。
步骤6:在钝化层200上形成像素电极300,使像素电极300通过步骤5中形成的第一钝化层过孔200a与漏极132连接。
步骤7:形成有机绝缘层400。例如,形成有机绝缘层400包括:形成有机绝缘层薄膜;之后,对有机绝缘层薄膜进行图案化处理以形成多个有机绝缘层过孔;之后,对经过图案化处理的有机绝缘层薄膜进行烘烤处理,例如,烘烤温度大于或等于200℃,以得到有机绝缘层400。
在该步骤中,有机绝缘层过孔可以包括与步骤5中形成的第一、二钝化层过孔、贯穿钝化层200和栅极绝缘层120的过孔分别对应连通的过孔。
步骤8:在有机绝缘层400上形成公共电极500,公共电极500通过步骤5中形成的过孔210与公共电极线连接。
在研究中,本申请的发明人注意到,由于有机绝缘层400在制作过程中需要进行高温烘烤处理(例如烘烤温度大于或等于200℃),并且铜金属材料容易被氧化,对于采用铜金属材料制作并且在形成有机绝缘层400之前已经被暴露出部分表面的金属结构(例如栅金属层和/或源漏金属层包括的结构),其被暴露出的部分表面在形成有机绝缘层400后被严重氧化,这可能造成该金属结构在该部分表面处与其它部件接触不良。
例如,如图2a和图2b所示,在形成有机绝缘层400之前,贯穿栅极绝缘层120和钝化层200的过孔210已经暴露出公共电极线110a的部分表面111;在形成有机绝缘层400之后,公共电极线110a的部分表面111被严重氧化,这容易造成公共电极500与公共电极线110a之间接触不良。
本发明实施例提供了一种导电过孔结构的制作方法、阵列基板的制作方法和显示装置的制作方法,本发明实施例通过在形成位于金属结构上方的有机绝缘层之前,使该金属结构的部分表面被非金属层覆盖,并且在形成有机绝缘层之后才去除该非金属层的覆盖该部分表面的部分,可以在尽量减小成本的前提下尽量避免该金属结构在形成有机绝缘层之后被严重氧化。
如图3所示,本发明的至少一个实施例提供的阵列基板的制作方法包括:形成包括第一金属结构的第一金属层;在第一金属层上形成非金属层薄膜,使非金属层薄膜包括对应第一金属结构的第一部分;在非金属层薄膜上形成有机绝缘层薄膜,对有机绝缘层薄膜进行图案化处理以形成对应第一部分的第一有机绝缘层过孔;对经过图案化处理的有机绝缘层薄膜进行烘烤处理以形成有机绝缘层;以及在形成有机绝缘层之后,去除非金属层薄膜的第一部分,以形成非金属层并暴露出第一金属结构的部分表面。该方法可以在低成本的前提下尽量避免金属结构在形成有机绝缘层之后被严重氧化。
在本发明的一些实施例中,形成非金属层可以包括:以有机绝缘层为掩膜板,对非金属层薄膜的第一部分进行刻蚀。这样可以节省掩膜板。
下面结合实施例一至实施例三对图3所示的制作方法进行描述。
实施例一
本实施例提供了一种阵列基板的制作方法,在该制作方法中,位于上述第一金属层上的上述非金属层薄膜包括第一绝缘层薄膜,上述非金属层包括第一绝缘层和第一绝缘层中的第一过孔,第一过孔暴露出第一金属结构的上述部分表面。
如图4a至4c所示,该阵列基板的制作方法可以包括以下步骤S11至步骤S14,下面详细介绍这些步骤。
步骤S11:如图4a所示,形成第一金属层01,第一金属层01包括第一金属结构01a。
第一金属层01可以采用本领域常用的方式形成,此处不做赘述。
步骤S12:如图4a所示,在第一金属层01上形成第一绝缘层薄膜71’,第一绝缘层薄膜71’包括对应第一金属结构01a的第一部分71a(即,该第一部分71a在第一金属结构01a所在面上的正投影与第一金属结构01a有重叠部分)。
需要说明的是,在本实施例以及以下各实施例中,A结构对应B结构指:A结构在B结构所在面上的正投影与B结构有重叠部分。
步骤S13:如图4a所示,在上述第一绝缘层薄膜71’上形成有机绝缘层薄膜40’;对有机绝缘层薄膜40’进行图案化处理以形成第一有机绝缘层过孔41,如图4b所示,第一有机绝缘层过孔41对应第一绝缘层薄膜71’的第一部分71a(即,对应第一金属结构01a),之后对经过图案化处理的有机绝缘层薄膜40’进行烘烤处理以形成有机绝缘层40。
在该步骤中,在进行烘烤处理之前,第一有机绝缘层过孔41对应第一绝缘层薄膜71’的第一部分,也就是说,在对有机绝缘层薄膜40’进行图案化处理的过程中,第一绝缘层薄膜71’的第一部分71a需要保留下来,以避免暴露出第一金属结构01a。
例如,烘烤处理的温度大于或等于200℃。需要说明的是,该烘烤处理的温度范围为本领域常用的温度范围,仅用于对烘烤处理进行举例说明,并不对本实施例进行限定。
需要说明的是,本实施例中的图案化处理可以为任意的能够在薄膜中形成设定图案的处理工艺,例如可以为利用掩模板形成设定图案的工艺。
步骤S14:如图4c所示,在形成有机绝缘层40之后,去除第一绝缘层薄膜71’的第一部分71a,以形成第一绝缘层71和位于第一绝缘层71中且暴露出第一金属结构01a的部分表面011的第一过孔701。
在该步骤中,例如,可以通过利用掩模板对第一绝缘层薄膜71’进行过孔工艺(即在绝缘层中形成过孔的工艺)的方式去除第一绝缘层薄膜71’的第一部分71a,以形成第一绝缘层71和第一过孔701。
例如,可以以有机绝缘层40为掩膜板,对第一绝缘层薄膜71’的第一部分71a进行刻蚀(例如干刻),以形成第一绝缘层71和第一过孔701。以有机绝缘层40为掩膜板,可以省去对第一绝缘层薄膜进行过孔工艺的掩模板,从而可以降低成本。
在该示例中,考虑到以有机绝缘层40为掩模板,可能造成有机绝缘层40发生轻微变形,因此,在形成第一绝缘层71和第一过孔701之后,可以对有机绝缘层40进行例如灰化处理。
本实施例提供的阵列基板的制作方法,将在第一金属结构和有机绝缘层之间的第一绝缘层薄膜中形成过孔的工艺调整到形成有机绝缘层之后进行,使得在进行烘烤处理以形成有机绝缘层的过程中,该第一金属结构被该第一绝缘层薄膜保护,从而避免因该金属结构被严重氧化而造成该第一金属结构与其他部件之间接触不良的现象;并且,相比于图1所示的阵列基板的制作方法,本实施例只是改变了位于第一金属结构和有机绝缘层之间的非金属层(例如第一绝缘层)的过孔工艺的顺序,未增加其他工艺,因而未增加额外的制作成本。此外,在本实施例的至少一个示例中,以有机绝缘层为掩膜板,可以省去对非金属层薄膜(例如第一绝缘层薄膜)进行过孔工艺的掩模板,从而可以降低成本。
本实施例适用于采用铜金属或铜合金等材料制作的第一金属结构,即,第一金属结构01a的形成材料包括铜金属或铜合金,这是因为铜相比铝、钼等金属材料在高温下的氧化程度更严重,更容易造成第一金属结构与其它部件之间接触不良。当然,第一金属结构01a的形成材料并不限于铜金属或铜合金,也可以为其它的在形成有机绝缘层40之后被严重氧化以至于造成该被氧化位置处接触不良的金属。
由于有机绝缘层40的作用主要是增大公共电极层与公共电极层下方的金属层之间的距离,以减小公共电极层中的公共电极与该金属层中的金属结构之间的寄生电容,从而降低功耗。因此,有机绝缘层40与其下方的位于公共电极与金属层之间的其它绝缘层相比具有较大的厚度。例如,有机绝缘层40的厚度可以为10000埃至40000埃。通常,阵列基板中的无机绝缘层(例如二氧化硅或氮化硅等无机绝缘层)的厚度约4000埃左右;例如,栅极绝缘层的厚度可以小于4000埃;例如,钝化层的厚度可以为2500埃至4000埃。由此可见,有机绝缘层40的厚度远大于无机绝缘层的厚度。
在至少一个示例中,有机绝缘层40的材料可以包括树脂(例如亚克力、滤光材料等)。有机绝缘层40采用这些有机材料制作,可以使有机绝缘层40既满足厚度要求以尽量降低功耗,又可以保证透光率。
在至少一个示例中,阵列基板可以采用COA(Color filter On Array)技术,即,将彩色滤光层设置在阵列基板上。在这种情况下,有机绝缘层40可以为彩色滤光层90。
例如,如图5所示,该彩色滤光层90可以包括多个红色滤光图案R、多个绿色滤光图案G和多个蓝色滤光图案B。
通常,阵列基板上可以设置有栅金属层和源漏金属层,本实施例中的第一金属层可以为栅金属层或源漏金属层,第一金属结构01a可以相应地为栅金属层或源漏金属层包括的需要被暴露出部分表面且该部分表面在形成有机绝缘层40后可能被严重氧化、造成接触不良的任意金属结构。
例如,如图5和图6a所示,第一金属层01可以为栅金属层,第一金属层01可以包括栅极11a、公共电极线11c和与栅极11a连接的栅线11b,第一金属结构01a可以包括公共电极线11c或栅线11b;或者,第一金属层01可以包括栅极11a和与栅极11a连接的栅线11b,第一金属结构01a可以包括栅线11b。图6a以第一金属结构01a为公共电极11c为例进行说明。
或者,例如,如图5和图6b所示,第一金属层01可以为源漏金属层,第一金属层01可以包括源极13a、漏极13b以及与源极13a连接的数据线13c,第一金属结构01a可以包括源极13a和漏极13b中的一个或数据线13c。图6b以第一金属结构01a为漏极13b为例进行说明。
在图6a中,薄膜晶体管10为底栅底接触结构,即栅极11a设置于有源层14的下方,源极13a和漏极13b与有源层14的下表面接触。在图6b中,薄膜晶体管10为顶栅顶接触结构,即栅极11a设置于有源层14的上方,源极13a和漏极13b与有源层14的上表面接触。
需要说明的是,本实施例不限定薄膜晶体管10的类型,即薄膜晶体管10中有源层14与栅极11a的位置关系,以及有源层14与源极13a/漏极13b的位置关系。此外,本实施例不限定有源层14与源极13a/漏极13b的连接关系。例如,有源层14与源极13a/漏极13b之间还可以设置有绝缘层,从而有源层14与源极13a/漏极13b通过过孔接触;或者,例如,有源层14也可以通过导电结构与源极13a/漏极13b连接。
本实施例提供的制作方法适用于包括公共电极的阵列基板,即该制作方法还包括:形成公共电极50,公共电极50设置于有机绝缘层40上,公共电极50与公共电极线11c电连接,如图6a所示。
进一步地,本实施例提供的制作方法还包括:在形成公共电极50的同时或者在形成公共电极50之前或之后,形成像素电极30,以使像素电极30与漏极13b连接,如图6b所示。
图6a中,像素电极30位于公共电极50下方,因此,像素电极30在公共电极50之前形成;图6b中,公共电极50与像素电极30同层设置,因此,二者可以同时形成。
本实施例提供的阵列基板的制作方法中,第一绝缘层71可以包括一层绝缘层。例如,第一绝缘层71可以包括栅极绝缘层12,栅极绝缘层12与栅极11a接触并且位于栅极11a和有源层14之间,如图6b所示,第一绝缘层71可以包括栅极绝缘层12,第一过孔701可以位于栅极绝缘层12中。或者,第一绝缘层71可以包括钝化层,钝化层覆盖薄膜晶体管。
或者,第一绝缘层71也可以包括多层绝缘层。例如,如图6a所示,第一绝缘层71可以包括第一子绝缘层711(例如,栅极绝缘层12)和第二子绝缘层712(例如,钝化层20)这两层绝缘层,第二子绝缘层712形成在第一子绝缘层711上;第一过孔701包括第一子绝缘层711中的第一子过孔701a和第二子绝缘层712中的第二子过孔701b,第一子过孔701a与第二子过孔701b连通。图6a仅以第一金属结构01a为公共电极线11c、第一子绝缘层711为栅极绝缘层12、第二子绝缘层712为钝化层20为例进行说明。本发明实施例包括、但不限于此。
当第一绝缘层71包括第一子绝缘层711和第二子绝缘层712时,第一绝缘层71的制作方法例如包括:如图7a所示,形成第一子绝缘层薄膜711’和位于第一子绝缘层薄膜711’上的第二子绝缘层薄膜712’以形成第一绝缘层薄膜71’;之后,在第二子绝缘层薄膜712’上形成有机绝缘层40以及第一有机绝缘层过孔41,如图7b所示;在形成有机绝缘层40之后,去除第一子绝缘层薄膜711’的部分材料和第二子绝缘层薄膜712’的部分材料,以暴露出第一金属结构01a的部分表面并形成第一子过孔701a、第二子过孔701b、第一子绝缘层711和第二子绝缘层712,第一绝缘层71包括第一子绝缘层711和第二子绝缘层712,第一过孔701包括第一子过孔701a和第二子过孔701b,如图7c所示。
在至少一个示例中,第一绝缘层71与有机绝缘层40之间还可以形成有第二绝缘层。在这种情况下,例如,该制作方法可以包括:如图8a所示,在第一金属层上形成第二绝缘层72、位于第二绝缘层72中的过孔72a,第二绝缘层72中的过孔72a对应第一金属结构01a的部分表面;之后,如图8b所示,在第二绝缘层72上形成第一绝缘层薄膜71’,使第一绝缘层薄膜71’的材料覆盖第二绝缘层72中的过孔72a;之后,在第一绝缘层薄膜71’上形成有机绝缘层40以及第一有机绝缘层过孔41,第一有机绝缘层过孔41对应第二绝缘层72中的过孔72a,如图8c所示;在形成有机绝缘层40之后,去除第一绝缘层薄膜71’的覆盖第二绝缘层72中的过孔72a的部分以暴露出第一金属结构01a的部分表面并形成第一过孔701和第一绝缘层71,如图8d所示。
或者,在至少一个示例中,第一绝缘层71与第一金属层01之间还可以形成有第二绝缘层。在这种情况下,例如,该制作方法可以包括:在第一绝缘层薄膜71’上形成第二绝缘层72和第二绝缘层72中的过孔72a,第二绝缘层72中的过孔72a对应第一绝缘层薄膜71’的第一部分71a,如图9a所示;之后,在第二绝缘层72上形成有机绝缘层40以及第一有机绝缘层过孔41,第一有机绝缘层过孔41对应第二绝缘层72中的过孔72a,如图9b所示;在形成有机绝缘层40之后,去除第一绝缘层薄膜71’的对应第一金属结构01a的第一部分71a,以暴露出第一金属结构01a的部分表面并形成第一绝缘层71和第一过孔701,如图9c所示。
实施例二
在本实施例提供的阵列基板的制作方法中,通过在形成非金属层薄膜之前形成包括第二金属结构的第二金属层、在形成非金属层薄膜时使其包括对应第二金属结构的第二部分、在形成有机绝缘层时还形成对应非金属层薄膜的第二部分的第二有机绝缘层过孔、在去除非金属层薄膜的第一部分时还去除第二部分以暴露出第二金属结构的部分表面,可以对阵列基板上的多层金属层进行保护,以避免该多层金属层中的金属结构在形成有机绝缘层之后被严重氧化导致其与其它部件之间的接触不良。
下面以非金属层薄膜包括第一绝缘层薄膜且非金属层薄膜的第二部分为第一绝缘层薄膜的第二部分为例进行说明。
例如,在实施例一的基础上,如图10至图11c所示,本实施例提供的制作方法还可以包括:在形成第一绝缘层薄膜71’之前,形成第二金属层02(例如,源漏金属层),第二金属层02与第一金属层01之间形成有绝缘层,第二金属层包括第二金属结构02a;在形成第一绝缘层薄膜71’时,使第一绝缘层薄膜71’还包括对应第二金属结构02a的第二部分71b;在形成有机绝缘层40时,还形成有机绝缘层40中的第二有机绝缘层过孔42,第二有机绝缘层过孔42对应第一绝缘层薄膜71’的第二部分71b;在形成第一绝缘层71时还形成位于第一绝缘层71中的第二过孔702,第二过孔702对应第二有机绝缘层过孔42且暴露出第二金属结构02a的部分表面021。
本实施例适用于采用铜金属或铜合金等材料制作的第二金属结构,即,第二金属结构02a的形成材料可以包括铜金属或铜合金。这是因为铜相比铝、钼等金属材料在高温下的氧化程度更严重,更容易造成第二金属结构与其它部件之间接触不良。当然,第二金属结构02a的形成材料并不限于铜金属或铜合金,也可以为其它的在形成有机绝缘层40之后被严重氧化以至于造成该被氧化位置处接触不良的金属。
本实施例提供的制作方法中,第一金属层01和第二金属层02中的一个可以为栅金属层,另一个可以为源漏金属层。
例如,如图5和图10所示,第一金属层01包括栅极11a、公共电极线11c和与栅极11a连接的栅线11b,第一金属结构01a包括公共电极线11c或栅线11b,第二金属层02包括源极13a、漏极13b和与源极13a连接的数据线13c,第二金属结构02a包括源极13a和漏极13b中的一个或数据线13c。
或者,例如,第一金属层01包括栅极11a和与栅极11a连接的栅线11b,第一金属结构01a包括栅线11b,第二金属层02包括源极13a、漏极13b和与源极13a连接的数据线13c,第二金属结构02a包括源极13a和漏极13b中的一个或数据线13c。
或者,例如,第一金属层01包括源极13a、漏极13b和与源极13a连接的数据线13c,第一金属结构01a包括源极13a和漏极13b中的一个或数据线13c,第二金属层02包括栅极11a、公共电极线11c和与栅极11a连接的栅线11b,第二金属结构02a包括公共电极线11c或栅线11b。
或者,例如,第一金属层01包括源极13a、漏极13b和与源极13a连接的数据线13c,第一金属结构01a包括源极13a和漏极13b中的一个或数据线13c,第二金属层02包括栅极11a和与栅极11a连接的栅线11b,第二金属结构02a包括栅线11b。
图11a至图11c仅以第一金属层01为栅金属层、第二金属层02为源漏金属层为例进行说明。
实施例三
本实施例提供的阵列基板的制作方法中,上述非金属层薄膜还包括有源层图案,上述第一部分的材料包括形成有源层图案的材料。本实施例通过利用形成薄膜晶体管中的有源层的材料保护第一金属结构,可以避免该第一金属结构在形成有机绝缘层之后被严重氧化导致的该第一金属结构与其它部件之间接触不良的现象。
下面结合附图对本实施例提供的阵列基板的制作方法进行说明,如图12a~12e所示,该制作方法可以包括以下步骤S41至步骤S44,下面详细介绍这些步骤。
步骤S41:形成第一金属层01,第一金属层01包括第一金属结构01a,如图12a所示。
第一金属层01可以采用本领域常用的图案化处理方式形成,此处不做赘述。图12a只示出了第一金属层01包括的第一金属结构01a,未示出第一金属层01包括的其他金属结构。
步骤S42:在第一金属层01上形成有源层薄膜14’,如图12a所示;对有源层薄膜14’进行图案化处理以形成有源层图案14和对应第一金属结构01a的第一部分(有源层薄膜14’的保留部分)14a,第一部分14a位于第一金属结构01a上,如图12b所示。
图12c仅以有源层图案14和第一部分14a都与第一金属结构01a接触为例进行说明,在这种情况下,例如,第一金属结构01a可以为薄膜晶体管的漏极。当然,有源层图案14也可以位于第一金属结构01a上但不与其接触。
步骤S43:在有源层图案14和第一部分14a上形成有机绝缘薄膜40’,如图12c所示;对有机绝缘薄膜40’进行图案化处理以形成第一有机绝缘层过孔41,之后对经过图案化处理的有机绝缘薄膜40’进行烘烤处理以形成有机绝缘层40,第一有机绝缘层过孔41位于有机绝缘层40中且对应第一部分14a,如图12d所示。
例如,烘烤处理的温度大于或等于200℃。需要说明的是,该烘烤处理的温度范围为本领域常用的温度范围,仅用于对烘烤处理进行举例说明,并不对本实施例构成限定。
步骤S44:去除有源层薄膜14’的第一部分14a,以暴露出第一金属结构01a的部分表面011,如图12e所示。
在该步骤中,在形成有机绝缘层之后,去除覆盖金属结构的部分表面的形成有源层图案的材料(即第一部分14a),这是因为有源层图案采用半导体材料制作,半导体材料的电阻率比金属大,去除覆盖第一金属结构的半导体材料可以避免增大该第一金属结构与其接触的部件之间的电阻。
与本领域常用的阵列基板的制作方法(例如图1所示的阵列基板的制作方法)、实施例一和实施例二提供的制作方法相比,本实施例提供的制作方法中只增加了上述步骤S44即可起到避免第一金属结构被严重氧化而造成的该第一金属结构与其连接的其它部件之间接触不良的现象。与在惰性气体氛围中制作有机绝缘层的方式或在形成有机绝缘层之后对金属结构表面进行还原处理的等方式相比,本实施例提供的制作方法的成本较低。
本实施例提供的方法也可以用于保护多个金属层,只要在形成有源层薄膜时使该有源层薄膜包括分别对应这些金属层的部分、在形成有机绝缘层时形成相应的有机绝缘层过孔,在形成有机绝缘层后去除对应这些金属层的部分即可。具体实施方式可参见实施例二,重复之处不再赘述。
实施例四
本实施例提供了一种阵列基板的制作方法,如图13和图14a至14c所示,该方法包括以下步骤S41至步骤S43,下面对这些步骤进行详细介绍。
步骤S41:如图14a所示,形成绝缘层薄膜60’。
步骤S42:在绝缘层薄膜60’上形成有机绝缘层薄膜40’,如图14a所示;对有机绝缘层薄膜40’进行图案化处理以形成多个有机绝缘层过孔40a,该多个有机绝缘层过孔40a在绝缘层薄膜60’所在面上的正投影与绝缘层薄膜60’有重叠部分;之后,对经过图案化处理的有机绝缘层薄膜40’进行烘烤处理以形成有机绝缘层40,如图14b所示。
例如,烘烤处理的温度可以大于或等于200℃。需要说明的是,该烘烤处理的温度范围为本领域常用的温度范围,仅用于对烘烤处理进行举例说明,并不对本实施例构成限定。
需要说明的是,本实施例中的图案化处理可以为任意的能够在薄膜中形成设定图案的处理工艺,例如可以为利用掩模板形成设定图案的工艺。
步骤S43:以有机绝缘层40为掩膜板,对绝缘层薄膜60’进行刻蚀,以形成绝缘层60和绝缘层60中的多个绝缘层过孔60a,如图14c所示。
例如,绝缘层60可以包括栅极绝缘层和/或钝化层。栅极绝缘层与阵列基板中薄膜晶体管的栅极接触并且位于栅极和薄膜晶体管的有源层之间,钝化层覆盖薄膜晶体管。
在本实施例中,考虑到以有机绝缘层40为掩模板,可能造成有机绝缘层40发生轻微变形,因此,例如,在形成第一绝缘层71和第一过孔701之后,可以对有机绝缘层40进行例如灰化处理。
实施例五
本实施例提供了一种显示装置的制作方法,该显示装置包括阵列基板,该方法包括:采用上述任一实施例提供的制作方法制作该阵列基板。
例如,本实施例提供的显示装置的制作方法可以用于制作液晶显示装置。
例如,该液晶显示装置可以包括阵列基板与对置基板(例如彩膜基板),阵列基板与对置基板彼此对置且通过封框胶密封以形成液晶盒,在液晶盒中填充有液晶材料。阵列基板的每个像素单元包括的像素电极用于施加电场以对液晶材料的旋转程度进行控制从而进行显示操作。
相应地,该液晶显示装置的制作方法还可以包括形成对置基板以及将阵列基板与对置基板对盒成型等步骤,这些步骤可以采用本领域常用的方法制作,本实施例不做赘述。
实施例六
本实施例提供了一种导电过孔结构的制作方法,该导电过孔结构包括具有金属结构的金属层、设置于金属层之上的非金属层以及设置于非金属层上的有机绝缘层;在该制作方法中,在形成有机绝缘层之前,金属结构被非金属层覆盖,在形成有机绝缘层之后去除非金属层的覆盖金属结构的部分表面的部分。采用该方法,可以在较低成本的前提下尽量避免导电过孔结构中的金属结构在形成有机绝缘层之后被严重氧化。
如图15所示,该方法可以包括以下步骤S61至步骤S64,下面详细介绍这些步骤。
步骤S61:形成金属层,金属层包括金属结构。例如,该金属结构的形成材料包括铜或铜合金。
步骤S62:在金属层上形成非金属层薄膜,使该非金属层薄膜包括对应上述金属结构的部分。例如,非金属层薄膜的材料可以包括绝缘材料或半导体材料。
步骤S63:在非金属层薄膜上形成有机绝缘层薄膜,对有机绝缘层薄膜进行图案化处理以形成有机绝缘层过孔,有机绝缘层过孔对应非金属层薄膜的上述部分;对经过图案化处理的有机绝缘层薄膜进行烘烤处理以形成有机绝缘层。
步骤S64:在形成有机绝缘层之后,去除非金属层薄膜的上述部分,以形成非金属层并暴露出金属结构的部分表面。
本实施例提供的导电过孔结构的制作方法适用于任意电子器件中的导电过孔结构,只要该导电过孔结构具有金属层、设置在该金属层上的非金属层以及设置在该非金属层上的有机绝缘层即可。例如,该导电过孔结构可以设置于阵列基板上,也可以为设置于其它电子器件中。
本实施例提供的导电过孔结构的制作方法可以参考上述实施例一至实施例三中的相关描述,重复之处不再赘述。
以上所述仅是本发明的示范性实施方式,而非用于限制本发明的保护范围,本发明的保护范围由所附的权利要求确定。

Claims (18)

1.一种阵列基板的制作方法,包括:
形成第一金属层,其中,所述第一金属层包括第一金属结构;
在所述第一金属层上形成非金属层薄膜,其中,所述非金属层薄膜包括对应所述第一金属结构的第一部分;
在所述非金属层薄膜上形成有机绝缘层薄膜,对所述有机绝缘层薄膜进行图案化处理以形成第一有机绝缘层过孔,其中,所述第一有机绝缘层过孔对应所述第一部分;
对经过所述图案化处理的所述有机绝缘层薄膜进行烘烤处理以形成有机绝缘层;以及
在形成所述有机绝缘层之后,去除所述非金属层薄膜的所述第一部分,以形成非金属层并暴露出所述第一金属结构的部分表面,
其中,在对所述有机绝缘层薄膜进行所述烘烤处理之后去除所述非金属层薄膜的所述第一部分,所述第一金属结构的形成材料包括铜金属或铜合金。
2.如权利要求1所述的制作方法,其中,所述有机绝缘层的材料包括树脂。
3.如权利要求1所述的制作方法,其中,所述有机绝缘层为彩色滤光层。
4.如权利要求1至3任一项所述的制作方法,其中,
所述第一金属层包括栅极、公共电极线和与所述栅极连接的栅线,所述第一金属结构包括所述公共电极线或所述栅线;或者
所述第一金属层包括栅极和与所述栅极连接的栅线,所述第一金属结构包括所述栅线;或者
所述第一金属层包括源极、漏极以及与所述源极连接的数据线,所述第一金属结构包括所述源极和所述漏极中的一个或所述数据线。
5.如权利要求1至3任一项所述的制作方法,其中,形成所述非金属层包括:
以所述有机绝缘层为掩膜板,对所述非金属层薄膜的所述第一部分进行刻蚀。
6.如权利要求1至3任一项所述的制作方法,其中,形成所述非金属层薄膜包括形成第一绝缘层薄膜,形成所述非金属层包括形成第一绝缘层和所述第一绝缘层中的第一过孔,所述第一过孔暴露出所述第一金属结构的所述部分表面。
7.如权利要求6所述制作方法,还包括:形成第二绝缘层和所述第二绝缘层中的过孔,其中,
在所述第一金属层上形成所述第二绝缘层和所述第二绝缘层中的所述过孔,所述第二绝缘层中的所述过孔对应所述第一金属结构的所述部分表面;在所述第二绝缘层上形成所述第一绝缘层薄膜,所述第一绝缘层薄膜覆盖所述第二绝缘层中的所述过孔;在所述第一绝缘层薄膜上形成所述有机绝缘层和所述第一有机绝缘层过孔,所述第一有机绝缘层过孔对应所述第二绝缘层中的所述过孔;在形成所述有机绝缘层之后,去除所述第一绝缘层薄膜的覆盖所述第二绝缘层中的所述过孔的部分以形成所述第一过孔和所述第一绝缘层;或者
在所述第一绝缘层薄膜上形成第二绝缘层和所述第二绝缘层中的过孔,所述第二绝缘层中的所述过孔对应所述第一部分;在所述第二绝缘层上形成所述第一有机绝缘层过孔和所述有机绝缘层,所述第一有机绝缘层过孔对应所述第二绝缘层中的所述过孔。
8.如权利要求6所述的制作方法,其中,
形成所述第一绝缘层薄膜包括形成第一子绝缘层薄膜和位于所述第一子绝缘层薄膜上的第二子绝缘层薄膜;
在形成所述有机绝缘层之后,去除所述第一子绝缘层薄膜的部分材料和所述第二子绝缘层薄膜的部分材料,以形成第一子绝缘层、第二子绝缘层、位于所述第一子绝缘层中的第一子过孔和位于所述第二子绝缘层中的第二子过孔,所述第一绝缘层包括所述第一子绝缘层和所述第二子绝缘层,所述第一过孔包括所述第一子过孔和所述第二子过孔。
9.如权利要求6所述的制作方法,其中,
所述阵列基板包括薄膜晶体管,所述薄膜晶体管包括栅极和有源层;并且
所述第一绝缘层包括栅极绝缘层,所述栅极绝缘层与所述栅极接触并且位于所述栅极和所述有源层之间;和/或,所述第一绝缘层包括钝化层,所述钝化层覆盖所述薄膜晶体管。
10.如权利要求1-3任一项所述的制作方法,其中,
所述非金属层薄膜还包括有源层图案,所述第一部分的材料包括形成所述有源层图案的材料。
11.如权利要求1至3任一项所述的制作方法,还包括:在形成所述非金属层薄膜之前,形成第二金属层,所述第二金属层包括第二金属结构;其中,
所述非金属层薄膜还包括对应所述第二金属结构的第二部分;
在形成所述有机绝缘层时还形成第二有机绝缘层过孔,所述第二有机绝缘层过孔对应所述第二部分;以及
去除所述非金属层薄膜的所述第一部分时还去除所述第二部分,以形成所述非金属层并暴露出所述第一金属结构的所述部分表面以及所述第二金属结构的部分表面。
12.如权利要求11所述的制作方法,其中,所述第二金属结构的形成材料包括铜金属或铜合金。
13.如权利要求11所述的制作方法,其中,所述第一金属层包括栅极、公共电极线和与所述栅极连接的栅线,所述第一金属结构包括所述公共电极线或所述栅线,所述第二金属层包括源极、漏极和与所述源极连接的数据线,所述第二金属结构包括所述源极和所述漏极中的一个或所述数据线;或者
所述第一金属层包括栅极和与所述栅极连接的栅线,所述第一金属结构包括所述栅线,所述第二金属层包括源极、漏极和与所述源极连接的数据线,所述第二金属结构包括所述源极和所述漏极中的一个或所述数据线;或者
所述第一金属层包括源极、漏极和与所述源极连接的数据线,所述第一金属结构包括所述源极和所述漏极中的一个或所述数据线,所述第二金属层包括栅极、公共电极线和与所述栅极连接的栅线,所述第二金属结构包括所述公共电极线或所述栅线;或者
所述第一金属层包括源极、漏极和与所述源极连接的数据线,所述第一金属结构包括所述源极和所述漏极中的一个或所述数据线,所述第二金属层包括栅极和与所述栅极连接的栅线,所述第二金属结构包括所述栅线。
14.如权利要求4所述的制作方法,还包括:形成公共电极,其中,所述公共电极设置于所述有机绝缘层上,所述公共电极与所述公共电极线电连接。
15.如权利要求14所述的制作方法,还包括:
在形成所述公共电极的同时或者在形成所述公共电极之前或之后,形成像素电极,其中,所述像素电极与所述漏极电连接。
16.如权利要求1至3任一项所述的制作方法,其中,所述有机绝缘层的厚度为10000埃至40000埃。
17.一种显示装置的制作方法,所述显示装置包括阵列基板,所述方法包括:采用如权利要求1至16任一项所述的制作方法制作所述阵列基板。
18.一种导电过孔结构的制作方法,包括:
形成金属层,其中,所述金属层包括金属结构;
在所述金属层上形成非金属层薄膜,其中,所述非金属层薄膜包括对应所述金属结构的部分;
在所述非金属层薄膜上形成有机绝缘层薄膜,对所述有机绝缘层薄膜进行图案化处理以形成有机绝缘层过孔,其中,所述有机绝缘层过孔对应所述非金属层薄膜的所述部分;
对经过所述图案化处理的所述有机绝缘层薄膜进行烘烤处理以形成有机绝缘层;以及
在形成所述有机绝缘层之后,去除所述非金属层薄膜的所述部分,以形成非金属层并暴露出所述金属结构的部分表面,
其中,在对所述有机绝缘层薄膜进行所述烘烤处理之后去除所述非金属层薄膜的所述部分,所述金属结构的形成材料包括铜金属或铜合金。
CN201510415374.4A 2015-07-13 2015-07-13 导电过孔结构、阵列基板和显示装置的制作方法 Active CN104992925B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201510415374.4A CN104992925B (zh) 2015-07-13 2015-07-13 导电过孔结构、阵列基板和显示装置的制作方法
PCT/CN2016/071615 WO2017008493A1 (zh) 2015-07-13 2016-01-21 导电过孔结构、阵列基板和显示装置的制作方法
US15/114,219 US10134770B2 (en) 2015-07-13 2016-01-21 Preparation method of conductive via hole structure, array substrate and display device
EP16739383.4A EP3324427A4 (en) 2015-07-13 2016-01-21 METHODS OF MANUFACTURING CONDUCTIVE THROUGH-HOLE STRUCTURE, NETWORK SUBSTRATE, AND DISPLAY APPARATUS

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510415374.4A CN104992925B (zh) 2015-07-13 2015-07-13 导电过孔结构、阵列基板和显示装置的制作方法

Publications (2)

Publication Number Publication Date
CN104992925A CN104992925A (zh) 2015-10-21
CN104992925B true CN104992925B (zh) 2019-02-22

Family

ID=54304714

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510415374.4A Active CN104992925B (zh) 2015-07-13 2015-07-13 导电过孔结构、阵列基板和显示装置的制作方法

Country Status (4)

Country Link
US (1) US10134770B2 (zh)
EP (1) EP3324427A4 (zh)
CN (1) CN104992925B (zh)
WO (1) WO2017008493A1 (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104992925B (zh) * 2015-07-13 2019-02-22 合肥鑫晟光电科技有限公司 导电过孔结构、阵列基板和显示装置的制作方法
CN105789219B (zh) 2016-03-22 2018-07-27 京东方科技集团股份有限公司 一种用于制造显示面板的方法、显示面板以及显示装置
CN105895639A (zh) * 2016-06-29 2016-08-24 京东方科技集团股份有限公司 阵列基板及其制备方法、显示器件
US10756118B2 (en) * 2016-11-30 2020-08-25 Semiconductor Energy Laboratory Co., Ltd. Display device, display module, and electronic device
CN107179644B (zh) * 2017-05-19 2021-11-09 京东方科技集团股份有限公司 一种显示基板、其制作方法及显示装置
CN108461506A (zh) * 2018-03-27 2018-08-28 京东方科技集团股份有限公司 一种阵列基板及其制备方法、显示装置
CN111399293A (zh) * 2020-04-09 2020-07-10 深圳市华星光电半导体显示技术有限公司 液晶显示面板及液晶显示装置
CN113782546B (zh) * 2021-08-26 2022-09-30 厦门天马微电子有限公司 显示面板和显示装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101752403A (zh) * 2008-12-02 2010-06-23 索尼株式会社 显示装置及其制造方法
CN104681626A (zh) * 2015-03-03 2015-06-03 京东方科技集团股份有限公司 氧化物薄膜晶体管及其制作方法、阵列基板

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100412619B1 (ko) * 2001-12-27 2003-12-31 엘지.필립스 엘시디 주식회사 액정표시장치용 어레이 기판의 제조 방법
CN101740726B (zh) * 2008-11-25 2012-09-19 京东方科技集团股份有限公司 有机电致发光器件及其制造方法
CN101800286A (zh) 2009-02-11 2010-08-11 中国科学院微电子研究所 基于顶栅结构有机场效应晶体管集成电路的制备方法
WO2012090432A1 (ja) * 2010-12-27 2012-07-05 シャープ株式会社 アクティブマトリクス基板及びその製造方法、並びに表示パネル
CN102800630A (zh) 2012-07-26 2012-11-28 京东方科技集团股份有限公司 一种阵列基板及其制备方法和显示装置
CN102938394B (zh) * 2012-11-16 2015-01-07 京东方科技集团股份有限公司 显示装置、透反式薄膜晶体管阵列基板及其制作方法
TWI809225B (zh) * 2013-05-16 2023-07-21 日商半導體能源研究所股份有限公司 半導體裝置
US9754978B2 (en) * 2013-10-11 2017-09-05 Sharp Kabushiki Kaisha Semiconductor device with U-shaped active portion
CN104992925B (zh) 2015-07-13 2019-02-22 合肥鑫晟光电科技有限公司 导电过孔结构、阵列基板和显示装置的制作方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101752403A (zh) * 2008-12-02 2010-06-23 索尼株式会社 显示装置及其制造方法
CN104681626A (zh) * 2015-03-03 2015-06-03 京东方科技集团股份有限公司 氧化物薄膜晶体管及其制作方法、阵列基板

Also Published As

Publication number Publication date
EP3324427A1 (en) 2018-05-23
US20170148819A1 (en) 2017-05-25
CN104992925A (zh) 2015-10-21
WO2017008493A1 (zh) 2017-01-19
EP3324427A4 (en) 2019-03-13
US10134770B2 (en) 2018-11-20

Similar Documents

Publication Publication Date Title
CN104992925B (zh) 导电过孔结构、阵列基板和显示装置的制作方法
US10811434B2 (en) Array substrate and manufacturing method thereof, display panel and display device
TWI532190B (zh) 半導體裝置、顯示面板、及半導體裝置之製造方法
US8796680B2 (en) Thin-film transistor substrate and method of manufacturing the same
KR101447843B1 (ko) 박막 트랜지스터 어레이 기판, 그 제조 방법, 디스플레이 패널 및 디스플레이 장치
WO2011151970A1 (ja) 薄膜トランジスタ、コンタクト構造、基板、表示装置及びこれらの製造方法
CN107658345B (zh) 氧化物薄膜晶体管及其制备方法、阵列基板和显示装置
CN109273409A (zh) 一种显示面板、其制作方法及显示装置
EP2953165B1 (en) Oxide thin film transistor array substrate, manufacturing method thereof, and display panel
KR20130140581A (ko) 표시 장치 및 그 제조 방법
KR20130139935A (ko) 반도체 장치, 표시 장치, 및 반도체 장치 및 표시 장치의 제조 방법
JP6521534B2 (ja) 薄膜トランジスタとその作製方法、アレイ基板及び表示装置
US20240130175A1 (en) Display substrate and manufacturing method therefor, and display device
TWI406420B (zh) 主動矩陣基板、顯示裝置及主動矩陣基板之製造方法
US20150287799A1 (en) Semiconductor device, display panel, and semiconductor device manufacturing method
CN104716147B (zh) 一种tft阵列基板及其制备方法、显示装置
CN108027541A (zh) 薄膜晶体管基板及其制造方法
KR102050401B1 (ko) 디스플레이 장치 및 그 제조방법
US9281322B2 (en) Thin film transistor array panel and method for manufacturing the same
WO2011132353A1 (ja) 表示装置及びその製造方法
WO2015165196A1 (zh) 薄膜晶体管及其制备方法、显示基板、显示装置
US11244965B2 (en) Thin film transistor and manufacturing method therefor, array substrate and display device
US9799688B2 (en) Array substrate with uniform charge distribution, method for manufacturing the same and display device
US8900914B2 (en) TFT substrate and method for manufacturing same
CN105374827A (zh) 显示设备和用于制造该显示设备的方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant