CN104897949A - 电压检测电路 - Google Patents

电压检测电路 Download PDF

Info

Publication number
CN104897949A
CN104897949A CN201510270477.6A CN201510270477A CN104897949A CN 104897949 A CN104897949 A CN 104897949A CN 201510270477 A CN201510270477 A CN 201510270477A CN 104897949 A CN104897949 A CN 104897949A
Authority
CN
China
Prior art keywords
voltage
source
pmos
nmos tube
drain electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510270477.6A
Other languages
English (en)
Other versions
CN104897949B (zh
Inventor
邵博闻
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Huahong Grace Semiconductor Manufacturing Corp
Original Assignee
Shanghai Huahong Grace Semiconductor Manufacturing Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Huahong Grace Semiconductor Manufacturing Corp filed Critical Shanghai Huahong Grace Semiconductor Manufacturing Corp
Priority to CN201510270477.6A priority Critical patent/CN104897949B/zh
Publication of CN104897949A publication Critical patent/CN104897949A/zh
Application granted granted Critical
Publication of CN104897949B publication Critical patent/CN104897949B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Measurement Of Current Or Voltage (AREA)

Abstract

本发明公开了一种电压检测电路,包括:参考电流源路径及第一和二镜像路径;第一和二PMOS管,第一PMOS管的栅极和漏极、第二PMOS管的栅极连接在一起并都和第一镜像路径连接;第一PMOS管的源极连接第一电压源;第二PMOS管的漏极连接第二镜像路径,第二PMOS管的源极通过第一电阻连接到第二电压源,第二电压源为被测电压源;反相器的输入端连接第二PMOS管的漏极,反相器的输出端输出检测信号;当被测电压源的电压为触发点电压时,反相器的输出端输出低电平的检测信号,第一电阻的大小设置为触发点电压和第一电压的差除以第二电流。本发明能节约电阻面积,提高集成度,降低成本。

Description

电压检测电路
技术领域
本发明涉及一种半导体集成电路,特别是涉及一种电压检测电路(VoltageDetector)。
背景技术
电压检测器在集成电路中被广泛应用,如在系统级芯片(System On Chip,SOC)应用中就需要采用电压检测电路检测外部电源电压,功耗、面积是电压检测器的重要指标之一。如图1所示,是现有电压检测电路的结构示意图;被检测的电压源VDDA50通过电阻R1和R2分压形成检测电压VDET后和参考电压VREF进行比较,比较通过比较器(CMP)101实现,比较器采用工作电压源VDDA15,比较器的输出端输出检测信号VD_OUT。
图1的电压检测可以用公式表示如下:
VDDA50×R2/(R1+R2)即VDET与VREF比较,如果VDET大于等于VREF,则输出逻辑高即VD_OUT为1;如果VDET小于VREF,则输出逻辑低即VD_OUT为0。
现有技术中由于需要采用两个电阻分压,电阻R1和R2的总和由被检测电压源VDDA50和电阻R1和R2路径上的参考电流决定,用公式表示为:R1+R2=VDDA50/IREF12,IREF12表示流过电阻R1和R2路径上的参考电流,设VDDA50=5V IREF=1μA,则需要5M的电阻。在集成电路中,电阻会占用过多的器件面积。在半导体制造中,器件的面积越小,就能在单位面积上形成更多的器件,从而能提高集成度,最终减少成本。所以,电阻过大的面积会使制造成本增加。
发明内容
本发明所要解决的技术问题是提供一种电压检测电路,能节约电阻面积,提高集成度,降低成本。
为解决上述技术问题,本发明提供的电压检测电路包括:
参考电流源路径,提供参考电流。
第一镜像路径和第二镜像路径,都为所述参考电流源路径的镜像路径,所述第一镜像路径输出的第一电流和所述第二镜像路径输出的第二电流都为所述参考电流的镜像电流。
第一PMOS管和第二PMOS管,所述第一PMOS管的栅极和漏极、所述第二PMOS管的栅极连接在一起并都和所述第一镜像路径连接;所述第一PMOS管的源极连接第一电压源。
所述第二PMOS管的漏极连接所述第二镜像路径,所述第二PMOS管的源极通过第一电阻连接到第二电压源,所述第二电压源为被测电压源。
反相器的输入端连接所述第二PMOS管的漏极,所述反相器的输出端为检测信号的输出端。
当所述被测电压源的电压为触发点电压时,所述第二PMOS管的源极电压取值为等于所述第一电压源的第一电压,所述反相器的输出端输出低电平的所述检测信号,所述第一电阻的大小设置为所述触发点电压和所述第一电压的差除以所述第二电流。
进一步的改进是,所述参考电流源路径包括第一NMOS管,所述第一镜像路径包括第二NMOS管,所述第二镜像路径包括第三NMOS管。
所述第一NMOS管的漏极输入所述参考电流。
所述第一NMOS管的漏极和栅极、所述第二NMOS管的栅极和所述第三NMOS管的栅极连接在一起。
所述第一NMOS管的源极、所述第二NMOS管的源极和所述第三NMOS管的源极都接地。
所述第一PMOS管的漏极连接所述第二NMOS管的漏极。
所述第二PMOS管的漏极连接所述第三NMOS管的漏极。
进一步的改进是,所述第一电流和所述第二电流大小相等。
进一步的改进是,所述第一电流和所述第二电流大小都等于所述参考电流的大小。
进一步的改进是,所述参考电流大小为1微安。
进一步的改进是,当所述被测电压源的电压大于所述触发点电压时,所述第二PMOS管的源极电压大于所述第一电压源的第一电压,所述反相器的输出端输出低电平的所述检测信号;当所述被测电压源的电压小于所述触发点电压时,所述第二PMOS管的源极电压小于所述第一电压源的第一电压,所述反相器的输出端输出高电平的所述检测信号。
进一步的改进是,所述被测电压源的电压的正常值为5V,所述触发点电压为2.5V,所述第一电压为1.5V。
本发明不需要采用多个电阻串联形成的分压路径,仅需一个参考电流源路径、两个镜像路径、由第一PMOS管和第二PMOS管组成的共栅放大器、一个电阻即可实现电压检测,将检测的电压输入到反相器即可在反相器的输出端输出检测信号;可知本发明中仅需采用一个电阻,且该电阻为触发点电压和第一电压的差除以第二电流,触发点电压和第一电压的差比被测电压源的正常电压值要小,故本发明电路中采用的电阻要小于现有技术中的总电阻的大小,这能节约电阻面积,提高集成度,降低成本。
附图说明
下面结合附图和具体实施方式对本发明作进一步详细的说明:
图1是现有电压检测电路的结构示意图;
图2是本发明实施例电压检测电路的结构示意图。
具体实施方式
如图2所示,是本发明实施例电压检测电路的结构示意图,本发明实施例电压检测电路包括:
参考电流源路径,提供参考电流IREF。
第一镜像路径和第二镜像路径,都为所述参考电流源路径的镜像路径,所述第一镜像路径输出的第一电流和所述第二镜像路径输出的第二电流都为所述参考电流IREF的镜像电流。
第一PMOS管P1和第二PMOS管P2,所述第一PMOS管P1的栅极和漏极、所述第二PMOS管P2的栅极连接在一起并都和所述第一镜像路径连接;所述第一PMOS管P1的源极连接第一电压源VDDA15。由图2可以看出,第一PMOS管P1和第二PMOS管P2组成共栅放大器。
所述第二PMOS管P2的漏极连接所述第二镜像路径,所述第二PMOS管P2的源极通过第一电阻R连接到第二电压源VDDA50,所述第二电压源VDDA50为被测电压源。
反相器1(INV)的输入端连接所述第二PMOS管P2的漏极,所述反相器1的输出端为检测信号的输出端。
当所述被测电压源的电压为触发点电压时,所述第二PMOS管P2的源极电压即检测电压VDET取值为等于所述第一电压源VDDA15的第一电压,所述反相器1的输出端输出低电平的所述检测信号,所述第一电阻R的大小设置为所述触发点电压和所述第一电压的差除以所述第二电流。
当所述被测电压源的电压大于所述触发点电压时,所述第二PMOS管P2的源极电压VDET大于所述第一电压源VDDA15的第一电压,所述反相器1的输出端输出低电平的所述检测信号;当所述被测电压源的电压小于所述触发点电压时,所述第二PMOS管P2的源极电压VDET小于所述第一电压源VDDA15的第一电压,所述反相器1的输出端输出高电平的所述检测信号。
较佳选择为,所述参考电流源路径包括第一NMOS管N0,所述第一镜像路径包括第二NMOS管N1,所述第二镜像路径包括第三NMOS管N2。
所述第一NMOS管N0的漏极输入所述参考电流IREF,即所述参考电流IREF从所述第一电压源VDDA15流入到所述第一NMOS管N0的漏极。
所述第一NMOS管N0的漏极和栅极、所述第二NMOS管N1的栅极和所述第三NMOS管N2的栅极连接在一起。
所述第一NMOS管N0的源极、所述第二NMOS管N1的源极和所述第三NMOS管N2的源极都接地。
所述第一PMOS管P1的漏极连接所述第二NMOS管N1的漏极。
所述第二PMOS管P2的漏极连接所述第三NMOS管N2的漏极。
所述第一电流和所述第二电流大小相等。所述第一电流和所述第二电流大小都等于所述参考电流IREF的大小。
本发明实施例能减少电阻面积,本发明实施例第一电阻的取值用公式可以表示为:R=(VTRIG-VDDA15)/IREF;其中R表示第一电阻,VTRIG表示触发点电压,VDDA15表示检测电压VDET且等于第一电压,IREF表示第二电流取参考电流时。在本发明实施例中,如果采用如下取值:所述参考电流IREF大小为1微安,所述被测电压源的电压的正常值为5V,所述触发点电压为2.5V,所述第一电压为1.5V,这时所述第一电阻R的大小为1兆欧,而图1所示的现有电路中需要5M的电阻,所以本发明实施例能节约80%的电阻。
以上通过具体实施例对本发明进行了详细的说明,但这些并非构成对本发明的限制。在不脱离本发明原理的情况下,本领域的技术人员还可做出许多变形和改进,这些也应视为本发明的保护范围。

Claims (7)

1.一种电压检测电路,其特征在于,包括:
参考电流源路径,提供参考电流;
第一镜像路径和第二镜像路径,都为所述参考电流源路径的镜像路径,所述第一镜像路径输出的第一电流和所述第二镜像路径输出的第二电流都为所述参考电流的镜像电流;
第一PMOS管和第二PMOS管,所述第一PMOS管的栅极和漏极、所述第二PMOS管的栅极连接在一起并都和所述第一镜像路径连接;所述第一PMOS管的源极连接第一电压源;
所述第二PMOS管的漏极连接所述第二镜像路径,所述第二PMOS管的源极通过第一电阻连接到第二电压源,所述第二电压源为被测电压源;
反相器的输入端连接所述第二PMOS管的漏极,所述反相器的输出端为检测信号的输出端;
当所述被测电压源的电压为触发点电压时,所述第二PMOS管的源极电压取值为等于所述第一电压源的第一电压,所述反相器的输出端输出低电平的所述检测信号,所述第一电阻的大小设置为所述触发点电压和所述第一电压的差除以所述第二电流。
2.如权利要求1所述的电压检测电路,其特征在于:所述参考电流源路径包括第一NMOS管,所述第一镜像路径包括第二NMOS管,所述第二镜像路径包括第三NMOS管;
所述第一NMOS管的漏极输入所述参考电流;
所述第一NMOS管的漏极和栅极、所述第二NMOS管的栅极和所述第三NMOS管的栅极连接在一起;
所述第一NMOS管的源极、所述第二NMOS管的源极和所述第三NMOS管的源极都接地;
所述第一PMOS管的漏极连接所述第二NMOS管的漏极;
所述第二PMOS管的漏极连接所述第三NMOS管的漏极。
3.如权利要求2所述的电压检测电路,其特征在于:所述第一电流和所述第二电流大小相等。
4.如权利要求3所述的电压检测电路,其特征在于:所述第一电流和所述第二电流大小都等于所述参考电流的大小。
5.如权利要求4所述的电压检测电路,其特征在于:所述参考电流大小为1微安。
6.如权利要求1所述的电压检测电路,其特征在于:当所述被测电压源的电压大于所述触发点电压时,所述第二PMOS管的源极电压大于所述第一电压源的第一电压,所述反相器的输出端输出低电平的所述检测信号;当所述被测电压源的电压小于所述触发点电压时,所述第二PMOS管的源极电压小于所述第一电压源的第一电压,所述反相器的输出端输出高电平的所述检测信号。
7.如权利要求1所述的电压检测电路,其特征在于:所述被测电压源的电压的正常值为5V,所述触发点电压为2.5V,所述第一电压为1.5V。
CN201510270477.6A 2015-05-25 2015-05-25 电压检测电路 Active CN104897949B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510270477.6A CN104897949B (zh) 2015-05-25 2015-05-25 电压检测电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510270477.6A CN104897949B (zh) 2015-05-25 2015-05-25 电压检测电路

Publications (2)

Publication Number Publication Date
CN104897949A true CN104897949A (zh) 2015-09-09
CN104897949B CN104897949B (zh) 2017-10-24

Family

ID=54030733

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510270477.6A Active CN104897949B (zh) 2015-05-25 2015-05-25 电压检测电路

Country Status (1)

Country Link
CN (1) CN104897949B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107478992A (zh) * 2016-06-08 2017-12-15 比亚迪股份有限公司 电压检测与判断电路和具有其的动力电池系统
CN116896364A (zh) * 2023-09-06 2023-10-17 深圳市微源半导体股份有限公司 一种上电复位检测电路、集成电路以及芯片

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004140576A (ja) * 2002-10-17 2004-05-13 Denso Corp 電圧比較器およびリーク電流検出装置
US20040113681A1 (en) * 2002-10-12 2004-06-17 Oki Electric Industry Co., Ltd. Voltage sensing circuit
CN101871963A (zh) * 2010-05-28 2010-10-27 上海宏力半导体制造有限公司 电源电压检测电路
CN102055333A (zh) * 2009-11-10 2011-05-11 意法半导体研发(深圳)有限公司 电压调节器结构
CN102999081A (zh) * 2011-09-16 2013-03-27 上海华虹Nec电子有限公司 一种电流镜像电路
CN103091526A (zh) * 2011-11-04 2013-05-08 上海华虹Nec电子有限公司 电压检测电路
CN103092253A (zh) * 2013-01-25 2013-05-08 上海宏力半导体制造有限公司 参考电压产生电路

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040113681A1 (en) * 2002-10-12 2004-06-17 Oki Electric Industry Co., Ltd. Voltage sensing circuit
JP2004140576A (ja) * 2002-10-17 2004-05-13 Denso Corp 電圧比較器およびリーク電流検出装置
CN102055333A (zh) * 2009-11-10 2011-05-11 意法半导体研发(深圳)有限公司 电压调节器结构
CN101871963A (zh) * 2010-05-28 2010-10-27 上海宏力半导体制造有限公司 电源电压检测电路
CN102999081A (zh) * 2011-09-16 2013-03-27 上海华虹Nec电子有限公司 一种电流镜像电路
CN103091526A (zh) * 2011-11-04 2013-05-08 上海华虹Nec电子有限公司 电压检测电路
CN103092253A (zh) * 2013-01-25 2013-05-08 上海宏力半导体制造有限公司 参考电压产生电路

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107478992A (zh) * 2016-06-08 2017-12-15 比亚迪股份有限公司 电压检测与判断电路和具有其的动力电池系统
CN107478992B (zh) * 2016-06-08 2020-04-24 比亚迪股份有限公司 电压检测与判断电路和具有其的动力电池系统
CN116896364A (zh) * 2023-09-06 2023-10-17 深圳市微源半导体股份有限公司 一种上电复位检测电路、集成电路以及芯片
CN116896364B (zh) * 2023-09-06 2023-12-19 深圳市微源半导体股份有限公司 一种上电复位检测电路、集成电路以及芯片

Also Published As

Publication number Publication date
CN104897949B (zh) 2017-10-24

Similar Documents

Publication Publication Date Title
CN103091526B (zh) 电压检测电路
JP2010166110A (ja) 電圧検出回路
CN101753119B (zh) 上电复位电路
CN103997334A (zh) 电平转换电路
CN103376423B (zh) 电源检测装置
JP5603674B2 (ja) スイッチ装置および試験装置
CN103018588B (zh) 一种低功耗抗干扰的三态输入检测电路
CN103217615B (zh) 一种输出短路检测电路
CN104897949A (zh) 电压检测电路
CN204498098U (zh) 输出电路、检测传感器
CN102243261A (zh) 电流检测电路
CN105004900B (zh) 电源电压监视电路及具有该电源电压监视电路的电子电路
CN106300248B (zh) 一种电流控制方式的欠压保护电路
CN104901679A (zh) 一种新型输入检测电路
CN108322208A (zh) 用于正负电压信号输入的信号接口及其信号接口电路
CN104483537A (zh) 带温度补偿的低电压检测电路
CN104300949A (zh) 物联网射频芯片用低电压复位电路
CN207625442U (zh) 一种电荷泵电路及存储器
CN103176020B (zh) 电压检测电路
CN104280590B (zh) 应用于电源快下电的电压检测电路
CN103675472B (zh) 一种节点信号强度检测电路
TWI580177B (zh) 運算放大器
CN104852723A (zh) 一种输入缓冲电路和方法、以及集成电路
CN205320050U (zh) 一种具有箝位功能的比较器电路
CN105988036B (zh) 电流检测电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant