CN104681562B - 一种集成电路及其制造方法和电子装置 - Google Patents
一种集成电路及其制造方法和电子装置 Download PDFInfo
- Publication number
- CN104681562B CN104681562B CN201310627667.XA CN201310627667A CN104681562B CN 104681562 B CN104681562 B CN 104681562B CN 201310627667 A CN201310627667 A CN 201310627667A CN 104681562 B CN104681562 B CN 104681562B
- Authority
- CN
- China
- Prior art keywords
- semiconductor substrate
- integrated circuit
- transistor
- substrate
- manufacture method
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Element Separation (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
本发明提供一种集成电路及其制造方法和电子装置,涉及半导体技术领域。本发明提供的集成电路在复合半导体衬底的第一半导体衬底内设置有位于晶体管下方的空腔,由于该空腔可以隔离晶体管与复合半导体衬底,因此可以降低晶体管的源极、漏极和栅极以及互连线与复合半导体衬底之间的寄生耦合作用,减小因基板耦合效应产生的寄生电容,进而提高集成电路的性能。本发明的集成电路的制造方法,用于制造上述集成电路,制得的集成电路同样具有上述优点。本发明的电子装置,使用了上述集成电路,因而也具有上述优点。
Description
技术领域
本发明涉及半导体技术领域,具体而言涉及一种集成电路及其制造方法和电子装置。
背景技术
在半导体技术领域中,射频前端模块(Radio Frequency Frond-End Module,简称RF FEM),是无线通信设备(例如手机、平板电脑等)中的关键组件,而射频开关器件(简称射频开关,通常为集成电路或集成电路的一部分)又是射频前端模块的关键组件之一。射频前端模块(RF FEM)中的射频开关,需要具有高的信号保真性、低的插入损失、良好的线性特征和较小的信号形变。
在现有技术中,射频开关通常采用砷化镓(GaAs)半导体晶体管制造,其加工制造及封装成本较昂贵。近年来,随着半导体技术的进步,已经可以采用绝缘体上硅金属氧化物半导体场效应晶体管(SOI MOS)制造射频开关器件,并且制得的射频开关器件已经能够接近或达到采用砷化镓(GaAs)半导体晶体管制造的射频开关器件的性能水平。
然而,在采用绝缘体上硅金属氧化物半导体场效应晶体管(以下简称晶体管)制造的射频开关器件中,仍然存在晶体管的源极、漏极和栅极以及互连线与半导体衬底的寄生耦合作用,仍然带来附加的寄生电容,而这种寄生电容会随着开关信号的电压变化而变化,从而进一步影响场效应晶体管的综合性能,最终影响射频开关器件甚至整个射频前端模块的性能。
因此,为了解决上述问题,本发明提出一种新的集成电路及其制造方法。
发明内容
针对现有技术的不足,本发明提供一种集成电路及其制造方法和电子装置,该集成电路可以降低晶体管的源极、漏极和栅极以及互连线与半导体衬底的耦合作用,减小因基板耦合效应产生的寄生电容。
本发明实施例一提供一种集成电路,包括复合半导体衬底以及位于所述复合半导体衬底上的晶体管;
所述复合半导体衬底包括第一半导体衬底、位于所述第一半导体衬底之上的绝缘层以及位于所述绝缘层之上的第二半导体衬底;所述晶体管形成于所述第二半导体衬底之上,并且,所述晶体管的底部由所述绝缘层所隔离;
其中,所述第一半导体衬底内设置有位于所述晶体管下方的空腔,所述空腔的侧壁为所述第一半导体衬底,顶壁为所述绝缘层或所述第一半导体衬底,底壁为接合于所述第一半导体衬底之上的密封衬底。
可选地,所述空腔的侧壁为弧形。
其中,所述密封衬底可选自硅衬底、玻璃衬底或塑料衬底。
可选地,所述空腔的高度为100nm-100um。进一步的,所述空腔的高度为1um-2um。
可选地,所述空腔的侧壁为(111)晶面。
可选地,所述集成电路还包括位于所述第二半导体衬底内的浅沟槽隔离,其中,不同的所述晶体管之间由所述浅沟槽隔离所隔离。
可选地,所述集成电路还包括设置于所述晶体管上方的第一体介电层以及位于所述第一体介电层内的用于连接所述晶体管的互连线。
可选地,所述集成电路为射频开关器件;或者,所述集成电路为包括射频开关器件的射频前端模块,并且所述晶体管为所述射频开关器件中的晶体管。
本发明实施例二提供一种集成电路的制造方法,包括:
步骤S101:提供包括第一半导体衬底、位于所述第一半导体衬底之上的绝缘层以及位于所述绝缘层之上的第二半导体衬底的复合半导体衬底,在所述第二半导体衬底上形成晶体管;
步骤S102:通过刻蚀在所述第一半导体衬底内形成位于所述晶体管下方的沟槽,其中所述沟槽的底壁为所述绝缘层或所述第一半导体衬底;
步骤S103:在所述第一半导体衬底上接合密封衬底以封闭所述沟槽的开口而形成空腔。
可选地,在所述步骤S102中,所述刻蚀为干法刻蚀,所采用主刻蚀气体为含氟气体。
可选地,在所述步骤S102中,所述刻蚀为湿法刻蚀,所采用的刻蚀液为TMAH、KOH、NH3·H2O或HNO3/NH4F。
可选地,在所述步骤S102中,所述沟槽的深度为100nm-100um。
可选地,在所述步骤S103中,在所述第一半导体衬底上接合密封衬底的方法可以为粘接、焊接或真空吸附。
可选地,在所述步骤S101中,还包括形成位于所述晶体管上方的第一体介电层以及位于所述第一体介电层内的用于连接所述晶体管的互连线的步骤。
可选地,在所述步骤S101与所述步骤S102之间还包括步骤S1012:对所述第一半导体衬底进行减薄处理。
可选地,在所述步骤S101与所述步骤S1012之间还包括步骤S10112:在所述第二半导体衬底的形成有所述晶体管的一侧接合承载衬底以支撑所述第一半导体衬底。
可选地,在所述步骤S103之后还包括步骤S104:去除所述承载衬底。
本发明实施例三提供一种电子装置,其特征在于,包括如上所述的集成电路。
本发明的集成电路,由于在复合半导体衬底的第一半导体衬底内设置有位于晶体管下方的空腔,可以隔离晶体管与复合半导体衬底,因此可以降低晶体管的源极、漏极和栅极以及互连线与复合半导体衬底之间的寄生耦合作用,减小因基板耦合效应产生的寄生电容,提高集成电路的性能。本发明的集成电路的制造方法,用于制造上述集成电路,制得的集成电路同样具有上述优点。本发明的电子装置,使用了上述集成电路,因而也具有上述优点。
附图说明
本发明的下列附图在此作为本发明的一部分用于理解本发明。附图中示出了本发明的实施例及其描述,用来解释本发明的原理。
附图中:
图1为本发明实施例一的一种集成电路的结构的一种示意性剖视图;
图2A至2G为本发明实施例二的一种集成电路的制造方法的相关步骤形成的图形的示意性剖视图;
图3为本发明实施例二的一种集成电路的制造方法的一种示意性流程图。
具体实施方式
在下文的描述中,给出了大量具体的细节以便提供对本发明更为彻底的理解。然而,对于本领域技术人员而言显而易见的是,本发明可以无需一个或多个这些细节而得以实施。在其他的例子中,为了避免与本发明发生混淆,对于本领域公知的一些技术特征未进行描述。
应当理解的是,本发明能够以不同形式实施,而不应当解释为局限于这里提出的实施例。相反地,提供这些实施例将使公开彻底和完全,并且将本发明的范围完全地传递给本领域技术人员。在附图中,为了清楚,层和区的尺寸以及相对尺寸可能被夸大。自始至终相同附图标记表示相同的元件。
应当明白,当元件或层被称为“在...上”、“与...相邻”、“连接到”或“耦合到”其它元件或层时,其可以直接地在其它元件或层上、与之相邻、连接或耦合到其它元件或层,或者可以存在居间的元件或层。相反,当元件被称为“直接在...上”、“与...直接相邻”、“直接连接到”或“直接耦合到”其它元件或层时,则不存在居间的元件或层。应当明白,尽管可使用术语第一、第二、第三等描述各种元件、部件、区、层和/或部分,这些元件、部件、区、层和/或部分不应当被这些术语限制。这些术语仅仅用来区分一个元件、部件、区、层或部分与另一个元件、部件、区、层或部分。因此,在不脱离本发明教导之下,下面讨论的第一元件、部件、区、层或部分可表示为第二元件、部件、区、层或部分。
空间关系术语例如“在...下”、“在...下面”、“下面的”、“在...之下”、“在...之上”、“上面的”等,在这里可为了方便描述而被使用从而描述图中所示的一个元件或特征与其它元件或特征的关系。应当明白,除了图中所示的取向以外,空间关系术语意图还包括使用和操作中的器件的不同取向。例如,如果附图中的器件翻转,然后,描述为“在其它元件下面”或“在其之下”或“在其下”元件或特征将取向为在其它元件或特征“上”。因此,示例性术语“在...下面”和“在...下”可包括上和下两个取向。器件可以另外地取向(旋转90度或其它取向)并且在此使用的空间描述语相应地被解释。
在此使用的术语的目的仅在于描述具体实施例并且不作为本发明的限制。在此使用时,单数形式的“一”、“一个”和“所述/该”也意图包括复数形式,除非上下文清楚指出另外的方式。还应明白术语“组成”和/或“包括”,当在该说明书中使用时,确定所述特征、整数、步骤、操作、元件和/或部件的存在,但不排除一个或更多其它的特征、整数、步骤、操作、元件、部件和/或组的存在或添加。在此使用时,术语“和/或”包括相关所列项目的任何及所有组合。
这里参考作为本发明的理想实施例(和中间结构)的示意图的横截面图来描述发明的实施例。这样,可以预期由于例如制造技术和/或容差导致的从所示形状的变化。因此,本发明的实施例不应当局限于在此所示的区的特定形状,而是包括由于例如制造导致的形状偏差。例如,显示为矩形的注入区在其边缘通常具有圆的或弯曲特征和/或注入浓度梯度,而不是从注入区到非注入区的二元改变。同样,通过注入形成的埋藏区可导致该埋藏区和注入进行时所经过的表面之间的区中的一些注入。因此,图中显示的区实质上是示意性的,它们的形状并不意图显示器件的区的实际形状且并不意图限定本发明的范围。
为了彻底理解本发明,将在下列的描述中提出详细的步骤以及详细的结构,以便阐释本发明提出的集成电路及其制造方法。本发明的较佳实施例详细描述如下,然而除了这些详细描述外,本发明还可以具有其他实施方式。
实施例一
本发明实施例提供一种集成电路,在复合半导体衬底的牺牲层内设置有位于晶体管下方的空腔,可以隔离晶体管与复合半导体衬底(主要指第一半导体衬底),因而可以降低晶体管的源极、漏极和栅极以及互连线与复合半导体衬底(主要指第一半导体衬底)之间的寄生耦合作用,减小因基板耦合效应产生的寄生电容,提高集成电路的性能。
下面,参照图1来描述本发明实施例提出的集成电路的结构。其中,图1为本发明实施例的一种集成电路的结构的一种示意性剖视图。
如图1所示,本实施例的集成电路包括复合半导体衬底100以及位于复合半导体衬底100上的晶体管101。其中,复合半导体衬底100包括第一半导体衬底1001、位于第一半导体衬底1001之上的的绝缘层1002以及位于绝缘层1002之上的第二半导体衬底1003。晶体管101形成于第二半导体衬底1002之上,晶体管101的底部由绝缘层1002所隔离,不同的晶体管101之间由位于第二半导体衬底1003内的浅沟槽隔离103所隔离。其中,复合半导体衬底100的第一半导体衬底1001内设置有空腔1041,所述空腔1041位于晶体管101的下方,并且,所述空腔1041的侧壁为第一半导体衬底1001,顶壁为绝缘层1002,底壁为接合于所述第一半导体衬底1001之上的密封衬底105。
其中,空腔1041的顶壁也可以为第一半导体衬底1001自身。
在本实施例中,晶体管107的底部是指晶体管的栅极所在的一侧,顶部是指晶体管的与底部相对的一侧。
示例性地,空腔1041的侧壁为弧形或其他可行的图形。
可选地,空腔1041的高度为100nm-100um,进一步的,空腔1041的高度为1um-2um。
其中,空腔1041内部可以为真空或接近真空的状态,也可以填充有气体。优选地,空腔1041内部为真空或接近真空。
其中,空腔1041的侧壁为(111)晶面。
示例性地,密封衬底105可选自硅衬底、玻璃衬底或塑料衬底以及其他材料的衬底。
进一步地,该集成电路还包括设置于所述晶体管101上方的第一体介电层1011以及位于所述第一体介电层1011内的用于连接所述晶体管101的互连线102。
其中,第一体介电层1011的材料为氧化硅(SiO2)、掺氟硅酸盐玻璃(FSG)、高密度等离子体氧化物(HDP oxide)或低k介电材料。
示例性地,绝缘层1002为氧化物层或其他合适的材料。
可选地,第一半导体衬底1001可以为硅衬底或玻璃衬底。第二半导体衬底1002可以为单晶硅衬底或多晶硅衬底。
可选地,晶体管101为金属氧化物半导体场效应晶体管(MOS FET)。
本实施例的集成电路可以为各种半导体集成电路,例如:其可以为射频开关器件;也可以为包括射频开关器件的射频前端模块(RF FEM),并且晶体管101为所述射频开关器件中的晶体管。
本发明实施例的集成电路,除包括晶体管101外,还可以包括图1中未示出的其他部件,例如MEMS器件、集成无源器件(IPD)等,此次不再赘述。关于晶体管101以及其他部件的具体结构等,本领域的技术人员可以根据实际需要参照现有技术进行选择,此处不再赘述。
本实施例的集成电路,由于在复合半导体衬底100的第一半导体衬底1001内设置有位于晶体管101下方的空腔1041,可以隔离晶体管101与复合半导体衬底100(主要是隔离晶体管107与第一半导体衬底1001),因此可以降低晶体管101的源极、漏极和栅极以及互连线与复合半导体衬底100(主要指第一半导体衬底1001)之间的寄生耦合作用,减小因基板耦合效应产生的寄生电容,进而提高集成电路的性能。此外,该集成电路通过位于晶体管101底部的绝缘层1002对晶体管101的底部进行隔离,通过覆盖晶体管101的第一体介电层1011对晶体管101的顶部进行隔离,不同的晶体管101之间由浅沟槽隔离103进行隔离,可以实现晶体管101与复合半导体衬底100之间最大程度的隔离,相对于现有技术中的集成电路(例如:射频半导体开关器件),可以将基板耦合效应压缩到最小,从而进一步降低开关信号的损失和形变,提高集成电路的性能。
实施例二
下面,参照图2A-图2G以及图3来描述本发明实施例提出的集成电路的制造方法一个示例性方法的详细步骤。其中,图2A至2G为本发明实施例的一种集成电路的制造方法的相关步骤形成的图形的示意性剖视图;图3为本发明实施例的一种集成电路的制造方法的一种示意性流程图。
本发明实施例的集成电路的制造方法,用于制造实施例一所述的集成电路,具体包括如下步骤:
步骤A1:提供复合半导体衬底1001,其中复合半导体衬底100包括第一半导体衬底1001、位于第一半导体衬底1001之上的绝缘层1002以及位于绝缘层1002之上的第二半导体衬底1003,如图2A所示。
其中,第一半导体衬底1001可以为硅衬底或玻璃衬底。第二半导体衬底1004可以为单晶硅衬底或多晶硅衬底。
其中,绝缘层1002可以为氧化物层或其他合适的材料形成的膜层。
由于绝缘层1002的存在,该复合半导体衬底100(也可简称为“半导体衬底”)为绝缘体上硅半导体衬底(SOI)。
形成复合半导体衬底100的方法,可以采用现有技术中的各种方法,此处并不对此进行限定。
步骤A2:在所述第二半导体衬底1003上形成晶体管101,如图2B所示。
其中,晶体管101可以为金属氧化物半导体场效应晶体管(MOS FET)或其他类型的晶体管。并且,在步骤A2中,在形成晶体管101的同时,还可以形成其他部件,例如MEMS器件、集成无源器件(IPD)等,本实施例并不对此进行限定。
此外,在步骤A2中,还可以包括在形成晶体管101前形成位于第二半导体衬底1003内的浅沟槽隔离103的步骤;以及在形成晶体管101之后,形成位于所述晶体管101上方的第一体介电层1011以及位于所述第一体介电层1011内的用于连接所述晶体管101的互连线102的步骤。关于形成浅沟槽隔离103、第一体介电层1011以及互连线102的方法,可以采用现有技术中的各种常用的方法,此处不再赘述。
步骤A3:在第二半导体衬底1003的形成有晶体管101的一侧接合承载衬底200以支撑所述第一半导体衬底1001,如图2C所示。
其中,接合承载衬底200的方法,可以为粘接、焊接或真空吸附等。
步骤A4:对所述第一半导体衬底1001进行减薄处理,如图2D所示。
示例性地,该减薄处理的方法,可以为先进行光学研磨再进行CMP,也可以为先光学研磨再湿法刻蚀,也可以为直接进行CMP或湿法刻蚀。其中,在进行湿法刻蚀的工艺中,可以预先在第一半导体衬底100内形成一个刻蚀停止层,以避免对第一半导体衬底的过度刻蚀。
步骤A5:通过刻蚀在第一半导体衬底1001内形成位于所述晶体管101下方的沟槽104,其中所述沟槽104的底壁为所述绝缘层1002,如图2E所示。
在本实施例中,沟槽104的底壁也可以为所述第一半导体衬底1001自身。
其中,沟槽104的侧壁为(111)晶面。
其中,所采用的刻蚀方法可以为干法刻蚀,也可以为湿法刻蚀。示例性地,所述刻蚀为干法刻蚀,所采用主刻蚀气体为含氟气体。所述刻蚀为湿法刻蚀,所采用的刻蚀液为TMAH、KOH、NH3·H2O或HNO3/NH4F(指HNO3和NH4F的混合液体)。
示例性地,刻蚀形成的所述沟槽104的深度为100nm-100um。优选地,沟槽104的深度为1um-2um。
步骤A6:在第一半导体衬底1001上接合密封衬底105以封闭所述沟槽104的开口而形成空腔1041,如图2F所示。
其中,在第一半导体衬底1001上接合密封衬底105的方法,可以为粘接、焊接、真空吸附以及其他合适的方法。密封衬底105可以选自硅衬底、玻璃衬底、塑料衬底或其他合适的衬底。
其中,密封衬底105可以为单层结构或多层结构,此处并不进行限定。
在本实施例中,在步骤A6之后,还可以包括步骤A7:去除所述承载衬底200,形成的图形如图2G所示。其中,承载衬底200也可以不去除,而作为集成电路的一部分。
至此,完成了本实施例的集成电路的制造方法的相关步骤的介绍,后续还可以包括形成其他器件的步骤以及进行划片、封装的步骤等,此处不再赘述。
在本实施例中,根据上述方法制得的集成电路,可以为射频开关器件,其中晶体管101一般为射频开关器件中的晶体管;也可以为射频前端模块(RF FEM),其中晶体管101作为射频前端模块中的射频开关器件中的晶体管;还可以为其他各种集成电路,在此并不进行限定。关于集成电路的具体结构,除了包括图2G中示出的晶体管101、空洞1041、浅沟槽隔离103等部件之外,还可以包括位于第二半导体衬底1003的其他区域(图中未示出)的其他部件,例如,其他晶体管、MEMS器件以及集成无源器件等,关于这些器件的具体结构以及它们的具体制作方法等,本领域的技术人员可以根据实际需要参照现有技术进行选择,此处不再赘述。
需要说明的是,在本实施例中,当选用的复合半导体衬底100中的第一半导体衬底1001的厚度合适时,可以省略对第一半导体衬底1001进行减薄处理的步骤;而在减薄处理的过程中,如果第一半导体衬底1001的强度合适,可以省略接合承载衬底200的步骤。
根据本实施例的集成电路的制造方法制得的集成电路,由于在复合半导体衬底100的第一半导体衬底内设置有位于晶体管101下方的空腔1041,可以隔离晶体管101与复合半导体衬底100(主要是隔离晶体管101与第一半导体衬底1001),因此可以降低晶体管101的源极、漏极和栅极以及互连线与复合半导体衬底100(主要指第一半导体衬底1001)之间的寄生耦合作用,减小因基板耦合效应产生的寄生电容,进而提高集成电路的性能。
此外,该集成电路通过位于晶体管101底部的绝缘层1003对晶体管101的底部进行隔离,通过覆盖晶体管101的第一体介电层1011对晶体管101的顶部进行隔离,不同的晶体管101之间由浅沟槽隔离103进行隔离,可以实现晶体管101与复合半导体衬底100之间最大程度的隔离,相对于现有技术中的集成电路(例如:射频半导体开关器件),可以将基板耦合效应压缩到最小,从而进一步降低开关信号的损失和形变,进一步提高集成电路的性能。
图3示出了本发明实施例提出的一种集成电路的制造方法的一种示意性流程图,用于简要示出该制造方法的典型流程。具体包括:
步骤S101:提供包括第一半导体衬底、位于所述第一半导体衬底之上的绝缘层以及位于所述绝缘层之上的第二半导体衬底的复合半导体衬底,在所述第二半导体衬底上形成晶体管;
步骤S102:通过刻蚀在所述第一半导体衬底内形成位于所述晶体管下方的沟槽,其中所述沟槽的底壁为所述绝缘层或所述第一半导体衬底;
步骤S103:在所述第一半导体衬底上接合密封衬底以封闭所述沟槽的开口而形成空腔。
实施例三
本发明实施例提供一种电子装置,其包括:实施例一所述的集成电路,或根据实施例二所述的集成电路的制造方法制造的集成电路。
由于使用的集成电路可以降低晶体管的源极、漏极和栅极以及互连线与半导体衬底之间的寄生耦合作用,减小因基板耦合效应产生的寄生电容,进而提高集成电路的性能,因此该电子装置同样具有上述优点,具有更好的性能。
该电子装置,可以是手机、平板电脑、笔记本电脑、上网本、游戏机、电视机、VCD、DVD、导航仪、照相机、摄像机、录音笔、MP3、MP4、PSP等任何电子产品或设备,也可以是具有上述集成电路的中间产品,例如:具有该集成电路的手机主板等。
本发明已经通过上述实施例进行了说明,但应当理解的是,上述实施例只是用于举例和说明的目的,而非意在将本发明限制于所描述的实施例范围内。此外本领域技术人员可以理解的是,本发明并不局限于上述实施例,根据本发明的教导还可以做出更多种的变型和修改,这些变型和修改均落在本发明所要求保护的范围以内。本发明的保护范围由附属的权利要求书及其等效范围所界定。
Claims (18)
1.一种集成电路,其特征在于,包括复合半导体衬底以及位于所述复合半导体衬底上的晶体管;
所述复合半导体衬底包括第一半导体衬底、位于所述第一半导体衬底之上的绝缘层以及位于所述绝缘层之上的第二半导体衬底;所述晶体管形成于所述第二半导体衬底之上,并且,所述晶体管的底部由所述绝缘层所隔离;
其中,所述第一半导体衬底内设置有位于所述晶体管下方的空腔,所述空腔的侧壁为所述第一半导体衬底,顶壁为所述绝缘层或所述第一半导体衬底,底壁为接合于所述第一半导体衬底之上的密封衬底。
2.如权利要求1所述的集成电路,其特征在于,所述空腔的侧壁为弧形。
3.如权利要求1所述的集成电路,其特征在于,所述密封衬底选自硅衬底、玻璃衬底或塑料衬底。
4.如权利要求1所述的集成电路,其特征在于,所述空腔的高度为100nm-100um。
5.如权利要求1所述的集成电路,其特征在于,所述空腔的高度为1um-2um。
6.如权利要求1所述的集成电路,其特征在于,所述空腔的侧壁为(111)晶面。
7.如权利要求1至6任一项所述的集成电路,其特征在于,所述集成电路还包括位于所述第二半导体衬底内的浅沟槽隔离,其中,不同的所述晶体管之间由所述浅沟槽隔离所隔离。
8.如权利要求7所述的集成电路,其特征在于,所述集成电路还包括设置于所述晶体管上方的第一体介电层以及位于所述第一体介电层内的用于连接所述晶体管的互连线。
9.一种集成电路的制造方法,其特征在于,所述方法包括:
步骤S101:提供包括第一半导体衬底、位于所述第一半导体衬底之上的绝缘层以及位于所述绝缘层之上的第二半导体衬底的复合半导体衬底,在所述第二半导体衬底上形成晶体管;
步骤S102:通过刻蚀在所述第一半导体衬底内形成位于所述晶体管下方的沟槽,其中所述沟槽的底壁为所述绝缘层或所述第一半导体衬底;
步骤S103:在所述第一半导体衬底上接合密封衬底以封闭所述沟槽的开口而形成空腔。
10.如权利要求9所述的集成电路的制造方法,其特征在于,在所述步骤S102中,所述刻蚀为干法刻蚀,所采用主刻蚀气体为含氟气体。
11.如权利要求9所述的集成电路的制造方法,其特征在于,在所述步骤S102中,所述刻蚀为湿法刻蚀,所采用的刻蚀液为TMAH、KOH、NH3·H2O或HNO3/NH4F。
12.如权利要求9所述的集成电路的制造方法,其特征在于,在所述步骤S102中,所述沟槽的深度为100nm-100um。
13.如权利要求9所述的集成电路的制造方法,其特征在于,在所述步骤S103中,在所述第一半导体衬底上接合密封衬底的方法为粘接、焊接或真空吸附。
14.如权利要求9所述的集成电路的制造方法,其特征在于,在所述步骤S101中,还包括形成位于所述第二半导体衬底内的浅沟槽隔离的步骤,和/或,形成位于所述晶体管上方的第一体介电层以及位于所述第一体介电层内的用于连接所述晶体管的互连线的步骤。
15.如权利要求9至14任一项所述的集成电路的制造方法,其特征在于,在所述步骤S101与所述步骤S102之间还包括步骤S1012:对所述第一半导体衬底进行减薄处理。
16.如权利要求15所述的集成电路的制造方法,其特征在于,在所述步骤S101与所述步骤S1012之间还包括步骤S10112:在所述第二半导体衬底的形成有所述晶体管的一侧接合承载衬底以支撑所述第一半导体衬底。
17.如权利要求16所述的集成电路的制造方法,其特征在于,在所述步骤S103之后还包括步骤S104:去除所述承载衬底。
18.一种电子装置,其特征在于,包括权利要求1至8任一项所述的集成电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310627667.XA CN104681562B (zh) | 2013-11-28 | 2013-11-28 | 一种集成电路及其制造方法和电子装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310627667.XA CN104681562B (zh) | 2013-11-28 | 2013-11-28 | 一种集成电路及其制造方法和电子装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104681562A CN104681562A (zh) | 2015-06-03 |
CN104681562B true CN104681562B (zh) | 2017-11-14 |
Family
ID=53316411
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201310627667.XA Active CN104681562B (zh) | 2013-11-28 | 2013-11-28 | 一种集成电路及其制造方法和电子装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN104681562B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR3046874B1 (fr) * | 2016-01-15 | 2018-04-13 | Soitec | Procede de fabrication de structures semi-conductrices incluant une couche a haute resistivite, et structures semi-conductrices apparentees |
CN106656128A (zh) * | 2016-12-31 | 2017-05-10 | 唯捷创芯(天津)电子技术股份有限公司 | 用于多晶体管串联射频开关的电压均匀化方法及射频开关 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4277481B2 (ja) * | 2002-05-08 | 2009-06-10 | 日本電気株式会社 | 半導体基板の製造方法、半導体装置の製造方法 |
JP4670524B2 (ja) * | 2005-07-22 | 2011-04-13 | セイコーエプソン株式会社 | 半導体装置の製造方法 |
US8026131B2 (en) * | 2008-12-23 | 2011-09-27 | International Business Machines Corporation | SOI radio frequency switch for reducing high frequency harmonics |
CN102867852B (zh) * | 2011-07-04 | 2016-08-10 | 中国科学院微电子研究所 | 晶体管及晶体管的形成方法 |
-
2013
- 2013-11-28 CN CN201310627667.XA patent/CN104681562B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN104681562A (zh) | 2015-06-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104681556B (zh) | 一种集成电路及其制造方法和电子装置 | |
CN104241279B (zh) | 一种集成电路及其制造方法 | |
CN105448898B (zh) | 一种半导体器件及其制造方法和电子装置 | |
CN104752424B (zh) | 一种半导体器件及其制造方法和电子装置 | |
CN105206665A (zh) | 一种半导体器件及其制造方法和电子装置 | |
US20140357051A1 (en) | Method for forming radio frequency device | |
CN104241267B (zh) | 一种集成电路及其制造方法 | |
CN104810366B (zh) | 一种集成电路及其制造方法 | |
CN104681562B (zh) | 一种集成电路及其制造方法和电子装置 | |
CN104681555B (zh) | 一种集成电路及其制造方法和电子装置 | |
CN104241281B (zh) | 一种集成电路及其制造方法 | |
CN105789036B (zh) | 一种半导体器件的制造方法和电子装置 | |
CN105845544A (zh) | 一种半导体器件的制造方法和电子装置 | |
CN104752421A (zh) | 一种集成电路及其制造方法 | |
CN104810364B (zh) | 一种集成电路及其制造方法 | |
CN104681606B (zh) | 一种集成电路及其制造方法和电子装置 | |
CN104282688B (zh) | 一种集成电路及其制造方法 | |
CN106298627B (zh) | 一种半导体器件的制造方法和电子装置 | |
CN105845615A (zh) | 一种半导体器件的制造方法和电子装置 | |
CN104716136B (zh) | 一种集成电路及其制造方法 | |
CN104241280B (zh) | 一种集成电路及其制造方法 | |
CN107777655A (zh) | 一种mems器件及其制备方法和电子装置 | |
CN106298554B (zh) | 一种半导体器件的制造方法和电子装置 | |
CN106910693B (zh) | 一种半导体器件及其制造方法和电子装置 | |
CN106898544A (zh) | 一种半导体器件及其制造方法和电子装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |