CN104363016A - 一种时钟数据恢复电路和时钟数据恢复方法 - Google Patents
一种时钟数据恢复电路和时钟数据恢复方法 Download PDFInfo
- Publication number
- CN104363016A CN104363016A CN201410552744.4A CN201410552744A CN104363016A CN 104363016 A CN104363016 A CN 104363016A CN 201410552744 A CN201410552744 A CN 201410552744A CN 104363016 A CN104363016 A CN 104363016A
- Authority
- CN
- China
- Prior art keywords
- clock
- data
- clock signals
- signal
- same frequency
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000011084 recovery Methods 0.000 title claims abstract description 76
- 238000000034 method Methods 0.000 title claims abstract description 39
- 238000012545 processing Methods 0.000 claims abstract description 39
- 238000005070 sampling Methods 0.000 claims description 20
- 230000000630 rising effect Effects 0.000 claims description 14
- 238000010219 correlation analysis Methods 0.000 claims description 7
- 230000008901 benefit Effects 0.000 abstract description 8
- 238000010586 diagram Methods 0.000 description 13
- 230000005540 biological transmission Effects 0.000 description 4
- 230000008859 change Effects 0.000 description 4
- 230000007547 defect Effects 0.000 description 4
- 230000001360 synchronised effect Effects 0.000 description 4
- 230000008569 process Effects 0.000 description 3
- 238000004891 communication Methods 0.000 description 2
- 230000010363 phase shift Effects 0.000 description 2
- 238000013459 approach Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
本发明公开了一种时钟数据恢复电路和方法,该电路包括:时钟产生模块,接收输入时钟信号,产生多路同频不同相的时钟信号,发送给时钟选择模块;时钟选择模块在多路同频不同相的时钟信号中选择连续的多路时钟信号发送给鉴相器;以及选择一路时钟信号作为数据时钟发送给数字相关性处理模块;鉴相器接收输入数据,并根据多路过采样时钟对输入数据进行过采样,将过采样数据发送给数字相关性处理模块;数字相关性处理模块对过采样数据进行处理,恢复出数据并反馈一个时钟选择信号给时钟选择模块;时钟选择模块根据反馈的时钟选择信号,选择与恢复出数据同相的时钟信号并输出。该电路具有电路结构简单、锁定时间短、恢复出的时钟抖动小等优点。
Description
技术领域
本发明涉及数字通信技术领域,具体涉及一种时钟数据恢复电路和时钟数据恢复方法。
背景技术
时钟数据恢复电路是高速收发器的核心模块,而高速收发器是通信系统中的重要组成部分。当数据流在串行数据线路中传输时,并没有附带时钟信号,串行数据接收端需通过时钟数据恢复电路CDR(Clock and Data Recovery)从接收到的含有较大干扰和抖动的数字信号中提取同步时钟,并利用该同步时钟对数据信号重新采样,得到稳定可靠的数据。图1是时钟数据恢复电路的原理图,如图1所示,设计时钟数据恢复电路有两个基本目标,一个是恢复原数据流的时钟,另一个是数据重定时。数据恢复一般是通过一个D触发器来实现,时钟恢复主要是从接收到的包含有噪声的失真数据流中提取出嵌入在数据中的同步时钟信息。通常用来实现CDR有两种方法:基于锁相环PLL(phase-locked loop)的时钟数据恢复方法和基于过采样法(Oversampling)结构的时钟数据恢复方法。图2是基于锁相环的时钟数据恢复电路的原理图,如图2所示,锁相环法是闭环反馈结构,其工作原理是利用反馈环路将从输入数据比特流中检测到的时钟边沿与接收端的时钟沿对齐,提取出同步时钟,并通过D触发器用提取的时钟采样数据比特流来恢复数据。过采样法则是选用本地时钟,在一个数据位宽度内多次采样,所选用的本地时钟往往是输入数据速率的几倍,在多次采样得到的数据中利用特定的判决算法恢复出正确的时钟和数据。过采样时钟数据恢复方法分为同频多相过采样法和数据延迟链过采样法。图3是基于同频多相过采样法的时钟数据恢复电路的原理图。图4是基于数据延迟链过采样法的时钟数据恢复电路的原理图。传统的时钟数据恢复电路一般是基于锁相环方法或过采样的方法,但这两种时钟数据恢复方法都存在自身的缺点:基于锁相环的时钟数据恢复电路存在锁定时间长、有限的相位捕获范围等缺点,基于过采样的时钟恢复电路存在数字电路复杂、恢复出时钟抖动大等缺点。
发明内容
本发明提供了一种时钟数据恢复电路和时钟数据恢复方法,以解决现有时钟数据恢复方案存在的恢复出的时钟抖动大、锁定时间长等缺陷。
为达到上述目的,本发明的技术方案是这样实现的:
本发明提供了一种时钟数据恢复电路,该电路包括:时钟产生模块、时钟选择模块、鉴相器和数字相关性处理模块;
时钟产生模块,用于接收外部输入的时钟信号,根据输入时钟信号产生多路同频不同相的时钟信号,将多路同频不同相的时钟信号发送给时钟选择模块;
时钟选择模块,用于在多路同频不同相的时钟信号中选择连续的多路时钟信号作为过采样时钟信号发送给鉴相器;以及,在多路同频不同相的时钟信号中选择一路时钟信号作为数据时钟信号发送给数字相关性处理模块;
鉴相器,用于接收外部输入的数据,并根据多路过采样时钟信号对输入数据进行过采样,将过采样数据发送给数字相关性处理模块;
数字相关性处理模块,用于对过采样数据进行判断处理,恢复出数据;并根据恢复出的数据反馈一个时钟选择信号给时钟选择模块;
时钟选择模块,还用于根据数字相关性处理模块反馈的时钟选择信号,在多路同频不同相的时钟信号中选择与恢复出的数据同相的时钟信号作为恢复出的时钟信号并输出。
可选地,数字相关性处理模块包括:数字相关器和有限状态机;
数字相关器,对鉴相器发送的过采样数据进行数字相关性分析,判断出过采样数据中高电平或者低电平的个数信息,并将高电平或低电平的个数信息发送给有限状态机;以及判断过采样数据中的高电平或者低电平的位置分布信息,将高电平或者低电平的位置分布信息发送给有限状态机;
有限状态机,用于根据高电平或者低电平的个数信息、高电平或者低电平的位置信息,以及时钟选择模块发送的数据时钟信号恢复出数据并输出。
可选地,多路同频不同相的时钟信号为16路同频不同相的时钟信号;
连续的多路过采样时钟信号为连续的8路过采样时钟信号,该连续的8路过采样时钟信号用来对输入数据进行并发过采样。
可选地,时钟产生模块包括一个具有16个状态的移位寄存器;移位寄存器由16对连续成对的上升沿触发器和下降沿触发器组成;
时钟产生模块通过移位寄存器产生16路同频不同相的时钟信号;
或者,
时钟产生模块通过两个锁相环电路产生16路同频不同相的时钟信号。
可选地,鉴相器为bang-bang鉴相器,该鉴相器包括8个双边沿D触发器。
可选地,输入数据的编码方式为非归零码NRZ编码方式。
本发明还提供了一种时钟数据恢复方法,该方法包括:
根据输入时钟信号生成多路同频不同相的时钟信号;
在多路同频不同相的时钟信号中选择连续的多路时钟信号作为过采样时钟信号;
利用过采样时钟信号对输入数据进行过采样,得到过采样数据;
对过采样数据进行判断处理,恢复出数据并反馈一个时钟选择信号;
根据反馈的时钟选择信号,在多路同频不同相的时钟信号中选择与恢复出的数据同相的时钟信号作为恢复出的时钟信号并输出。
可选地,对采样数据进行判断处理,恢复出数据并反馈一个时钟选择信号包括:
对采样数据进行数字相关性分析,判断出过采样数据中高电平或者低电平的个数信息;以及判断出过采样数据中的高电平或者低电平的位置分布信息;
根据高电平或者低电平的个数信息、高电平或者低电平的位置信息,以及接收的数据时钟信号恢复出数据并输出,同时根据恢复出的数据反馈一个时钟选择信号。
可选地,根据输入时钟信号生成多路同频不同相的时钟信号包括:
通过由连续成对的上升沿触发器和下降沿触发器构成的移位寄存器产生16路同频不同相的时钟信号;
或者,
通过两个锁相环电路产生16路同频不同相的时钟信号。
可选地,在多路同频不同相的时钟信号中选择连续的多路时钟信号作为过采样时钟信号包括:
在16路同频不同相的时钟信号中选择连续的8路时钟信号作为过采样时钟信号对输入数据进行并发过采样。
本发明的这种时钟数据恢复电路,具有锁相环电路闭环的特性还具有过采样时钟数据恢复方法锁定时间短、相位捕获范围广、能够产生同频多相时钟的优点,电路结构简单、恢复出的时钟抖动小、成本低并易于集成化。
附图说明
图1是时钟数据恢复电路的原理图;
图2是基于锁相环的时钟数据恢复电路的原理图;
图3是基于同频多相过采样法的时钟数据恢复电路的原理图;
图4是基于数据延迟链过采样法的时钟数据恢复电路的原理图;
图5是本发明一个实施例提供的一种时钟数据恢复电路的结构框图;
图6是本发明一个实施例提供的一种时钟数据恢复电路的示意图;
图7是本发明一个实施例提供的一种时钟数据恢复电路中的有限状态机的操作流程示意图;
图8本发明一个实施例提供的一种时钟数据恢复方法的流程图。
具体实施方式
本发明的核心思想是:针对现有的基于锁相环的时钟数据恢复电路和基于过采样法的时钟数据恢复电路各自存在的问题,提供一种将锁相环法与过采样法相结合的基于FPGA(Field-Programmable Gate Array)的全数字时钟数据恢复电路,与用数字器件代替传统CDR电路中的每一个模拟器件不同,本发明的这种时钟数据恢复电路是基于输入数据之间的数字相关性而不是简单的在眼图的中间位置采样,恢复的数据更加稳定可靠。并且,恢复出的时钟相位移动多少由有限状态机FSM(Finite State Machine)决定,确保恢复出的时钟信号与恢复出的数据同相。该时钟数据恢复电路具有锁相环时钟数据恢复方法闭环的特性,并具有过采样时钟恢复电路产生同频多相时钟的优点同时克服了两种数据时钟恢复方案的缺点,恢复的时钟抖动小并且电路结构简单。
图5是本发明一个实施例提供的一种时钟数据恢复电路的结构框图,参见图5,该时钟数据恢复电路500包括:时钟产生模块501、时钟选择模块502、鉴相器503和数字相关性处理模块504;
时钟产生模块501,用于接收外部输入的时钟信号,根据输入时钟信号产生多路同频不同相的时钟信号,将多路同频不同相的时钟信号发送给时钟选择模块502;
时钟选择模块502,用于在多路同频不同相的时钟信号中选择连续的多路时钟信号作为过采样时钟信号发送给鉴相器503;以及,在多路同频不同相的时钟信号中选择一路时钟信号作为数据时钟信号发送给数字相关性处理模块504;
鉴相器503,用于接收外部输入的数据,并根据多路过采样时钟信号对输入数据进行过采样,将过采样数据发送给数字相关性处理模块504;
数字相关性处理模块504,用于对过采样数据进行判断处理,恢复出数据;并根据恢复出的数据反馈一个时钟选择信号给时钟选择模块502;
时钟选择模块502,还用于根据数字相关性处理模块504反馈的时钟选择信号,在多路同频不同相的时钟信号中选择与恢复出的数据同相的时钟信号作为恢复出的时钟信号并输出。
该时钟数据恢复电路的工作原理为:时钟产生模块501产生多路同频多相(即频率相同,相位不同的)的时钟信号,作为过采样时钟;当外部的数据输入后送入鉴相器503内部的过采样模块进行过采样,过采样的数据经过数字相关性处理模块504处理后,决定其为高电平或低电平,而后作为恢复数据输出;数字相关性处理模块504同时产生时钟反馈信号给时钟选择模块502,选择与恢复数据同相的时钟输出。
本发明的这种时钟数据恢复电路,在FPGA内部实现,具有锁相环时钟数据恢复电路闭环的优点,并且能够产生同频多相时钟,具有锁定时间短、恢复出的时钟信号抖动小等有益效果。
图6是本发明一个实施例提供的一种时钟数据恢复电路的示意图,参见图6,时钟产生模块以输入时钟作为基准时钟产生多相时钟信号,在本实施例中,输入时钟的频率为数据速率的四倍。时钟产生模块用来产生多路频率相同相位不同的备选时钟信号,其中,每两个连续的备选时钟信号之间的时延是输入时钟周期的一半。
在本实施例中,考虑FPGA的资源开销等情况,利用时钟产生模块产生了16路同频不同相的时钟信号。具体的,时钟产生模块包括一个具有16个状态的移位寄存器;移位寄存器由16对连续成对的上升沿触发器和下降沿触发器组成;时钟产生模块通过移位寄存器产生16路同频不同相位的时钟信号;或者,时钟产生模块通过两个锁相环电路产生16路同频不同相位的时钟信号,在FPGA内部通过两个锁相环电路产生16路频率相同相位不同的时钟信号为现有技术,此处不再赘述。该设计方案能锁定16路不同相位备选时钟信号中的任何一路时钟信号,相位捕捉范围广。
时钟选择模块的功能是作为数字和相位的转换器,时钟选择模块接收时钟产生模块发送的频率相同相位不同的16路时钟信号,优选的,在16路时钟信号中选择8路时钟信号作为过采样时钟信号,发送给鉴相器。在选择时,应当满足这8路采样时钟必须是连续的这一条件,每相邻两个时钟信号之间有固定的相位差,但是8路时钟信号的起始时钟的选择是任意的。对应的,鉴相器中也包括8个双边沿D触发器。在本实施例中,鉴相器为bang-bang鉴相器,鉴相器还接收外部输入的数据信号。
8路过采样时钟信号通过8个双边沿触发器对输入数据进行过采样。使得时钟选择模块能在1个bit周期内产生8个并发的采样数据。时钟选择模块还在16路时钟信号中选择一个时钟信号作为数据时钟信号送入数字相关性处理模块。
此外,时钟选择模块还以数字相关性处理模块反馈的时钟选择信号为输入,并据此选择与恢复出的数据相同相位的时候信号,作为恢复出的时钟信号并输出。
参见图6,数字相关性处理模块包括:数字相关器和有限状态机;
数字相关器,对鉴相器发送的过采样数据进行数字相关性分析,判断出过采样数据中高电平或者低电平的个数信息,并将高电平或低电平的个数信息发送给有限状态机;以及判断过采样数据中的高电平或者低电平的位置分布信息,将高电平或者低电平的位置分布信息发送给有限状态机;
有限状态机,根据高电平或者低电平的个数信息、高电平或者低电平的位置信息,以及时钟选择模块发送的数据时钟信号恢复出数据并输出。
在本实施例中,数字相关性处理模块中的数字相关器在8位采样数据与数据符号之间进行了数字相关性分析。在本发明的实施例中,输入数据的编码方式为非归零码NRZ(Not Return to Zero)编码方式。NRZ编码是双极性码的一种,根据信号是否归零,双极性码可以划分为归零码和非归零码,而非归零码是没有回归到零电平的过程。
针对非归零码编码方式的数据,数字相关器利用一个求和电路统计采样值中为高电平的个数,并赋值给信号Sum后输出到有限状态机。同时,数字相关器产生一个UpDown信号用来指示采样高电平的位置,如果前四个采样值的和大于后四个采样值的和,则UpDown的值为高电平,否则为低电平。Sum信号和UpDown信号为有限状态机的判断输出提供了必要的信息,有限状态机利用Sum和UpDown信息来判定输入数据比特是1还是0,并且反馈一个时钟选择信号给时钟选择模块,以便选择与恢复出的数据同相的时钟信号。
有限状态机以时钟选择模块发送的数据时钟信号DataClk作为输入时钟,并根据数字相关器输入的信号Sum和UpDown进行相关处理后输出三个信号:Sel、DataOut和Lock。其中,Sel信号为数字相关性处理模块反馈的时钟信号,时钟选择模块根据Sel信号选择与恢复出的数据同相的时钟信号,作为恢复出的时钟信号并输出。DataOut信号为经过有限状态机判断处理后恢复的数据信号。有限状态机输出的Lock信号为锁定信号,表示恢复出的时钟信号是否有效。
图7是本发明一个实施例提供的一种时钟数据恢复电路中的有限状态机的操作流程示意图,如图7所示,垂直的实线发生在数据时钟DataClk的上升沿,即有限状态机锁定的时刻。数据时钟信号的DataClk的第一个上升沿时刻,有限状态机处于RST复位状态。因为在此时刻没有有效的采样信息,所以有限状态机不会做任何操作。在数据时钟DataClk的下一个上升沿时刻,若数字相关器的输出信号Sum的值为6(8个采样值中有6个采样值为高电平),信号UpDown为高电平,即前四个采样值都为高电平,后四个采样值中的两个为高电平。
有限状态机基于Sum和UpDown信息,判定当前的数据比特bit为高电平,结合有限状态机的状态可以确定电路内部恢复出的时钟比数据传输的时钟晚了2个采样周期。根据这一信息,有限状态机将Sel信号的当前值减2后发送给时钟选择模块。如果没有状态的改变,当数据时钟信号DataClk的第三个上升沿到来时,如图7中垂直虚线所处的时刻,有限状态机控制数据时钟信号DataClk移相到最佳的位置。此时,Sum信号的值为0。时钟选择模块根据信号Sel的值,在16路时钟信号中找到比当前数据时钟晚两个固定相位差的时钟(以16路时钟信号为例,每两个时钟信号之间固定的相位差为22.5°,比当前数据时钟晚两个时钟周期,也就是找到比当前时钟信号晚45°的时钟信号)恢复出的时钟信号的相位与传输的数据时钟同相,输出信号Lock有效。
需要说明的是,在本发明的一个实施例中,数字相关器统计的是采样数据中高电平的个数并赋值给信号Sum。在本发明的其他实施例中,也可以利用求和电路统计采样数据中的低电平的个数作为信号Sum的值。实际应用中,如果统计的是低电平的个数,信号Sum的值根据采样数据中低电平的个数变化时,相应的UpDown信号、数字相关性处理模块的输出信号Sel以及有限状态机也要跟着变化,统计采样数据中的高电平的数量与低电平的数量两者之间的差别是:当Sum信号统计的是采样数据中的高电平个数时,是将恢复出的时钟信号和恢复出的数据信号两者上升沿的相位差进行比较(参见图7);反之,则比较两者之间下降沿的相位差。
另外,图7只是示意性的示出了数据时钟的3个上升沿时刻。在实际应用中,可以根据具体的需要选择数据时钟的上升沿和下降沿作为比较基准。
在本实施例中,有限状态机设定了5种明显不同的状态,具体的状态如表1所示:
表1
(1)RST复位状态(表1中未示出)
数据时钟DataClk的第一个上升沿时刻,有限状态机进入复位状态。因为在此刻没有足够的有效采样信息,所以有限状态机控制器不会做任何操作。
(2)WAIT EDGE状态
在此状态下,有限状态机等待外部输入数据的传输,收集足够的有效信息,从而改变DataClk时钟的相位。如表1所示,对于1和7之间Sum任意的值(4除外),有限状态机可以立即进入锁定状态,并且产生合适的DataOut值。但是,如果Sum的值为4,有限状态机无法确定当前输入的数据bit值,但有限状态机会在当前数据时钟信号DataClk的相位上增加4个采样周期。
假设初始时,有限状态机接收到的是一串连续的1。在这种情况下,Sum的值大于7。有限状态机确认接收到的数据bit为1,但是,Lock信号为低电平,因为没有足够的关于传输时钟的信息。那么,有限状态机进入TRACK 1状态。同样的,当有限状态机接收到的是一串连续的0时,有限状态机进入TRACK 0状态。
(3)TRACK 1状态
在此状态下,有限状态机接收到的是一串连续的1。当输入的数据改变时,有限状态机将离开此状态。
(4)TRACK 0状态
在此状态下,有限状态机接收到的是一串连续的0。当输入的数据改变时,有限状态机将离开此状态。
(5)ACQ状态
该状态为有限状态机的采集状态,如表1中所示,有限状态机可以跟踪在输入数据传输过程中任何相位上的改变。
有限状态机根据输入的信号和当前的状态,恢复出的输入的数据,并根据恢复出的数据时钟反馈一个时钟选择信号,同时输出锁定信号,确定恢复出的时钟信号是否有效。经过上述过程,实现了数据信号和时钟信号的恢复。
本发明还提供了一种时钟数据恢复方法,图8本发明一个实施例提供的一种时钟数据恢复方法的流程图,参见图8,该方法包括:
步骤S810,根据输入时钟信号生成多路同频不同相的时钟信号;
步骤S820,在多路同频不同相的时钟信号中选择连续的多路时钟信号作为过采样时钟信号;
步骤S830,利用过采样时钟信号对输入数据进行过采样,得到过采样数据;
步骤S840,对过采样数据进行判断处理,恢复出数据并反馈一个时钟选择信号;
步骤S850,根据反馈的时钟选择信号,在多路同频不同相的时钟信号中选择与恢复出的数据同相的时钟信号作为恢复出的时钟信号并输出。
在本实施例中,对采样数据进行判断处理,恢复出数据并反馈一个时钟选择信号包括:
对采样数据进行数字相关性分析,判断出过采样数据中高电平或者低电平的个数信息;以及判断出过采样数据中的高电平或者低电平的位置分布信息;
根据高电平或者低电平的个数信息、高电平或者低电平的位置信息,以及接收的数据时钟信号恢复出数据并输出,同时根据恢复出的数据反馈一个时钟选择信号。
在本实施例中,根据输入时钟信号生成多路同频不同相的时钟信号包括:
通过由连续成对的上升沿触发器和下降沿触发器构成的移位寄存器产生16路同频不同相的时钟信号;或者,通过两个锁相环电路产生16路同频不同相的时钟信号。
在本实施例中,在多路同频不同相的时钟信号中选择连续的多路时钟信号作为过采样时钟信号包括:
在16路同频不同相的时钟信号中选择连续的8路时钟信号作为过采样时钟信号对输入数据进行并发过采样。
本发明的这种时钟数据恢复方法是和前述的数据时钟恢复电路对应的,详细的工作过程可以参见前述的时钟数据恢复电路部分的说明,此处不再赘述。
综上,本发明的这种时钟数据恢复电路和时钟数据恢复方法,充分利用两种时钟数据恢复方法的优点又克服了两种方法在时钟数据恢复时的缺点。不但具有锁相环电路闭环的特性恢复出的数据稳定可靠,还具有过采样时钟数据恢复方法锁定时间短、相位捕获范围广、能够产生同频多相时钟的优点,本发明的时钟数据恢复电路结构简单、成本小、恢复出的时钟信号抖动小。
以上所述仅为本发明的较佳实施例而已,并非用于限定本发明的保护范围。凡在本发明的精神和原则之内所作的任何修改、等同替换、改进等,均包含在本发明的保护范围内。
Claims (10)
1.一种时钟数据恢复电路,其特征在于,该电路包括:时钟产生模块、时钟选择模块、鉴相器和数字相关性处理模块;
所述时钟产生模块,用于接收外部输入的时钟信号,根据所述输入时钟信号产生多路同频不同相的时钟信号,将所述多路同频不同相的时钟信号发送给所述时钟选择模块;
所述时钟选择模块,用于在所述多路同频不同相的时钟信号中选择连续的多路时钟信号作为过采样时钟信号发送给所述鉴相器;以及,在所述多路同频不同相的时钟信号中选择一路时钟信号作为数据时钟信号发送给所述数字相关性处理模块;
所述鉴相器,用于接收外部输入的数据,并根据所述多路过采样时钟信号对输入数据进行过采样,将过采样数据发送给所述数字相关性处理模块;
所述数字相关性处理模块,用于对所述过采样数据进行判断处理,恢复出数据;并根据恢复出的数据反馈一个时钟选择信号给所述时钟选择模块;
所述时钟选择模块,还用于根据所述数字相关性处理模块反馈的时钟选择信号,在所述多路同频不同相的时钟信号中选择与恢复出的数据同相的时钟信号作为恢复出的时钟信号并输出。
2.如权利要求1所述的时钟数据恢复电路,其特征在于,所述数字相关性处理模块包括:数字相关器和有限状态机;
所述数字相关器,对所述鉴相器发送的过采样数据进行数字相关性分析,判断出所述过采样数据中高电平或者低电平的个数信息,并将所述高电平或低电平的个数信息发送给所述有限状态机;以及判断所述过采样数据中的高电平或者低电平的位置分布信息,将所述高电平或者低电平的位置分布信息发送给所述有限状态机;
所述有限状态机,用于根据所述高电平或者低电平的个数信息、高电平或者低电平的位置信息,以及所述时钟选择模块发送的数据时钟信号恢复出数据并输出。
3.如权利要求2所述的时钟数据恢复电路,其特征在于,所述多路同频不同相的时钟信号为16路同频不同相的时钟信号;
所述连续的多路过采样时钟信号为连续的8路过采样时钟信号,该连续的8路过采样时钟信号用来对输入数据进行并发过采样。
4.如权利要求3所述的时钟数据恢复电路,其特征在于,所述时钟产生模块包括一个具有16个状态的移位寄存器;所述移位寄存器由16对连续成对的上升沿触发器和下降沿触发器组成;
所述时钟产生模块通过所述移位寄存器产生16路同频不同相的时钟信号;
或者,
所述时钟产生模块通过两个锁相环电路产生16路同频不同相的时钟信号。
5.如权利要求3所述的时钟数据恢复电路,其特征在于,所述鉴相器为bang-bang鉴相器,该鉴相器包括8个双边沿D触发器。
6.如权利要求1-5中任一项所述的时钟数据恢复电路,其特征在于,所述输入数据的编码方式为非归零码NRZ编码方式。
7.一种时钟数据恢复方法,其特征在于,该方法包括:
根据输入时钟信号生成多路同频不同相的时钟信号;
在所述多路同频不同相的时钟信号中选择连续的多路时钟信号作为过采样时钟信号;
利用所述过采样时钟信号对输入数据进行过采样,得到过采样数据;
对所述过采样数据进行判断处理,恢复出数据并反馈一个时钟选择信号;
根据所述反馈的时钟选择信号,在所述多路同频不同相的时钟信号中选择与所述恢复出的数据同相的时钟信号作为恢复出的时钟信号并输出。
8.如权利要求7所述的时钟数据恢复方法,其特征在于,所述对所述采样数据进行判断处理,恢复出数据并反馈一个时钟选择信号包括:
对所述采样数据进行数字相关性分析,判断出所述过采样数据中高电平或者低电平的个数信息;以及判断出所述过采样数据中的高电平或者低电平的位置分布信息;
根据所述高电平或者低电平的个数信息、高电平或者低电平的位置信息,以及接收的数据时钟信号恢复出数据并输出,同时根据恢复出的数据反馈一个时钟选择信号。
9.如权利要求7所述的时钟时钟数据恢复方法,其特征在于,所述根据输入时钟信号生成多路同频不同相的时钟信号包括:
通过由连续成对的上升沿触发器和下降沿触发器构成的移位寄存器产生16路同频不同相的时钟信号;
或者,
通过两个锁相环电路产生16路同频不同相的时钟信号。
10.如权利要求9所述的时钟数据恢复方法,其特征在于,在所述多路同频不同相的时钟信号中选择连续的多路时钟信号作为过采样时钟信号包括:
在所述16路同频不同相的时钟信号中选择连续的8路时钟信号作为过采样时钟信号对输入数据进行并发过采样。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410552744.4A CN104363016B (zh) | 2014-10-17 | 2014-10-17 | 一种时钟数据恢复电路和时钟数据恢复方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410552744.4A CN104363016B (zh) | 2014-10-17 | 2014-10-17 | 一种时钟数据恢复电路和时钟数据恢复方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104363016A true CN104363016A (zh) | 2015-02-18 |
CN104363016B CN104363016B (zh) | 2018-03-13 |
Family
ID=52530247
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410552744.4A Active CN104363016B (zh) | 2014-10-17 | 2014-10-17 | 一种时钟数据恢复电路和时钟数据恢复方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN104363016B (zh) |
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107294526A (zh) * | 2016-04-11 | 2017-10-24 | 苏州超锐微电子有限公司 | 一种改进的数字式时钟数据恢复方法 |
CN107870262A (zh) * | 2017-11-01 | 2018-04-03 | 中国科学院上海微系统与信息技术研究所 | 一种基于gps授时的高精度光泵磁力仪计频装置及方法 |
CN108023588A (zh) * | 2016-10-31 | 2018-05-11 | 研祥智能科技股份有限公司 | 基于fpga的时钟恢复电路 |
CN109361501A (zh) * | 2018-12-10 | 2019-02-19 | 重庆思柏高科技有限公司 | 一种用于可见光通信的时钟与数据恢复电路及方法 |
CN111404543A (zh) * | 2020-05-27 | 2020-07-10 | 深圳市汇顶科技股份有限公司 | 时钟数据恢复电路、处理芯片及电子设备 |
CN111817726A (zh) * | 2020-07-10 | 2020-10-23 | 上海兆芯集成电路有限公司 | 串行系统 |
CN112671527A (zh) * | 2021-01-13 | 2021-04-16 | 北京方天长久科技股份有限公司 | 一种无同步时钟串行通信数据采样方法及系统 |
CN113886300A (zh) * | 2021-09-23 | 2022-01-04 | 珠海一微半导体股份有限公司 | 一种总线接口的时钟数据自适应恢复系统及芯片 |
CN115376448A (zh) * | 2022-08-24 | 2022-11-22 | 成都利普芯微电子有限公司 | 一种数据传输电路、芯片、设备 |
WO2022262587A1 (zh) * | 2021-06-16 | 2022-12-22 | 中兴通讯股份有限公司 | 数据传输方法、装置、系统、电子设备及可读介质 |
CN113886315B (zh) * | 2021-09-23 | 2024-05-03 | 珠海一微半导体股份有限公司 | 一种时钟数据恢复系统、芯片及时钟数据恢复方法 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1315077A (zh) * | 1999-04-23 | 2001-09-26 | 塞姆泰克股份有限公司 | 同步通信网的从属时钟发生系统与方法 |
US20030161430A1 (en) * | 2002-02-26 | 2003-08-28 | Fujitsu Limited | Clock recovery circuitry |
CN1551584A (zh) * | 2003-03-26 | 2004-12-01 | �����ɷ� | 时钟和数据恢复单元 |
CN1561023A (zh) * | 2004-03-04 | 2005-01-05 | 北京清华华环电子股份有限公司 | 一种数字化时钟恢复方法及其电路 |
CN101753288A (zh) * | 2009-12-11 | 2010-06-23 | 西安邮电学院 | 基于过采样的时钟数据恢复和串并转换电路 |
CN204206158U (zh) * | 2014-10-17 | 2015-03-11 | 青岛歌尔声学科技有限公司 | 一种时钟数据恢复电路 |
-
2014
- 2014-10-17 CN CN201410552744.4A patent/CN104363016B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1315077A (zh) * | 1999-04-23 | 2001-09-26 | 塞姆泰克股份有限公司 | 同步通信网的从属时钟发生系统与方法 |
US20030161430A1 (en) * | 2002-02-26 | 2003-08-28 | Fujitsu Limited | Clock recovery circuitry |
CN1551584A (zh) * | 2003-03-26 | 2004-12-01 | �����ɷ� | 时钟和数据恢复单元 |
CN1561023A (zh) * | 2004-03-04 | 2005-01-05 | 北京清华华环电子股份有限公司 | 一种数字化时钟恢复方法及其电路 |
CN101753288A (zh) * | 2009-12-11 | 2010-06-23 | 西安邮电学院 | 基于过采样的时钟数据恢复和串并转换电路 |
CN204206158U (zh) * | 2014-10-17 | 2015-03-11 | 青岛歌尔声学科技有限公司 | 一种时钟数据恢复电路 |
Cited By (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107294526A (zh) * | 2016-04-11 | 2017-10-24 | 苏州超锐微电子有限公司 | 一种改进的数字式时钟数据恢复方法 |
CN108023588A (zh) * | 2016-10-31 | 2018-05-11 | 研祥智能科技股份有限公司 | 基于fpga的时钟恢复电路 |
CN107870262A (zh) * | 2017-11-01 | 2018-04-03 | 中国科学院上海微系统与信息技术研究所 | 一种基于gps授时的高精度光泵磁力仪计频装置及方法 |
CN107870262B (zh) * | 2017-11-01 | 2019-10-15 | 中国科学院上海微系统与信息技术研究所 | 一种基于gps授时的高精度光泵磁力仪计频装置及方法 |
CN109361501B (zh) * | 2018-12-10 | 2021-04-27 | 重庆思柏高科技有限公司 | 一种用于可见光通信的时钟与数据恢复电路及方法 |
CN109361501A (zh) * | 2018-12-10 | 2019-02-19 | 重庆思柏高科技有限公司 | 一种用于可见光通信的时钟与数据恢复电路及方法 |
CN111404543A (zh) * | 2020-05-27 | 2020-07-10 | 深圳市汇顶科技股份有限公司 | 时钟数据恢复电路、处理芯片及电子设备 |
CN111404543B (zh) * | 2020-05-27 | 2020-09-15 | 深圳市汇顶科技股份有限公司 | 时钟数据恢复电路、处理芯片及电子设备 |
CN111817726A (zh) * | 2020-07-10 | 2020-10-23 | 上海兆芯集成电路有限公司 | 串行系统 |
CN112671527A (zh) * | 2021-01-13 | 2021-04-16 | 北京方天长久科技股份有限公司 | 一种无同步时钟串行通信数据采样方法及系统 |
WO2022262587A1 (zh) * | 2021-06-16 | 2022-12-22 | 中兴通讯股份有限公司 | 数据传输方法、装置、系统、电子设备及可读介质 |
CN113886300A (zh) * | 2021-09-23 | 2022-01-04 | 珠海一微半导体股份有限公司 | 一种总线接口的时钟数据自适应恢复系统及芯片 |
CN113886315B (zh) * | 2021-09-23 | 2024-05-03 | 珠海一微半导体股份有限公司 | 一种时钟数据恢复系统、芯片及时钟数据恢复方法 |
CN113886300B (zh) * | 2021-09-23 | 2024-05-03 | 珠海一微半导体股份有限公司 | 一种总线接口的时钟数据自适应恢复系统及芯片 |
CN115376448A (zh) * | 2022-08-24 | 2022-11-22 | 成都利普芯微电子有限公司 | 一种数据传输电路、芯片、设备 |
CN115376448B (zh) * | 2022-08-24 | 2024-09-17 | 成都利普芯微电子有限公司 | 一种数据传输电路、芯片、设备 |
Also Published As
Publication number | Publication date |
---|---|
CN104363016B (zh) | 2018-03-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104363016B (zh) | 一种时钟数据恢复电路和时钟数据恢复方法 | |
US9577815B1 (en) | Clock data alignment system for vector signaling code communications link | |
US8243866B2 (en) | Analog baud rate clock and data recovery | |
CN102857220A (zh) | Usb2.0高速模式的串行时钟恢复电路 | |
EP3107239B1 (en) | Phase detection in an analog clock data recovery circuit with decision feedback equalization | |
KR102384609B1 (ko) | 멀티 레인 데이터 수신기의 클럭 데이터 복구 | |
CN106844253B (zh) | 一种低采样率的串口通讯时钟数据恢复系统 | |
CN204206158U (zh) | 一种时钟数据恢复电路 | |
US8458546B2 (en) | Oversampled clock and data recovery with extended rate acquisition | |
US8299948B2 (en) | Receiving circuit and sampling clock control method | |
CN101789773B (zh) | 占空比偏移检测和补偿电路 | |
US5379323A (en) | DQPSK delay detection circuit | |
CN113992319B (zh) | 接收机用CDR电路、Duo-Binary PAM4接收机及传输系统 | |
US7200782B2 (en) | Clock recovery system for encoded serial data with simplified logic and jitter tolerance | |
EP3208966B1 (en) | System and method for reducing false preamble detection in a communication receiver | |
US6438187B1 (en) | Phase processor for data pattern correlator | |
CN116527038A (zh) | 数字时钟频率跟踪器、高速串行接口芯片 | |
Ahmed et al. | Overview of oversampling clock and data recovery circuits | |
US6396953B1 (en) | Data pattern correlator | |
US6990615B2 (en) | Data processing device | |
US7415089B2 (en) | High-speed serial link clock and data recovery | |
US7265690B2 (en) | Simplified data recovery from high speed encoded data | |
CN114142852B (zh) | 一种适用于pam4信号的高速突发模式时钟数据恢复电路 | |
Ismail et al. | Design and implementation of CDR and SerDes for high speed optical communication networks using FPGA | |
CN106059975B (zh) | 一种新的抑制载波同步的方法及costas环 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |