CN104201202B - 一种具有复合势垒层的氮化镓基异质结场效应管 - Google Patents

一种具有复合势垒层的氮化镓基异质结场效应管 Download PDF

Info

Publication number
CN104201202B
CN104201202B CN201410476301.1A CN201410476301A CN104201202B CN 104201202 B CN104201202 B CN 104201202B CN 201410476301 A CN201410476301 A CN 201410476301A CN 104201202 B CN104201202 B CN 104201202B
Authority
CN
China
Prior art keywords
barrier layer
grid
intensity
hypopolarization
gan
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201410476301.1A
Other languages
English (en)
Other versions
CN104201202A (zh
Inventor
杜江锋
潘沛霖
陈南庭
刘�东
于奇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
University of Electronic Science and Technology of China
Original Assignee
University of Electronic Science and Technology of China
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by University of Electronic Science and Technology of China filed Critical University of Electronic Science and Technology of China
Priority to CN201410476301.1A priority Critical patent/CN104201202B/zh
Publication of CN104201202A publication Critical patent/CN104201202A/zh
Application granted granted Critical
Publication of CN104201202B publication Critical patent/CN104201202B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • H01L29/7786Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with direct single heterostructure, i.e. with wide bandgap layer formed on top of active layer, e.g. direct single heterostructure MIS-like HEMT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1025Channel region of field-effect devices
    • H01L29/1029Channel region of field-effect devices of field-effect transistors
    • H01L29/1033Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
    • H01L29/1054Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure with a variation of the composition, e.g. channel with strained layer for increasing the mobility

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Junction Field-Effect Transistors (AREA)

Abstract

本发明公开了一种具有复合势垒层的氮化镓基异质结场效应晶体管。本发明的器件中复合势垒层由高低不同极化强度铝铟镓氮材料组成,当低极化强度铝铟镓氮势垒层位于栅极漏端,使这部分势垒层下方沟道的二维电子气(2DEG)密度小于沟道漏端其他位置的2DEG密度,形成LDD结构,从而实现调制沟道的电场分布以提升耐压能力;当低极化强度铝铟镓氮势垒层位于栅极正下方区域,栅下氮化镓(GaN)沟道导带底呈阶梯式分布,由于势垒的下降使栅下沟道载流子的漂移速度增加,在2种不同元素组分铝铟镓氮势垒层之间产生电场的峰值,使沟道电势更多的分布在栅极漏端而不是整个栅极,以抑制漏至势垒下降(DIBL)效应。

Description

一种具有复合势垒层的氮化镓基异质结场效应管
技术领域
本发明属于半导体技术领域,具体涉及到一种具有复合势垒层的氮化镓基异质结场效应管。
背景技术
氮化镓(GaN)基异质结场效应晶体管具有禁带宽度大、临界击穿电场高、电子饱和速度高、导热性能好、抗辐射和良好的化学稳定性等优异特性,同时氮化镓(GaN)材料可以与铝镓氮(AlGaN)等材料形成具有高浓度和高迁移率的二维电子气异质结沟道,因此特别适用于高压、大功率和高温应用,是电力电子应用最具潜力的晶体管之一。
图1为基于现有技术的传统GaN HFET结构示意图,主要包括:衬底101,氮化镓(GaN)缓冲层102,氮化镓(GaN)沟道层103,铝铟镓氮(AlxInyGazN)势垒层104以及铝铟镓氮(AlxInyGazN)势垒层104上设置的源极105、漏极106和栅极107,其中源极105和漏极106均与铝镓氮(AlGaN)势垒层104形成欧姆接触,栅极107与铝铟镓氮(AlxInyGazN)势垒层104形成肖特基接触。
但是对于上述传统的GaN HFET而言,当器件承受耐压时,由于栅极和漏极之间沟道二维电子气不能够完全耗尽,使得沟道电场主要集中在栅极边缘,导致器件在较低的漏极电压下便被击穿;同时,从源极注入的电子可以经过GaN缓冲层到达漏极,形成漏电通道,过大的缓冲层泄漏电流同样会导致器件提前击穿,无法充分发挥GaN材料的高耐压优势,从而限制GaN HFET在高压方面的应用。
传统技术为了使栅极与漏极之间电场分布更加均匀,抑制缓冲层泄漏电流,提高器件击穿电压,通常使用以下方法:
(1)使用表面场板技术[D.Vislalli et al.,“Limitations of Field PlateEffect Due to the Silicon Substrate in AlGaN/GaN/AlGaN DHFETs”,IEEETrans.Electron Devices,Vol.57,No.12,p.3333-3339(3060)]。场板结构可以有效地耗尽其下的沟道二维电子气,扩展栅极与漏极之间的二维电子耗尽区域,使栅漏之间的电场分布更加均匀,从而达到提高击穿电压的目的。但场板结构依然无法完全耗尽栅极与漏极之间的沟道二维电子气,同时无法抑制缓冲层泄漏电流,不能充分发挥GaN材料的耐压优势,同时场板结构也会退化器件的频率特性。
(2)在缓冲层内掺入碳、铁等杂质[Eldad Bahat-Treidel et al.,“AlGaN/GaN/GaN:C Back-Barrier HFETs WithBreakdown Voltage of Over 1kV and LowRON×A”,Trans.on Electron Devices,Vol.57,No.11,p.3050-3058(3060)]。碳、铁等杂质会在GaN缓冲层内引入深能级电子陷阱,俘获从源极注入的电子,增大缓冲层电阻,同时被电子占据的陷阱有助于耗尽沟道中二维电子气,使器件沟道电场分布更加均匀。但是该技术不能完全耗尽沟道中的二维电子气,无法充分发挥GaN材料的耐压优势,同时碳、铁等杂质引入的深能级陷阱会导致诸如导通电阻增大、输出电流下降、电流崩塌效应和反应速度下降等负面影响。
在微波应用领域,氮化镓基异质结场效应晶体管器件研究的热点是提高器件的电流增益截止频率fT,提高器件的fT最常采用的方法是缩短栅长,然后随着栅长的缩短,会产生严重的短沟道效应,导致器件的最大直流跨导下降、阈值电压漂移、输出曲线不饱和以及频率栅长乘积下降,现有的缓解短沟道效应的方法具体如下:
(1)采用凹栅技术将栅下的势垒层刻蚀掉一部分[“Gate-Recessed InAlN/GaNHFETs on SiC Substrate With Al2O3 Passivation”,IEEE Electron Device Lett.,VOL.30,NO.9,Sep.2009.],其用意是减小栅下势垒层的厚度,从而增大器件的纵横比((器件栅长与栅下势垒层厚度之比,Lg/tbar)。但是势垒层厚度的减薄使二维电子气浓度减小,同时凹栅技术也会对器件造成机械损伤,对器件可靠性造成影响。
提高载流子的限域性。如采用InGaN等材料作背势垒的方法增大从沟道2DEG到缓冲层的势垒高度,从而提高2DEG的限域性[“300-GHz InAlN/GaN HFETs With InGaN BackBarrier”,IEEE Electron Device Lett.,VOL.32,NO.11,pp.1525-1527,Nov.2011.]。但是由于晶格失配,背势垒会在缓冲层和沟道之间引入陷阱,也会导致诸如器件输出电流下降、电流崩塌效应和反应速度下降等缺点。
发明内容
本发明的目的,就是针对现有技术存在的上述的问题,提出了一种具有复合势垒层的氮化镓基异质结场效应管。
本发明的技术方案:一种具有复合势垒层的氮化镓基异质结场效应管,包括衬底101、设置在衬底101上层的氮化镓缓冲层102、设置在氮化镓缓冲层102上层的氮化镓沟道层103、源极105、漏极106和栅极107;其特征在于,在氮化镓沟道层103上层设置有复合势垒层,所述源极105和漏极106位于复合势垒层上表面的两端并与复合势垒层形成欧姆接触,所述栅极107位于复合势垒层上表面的中部并与复合势垒层形成肖特基接触;所述复合势垒层由高极化强度势垒层201和低极化强度势垒层202构成,所述低极化强度势垒层202的两端连接高极化强度势垒层201。
本发明的总的技术方案,将传统的复合势垒层设置为由不同极化强度的部分构成,如图1所示,沿器件剖面的横向方向上,复合势垒层由高极化强度势垒层201和低极化强度势垒层202构成,其中低极化强度势垒层202的两端连接高极化强度势垒层201。
具体的,所述低极化强度势垒层202位于漏极106和栅极107之间;设低极化强度势垒层202沿器件横向方向的宽度为LLP,则有0<LLP<LGD;设低极化强度势垒层202距栅极107的横向距离为LGLP,则有0≤LGLP<(LGD-LLP),其中LGD为栅漏距。
本方案用于作功率器件,复合势垒层中低极化强度势垒层202分布在栅极漏端部分区域,其余部分势垒层为高极化强度势垒层201;由于低极化强度势垒层202的极化强度低于高极化强度势垒层201,所以低极化强度势垒层202下方沟道的二维电子气密度低于栅极漏端沟道其他区域的二维电子气密度,形成LDD(low density drain)结构,从而实现调制沟道的电场分布以提升器件的耐压能力。
具体的,所述低极化强度势垒层202位于栅极107正下方,同时低极化强度势垒层202左边沿与栅极107的源边沿对齐;设低极化强度势垒层202沿器件横向方向的宽度为LLP,则有0<LLP<LG,其中LG为栅长。
本方案用于作微波器件,复合势垒层中低极化强度势垒层202位于栅极正下方区域,左边沿与栅极源端对齐,右边沿不超过栅极漏端,由于低极化强度势垒层202材料的极化强度小于高极化强度势垒层201材料的极化强度,使栅下氮化镓(GaN)沟道导带底呈阶梯式分布,由于势垒的下降使栅下沟道载流子的漂移速度增加,沟道在低极化强度势垒层202与高极化强度势垒层201间产生电场峰值,使沟道电势更多的分布在栅极漏端而不是整个栅极,以抑制漏至势垒下降(DIBL)效应,从而达到减缓深亚微米级氮化镓基异质结场效应晶体管的短沟道效应的作用。
具体的,所述高极化强度势垒层201和低极化强度势垒层202采用的材料均为AlxInyGazN,其中,x、y、z分别指铝铟镓氮中Al、In和Ga的摩尔百分比组分含量,其中x+y+z=1,0≤x≤1,0≤y≤1,0≤z≤1。
铝铟镓氮(AlxInyGazN)的极化强度可由下式确定:
Psp(AlxInyGazN)=x·Psp(AlN)+y·Psp(InN)+z·Psp(GaN)
其中,Psp(AlN)、Psp(InN)、Psp(GaN)分别指AlN、InN、GaN的极化强度;调节高极化强度势垒层201和低极化强度势垒层202中铝铟镓氮(AlxInyGazN)各元素组分,确保低极化强度势垒层202中的AlxInyGazN的极化强度小于高极化强度势垒层201中铝铟镓氮(AlxInyGazN)的极化强度
本发明的有益效果为,本发明在GaN HEMT中生长不同极化强度的势垒层,根据低极化强度势垒层的位置不同,可用作耐压的功率器件或抑制短沟道效应的微波器件。当低极化强度势垒层位于漏端时,通过不同极化强度导致沟道二维电子气密度不同,形成LDD结构,达到通过调制沟道的电场来提升器件耐压的目的;当低极化强度势垒层位于栅极正下方区域时,使栅下氮化镓(GaN)沟道导带底呈阶梯式分布,由于势垒的下降使栅下沟道载流子的漂移速度增加,在2种不同元素组分铝铟镓氮势垒层之间产生电场的峰值,使沟道电势更多的分布在栅极漏端而不是整个栅极,以抑制漏至势垒下降(DIBL)效应,从而达到减缓深亚微米级氮化镓基异质结场效应晶体管的短沟道效应的作用。本发明实现工艺简单,根据应用需要,能在不牺牲器件的可靠性情况下提升器件的耐压能力或抑制短沟道效应。
附图说明
图1是已有技术中常规GaN HEMT的结构示意图;
图2是本发明用作功率器件的具有复合势垒层的GaN HEMT结构示意图;
图3是本发明用作微波器件的具有复合势垒层的GaN HEMT结构示意图;
图4是本发明用作功率器件的GaN HEMT与常规结构GaN HEMT在器件栅极处于关态情况下漏极电流与漏极偏压的关系比较图;
图5是本发明用作功率器件的GaN HEMT与常规结构GaN HEMT在器件栅极处于关态情况下沿沟道的电场分布的比较图;
图6是本发明用作微波器件的GaN-HFET与常规GaN-HFET在栅极下方沟道导带底能带图对比;
图7是本发明用作微波器件的GaN-HFET与常规GaN-HFET在栅极下方的电子漂移速度对比;
图8是本发明用作微波器件的GaN-HFET与常规GaN-HFET在栅极下方的横向电场分布对比;
图9是本发明用作微波器件的GaN-HFET与常规GaN-HFET的栅极下方沟道电势对比;
图10是本发明用作微波器件的GaN-HFET与常规GaN-HFET的转移特性以及跨导-电压特性对比;
图11是本发明用作微波器件的GaN-HFET与常规GaN-HFET的电容-电压特性对比;
图12是本发明用作微波器件的GaN-HFET与常规GaN-HFET的频率特性对比。
具体实施方式
下面结合附图和实施例对本发明进行详细的描述
实施例一
本例用于作功率器件。如图2所示,本例的GaN HEMT包括衬底101、设置在衬底101上层的氮化镓缓冲层102、设置在氮化镓缓冲层102上层的氮化镓沟道层103、源极105、漏极106和栅极107;其特征在于,在氮化镓沟道层103上层设置有复合势垒层,所述源极105和漏极106位于复合势垒层上表面的两端并与复合势垒层形成欧姆接触,所述栅极107位于复合势垒层上表面的中部并与复合势垒层形成肖特基接触;所述复合势垒层由高极化强度势垒层201和低极化强度势垒层202构成,所述低极化强度势垒层202的两端连接高极化强度势垒层201;低极化强度势垒层202位于漏极106和栅极107之间。本例的主要的工艺步骤如下:首先,在衬底1上用MOCVD依次生长氮化镓(GaN)缓冲层102,氮化镓(GaN)沟道层103,再通过选择生长技术生长不同极化强度高极化强度势垒层201和低极化强度势垒层202,构成复合势垒层;最后,在复合势垒层上形成与其成欧姆接触的源极105和漏极106,以及与势垒层成肖特基接触的栅极107。
所述的高极化强度势垒层201和低极化强度势垒层202的材料为AlxInyGazN,其中x+y+z=1,0≤x≤1,0≤y≤1,0≤z≤1。铝铟镓氮(AlxInyGazN)的极化强度由下式确定:
Psp(AlxInyGazN)=x·Psp(AlN)+y·Psp(InN)+z·Psp(GaN)
其中,Psp(AlN)、Psp(InN)、Psp(GaN)分别指AlN、InN、GaN的极化强度;调节高极化强度势垒层201和低极化强度势垒层202中AlxInyGazN各元素组分,确保低极化强度势垒层中202的AlxInyGazN的极化强度小于高极化强度势垒层201中AlxInyGazN的极化强度,使低家化强度势垒层202下方沟道二维电子气密度小于沟道其余部分二维电子气密,形成形成LDD(low density drain)结构,从而实现调制沟道的电场分布以提升器件的耐压能力。
表1为本例与传统器件的结构参数对比
表1功率器件仿真结构参数
图4为现有的传统GaN HFET和本发明提供的用作功率器件的GaN HFET的击穿特性对比,击穿电压定义为电流达到1mA/mm时的源漏电压。由图4可见传统的GaN HFET结构的击穿电压为555V,本发明提供的带复合势垒层的GaN HFET结构的击穿电压相比于传统结构提高了94%,达到1080V。图5为两个结构击穿时的沟道横向电场分布图,可见本发明提供的带复合势垒层的GaN HFET的栅漏边沿的电场峰值相对普通GaN HFET明显下降,同时电场分布向沟道漏区展宽,并在低极化强度势垒层边沿产生第二个电场峰值,使沟道电场更加均匀,说明复合势垒层实现了调制沟道电场,提高击穿电压的作用。
实施例二
本例用于作微波器件。如图3所示,本例的GaN HEMT结构,与实施例1不同的地方在于复合势垒层中低极化强度势垒层202位于栅极正下方区域,左边沿与栅极源端对齐,右边沿不超过栅极漏端。本实施例提供的GaN HEMT的主要的工艺步骤如下:首先,在衬底上用MOCVD依次生长氮化镓(GaN)缓冲层102,氮化镓(GaN)沟道层103,再通过选择生长技术生长不同极化强度高极化强度势垒层201和低极化强度势垒层202,构成复合势垒层;最后,在复合势垒层上形成与其成欧姆接触的源极105和漏极106,以及与势垒层成肖特基接触的栅极107。
所述的低极化强度势垒层202左边沿与栅极源端对齐;低极化强度势垒层202右边沿位于栅极正下方区域,不超过栅极漏端。
所述的高极化强度势垒层201,低极化强度势垒层202的材料为AlxInyGazN,其中x+y+z=1,0≤x≤1,0≤y≤1,0≤z≤1。铝铟镓氮(AlxInyGazN)的极化强度由下式确定:
Psp(AlxInyGazN)=x·Psp(AlN)+y·Psp(InN)+z·Psp(GaN)
其中,Psp(AlN)、Psp(InN)、Psp(GaN)分别指AlN、InN、GaN的极化强度;调节高极化强度势垒层201和低极化强度势垒层202中AlxInyGazN各元素组分,确保低极化强度势垒层中202的AlxInyGazN的极化强度小于高极化强度势垒层201中AlxInyGazN的极化强度,使栅下氮化镓(GaN)沟道导带底呈阶梯式分布,由于势垒的下降使栅下沟道载流子的漂移速度增加,沟道在低极化强度势垒层202右边沿产生电场峰值,使沟道电势更多的分布在栅极漏端而不是整个栅极,以抑制漏至势垒下降(DIBL)效应,从而达到减缓深亚微米级氮化镓基异质结场效应晶体管的短沟道效应的作用。
表2为本例与传统器件的结构参数对比:
表2微波器件仿真结构参数
图6为本发明提供的GaN HFET和常规GaN HFET的沟道导带底能级图,可见本发明提供的用作微波器件的GaN HFET的导带底有台阶式的电子势垒,电子通过势垒下降获得加速。图7为所示为本发明提供的用作微波器件的GaN-HFET与常规GaN-HFET在栅极下方的电子漂移速度对比,可见电子在栅极源端的漂移速度由于势垒下降而得到提高。图8是本发明提供的用作微波器件的GaN-HFET与常规GaN-HFET在栅极下方的横向电场分布对比,可以看出,在低极化强度势垒层202与漏区势垒层203之间出现电场峰值。图9是本发明提供的用作微波器件的GaN-HFET与常规GaN-HFET的栅极下方沟道电势对比,由于图五中的电场峰值,使本发明提供的GaN-HFET的电势分布呈阶梯分布,说明电势更多地落在了栅极的漏端而不是整个栅极上,使漏至势垒下降效应(DIBL)的影响下降,达到减轻短沟道效应的作用。漏至势垒下降效应(DIBL)可以用下式来表征:
DIBL = | Δ V th Δ V ds | = | V th , sat - V th , linear V ds , sat - V ds , linear |
其中,Vds,sat和Vth,sat分别为器件工作在饱和区时的漏源电压和漏源电压为Vds,sat时的阈值电压,Vds,linear和Vth,linear分别为器件工作在线性区时的漏源电压和漏源电压为Vds,linear时的阈值电压,仿真中,Vds,linear取0.5V,Vds,sat取6V。根据上式所得的常规GaN-HFET的DIBL值为50.2mV/V,本发明提供的用作微波器件的GaN-HFET的DIBL值为27.3mV/V,相比常规结构下降了45.5%。
图10是本发明提供的用作微波器件的GaN-HFET与常规GaN-HFET的转移特性以及跨导-电压特性对比,二者基本相仿,跨导略有上升,图11是本发明提供的GaN-HFET与常规GaN-HFET的电容-电压特性对比,本发明提供的用作微波器件的GaN-HFET的栅电容相对常规GaN-HFET下降,图12为是本发明提供的用作微波器件的GaN-HFET与常规GaN-HFET的频率特性对比,由于跨导的提高和栅电容的下降使本发明提供的GaN-HFET的增益截止频率相对常规GaN-HFET从160.2GHz提高到170.4GHz。

Claims (3)

1.一种具有复合势垒层的氮化镓基异质结场效应管,包括衬底(101)、设置在衬底(101)上层的氮化镓缓冲层(102)、设置在氮化镓缓冲层(102)上层的氮化镓沟道层(103)、源极(105)、漏极(106)和栅极(107);其特征在于,在氮化镓沟道层(103)上层设置有复合势垒层,所述源极(105)和漏极(106)位于复合势垒层上表面的两端并与复合势垒层形成欧姆接触,所述栅极(107)位于复合势垒层上表面的中部并与复合势垒层形成肖特基接触;所述复合势垒层由高极化强度势垒层(201)和低极化强度势垒层(202)构成,所述低极化强度势垒层(202)的两端连接高极化强度势垒层(201)。
2.根据权利要求1所述的一种具有复合势垒层的氮化镓基异质结场效应管,其特征在于,所述低极化强度势垒层(202)位于漏极(106)和栅极(107)之间;设低极化强度势垒层(202)沿器件横向方向的宽度为LLP,则有0<LLP<LGD;设低极化强度势垒层(202)距栅极(107)的横向距离为LGLP,则有0≤LGLP<(LGD-LLP),其中LGD为栅漏距。
3.根据权利要求1所述的一种具有复合势垒层的氮化镓基异质结场效应管,其特征在于,所述低极化强度势垒层(202)位于栅极(107)正下方,同时低极化强度势垒层(202)左边沿与栅极(107)靠近源极(105)一侧的边沿对齐;设低极化强度势垒层(202)沿器件横向方向的宽度为LLP,则有0<LLP<LG,其中LG为栅长。
CN201410476301.1A 2014-09-17 2014-09-17 一种具有复合势垒层的氮化镓基异质结场效应管 Active CN104201202B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410476301.1A CN104201202B (zh) 2014-09-17 2014-09-17 一种具有复合势垒层的氮化镓基异质结场效应管

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410476301.1A CN104201202B (zh) 2014-09-17 2014-09-17 一种具有复合势垒层的氮化镓基异质结场效应管

Publications (2)

Publication Number Publication Date
CN104201202A CN104201202A (zh) 2014-12-10
CN104201202B true CN104201202B (zh) 2017-01-25

Family

ID=52086470

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410476301.1A Active CN104201202B (zh) 2014-09-17 2014-09-17 一种具有复合势垒层的氮化镓基异质结场效应管

Country Status (1)

Country Link
CN (1) CN104201202B (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105609552B (zh) * 2015-12-31 2017-11-10 深圳市华讯方舟微电子科技有限公司 高电子迁移率晶体管及其制造方法
CN105826370A (zh) * 2016-05-25 2016-08-03 深圳市华讯方舟科技有限公司 晶体管
CN108598162B (zh) * 2018-05-09 2022-03-29 大连芯冠科技有限公司 具有极化匹配势垒层的增强型GaN HEMT及制备方法
CN110085662A (zh) * 2019-04-25 2019-08-02 芜湖启迪半导体有限公司 一种耐高压的hemt器件及制备方法
CN110880534B (zh) * 2019-11-29 2022-01-11 电子科技大学 一种具有复合缓冲层的氮化镓异质结场效应晶体管
WO2022027536A1 (en) * 2020-08-07 2022-02-10 Innoscience (Zhuhai) Technology Co., Ltd. Semiconductor device and fabrication method thereof
CN112216739B (zh) * 2020-08-25 2022-08-12 西安电子科技大学 低热阻硅基氮化镓微波毫米波器件材料结构及制备方法
CN111969047B (zh) * 2020-08-27 2022-05-24 电子科技大学 一种具有复合背势垒层的氮化镓异质结场效应晶体管
CN113053749B (zh) * 2021-03-12 2022-06-21 浙江大学 GaN器件及制备方法
CN113937155B (zh) * 2021-09-29 2024-01-19 西安电子科技大学 一种组份渐变复合势垒层hemt器件及其制备方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101404256A (zh) * 2008-10-28 2009-04-08 中国电子科技集团公司第五十五研究所 一种制造AlGaN/AlInN复合势垒氮化镓场效应管的方法
CN102637726A (zh) * 2012-04-29 2012-08-15 西安电子科技大学 MS栅GaN基增强型高电子迁移率晶体管及制作方法
CN102694013A (zh) * 2007-03-20 2012-09-26 电力集成公司 采用耗尽模式GaN基FET的串叠电路

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200715570A (en) * 2005-09-07 2007-04-16 Cree Inc Robust transistors with fluorine treatment
US8035130B2 (en) * 2007-03-26 2011-10-11 Mitsubishi Electric Corporation Nitride semiconductor heterojunction field effect transistor having wide band gap barrier layer that includes high concentration impurity region
US20100270591A1 (en) * 2009-04-27 2010-10-28 University Of Seoul Industry Cooperation Foundation High-electron mobility transistor

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102694013A (zh) * 2007-03-20 2012-09-26 电力集成公司 采用耗尽模式GaN基FET的串叠电路
CN101404256A (zh) * 2008-10-28 2009-04-08 中国电子科技集团公司第五十五研究所 一种制造AlGaN/AlInN复合势垒氮化镓场效应管的方法
CN102637726A (zh) * 2012-04-29 2012-08-15 西安电子科技大学 MS栅GaN基增强型高电子迁移率晶体管及制作方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
GaN HFET的综合设计;薛舫时;《固体电子学研究与进展》;20091130;第29卷(第4期);第473-479页 *

Also Published As

Publication number Publication date
CN104201202A (zh) 2014-12-10

Similar Documents

Publication Publication Date Title
CN104201202B (zh) 一种具有复合势垒层的氮化镓基异质结场效应管
CN102820325B (zh) 一种具有背电极结构的氮化镓基异质结场效应晶体管
CN103035706B (zh) 一种带有极化掺杂电流阻挡层的垂直氮化镓基异质结场效应晶体管
US20150255547A1 (en) III-Nitride High Electron Mobility Transistor Structures and Methods for Fabrication of Same
US10411125B2 (en) Semiconductor device having high linearity-transconductance
CN104009076B (zh) 一种AlGaN/GaN异质结场效应晶体管
CN102664188B (zh) 一种具有复合缓冲层的氮化镓基高电子迁移率晶体管
CN104916633A (zh) 半导体装置
CN106298911B (zh) 一种双结型栅氮化镓异质结场效应管
CN104409496B (zh) 一种具有局部背势垒的氮化镓基功率异质结场效应晶体管
CN104269433B (zh) 具有复合沟道层的氮化镓基增强型异质结场效应晶体管
CN105870164B (zh) 一种氮化镓基高电子迁移率晶体管
CN106783962A (zh) 一种p‑GaN增强型AlGaN/GaN高电子迁移率晶体管
CN106783960A (zh) 一种阶梯p‑GaN增强型AlGaN/GaN异质结场效应晶体管
CN111969047B (zh) 一种具有复合背势垒层的氮化镓异质结场效应晶体管
CN106783961A (zh) 一种具有部分P型GaN帽层的AlGaN/GaN异质结场效应晶体管
CN102931230B (zh) 铝镓氮做高阻层的双异质结氮化镓基hemt及制作方法
CN111739934A (zh) 一种具有结型场板的氮化镓高电子迁移率晶体管
CN114447102A (zh) 具有衬底上复合半导体层的氮化镓异质结场效应晶体管
CN108878524A (zh) 一种氮化镓基高电子迁移率晶体管
Murugapandiyan et al. Investigation of quaternary barrier InAlGaN/GaN/AlGaN double-heterojunction high-electron-mobility transistors (HEMTs) for high-speed and high-power applications
CN106783963A (zh) 一种具有部分本征GaN帽层的AlGaN/GaN异质结场效应晶体管
CN104167444A (zh) 一种具有局部帽层的氮化镓基异质结场效应晶体管
CN102544086A (zh) 氮化镓基高电子迁移率晶体管及其制作方法
CN104157679B (zh) 一种氮化镓基增强型异质结场效应晶体管

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant