CN106783962A - 一种p‑GaN增强型AlGaN/GaN高电子迁移率晶体管 - Google Patents

一种p‑GaN增强型AlGaN/GaN高电子迁移率晶体管 Download PDF

Info

Publication number
CN106783962A
CN106783962A CN201710021098.2A CN201710021098A CN106783962A CN 106783962 A CN106783962 A CN 106783962A CN 201710021098 A CN201710021098 A CN 201710021098A CN 106783962 A CN106783962 A CN 106783962A
Authority
CN
China
Prior art keywords
gan
enhanced
algans
hemts
intrinsic
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201710021098.2A
Other languages
English (en)
Inventor
段宝兴
郭海君
谢慎隆
袁嵩
杨银堂
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xidian University
Original Assignee
Xidian University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xidian University filed Critical Xidian University
Priority to CN201710021098.2A priority Critical patent/CN106783962A/zh
Publication of CN106783962A publication Critical patent/CN106783962A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • H01L29/7786Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with direct single heterostructure, i.e. with wide bandgap layer formed on top of active layer, e.g. direct single heterostructure MIS-like HEMT
    • H01L29/7787Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with direct single heterostructure, i.e. with wide bandgap layer formed on top of active layer, e.g. direct single heterostructure MIS-like HEMT with wide bandgap charge-carrier supplying layer, e.g. direct single heterostructure MODFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/063Reduced surface field [RESURF] pn-junction structures

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Junction Field-Effect Transistors (AREA)

Abstract

本发明公开了一种具有部分本征GaN帽层的P‑GaN增强型AlGaN/GaN高电子迁移率晶体管。这种晶体管结构是在晶体管栅极及其p型GaN介质层边缘引入本征GaN帽层,该本征GaN帽层会降低该区域导电沟道的二维电子气浓度,实现电场调制效应。通过产生新的电场峰,降低了栅边缘的高电场,使晶体管表面的电场分布更加均匀。与传统p‑GaN增强型结构相比,新型结构的击穿电压和可靠性有了明显的提高与改善。

Description

一种p-GaN增强型AlGaN/GaN高电子迁移率晶体管
技术领域
本发明涉及半导体器件技术领域,特别是涉及一种p-GaN增强型AlGaN/GaN高电子迁移率晶体管。
背景技术
由于以Si和GaAs为代表的第一代和第二代半导体材料的局限性,第三代宽禁带半导体材料因为其优异的性能得到了飞速发展。GaN材料作为第三代半导体材料的核心之一,相比Si,GaAs和SiC特殊之处在于其所具有的极化效应。利用这种特殊性,人们研制了AlGaN/GaN高电子迁移率晶体管,AlGaN/GaN HEMTs是以AlGaN/GaN异质结材料为基础而制造的GaN基微电子器件。AlGaN/GaN异质结通过自发极化和压电极化效应在异质结界面处形成高密度二维电子气(two dimensional electron gas,2DEG),这种二维电子气在空间上与电离杂质分离,从而具有很高的迁移率,使AlGaN/GaN HEMTs具有很低的导通电阻。与传统的场效应晶体管(FET)器件相比,AlGaN/GaN HEMTs具有高跨导、高饱和电流以及高截止频率等优良特性。而且,实验证明,GaN基HEMTs在1000K的高温下仍然保持着良好的直流特性,从而为高温环境应用提供了可靠的保证。
由于AlGaN/GaN异质结得天独厚的优势,AlGaN/GaN异质结材料的生长和AlGaN/GaN HEMTs器件的研制始终占据着GaN基电子器件研究的主要地位。按照零栅压时器件的工作状态,AlGaN/GaN HEMTs可分为耗尽型(常开)和增强型(常关)两大类:栅压为零时,导电沟道开启,施加负偏压时,沟道关断的器件,称为耗尽型器件;相反,只有当施加一定的正栅压时,导电沟道开启的器件,称为增强型器件。由于强烈的自发极化和压电极化效应,零栅压时,在AlGaN/GaN异质结界面处存在高浓度的2DEG,因此传统器件为耗尽型。在低功耗数字电路应用中,增强型和耗尽型器件的集成是十分必要的,因此高性能增强型AlGaN/GaNHEMTs器件的研究具有非常重要的意义。
现有技术中为了实现GaN基增强型器件,通常采用P型GaN栅结构。在栅下和AlGaN势垒层之间引入P型GaN材料,栅金属与P型GaN形成欧姆接触。与传统栅肖特基结相比,PN结可以感应出高内建电势,这使得零栅压时,器件沟道被耗尽,实现增强型特性。
然而,在p-GaN增强型AlGaN/GaN HEMTs的栅边缘往往存在着高峰电场,给器件带来以下不利影响:1、会引起电子–空穴对离化,当达到GaN材料的临界击穿电场这一雪崩条件时,器件在栅电极边缘击穿。2、即使没有达到GaN材料的临界击穿电场,高电场效应仍然会使栅电极电子场致发射遂穿进入表面钝化层,这些隧穿的电子会中和AlGaN层的表面极化正电荷,而这些表面极化正电荷,直接关系到异质结界面处2DEG的浓度大小,部分表面正电荷被中和会降低高密度的2DEG浓度,从而使AlGaN/GaN HEMTs输出电流明显减小,这就是电流崩塌效应。3、使电子–空穴对的离化几率增加,电离后的空穴在纵向电场作用下进入沟道中和2DEG,也会使2DEG浓度减小,进一步减小输出电流;而且电离后的电子进入AlGaN极化层会给器件阈值电压带来不利影响,使得器件可靠性降低。
发明内容
为了解决现有技术中由于在p-GaN增强型AlGaN/GaN高电子迁移率晶体管的栅边缘存在高峰电场而引起的器件雪崩击穿、电流崩塌效应,阈值电压和输出电流减小,可靠性降低等一系列问题,本发明提供一种新型的p-GaN增强型AlGaN/GaN高电子迁移率晶体管。
解决方案如下:
一种p-GaN增强型AlGaN/GaN高电子迁移率晶体管,包括:
半绝缘衬底;
位于所述半绝缘衬底上异质外延生长的AlN成核层;
位于所述AlN成核层上外延生长的GaN缓冲层;
位于所述GaN缓冲层上外延生长的AlGaN势垒层;
分列于所述AlGaN势垒层上的源极、p型GaN介质层以及漏极;
位于所述p型GaN介质层上的栅极;
其特殊之处在于:
在AlGaN势垒层上还外延生长有与p型GaN介质层边缘邻接的本征GaN帽层,所述本征GaN帽层部分覆盖或者完全覆盖栅极和漏极之间的区域,其长度与对沟道2DEG浓度调制的需要有关。
基于上述解决方案,本发明还进一步作如下优化限定和改进:
上述p型GaN介质层是通过在AlGaN势垒层表面外延生长P型GaN层,然后刻蚀形成的。
P型GaN层是通过掺Mg,然后退火形成的。
上述栅极通过欧姆接触与所述p型GaN介质层相连。
上述本征GaN帽层是通过在AlGaN势垒层表面选择区域外延生长本征GaN层形成的。
本征GaN帽层位于栅极和漏极之间,可以部分覆盖,也可以完全覆盖,这是因为本征GaN帽层对沟道载流子浓度调制作用的效果与其长度有关,可以灵活选择生长区域,本征GaN帽层长度以不超过栅漏间距的百分之八十三为佳。而且,最好本征GaN帽层厚度与所述p型GaN介质层相同。
上述源极和所述漏极均通过欧姆接触与所述AlGaN势垒层相连。
上述外延生长的GaN缓冲层具有n型电阻特性或半绝缘特性。
上述半绝缘衬底为能够与所述AlN成核层异质外延的半绝缘材料,优选硅或碳化硅,或者采用蓝宝石衬底。
本发明的上述技术方案的有益效果如下:
在晶体管栅极及其p型GaN介质层边缘引入本征GaN帽层,该本征GaN帽层会降低该区域导电沟道2DEG的浓度,实现电场调制效应。通过产生新的电场峰,降低了栅边缘的高电场,使晶体管表面的电场分布更加均匀。随着本征GaN帽层长度的增加,电场调制效应增强,使得新电场峰值提高,栅边缘高峰电场下降量增加;而且由于表面电场分布更加均匀,使得器件在达到GaN材料临界击穿电场时所需要施加的漏端电压更大,击穿电压提高,器件可靠性相比于传统p-GaN增强型结构,有了明显的改善。
附图说明
图1为本发明具有部分本征GaN帽层的p-GaN增强型AlGaN/GaN高电子迁移率晶体管的示意图。
图2为传统AlGaN/GaN高电子迁移率晶体管结构与具有部分本征GaN帽层的p-GaN增强型AlGaN/GaN高电子迁移率晶体管结构沟道电场分布与击穿电压值的对比图。
具体实施方式
为使本发明要解决的技术问题、技术方案和优点更加清楚,下面结合附图及具体实施例进行详细描述。
本发明针对现有的p-GaN增强型AlGaN/GaN高电子迁移率晶体管的栅边缘存在高峰电场这一问题,提供一种具有部分本征GaN帽层的新型p-GaN增强型AlGaN/GaN高电子迁移率晶体管。
其结构如图1所示,主要包括:半绝缘衬底0;位于半绝缘衬底上异质外延生长的AlN成核层1;位于AlN成核层上外延生长的GaN缓冲层2;位于GaN缓冲层上外延生长的AlGaN势垒层3;位于所述AlGaN势垒层上的p型GaN介质层4、漏极5以及源极6;位于p型GaN介质层上的栅极7;位于所述AlGaN势垒层上,与p型GaN介质层边缘邻接的本征GaN帽层8。
采用p型GaN介质层,与传统栅肖特基结相比,PN结可以感应出高内建电势,这使得零栅压时,器件沟道被耗尽,实现增强型特性。引入本征GaN帽层,使得GaN/AlGaN异质结界面处感应出负极化电荷,这层负电荷降低了沟道2DEG浓度,产生新的电场峰,使得栅极边缘高电场降低,表面电场分布趋于均匀。随着本征GaN帽层长度的增加,电场调制效应增强,使得新电场峰值提高,栅边缘高峰电场下降量增加;而且由于表面电场分布更加均匀,使得器件在达到GaN材料临界击穿电场时所需要施加的漏端电压更大,击穿电压提高,器件可靠性相比于传统p-GaN增强型结构,有了明显的改善。
如图2所示,传统结构在栅极边缘存在高峰电场,电场分布为典型的三角形,击穿电压只有359V,而新型结构可以在本征GaN帽层靠近漏极一侧产生新的电场峰,有效降低了栅极边缘高峰电场,电场分布更加均匀,因此击穿电压提高至1049V。其中栅极靠近漏极边缘位置为X=3.4μm,本征GaN帽层长度为5μm,厚度为100nm。
其具体实现方法以感应耦合等离子体刻蚀(ICP)为例:在完成P型GaN层AlGaN/GaN高电子迁移率晶体管的刻蚀与金属电极淀积工艺后,在靠近栅极边缘处,利用选择区域外延生长出本征GaN帽层。生长区域可以灵活选择。
这里,本征GaN帽层的厚度,只与该帽层所对应的沟道具体要求有关,在需要减少沟道载流子浓度的地方,就应存在本征GaN帽层,帽层的厚度越大,载流子浓度减小的幅度越大,具体沟道载流子浓度的大小,主要是根据需要着重遏制的不利影响来确定,比如:
若需要一个LDD的浓度分布以提高击穿电压遏制热载流子注入效应,则可以在由栅到漏依次刻蚀不同深度,产生阶梯型本征GaN帽层。
若需要充分改善器件的击穿特性,也可以在栅漏间完全覆盖本征GaN帽层。
若需要降低器件漏极靠近栅极边缘产生的高峰电场,则可以在漏极边缘根据具体要求刻蚀产生本征GaN帽层,等等。
为获得“具有调制沟道载流子浓度的本征GaN帽层”,并不限于上述实施例采用的选择区域外延生长技术,也可以采用其他方式实现,最终应能达到相同的技术效果。
获得P型GaN介质层的刻蚀技术与方法有很多,反应离子刻蚀(RIE)、电子回旋共振等离子体刻蚀(ECR)等能够刻蚀的技术都可以应用于此方案。
获得P型GaN层的方法有很多,掺Mg,Fe,Zn,C等能够获得P型GaN层的方法都可以应用于此方案。
以上所述的是本发明的优选实施方式,对于本技术领域的普通人员来说,基于本发明的原理,还可以进行若干改进和完善,这些改进和完善的产物也应视为本发明的保护范围。

Claims (10)

1.一种p-GaN增强型AlGaN/GaN高电子迁移率晶体管,包括:
半绝缘衬底;
位于所述半绝缘衬底上异质外延生长的AlN成核层;
位于所述AlN成核层上生长的GaN缓冲层;
位于所述GaN缓冲层上生长的AlGaN势垒层;
分列于所述AlGaN势垒层上的源极、p型GaN介质层以及漏极;
位于所述p型GaN介质层上的栅极;
其特征在于:
在AlGaN势垒层上还外延生长有与p型GaN介质层边缘邻接的本征GaN帽层,所述本征GaN帽层部分覆盖或者完全覆盖栅极和漏极之间的区域,其长度与对沟道2DEG浓度调制的需要有关。
2.如权利要求1所述的p-GaN增强型AlGaN/GaN高电子迁移率晶体管,其特征在于:所述p型GaN介质层是通过在AlGaN势垒层表面外延生长p型GaN层,然后刻蚀形成的。
3.如权利要求2所述的p-GaN增强型AlGaN/GaN高电子迁移率晶体管,其特征在于:所述P型GaN层是通过掺Mg,然后退火形成的。
4.如权利要求1所述的p-GaN增强型AlGaN/GaN高电子迁移率晶体管,其特征在于:所述栅极通过欧姆接触与所述p型GaN介质层相连。
5.如权利要求1所述的p-GaN增强型AlGaN/GaN高电子迁移率晶体管,其特征在于:所述本征GaN帽层是通过在AlGaN势垒层表面选择区域外延生长本征GaN层形成的。
6.如权利要求1所述的p-GaN增强型AlGaN/GaN高电子迁移率晶体管,其特征在于:所述本征GaN帽层的厚度与所述p型GaN介质层相同。
7.如权利要求1所述的p-GaN增强型AlGaN/GaN高电子迁移率晶体管,其特征在于:本征GaN帽层长度不超过栅漏间距的百分之八十三。
8.如权利要求1所述的p-GaN增强型AlGaN/GaN高电子迁移率晶体管,其特征在于:所述源极和所述漏极均通过欧姆接触与所述AlGaN势垒层相连。
9.如权利要求1所述的p-GaN增强型AlGaN/GaN高电子迁移率晶体管,其特征在于:所述GaN缓冲层具有n型电阻特性或半绝缘特性。
10.如权利要求1所述的p-GaN增强型AlGaN/GaN高电子迁移率晶体管,其特征在于:所述半绝缘衬底为硅或碳化硅,或者替换为蓝宝石衬底。
CN201710021098.2A 2017-01-11 2017-01-11 一种p‑GaN增强型AlGaN/GaN高电子迁移率晶体管 Pending CN106783962A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710021098.2A CN106783962A (zh) 2017-01-11 2017-01-11 一种p‑GaN增强型AlGaN/GaN高电子迁移率晶体管

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710021098.2A CN106783962A (zh) 2017-01-11 2017-01-11 一种p‑GaN增强型AlGaN/GaN高电子迁移率晶体管

Publications (1)

Publication Number Publication Date
CN106783962A true CN106783962A (zh) 2017-05-31

Family

ID=58947957

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710021098.2A Pending CN106783962A (zh) 2017-01-11 2017-01-11 一种p‑GaN增强型AlGaN/GaN高电子迁移率晶体管

Country Status (1)

Country Link
CN (1) CN106783962A (zh)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108447907A (zh) * 2018-03-26 2018-08-24 英诺赛科(珠海)科技有限公司 晶体管及其制备方法
CN108878524A (zh) * 2018-06-28 2018-11-23 电子科技大学 一种氮化镓基高电子迁移率晶体管
CN109037153A (zh) * 2018-06-29 2018-12-18 江苏能华微电子科技发展有限公司 一种氮化镓基hemt器件的制备方法及氮化镓基hemt器件
CN109860289A (zh) * 2018-12-04 2019-06-07 北京大学深圳研究生院 一种晶体管及其制作方法
CN113178480A (zh) * 2021-05-12 2021-07-27 华南师范大学 具有栅漏复合阶梯场板结构的增强型hemt射频器件及其制备方法
WO2022000403A1 (en) * 2020-07-02 2022-01-06 Innoscience (Zhuhai) Technology Co., Ltd. Semiconductor device structures and methods of manufacturing the same
WO2022033360A1 (zh) * 2020-08-10 2022-02-17 华为技术有限公司 一种混合栅场效应管及制备方法、开关电路
WO2022127165A1 (zh) * 2020-12-14 2022-06-23 南方科技大学 P型栅hemt器件
CN117650173A (zh) * 2024-01-29 2024-03-05 英诺赛科(苏州)半导体有限公司 一种氮化镓高电子迁移率晶体管以及制备方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1554121A (zh) * 2001-07-12 2004-12-08 克里公司 在基于氮化镓的盖帽区段上有栅接触区的氮化铝镓/氮化镓高电子迁移率晶体管及其制造方法
CN103022121A (zh) * 2011-09-27 2013-04-03 富士通株式会社 半导体器件及其制造方法
US20150270379A1 (en) * 2014-03-19 2015-09-24 Kabushiki Kaisha Toshiba Semiconductor device

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1554121A (zh) * 2001-07-12 2004-12-08 克里公司 在基于氮化镓的盖帽区段上有栅接触区的氮化铝镓/氮化镓高电子迁移率晶体管及其制造方法
CN103022121A (zh) * 2011-09-27 2013-04-03 富士通株式会社 半导体器件及其制造方法
US20150270379A1 (en) * 2014-03-19 2015-09-24 Kabushiki Kaisha Toshiba Semiconductor device

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108447907A (zh) * 2018-03-26 2018-08-24 英诺赛科(珠海)科技有限公司 晶体管及其制备方法
CN108878524A (zh) * 2018-06-28 2018-11-23 电子科技大学 一种氮化镓基高电子迁移率晶体管
CN108878524B (zh) * 2018-06-28 2020-06-12 电子科技大学 一种氮化镓基高电子迁移率晶体管
CN109037153A (zh) * 2018-06-29 2018-12-18 江苏能华微电子科技发展有限公司 一种氮化镓基hemt器件的制备方法及氮化镓基hemt器件
CN109860289A (zh) * 2018-12-04 2019-06-07 北京大学深圳研究生院 一种晶体管及其制作方法
CN109860289B (zh) * 2018-12-04 2022-05-03 北京大学深圳研究生院 一种晶体管及其制作方法
WO2022000403A1 (en) * 2020-07-02 2022-01-06 Innoscience (Zhuhai) Technology Co., Ltd. Semiconductor device structures and methods of manufacturing the same
WO2022033360A1 (zh) * 2020-08-10 2022-02-17 华为技术有限公司 一种混合栅场效应管及制备方法、开关电路
WO2022127165A1 (zh) * 2020-12-14 2022-06-23 南方科技大学 P型栅hemt器件
CN113178480A (zh) * 2021-05-12 2021-07-27 华南师范大学 具有栅漏复合阶梯场板结构的增强型hemt射频器件及其制备方法
CN117650173A (zh) * 2024-01-29 2024-03-05 英诺赛科(苏州)半导体有限公司 一种氮化镓高电子迁移率晶体管以及制备方法
CN117650173B (zh) * 2024-01-29 2024-04-05 英诺赛科(苏州)半导体有限公司 一种氮化镓高电子迁移率晶体管以及制备方法

Similar Documents

Publication Publication Date Title
CN106783962A (zh) 一种p‑GaN增强型AlGaN/GaN高电子迁移率晶体管
CN104009076B (zh) 一种AlGaN/GaN异质结场效应晶体管
CN103026491B (zh) 常关断型三族氮化物金属-二维电子气隧穿结场效应晶体管
CN106783960A (zh) 一种阶梯p‑GaN增强型AlGaN/GaN异质结场效应晶体管
CN106783961A (zh) 一种具有部分P型GaN帽层的AlGaN/GaN异质结场效应晶体管
CN107093628A (zh) 一种极化掺杂增强型hemt器件
CN104201202B (zh) 一种具有复合势垒层的氮化镓基异质结场效应管
CN104167445B (zh) 具有埋栅结构的氮化镓基增强耗尽型异质结场效应晶体管
CN104269433B (zh) 具有复合沟道层的氮化镓基增强型异质结场效应晶体管
CN106298903A (zh) 二次外延p型ⅲ族氮化物实现增强型hemt的方法及增强型hemt
Mahaboob et al. Dynamic control of AlGaN/GaN HEMT characteristics by implementation of a p-GaN body-diode-based back-gate
CN107958939A (zh) 一种氮化鎵基异质结肖特基二极管结构
CN114447102A (zh) 具有衬底上复合半导体层的氮化镓异质结场效应晶体管
WO2023273900A1 (zh) 一种低动态电阻增强型GaN器件
WO2021072812A1 (zh) 横向GaN基增强型结型场效应管器件及其制备方法
CN106783963A (zh) 一种具有部分本征GaN帽层的AlGaN/GaN异质结场效应晶体管
CN111739801B (zh) 一种SOI基p-GaN增强型GaN功率开关器件的制备方法
CN104157679B (zh) 一种氮化镓基增强型异质结场效应晶体管
CN116110942A (zh) 一种具有p型掺杂结构的半导体异质结场效应管
CN115548106A (zh) 一种具有P型栅的增强型GaN器件
Bai et al. A novel trench-gated vertical GaN transistor with dual-current-aperture by electric-field engineering for high breakdown voltage
CN115172451A (zh) 一种基于PP异质结的结型栅增强型GaN器件
CN106876458A (zh) 一种槽栅增强型AlGaN/GaN异质结场效应晶体管
CN113871478A (zh) 基于双栅的具有p型沟道特性的新型半导体器件
CN107958931A (zh) 一种氮化鎵基异质结耐击穿场效应晶体管结构

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20170531

RJ01 Rejection of invention patent application after publication