CN104143545A - 封装布局和形成封装布局的方法 - Google Patents
封装布局和形成封装布局的方法 Download PDFInfo
- Publication number
- CN104143545A CN104143545A CN201410190817.XA CN201410190817A CN104143545A CN 104143545 A CN104143545 A CN 104143545A CN 201410190817 A CN201410190817 A CN 201410190817A CN 104143545 A CN104143545 A CN 104143545A
- Authority
- CN
- China
- Prior art keywords
- chip
- package layout
- module
- semiconductor
- package
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims description 46
- 229910052751 metal Inorganic materials 0.000 claims abstract description 152
- 239000002184 metal Substances 0.000 claims abstract description 152
- 239000004065 semiconductor Substances 0.000 claims abstract description 106
- 239000000463 material Substances 0.000 claims abstract description 96
- 239000004033 plastic Substances 0.000 claims abstract description 48
- 229920003023 plastic Polymers 0.000 claims abstract description 48
- 238000010276 construction Methods 0.000 claims description 22
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 19
- 229910052710 silicon Inorganic materials 0.000 claims description 19
- 239000010703 silicon Substances 0.000 claims description 19
- 238000009826 distribution Methods 0.000 claims description 12
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 7
- 229920005591 polysilicon Polymers 0.000 claims description 7
- 238000003475 lamination Methods 0.000 claims description 6
- 229910021421 monocrystalline silicon Inorganic materials 0.000 claims description 5
- 229910021417 amorphous silicon Inorganic materials 0.000 claims description 4
- 238000005538 encapsulation Methods 0.000 abstract description 2
- 230000011218 segmentation Effects 0.000 description 32
- 238000005520 cutting process Methods 0.000 description 22
- 239000004020 conductor Substances 0.000 description 13
- 239000010408 film Substances 0.000 description 13
- 230000008878 coupling Effects 0.000 description 12
- 238000010168 coupling process Methods 0.000 description 12
- 238000005859 coupling reaction Methods 0.000 description 12
- 238000010586 diagram Methods 0.000 description 12
- 238000000151 deposition Methods 0.000 description 10
- 150000001875 compounds Chemical class 0.000 description 9
- 230000008021 deposition Effects 0.000 description 8
- 229920000642 polymer Polymers 0.000 description 8
- 238000007789 sealing Methods 0.000 description 8
- 239000000758 substrate Substances 0.000 description 7
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 6
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 6
- 239000003989 dielectric material Substances 0.000 description 6
- 238000000465 moulding Methods 0.000 description 6
- 238000005240 physical vapour deposition Methods 0.000 description 6
- 230000015572 biosynthetic process Effects 0.000 description 5
- 239000011810 insulating material Substances 0.000 description 5
- 239000000126 substance Substances 0.000 description 5
- PPBRXRYQALVLMV-UHFFFAOYSA-N Styrene Chemical compound C=CC1=CC=CC=C1 PPBRXRYQALVLMV-UHFFFAOYSA-N 0.000 description 4
- HSFWRNGVRCDJHI-UHFFFAOYSA-N alpha-acetylene Natural products C#C HSFWRNGVRCDJHI-UHFFFAOYSA-N 0.000 description 4
- 238000005229 chemical vapour deposition Methods 0.000 description 4
- 238000009413 insulation Methods 0.000 description 4
- 229920001197 polyacetylene Polymers 0.000 description 4
- 229920000128 polypyrrole Polymers 0.000 description 4
- 229920000123 polythiophene Polymers 0.000 description 4
- JMASRVWKEDWRBT-UHFFFAOYSA-N Gallium nitride Chemical compound [Ga]#N JMASRVWKEDWRBT-UHFFFAOYSA-N 0.000 description 3
- 239000000654 additive Substances 0.000 description 3
- 230000000996 additive effect Effects 0.000 description 3
- 230000004888 barrier function Effects 0.000 description 3
- 239000010949 copper Substances 0.000 description 3
- 238000005530 etching Methods 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- 238000004806 packaging method and process Methods 0.000 description 3
- 239000000377 silicon dioxide Substances 0.000 description 3
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 2
- 239000004411 aluminium Substances 0.000 description 2
- 229910052782 aluminium Inorganic materials 0.000 description 2
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 2
- 125000003118 aryl group Chemical group 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 2
- 239000006229 carbon black Substances 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- 230000007547 defect Effects 0.000 description 2
- 230000005670 electromagnetic radiation Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 239000011152 fibreglass Substances 0.000 description 2
- 230000000873 masking effect Effects 0.000 description 2
- 229920000620 organic polymer Polymers 0.000 description 2
- 238000001259 photo etching Methods 0.000 description 2
- 238000005507 spraying Methods 0.000 description 2
- 239000010409 thin film Substances 0.000 description 2
- 239000010936 titanium Substances 0.000 description 2
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 1
- 239000004642 Polyimide Substances 0.000 description 1
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 1
- 229910052799 carbon Inorganic materials 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 239000002019 doping agent Substances 0.000 description 1
- 239000000428 dust Substances 0.000 description 1
- 239000003822 epoxy resin Substances 0.000 description 1
- 230000002349 favourable effect Effects 0.000 description 1
- 239000000835 fiber Substances 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 229920000647 polyepoxide Polymers 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
- 229920001296 polysiloxane Polymers 0.000 description 1
- 238000000992 sputter etching Methods 0.000 description 1
- 238000010897 surface acoustic wave method Methods 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3121—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3121—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
- H01L23/3128—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/552—Protection against radiation, e.g. light or electromagnetic waves
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L24/19—Manufacturing methods of high density interconnect preforms
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L24/20—Structure, shape, material or disposition of high density interconnect preforms
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L24/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/04105—Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/12105—Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1305—Bipolar Junction Transistor [BJT]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1305—Bipolar Junction Transistor [BJT]
- H01L2924/13055—Insulated gate bipolar transistor [IGBT]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
- H01L2924/13091—Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/146—Mixed devices
- H01L2924/1461—MEMS
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Toxicology (AREA)
- Electromagnetism (AREA)
- Health & Medical Sciences (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
在各种实施例中,可以提供封装布局。封装布局可以包括至少一个芯片。封装布局可以进一步包括至少部分地包封芯片的包封材料。封装布局也可以包括在芯片的第一侧之上的重分布结构。封装布局可以进一步包括在芯片的第二侧之上的金属结构。第二侧可以与第一侧相对。封装布局可以附加地包括电耦合到重分布结构和金属结构的半导体结构和导电塑性材料结构中的至少一个,以在重分布结构和金属结构之间形成电流路径。
Description
技术领域
各种实施例总体涉及封装布局和形成封装布局的方法。
背景技术
半导体芯片通常需要用于保护免受电磁干扰的屏蔽。特别是许多射频应用需要对电磁干扰的屏蔽。
一种方式在于:在有源器件或结构下方使用半导体衬底以用于在芯片级封装中屏蔽。然而,该方法可能不适合,因为可能不存在强电磁干扰或者因为有源器件或结构可能对电磁干扰非常敏感。
另一方式在于:在器件之上的印刷电路板(PCB)层级处形成金属盖。可以例如通过利用导电墨(在碳基底或银基底上)喷涂或者通过物理气相沉积来形成金属盖。
图1A至图1D示出形成诸如球栅阵列之类的封装的方法。图1A是示意图100a,其示出布置在衬底104上的半导体芯片102的截面图,衬底104可以包括路由结构。路由结构可以包括通过电介质层104b彼此隔开的多层金属结构104a。模制材料106可以沉积在半导体芯片102上。图1B是示意图100b,示出了预切割的图1A中形成的结构的截面图。切割沟槽108可以形成为露出金属结构104a的一部分(例如接地接触)。图1C是示意图100c,示出了涂覆有掩蔽层110的图1B中形成的结构的截面图。图1D是示意图100d,示出了单片化为形成多个封装布局112的图1C中形成的结构的截面图。
发明内容
在各种实施例中,可以提供一种封装布局。封装布局可以包括至少一个芯片。封装布局可以进一步包括至少部分地包封芯片的包封材料。封装布局也可以包括在芯片的第一侧之上的重分布结构。封装布局可以进一步包括在芯片的第二侧之上的金属结构。第二侧可以与第一侧相对。封装布局可以附加地包括电耦合到重分布结构和金属结构的半导体结构和导电塑性材料结构中的至少一个,以在重分布结构与金属结构之间形成电流路径。
附图说明
在附图中,贯穿不同的视图,类似的参考标号通常指代相同的部件。附图不一定按比例绘制,而通常强调的是图示本发明的原理。在下面的描述中,参照下面的附图描述本发明的各种实施例,在附图中:
图1示出形成诸如球栅阵列之类的封装体的方法;其中图1A示出了布置在衬底上的半导体芯片的截面图,该衬底可以包括纤维芯体和路由层;其中图1B示出了预切割的图1A中形成的结构的截面图;其中图1C示出了涂覆有掩蔽层的图1B中形成的结构的截面图;其中图1D示出了单片化为形成多个封装布局的图1C中形成的结构的截面图;
图2示出了根据各种实施例的封装布局的截面侧视图;
图3示出了根据各种实施例的形成封装布局的方法;
图4A示出了根据各种实施例的封装布局的截面侧视图;
图4B示出了根据各种实施例的封装布局的平面图;
图5A示出了根据各种实施例的封装布局的截面侧视图;以及
图5B示出了根据各种实施例的封装布局的平面图。
具体实施方式
下面的详细描述参照附图,附图通过图示的方式示出其中可以实施本发明的特定细节和实施例。
这里使用用语“示例性”来指“用作示例、实例或图示”。这里描述为“示例性”的任意实施例或设计不一定被理解为比其他实施例或设计优选或有利。
这里可以使用关于形成在侧面或表面“之上”的沉积材料使用的用语“之上”来指代沉积材料可以“直接形成在暗含的侧面或表面上”,例如与暗含的侧面或表面直接接触。这里可以使用关于形成在侧面或表面“之上”的沉积材料使用的用语“之上”来指代沉积材料可以“间接形成在暗含的侧面或表面上”,其中在暗含的侧面或表面与沉积材料之间布置有一个或多个附加层。
图2是示意图200,示出了根据各种实施例的封装布局的截面侧视图。在各种实施例中,可以提供封装布局。封装布局可以包括至少一个芯片202。封装布局也可以包括至少部分地包封芯片202的包封材料204。封装布局也可以包括在芯片202的第一侧208a之上的重分布结构206。封装布局可以进一步包括在芯片202的第二侧208b之上的金属结构210。第二侧208b可以与第一侧208a相对。封装布局可以附加地包括半导体结构和导电塑性材料结构中的至少一个212,半导体结构和导电塑性材料结构中的至少一个212电耦合到重分布结构206和金属结构210,以在重分布结构206与金属结构210之间形成电流路径。
换言之,封装布局可以包括由包封材料204至少部分地包封的至少一个芯片202。芯片202可以具有第一侧208a和第二侧208b。封装布局可以进一步包括在芯片202的第一侧208a之上的重分布结构206。封装布局也可以包括在芯片202的第二侧208b之上的金属结构210。封装布局可以进一步包括将重分布结构206电耦合到金属结构210的连接结构。连接结构212可以是半导体结构和/或导电塑性材料结构。
各种实施例可以配置成提供电磁屏蔽,该电磁屏蔽在晶片级易于操纵并且可以通过切割或划片的方式容易地切割。
在各种实施例中,封装布局可以是嵌入式器件封装体或者可以包括嵌入式器件封装体,诸如嵌入式晶片级球栅阵列(eWLB)。
在各种实施例中,连接结构212在制造工艺期间可能不需要切割或划片。在各种实施例中,连接结构212可以包括在制造工艺期间容易切割或划片的材料。
包封材料204可以包括模制化合物。包封材料204至少部分地包封芯片204可以包括至少部分地覆盖芯片204的包封材料204。
在各种实施例中,重分布结构206可以包括多层结构。重分布结构206可以包括一个或多个金属结构层或互连。金属结构层或互连可以包括导电材料,例如诸如铜或铝之类的金属。金属结构层或互连可以配置用于电流重分布。换言之,金属结构层或互连可以用作或可以配置为一个或多个重分布层(RDL)。重分布结构206可以进一步包括诸如聚合物(例如聚酰亚胺、环氧树脂、硅酮、有机改性陶瓷(ormocere)等)或氧化硅之类的一种或多种电介质或绝缘材料/层。金属结构层(或互连)可以通过电介质(或绝缘)层彼此隔开。重分布结构206可以包括叠层。重分布结构206可以包括例如玻璃纤维芯体。
重分布结构206可以具有范围从约5μm到约1000μm(例如从约10μm到约200μm)的厚度。
多层结构可以包括薄膜多层结构。重分布结构206可以包括一个或多个薄膜金属结构层。重分布结构206也可以包括一个或多个薄膜电介质或绝缘层。薄膜金属结构层可以通过电介质(或绝缘)层彼此隔开。每个薄膜层可以具有约50μm以下的厚度,例如在约15μm以下,例如从约0.5μm到约10μm。
重分布结构206可以耦合到参考电位。芯片202可以提供参考电位。分布结构206可以电耦合到芯片202。参考电位可以接地。
金属结构210可以配置为电磁屏蔽,诸如射频屏蔽结构。金属结构210可以经由重分布结构206和连接结构212电耦合到芯片202。金属结构也可以耦合到参考电位。金属结构210可以包括金属或导电墨或任意导电材料。
封装布局可以具有第一侧和与第一侧相对的第二侧。封装布局的第一侧可以面向与芯片202的第一侧相同的方向。封装布局的第二侧可以面向与芯片202的第二侧相同的方向。在各种实施例中,芯片202的第一侧可以与封装布局的第一侧一致并且沿着封装布局的第一侧布置。在各种实施例中,芯片202的第二侧可以与封装布局的第二侧一致并且沿着封装布局的第二侧布置。在各种实施例中,芯片202可以延伸通过封装布局的整个厚度。在各种备选实施例中,芯片202可以部分地延伸通过封装布局的整个厚度。封装布局可以包括在金属结构210和芯片202之间的包封材料。
在各种实施例中,金属结构210覆盖封装布局的整个第二侧。在各种实施例中,重分布结构206可以覆盖封装布局的整个第一侧。
连接结构212可以是半导体结构和导电塑性材料结构中的至少一个。在各种实施例中,半导体结构和导电塑性材料结构中的至少一个可以包括芯片202外部的至少一个模块。该至少一个模块可以包括半导体材料和导电材料中的至少一个。该至少一个模块可以布置成邻近芯片202或与芯片202相邻。在各种备选实施例中,该至少一个模块可以布置在封装布局的远离芯片202的部分中。该至少一个模块可以至少部分地布置在封装布局的边缘区域中。该至少一个模块可以在封装布局中部分地暴露。该至少一个模块可以至少部分地形成封装布局的一个横向侧。
该至少一个模块可以至少部分地布置在封装布局的角落区域中。该至少一个模块可以至少部分地形成封装布局的第一横向侧和第二横向侧。第一横向侧可以基本垂直于第二横向侧。将至少一个模块布置在边缘区域或角落区域中可以有助于形成“准”法拉第笼(Faraday box)。换言之,将模块沿着封装布局的边缘布置或者布置在封装布局的角落可以进一步有助于提供对芯片202的电磁屏蔽。在各种实施例中,该至少一个模块可以配置成被划片或切割。通过至少一个模块的划片或切割可以比通过嵌入的金属块、厚金属结构层或互连的划片或切割容易。
该至少一个模块可以包括多个模块。多个模块中的模块可以布置在封装布局的相应角落区域中。每个模块可以提供多个芯片(例如相邻芯片)。换言之,每个模块可以经由重分布层电耦合到多个芯片。每个模块可以与另一模块隔开小于封装布局配置用于屏蔽的照射或电磁辐射的波长的1/10的距离,例如小于波长的1/20的距离。对于约60GHz的电磁辐射或照射而言,例如在模块之间的约0.25mm的距离可能是适合的。
而半导体结构可以是芯片202的一部分。芯片202可以将重分布结构206和金属结构210电耦合,以在重分布结构206与金属结构210之间形成电流路径。半导体结构可以由芯片202的有源区域形成。芯片202的有源区域可以包括低欧姆无源硅,诸如单晶硅、多晶硅或太阳能级硅。芯片202的有源区域可以附加地或备选地包括诸如砷化镓(GaAs)或氮化镓(GaN)之类的其它半导体材料。可以对硅和/或其它半导体材料进行掺杂。芯片202可以备选地或附加地包括通孔或一系列过孔,以电耦合重分布结构206和金属结构210。封装布局可以附加地包括芯片202外部的至少一个模块。
在各种实施例中,半导体结构可以与重分布结构206和金属结构210中的至少一个物理接触。半导体结构可以与重分布结构206和金属结构210物理接触。
半导体结构可以具有μΩcm到mΩcm范围的电阻率,例如从约1μΩcm到约1mΩcm。
半导体结构可以包括硅。半导体材料可以包括硅。硅可以选自包括单晶硅、多晶硅和非晶硅的组。备选地或附加地,半导体结构(或半导体材料)可以包括砷化镓(GaAs)或氮化镓(GaN)。半导体结构可以具有电耦合重分布结构206和金属结构210的独一功能,并且可以包括诸如太阳能级硅之类的具有高缺陷密度的半导体材料。使用半导体材料而无需使缺陷密度最小化可以降低制造成本。
导电塑性材料结构可以包括具有碳黑的塑性材料。导电塑性材料结构(或导电材料)可以包括导电的有机聚合物。导电塑性材料结构(或导电材料)可以包括诸如聚吡咯(PPY)和聚噻吩(PT)之类的具有芳香环链的聚合物、诸如聚乙炔(PAC)之类的具有双键的聚合物、或诸如聚(p-)苯乙烯撑(PPV)之类的具有芳香环和双键的聚合物。导电塑性材料结构可以具有从约10-4Ωcm到约10-3mΩcm的电阻率。
在各种实施例中,至少一个芯片202可以包括多个芯片。包封材料204可以至少部分地包封多个芯片202。半导体结构和导电塑性材料结构212中的至少一个可以包括在芯片202外部的至少一个模块。该至少一个模块可以包括半导体材料和导电塑性材料中的至少一个。该模块可以由多个芯片共享以形成针对相应芯片202的多个电流路径。
在各种实施例中,至少一个芯片202可以包括多个芯片。重分布结构206可以仅在封装布局的第一侧的某些部分之上。金属结构210可以在封装布局的第二侧的某些部分之上。重分布结构206可以是不连续的并且可以包括多个重分布结构分段。金属结构210可以是不连续的并且可以包括多个金属结构分段。封装布局的一些部分可以无重分布结构分段或金属结构分段,从而与封装布局的平面基本垂直的线可以不穿透重分布结构分段或金属结构分段。该线也可以不穿透芯片。该线可以配置成切割线使得当对封装布局进行切割或划片时,可以不对重分布结构分段或金属结构分段或芯片202进行划片或切割。
图3示出了示意图300,示出了根据各种实施例的形成封装布局的方法。该方法可以包括在302处提供至少一个芯片。该方法也可以包括在304处利用包封材料至少部分地包封芯片。该方法可以进一步包括在306处在芯片的第一侧之上形成重分布结构。该方法也可以包括在308处在芯片的第二侧之上形成金属结构。第二侧可以与第一侧相对。该方法可以包括在310处形成电耦合到重分布层和金属结构的半导体结构和导电塑性材料结构中的至少一个。半导体结构的半导体材料和/或导电塑性结构的导电塑性材料形成重分布结构和金属结构之间的电流路径。
换言之,该方法可以包括利用包封材料至少部分地包封至少一个芯片。该芯片可以具有第一侧和与第一侧相对的第二侧。该方法也可以包括在芯片的第一侧之上形成重分布结构。此外,该方法可以包括在芯片的第二侧之上形成金属结构。可以形成连接结构以电耦合重分布层和金属结构。该连接结构是半导体结构和/或导电塑性结构。
各种实施例可以配置成提供形成电磁屏蔽的方法。该方法可以减少或避免切割或划片通过金属模块。
包封芯片可以包括使用模制工艺。包封芯片可以包括对芯片实施模具或在芯片之上实施模具,使得在模具和芯片之间形成至少一个模具空腔。该工艺也可以包括对诸如模具化合物之类的包封材料进行加热直到其被液化。该工艺可以进一步包括使诸如模制化合物之类的液化包封材料流动到至少一个模制空腔中。此外,该工艺可以包括允许液化包封材料(例如模制化合物)在升高的温度和压力下固化,从而由包封材料(例如模制化合物)将芯片包封。
该工艺可以包括对芯片实施模具或在芯片之上实施模具。附加地,可以在芯片下方提供另一模具,使得可以在两个模具与芯片之间形成至少一个模制空腔。该工艺也可以包括使得在模具和芯片之间具有膜。该膜可以覆盖模制空腔内的模具的内表面。在另一模具和芯片之间也可以提供另一膜。另一膜可以覆盖模制空腔内另一模具的内表面。该工艺也可以包括对诸如模制化合物之类的包封材料进行加热,直到它液化。该工艺可以进一步包括使得诸如模制化合物之类的液化包封材料流动到至少一个模制空腔中。此外,该工艺可以包括允许液化包封材料(例如模制化合物)在升高的温度和压力下固化,使得利用包封材料(例如模制化合物)包封芯片。利用包封材料包封芯片可以包括使用膜辅助模制工艺来利用包封材料包封芯片。
在各种实施例中,重分布结构可以包括多层结构。重分布结构可以包括一个或多个金属结构层或互连。金属结构层或互连可以包括导电材料或金属,诸如钛(Ti)、铜(Cu)或铝(Al)。金属结构层或互连可以配置用于电流重分布。换言之,金属层或互连可以用作重分布层(RDL)。重分布结构可以进一步包括一个或多个电介质或绝缘层/材料,诸如聚合物或氧化硅。金属结构层(或互连)可以通过电介质(或绝缘)层彼此隔开。重分布结构可以包括叠层。重分布结构可以包括玻璃纤维芯体。
在各种实施例中,形成重分布结构可以包括诸如物理气相沉积或化学气相沉积之类的适当沉积技术。形成重分布结构可以包括光刻工艺和/或剥离工艺。例如,形成重分布结构可以包括沉积抗蚀剂材料和使用光刻对抗蚀剂材料进行构图,之后进行电镀、剥离抗蚀剂材料与种子。可以沉积诸如氧化硅之类的电介质材料,之后进行剥离,以形成第一电介质层。然后可以在第一电介质层上形成第一金属结构层或互连。
在各种实施例中,可以在包封芯片之后形成重分布结构。在各种备选实施例中,可以在包封芯片之前形成重分布层。
重分布结构可以具有从约5μm到约1000μm的厚度范围,例如从约10μm到约200μm。
多层结构可以包括薄膜多层结构。重分布结构可以包括一个或多个薄膜金属结构层。重分布结构也可以包括一个或多个薄膜电介质或绝缘层。薄膜金属结构层可以通过电介质(或绝缘)层彼此隔开。每个薄膜层可以具有约20μm以下的厚度,例如在约15μm以下,例如从约5μm到约10μm。
重分布结构可以耦合到参考电位。芯片可以提供参考电位。重分布结构可以电耦合到芯片。参考电位可以接地。
金属结构可以配置为诸如射频屏蔽结构之类的电磁屏蔽。金属结构可以经由重分布结构和连接结构电耦合到芯片。金属结构也可以耦合到参考电位。
形成金属结构可以包括诸如物理气相沉积或化学气相沉积之类的适当沉积技术。形成金属结构可以备选地包括喷涂导电墨或使用“等离子体尘(plasma dust)沉积”。
封装布局可以具有第一侧和与第一侧相对的第二侧。封装布局的第一侧可以面向与芯片的第一侧相同的方向。封装布局的第二侧可以面向与芯片的第二侧相同的方向。在各种实施例中,芯片的第一侧可以与封装布局的第一侧一致并且沿着封装布局的第一侧布置。在各种实施例中,芯片的第二侧可以与封装布局的第二侧一致并且沿着封装布局的第二侧布置。在各种实施例中,芯片可以延伸通过封装布局的整个厚度。在各种备选实施例中,芯片可以部分地延伸通过封装布局的整个厚度。封装布局可以包括金属结构和芯片之间的包封材料。
在各种实施例中,金属结构覆盖封装布局的整个第二侧。在各种实施例中,重分布结构可以覆盖封装布局的整个第一侧。
连接结构可以是半导体结构和导电塑性材料结构中的至少一个。在各种实施例中,半导体结构和导电塑性材料结构中的至少一个可以包括在芯片外部的至少一个模块。该至少一个模块可以包括半导体材料和导电材料中的至少一个。
形成至少一个模块可以包括局部地去除封装布局的包封材料,诸如刻蚀或钻孔。形成至少一个模块可以包括随后沉积半导体材料和导电塑性材料中的至少一个。而形成至少一个模块可以包括在封装布局的一个或多个横向侧上沉积半导体材料和导电塑性材料中的至少一个。可以在划片或切割之后或之前执行半导体材料和导电塑性材料中的至少一个的沉积。
该至少一个模块可以布置在芯片邻近或附近。在各种备选实施例中,该至少一个模块可以布置在封装布局的远离芯片的部分中。该至少一个模块可以至少部分地布置在封装布局的边缘区域中。至少一个模块在封装布局中可以部分地露出。至少一个模块可以至少部分地形成封装布局的一个横向侧。该至少一个模块可以至少部分地布置在封装布局的角落区域中。该至少一个模块可以至少部分地形成封装布局的第一横向侧和第二横向侧。该第一横向侧可以与第二横向侧基本垂直。
至少一个模块可以包括多个模块。该多个模块中的模块可以布置在封装布局的相应角落区域中。每个模块可以提供用于多个芯片(例如相邻芯片)。换言之,每个模块可以经由重分布层电耦合到多个芯片。
而半导体结构可以是芯片的一部分。芯片可以电耦合重分布结构和金属结构,以在重分布结构和金属结构之间形成电流路径。半导体结构可以由芯片的有源区域形成。封装布局可以附加地包括在芯片外部的至少一个模块。
在各种实施例中,半导体结构可以与重分布结构和金属结构中的至少一个物理接触。
半导体结构可以具有μΩcm到mΩcm的范围中的电阻率,例如从约1μΩcm到约1mΩcm。
半导体结构可以包括硅。半导体材料可以包括硅。硅可以选自包括单晶硅、多晶硅和非晶硅的组。备选地或附加地,半导体结构(或半导体材料)可以包括砷化镓(GaAs)或氮化镓(GaN)。可以对半导体结构或半导体材料进行掺杂。芯片可以备选地或附加地包括通孔或一系列过孔,以电耦合重分布结构和金属结构。形成通孔或一系列过孔可以包括刻蚀,诸如深反应离子刻蚀。形成通孔或一系列过孔可以随后包括将诸如半导体材料或金属之类的导电材料沉积到刻蚀的孔中。
导电塑性材料结构可以包括具有碳黑的塑性材料。导电塑性材料结构(或导电材料)可以包括导电的有机聚合物。导电塑性材料结构(或导电材料)可以包括诸如聚吡咯(PPY)和聚噻吩(PT)之类的具有芳香环链的聚合物、诸如聚乙炔(PAC)之类的具有双键的聚合物、或诸如聚(p-)苯乙烯撑(PPV)之类的具有芳香环和双键的聚合物。导电塑性材料结构可以具有从约10-4Ωcm到约10-3mΩcm的电阻率。
在各种实施例中,该至少一个芯片可以包括多个芯片。包封材料可以至少部分地包封该多个芯片。半导体结构和导电塑性材料结构中的至少一个可以包括在芯片外部的至少一个模块。该至少一个模块可以包括半导体材料和导电塑性材料中的至少一个。该模块可以由多个芯片共享以针对相应的芯片形成多个电流路径。
在各种实施例中,该至少一个芯片可以包括多个芯片。重分布结构可以仅在封装布局的第一侧的某些部分之上。金属结构可以在封装布局的第二侧的某些部分之上。重分布结构可以是不连续的并且可以包括多个重分布结构分段。金属结构可以是不连续的并且可以包括多个金属结构分段。封装布局的部分可以无重分布结构分段或金属结构分段,使得基本垂直于封装布局的平面的线可以不穿透重分布结构分段或金属结构分段。该线也可以不穿透芯片。该线可以配置成划片线,使得当对封装布局进行划片或切割时,可以不对重分布结构分段或金属结构分段或芯片进行划片或切割。
在各种实施例中,可以在形成半导体结构和导电塑性结构中的至少一个之前形成金属结构。
在各种其它实施例中,可以在形成半导体结构和导电塑性结构中的至少一个之后形成金属结构。在各种实施例中,可以在形成金属结构之前对封装布局进行减薄(例如使用研磨)。当在形成金属结构的封装布局侧(即封装布局的第二侧)的处理中未涉及处理或涉及很少处理时,所形成的金属结构可以是“免费的(free ofcharge)”。
在各种实施例中,该方法可以包括利用包封材料至少部分地包封多个芯片。该方法也可以包括在芯片的第一侧之上形成重分布结构。该方法可以进一步包括将包封的芯片附接到临时衬底,诸如载体或划片带。该方法可以包括对包封的芯片进行切割或划片以形成封装布局。各封装布局可以包括一个芯片。该方法可以包括在每个芯片的每个第二侧之上形成金属结构。金属结构可以延伸到每个封装布局的横向侧以电耦合导电结构或形成导电结构。该导电结构可以配置用于在金属结构和重分布层之间电耦合。导电结构可以是半导体结构。而导电结构也可以是导电塑性材料结构。每个封装布局的重分布结构和金属结构之间的距离可以是小的,例如约1μm到约100μm。
图4A是示意图400a,示出了根据各种实施例的封装布局的截面侧视图。图4B是示意图400b,示出了根据各种实施例的封装布局的平面图。图4B中的线414可以对应于当从图4B中的箭头指示的一侧查看时的图4A。在图4B中未示出重分布结构406。
在各种实施例中,可以提供封装布局。封装布局可以包括至少一个芯片402。封装布局可以进一步包括至少部分地包封芯片402的包封材料404。封装布局也可以包括在芯片402的第一侧408a之上的重分布结构406。封装布局可以进一步包括在芯片402的第二侧408b之上的金属结构410。第二侧408b可以与第一侧408a相对。封装布局可以附加地包括电耦合到重分布结构406和金属结构410的半导体结构412(可以包括体半导体材料或由体半导体材料形成),以在重分布结构406和金属结构410之间形成电流路径。
芯片404可以是晶体管或包括晶体管。例如,芯片404可以是或包括金属氧化物场效应晶体管(MOSFET),诸如功率MOSFET。芯片404可以备选地或附加地是双极晶体管或者包括双极晶体管,诸如绝缘栅双极晶体管(IGBT)。芯片404可以包括诸如逻辑集成电路、存储器集成电路或功率集成电路之类的集成电路。集成电路可以是专用集成电路(ASIC)或场可编程栅阵列(FPGA)。作为备选,集成电路可以是任意其它可编程逻辑电路,诸如可编程处理器,例如可编程微处理器或可编程纳处理器。芯片404可以附加地或备选地包括电容器、电感器、电阻器或任意其它电组件。
芯片402可以具有第一侧408a和与第一侧408a相对的第二侧408b。芯片402可以延伸通过封装布局的整个厚度。封装布局可以具有第一侧和与第一侧相对的第二侧。芯片的第一侧408a可以沿着与封装布局的第一侧相同的平面。芯片的第二侧408b可以沿着与封装布局的第二侧相同的平面。
重分布结构可以包括嵌入的或者至少部分地由电介质或绝缘材料406b覆盖的金属结构或互连406a。重分布结构406可以包括多层结构。换言之,重分布结构406可以包括多于一层的金属结构或互连和多于一层的电介质或绝缘材料。第一层金属结构或互连可以使用导电过孔电耦合到第二层金属结构或互连。多层结构可以包括叠层。多层结构可以包括薄膜多层结构。
芯片402可以电耦合到重分布结构406。芯片402可以包括一个或多个电接触,用于电耦合到重分布结构406。
芯片402可以配置为电耦合到外部器件或载体。芯片402可以配置为经由重分布层406电耦合到外部器件。焊料接触418可以用于将芯片电耦合到外部器件或载体。
金属结构410可以配置为射频屏蔽结构。如图4A可见,金属结构可以覆盖封装布局的整个第二侧。在各种备选实施例中,金属结构可以覆盖封装布局的第二侧的一部分。
半导体结构412(可以包括体半导体材料或由体半导体材料形成)可以是芯片402的一部分。半导体结构412可以由芯片402的有源区域形成。芯片402可以包括半导体结构412,该半导体结构412在芯片402的第一侧408a与芯片402的第二侧408b之间提供通过芯片402的电耦合。半导体结构412可以包括硅或任意其它合适半导体材料。硅可以包括选自包括单晶硅、多晶硅和非晶硅的组的硅。半导体结构412可以掺杂有用于增加半导体结构412的电导率的掺杂剂。半导体结构412可以附加地或者备选地为用于在重分布结构406与金属结构410之间进行电耦合的通孔或一系列过孔。半导体结构可以与重分布结构406和金属结构410中的至少一个物理接触。图示地,有源区域可以物理耦合到重分布结构406和金属结构410。
封装布局可以进一步包括一个或多个可选组件416a和/或416b。可选组件416a、416b可以包括有源组件,诸如像金属氧化物场效应晶体管(MOSFET)或双极结晶体管之类的晶体管。可选组件可以包括诸如逻辑集成电路、存储器集成电路或功率集成电路之类的集成电路。集成电路可以是专用集成电路(ASIC)或场可编程栅阵列(FPGA)。作为备选,集成电路可以是任意其它可编程逻辑电路,诸如可编程处理器,例如可编程微处理器或可编程纳处理器。可选组件416a、416b可以包括诸如电容器、电感器、电阻器或过滤器网络之类的无源组件。
可选组件416a、416b也可以包括例如微机电系统(MEMS)或传感器(例如加速器件、陀螺器件、开关、体声波(Baw)器件、表面声波(Saw)器件等)或光子结构或太阳能电池。可选组件415a、416b可以电耦合到芯片402。芯片402与可选组件之间的电耦合可以经由重分布结构406。
可选组件416a、416b可以替代地包括在芯片402外部的至少一个模块。该至少一个模块可以包括半导体材料和导电塑性材料中的至少一个。
在各种实施例中,该方法可以包括利用包封材料412包封一个或多个芯片402。每个芯片402可以具有第一侧408a和第二侧408b。每个芯片402可以包括半导体结构412,该半导体结构412提供在芯片402的第一侧408a与芯片402的第二侧408b之间通过芯片402的电耦合。重分布结构406可以在包封一个或多个芯片402之前或者在包封一个或多个芯片402之后形成在一个或多个芯片的第一侧408a之上。重分布结构406可以电耦合到半导体结构412。该方法可以进一步包括在一个或多个芯片402的第二侧408b之上形成金属结构410。可以在形成金属结构410之前对包封材料进行研磨或去除以露出一个或多个芯片402的第二侧408b。金属结构410可以电耦合到半导体结构412。
如果存在多于一个的芯片,则可以对包封的芯片进行切割或划片。可以在形成金属结构410之前或之后执行切割或划片。重分布结构406或重分布结构406的金属结构层/互连406a可以仅部分地覆盖封装布局的整个第一侧。金属结构410可以仅部分地覆盖封装布局的整个第二侧。封装布局可以被配置成沿着不具有金属结构层或互连或金属结构的封装布局的部分进行划片或切割。换言之,重分布结构406可以仅在封装布局的第一侧的某些部分之上,或者重分布结构406可以配置成使得仅电介质材料406b在封装布局的第一侧的某些部分之上。金属结构410可以在封装布局的第二侧的某些部分之上。重分布结构406可以是不连续的,并且可以包括多个重分布结构分段。金属结构410可以是不连续的,并且可以包括多个金属结构分段。封装布局的部分可以无重分布结构分段(或仅由重分布结构406的电介质材料406b覆盖)或金属结构分段,使得基本垂直于封装布局的平面的线可以不穿透重分布结构分段(金属结构层或互连406a)或金属结构分段。该线也可以不穿透芯片402。该线可以被配置成划片线,使得当对封装布局进行划片或切割时,可以不对重分布结构分段或金属结构分段的金属结构层或互连406a或芯片402进行划片或切割。
图5A是示意图500a,示出了根据各种实施例的封装布局的截面侧视图。图5B是示意图500b,示出了根据各种实施例的封装布局的平面图。图5B中的线514可以对应于当从图5B中的箭头指示的一侧查看时的图5A。在图5B中未示出重分布结构506。
在各种实施例中,可以提供封装布局。封装布局可以包括至少一个芯片502。封装布局可以进一步包括至少部分地包封芯片502的包封材料504。封装布局也可以包括在芯片502的第一侧508a之上的重分布结构506。封装布局可以进一步包括在芯片502的第二侧508b之上的金属结构510。第二侧508b可以与第一侧508a相对。封装布局可以附加地包括电耦合到重分布结构506和金属结构510的半导体结构和导电材料结构512中的至少一个,以在重分布结构506和金属结构510之间形成电流路径。导电材料结构512可以是裸露的低电阻硅(例如太阳能级硅、多晶硅等或任意其它半导体材料)。
芯片502可以是类似上述芯片402的芯片。
重分布结构可以包括嵌入的或至少部分地由电介质或绝缘材料506b覆盖的金属结构或互连506a。在分布结构506可以包括多层结构。换言之,重分布结构506可以包括多于一层的金属结构或互连和多于一层的电介质或绝缘材料。第一层的金属结构或互连可以使用导电过孔电耦合到第二层的金属结构或互连。多层结构可以包括叠层。多层结构可以包括薄膜多层结构。
芯片502可以电耦合到重分布结构506。芯片502可以包括一个或多个电接触,用于电耦合到重分布结构506。
芯片502可以配置为电耦合到外部器件或载体。芯片502可以配置为经由重分布层506电耦合到外部器件或载体。焊料接触518可以用于将芯片电耦合到外部器件或载体。
金属结构510可以被配置为射频屏蔽结构。如图5A可见,金属结构可以覆盖封装布局的整个第二侧。在各种备选实施例中,金属结构可以覆盖封装布局的第二侧的一部分。
在各种实施例中,半导体结构和导电材料结构512中的至少一个可以至少包括在芯片502外部的一个模块。该至少一个模块可以包括半导体材料和导电塑性材料中的至少一个。如图5A和图5B可见,至少一个模块可以至少部分地布置在封装布局的边缘区域或角落区域中。该至少一个模块可以至少部分地沿着封装布局的周边布置。
在各种实施例中,该至少一个模块可以包括多个模块。该多个模块中的模块可以布置在封装布局的相应角落区域中。
封装布局可以进一步包括一个或多个可选组件516a和/或516b,该可选组件可以配置为上述一个或多个可选组件416a和/或416b。
在各种实施例中,该方法可以包括利用包封材料504包封一个或多个芯片502。每个芯片502可以具有第一侧508a和第二侧508b。重分布结构506可以在包封一个或多个芯片502之前或在包封一个或多个芯片502之后形成在一个或多个芯片502的第一侧508a之上。重分布结构506可以电耦合到一个或多个芯片502。该方法可以进一步包括,例如在芯片之上形成包封材料之前在芯片502外部形成(例如放置)至少一个模块,使得芯片和模块包封在一起。至少一个模块可以包括半导体结构和导电结构512中的至少一个。至少一个模块并且因而半导体结构和导电结构512中的至少一个可以电耦合到重分布层506。该方法可以进一步包括在一个或多个芯片502的第二侧508b之上形成金属层510。金属层510可以电耦合到半导体结构和导电结构512中的至少一个。
如果存在多于一个的芯片,则可以对包封的芯片进行切割或划片以形成单独的封装布局。金属层510可以形成在切割/划片之前或切割/划片之后。可以在形成金属结构410之前或之后执行切割或划片。切割或划片可以包括通过至少一个模块切割或划片。如图5B所示,划片线518可以沿着该至少一个模块。
重分布结构506或重分布结构506的金属结构层/互连506a可以仅部分地覆盖封装布局的整个第一侧。金属结构510可以仅部分地覆盖封装布局的整个第二侧。封装布局可以配置为沿着不具有金属结构层或互连或金属结构的封装布局的部分进行切割或划片。换言之,重分布结构506可以仅在封装布局的第一侧的某些部分之上,或重分布结构506可以被配置成使得仅电介质材料506b在封装布局的第一侧的某些部分之上。金属结构510可以在封装布局的第二侧的某些部分之上。重分布结构506可以是不连续的并且可以包括多个重分布结构分段。金属结构510可以是不连续的并且可以包括多个金属结构分段。封装布局的部分可以无重分布结构分段(或仅由分布结构506的电介质材料506b覆盖)或金属结构分段,使得基本垂直于封装布局的平面的线可以不穿透重分布结构分段(金属结构层或互连506a)或金属结构分段。该线518也可以不穿透芯片502。然而线518可以穿过至少一个模块。该线518可以配置为划片线,使得当对封装布局进行划片或切割时,可以不对重分布结构分段或金属结构分段的金属结构层或互连506a或芯片502进行划片或切割。
在各种实施例中,提供封装布局。封装布局可以包括:至少一个芯片;在封装角落处的至少一个体半导体件;在芯片的第一侧和导电的体半导体件之上的重分布结构;以及在芯片的第二侧之上连接到体半导体件的金属结构,其中该第二侧与第一侧相对。
尽管参照特定实施例已经具体示出和描述本发明,本领域技术人员应理解到,可以在不脱离所附权利要求限定的本发明的精神和范围的情况下进行形式和细节上的各种改变。本发明的范围因而由所附权利要求指示并且因此旨在于涵盖落入权利要求的等同方案的意义和范围内的所有改变。
Claims (28)
1.一种封装布局,包括:
至少一个芯片;
包封材料,至少部分地包封所述芯片;
重分布结构,在所述芯片的第一侧之上;
金属结构,在所述芯片的第二侧之上,其中所述第二侧与所述第一侧相对;以及
半导体结构和导电塑性材料结构中的至少一个,电耦合到所述重分布结构和所述金属结构;
其中所述半导体结构的半导体材料和所述导电塑性材料结构的导电塑性材料中的至少一个形成在所述重分布结构和所述金属结构之间的电流路径。
2.根据权利要求1所述的封装布局,
其中所述重分布结构包括多层结构。
3.根据权利要求2所述的封装布局,
其中所述多层结构包括叠层。
4.根据权利要求3所述的封装布局,
其中所述多层结构包括薄膜多层结构。
5.根据权利要求1所述的封装布局,
其中所述重分布结构耦合到参考电位。
6.根据权利要求1所述的封装布局,
其中所述金属结构被配置为射频屏蔽结构。
7.根据权利要求1所述的封装布局,
其中所述金属结构覆盖所述封装布局的整个第二侧。
8.根据权利要求1所述的封装布局,
其中所述半导体结构和导电塑性材料结构中的至少一个是太阳能级硅。
9.根据权利要求1所述的封装布局,
其中所述半导体结构和导电塑性材料结构中的至少一个是多晶硅。
10.根据权利要求1所述的封装布局,
其中所述半导体结构和导电塑性材料结构中的至少一个由体半导体材料形成。
11.根据权利要求1所述的封装布局,
其中所述半导体结构和导电塑性材料结构中的至少一个与所述重分布结构和所述金属结构中的至少一个物理接触。
12.根据权利要求1所述的封装布局,
其中所述半导体结构和导电塑性材料结构中的至少一个包括在所述芯片外部的至少一个模块,其中所述至少一个模块包括半导体材料和导电塑性材料中的至少一个。
13.根据权利要求12所述的封装布局,
其中所述至少一个模块提供与所述金属结构和参考电位的导电连接。
14.根据权利要求12所述的封装布局,
其中所述至少一个模块布置在所述芯片附近。
15.根据权利要求12所述的封装布局,
其中所述至少一个模块至少部分地布置在所述封装布局的边缘区域中。
16.根据权利要求15所述的封装布局,
其中所述至少一个模块至少部分地布置在所述封装布局的角落区域中。
17.根据权利要求1所述的封装布局,
其中所述至少一个模块包括多个模块。
18.根据权利要求17所述的封装布局,
其中所述多个模块中的模块布置在所述封装布局的相应角落区域中。
19.根据权利要求1所述的封装布局,
其中所述半导体结构包括硅。
20.根据权利要求19所述的封装布局,
其中所述硅包括选自包括以下的组的硅:
单晶硅;
多晶硅;以及
非晶硅。
21.根据权利要求1所述的封装布局,
其中所述至少一个芯片包括多个芯片;
其中所述包封材料至少部分地包封所述多个芯片;
其中所述半导体结构和导电塑性材料结构中的至少一个包括在所述芯片外部的至少一个模块,其中所述至少一个模块包括半导体材料和导电塑性材料中的至少一个;
其中所述模块由所述多个芯片共享以形成针对相应芯片的多个电流路径。
22.一种形成封装布局的方法,所述方法包括:
提供至少一个芯片;
利用包封材料至少部分地包封所述芯片;
在所述芯片的第一侧之上形成重分布结构;
在所述芯片的第二侧之上形成金属结构,其中所述第二侧与所述第一侧相对;以及
形成半导体结构和导电塑性结构中的至少一个,所述半导体结构和导电塑性结构中的至少一个电耦合到所述重分布层和所述金属结构以在所述重分布结构和所述金属结构之间形成电流路径。
23.根据权利要求22所述的方法,
其中所述重分布结构包括多层结构。
24.根据权利要求23所述的方法,
其中所述多层结构包括叠层。
25.根据权利要求24所述的方法,
其中所述多层结构包括薄膜多层结构。
26.根据权利要求22所述的方法,
其中所述重分布结构耦合到参考电位。
27.根据权利要求22所述的方法,
其中所述金属结构配置为射频屏蔽结构。
28.一种封装布局,包括:
至少一个芯片、在封装角落处的至少一个体半导体件;
至少部分地包封所述芯片和体半导体件的包封材料;
在所述芯片的第一侧和导电的所述体半导体件之上的重分布结构;以及
在所述芯片的第二侧之上、连接到体半导体件的金属结构,
其中所述第二侧与所述第一侧相对。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US13/889,370 US9711462B2 (en) | 2013-05-08 | 2013-05-08 | Package arrangement including external block comprising semiconductor material and electrically conductive plastic material |
US13/889,370 | 2013-05-08 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN104143545A true CN104143545A (zh) | 2014-11-12 |
Family
ID=51787713
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410190817.XA Pending CN104143545A (zh) | 2013-05-08 | 2014-05-07 | 封装布局和形成封装布局的方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9711462B2 (zh) |
CN (1) | CN104143545A (zh) |
DE (1) | DE102014106485A1 (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111384022A (zh) * | 2018-12-31 | 2020-07-07 | 美光科技公司 | 具有碳基导电元件的重分布层、制造方法以及相关的半导体装置封装和系统 |
US11881468B2 (en) | 2018-12-31 | 2024-01-23 | Micron Technology, Inc. | Anisotropic conductive film with carbon-based conductive regions and related semiconductor device assemblies and methods |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20150014167A (ko) * | 2013-07-29 | 2015-02-06 | 삼성전기주식회사 | 유리 코어가 구비된 인쇄회로기판 |
CN106331535A (zh) * | 2015-07-06 | 2017-01-11 | 上海瑞艾立光电技术有限公司 | 图像采集系统 |
Family Cites Families (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7443693B2 (en) | 2003-04-15 | 2008-10-28 | Wavezero, Inc. | Electromagnetic interference shielding for a printed circuit board |
DE102005045767B4 (de) | 2005-09-23 | 2012-03-29 | Infineon Technologies Ag | Verfahren zur Herstellung eines Halbleiterbauteils mit Kunststoffgehäusemasse |
US8101460B2 (en) | 2008-06-04 | 2012-01-24 | Stats Chippac, Ltd. | Semiconductor device and method of shielding semiconductor die from inter-device interference |
US20100110656A1 (en) | 2008-10-31 | 2010-05-06 | Advanced Semiconductor Engineering, Inc. | Chip package and manufacturing method thereof |
US9082806B2 (en) | 2008-12-12 | 2015-07-14 | Stats Chippac, Ltd. | Semiconductor device and method of forming a vertical interconnect structure for 3-D FO-WLCSP |
US7977785B2 (en) | 2009-03-05 | 2011-07-12 | Freescale Semiconductor, Inc. | Electronic device including dies, a dielectric layer, and a encapsulating layer |
JP2011029610A (ja) * | 2009-06-26 | 2011-02-10 | Semiconductor Energy Lab Co Ltd | 半導体装置及びその作製方法 |
US8378466B2 (en) | 2009-11-19 | 2013-02-19 | Advanced Semiconductor Engineering, Inc. | Wafer-level semiconductor device packages with electromagnetic interference shielding |
US8080444B2 (en) | 2010-01-14 | 2011-12-20 | Freescale Semiconductor, Inc. | Method for forming a packaged semiconductor device having a ground plane |
US9735113B2 (en) * | 2010-05-24 | 2017-08-15 | STATS ChipPAC Pte. Ltd. | Semiconductor device and method of forming ultra thin multi-die face-to-face WLCSP |
US8105872B2 (en) * | 2010-06-02 | 2012-01-31 | Stats Chippac, Ltd. | Semiconductor device and method of forming prefabricated EMI shielding frame with cavities containing penetrable material over semiconductor die |
US8236617B2 (en) * | 2010-06-04 | 2012-08-07 | Stats Chippac, Ltd. | Semiconductor device and method of forming thermally conductive layer between semiconductor die and build-up interconnect structure |
US8084300B1 (en) | 2010-11-24 | 2011-12-27 | Unisem (Mauritius) Holdings Limited | RF shielding for a singulated laminate semiconductor device package |
US20120268899A1 (en) | 2011-04-21 | 2012-10-25 | Tessera Research Llc | Reinforced fan-out wafer-level package |
CN102760667B (zh) | 2011-04-29 | 2014-10-29 | 力成科技股份有限公司 | 形成双面电磁屏蔽层的半导体封装方法及构造 |
US8759950B2 (en) | 2011-05-05 | 2014-06-24 | Intel Corporation | Radio- and electromagnetic interference through-silicon vias for stacked-die packages, and methods of making same |
US8669646B2 (en) * | 2011-05-31 | 2014-03-11 | Broadcom Corporation | Apparatus and method for grounding an IC package lid for EMI reduction |
CN103022011B (zh) | 2011-09-23 | 2015-10-07 | 讯芯电子科技(中山)有限公司 | 半导体封装结构及其制造方法 |
US8786060B2 (en) * | 2012-05-04 | 2014-07-22 | Advanced Semiconductor Engineering, Inc. | Semiconductor package integrated with conformal shield and antenna |
WO2015047324A1 (en) | 2013-09-27 | 2015-04-02 | Intel Corporation | Magnetic field shielding for packaging build-up architectures |
US9368455B2 (en) | 2014-03-28 | 2016-06-14 | Intel Corporation | Electromagnetic interference shield for semiconductor chip packages |
-
2013
- 2013-05-08 US US13/889,370 patent/US9711462B2/en not_active Expired - Fee Related
-
2014
- 2014-05-07 CN CN201410190817.XA patent/CN104143545A/zh active Pending
- 2014-05-08 DE DE102014106485.2A patent/DE102014106485A1/de not_active Withdrawn
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111384022A (zh) * | 2018-12-31 | 2020-07-07 | 美光科技公司 | 具有碳基导电元件的重分布层、制造方法以及相关的半导体装置封装和系统 |
US11749608B2 (en) | 2018-12-31 | 2023-09-05 | Micron Technology, Inc. | Device packages including redistribution layers with carbon-based conductive elements, and methods of fabrication |
US11881468B2 (en) | 2018-12-31 | 2024-01-23 | Micron Technology, Inc. | Anisotropic conductive film with carbon-based conductive regions and related semiconductor device assemblies and methods |
CN111384022B (zh) * | 2018-12-31 | 2024-02-27 | 美光科技公司 | 具有碳基导电元件的重分布层、制造方法以及相关的半导体装置封装和系统 |
Also Published As
Publication number | Publication date |
---|---|
US9711462B2 (en) | 2017-07-18 |
US20140332936A1 (en) | 2014-11-13 |
DE102014106485A1 (de) | 2014-11-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105261609B (zh) | 半导体器件封装件、封装方法和封装的半导体器件 | |
CN102157391B (zh) | 半导体器件和形成垂直互连的薄外形wlcsp的方法 | |
KR101858952B1 (ko) | 반도체 패키지 및 이의 제조 방법 | |
US11158554B2 (en) | Shielded fan-out packaged semiconductor device and method of manufacturing | |
CN101859744B (zh) | 带有电源环的暴露式管芯垫封装 | |
US10043761B2 (en) | Semiconductor device and manufacturing method thereof | |
CN103889643B (zh) | 用于分割半导体器件复合件的方法 | |
US20120199958A1 (en) | Method of manufacturing high frequency module and high frequency module | |
CN102623424B (zh) | 晶片封装体及其形成方法 | |
CN103367245A (zh) | 形成半导体器件的方法 | |
US9548248B2 (en) | Method of processing a substrate and a method of processing a wafer | |
CN104143545A (zh) | 封装布局和形成封装布局的方法 | |
CN103515346A (zh) | 半导体模块及其形成方法 | |
CN102832180B (zh) | 晶片封装体及其形成方法 | |
CN106252308A (zh) | 晶片封装体与其制备方法 | |
CN103420322B (zh) | 晶片封装体及其形成方法 | |
CN105659379B (zh) | 具有嵌入式管芯的模制引线框架封装 | |
TWI553818B (zh) | 電子封裝模組之製造方法以及電子封裝模組結構 | |
CN105321834A (zh) | 用于形成封装布置的方法以及封装布置 | |
US20140070395A1 (en) | Electronic device and manufacturing method thereof | |
US9281293B2 (en) | Microelectronic packages having layered interconnect structures and methods for the manufacture thereof | |
CN112713136B (zh) | 半导体结构 | |
KR20180103661A (ko) | 웨이퍼 레벨 팬-아웃 패키지 및 그 제조 방법 | |
KR100959605B1 (ko) | 스택 패키지 및 그의 제조 방법 | |
US20230282559A1 (en) | Multi-role semiconductor device substrates, semiconductor device assemblies employing the same, and methods for forming the same |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
AD01 | Patent right deemed abandoned |
Effective date of abandoning: 20180302 |
|
AD01 | Patent right deemed abandoned |