CN104123905A - 移位寄存器以及栅极驱动电路 - Google Patents

移位寄存器以及栅极驱动电路 Download PDF

Info

Publication number
CN104123905A
CN104123905A CN201410331982.2A CN201410331982A CN104123905A CN 104123905 A CN104123905 A CN 104123905A CN 201410331982 A CN201410331982 A CN 201410331982A CN 104123905 A CN104123905 A CN 104123905A
Authority
CN
China
Prior art keywords
clock signal
deposit unit
shifting deposit
receiving end
terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201410331982.2A
Other languages
English (en)
Other versions
CN104123905B (zh
Inventor
李亚锋
郑会龙
房耸
邬金芳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
InfoVision Optoelectronics Kunshan Co Ltd
Original Assignee
InfoVision Optoelectronics Kunshan Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by InfoVision Optoelectronics Kunshan Co Ltd filed Critical InfoVision Optoelectronics Kunshan Co Ltd
Priority to CN201410331982.2A priority Critical patent/CN104123905B/zh
Publication of CN104123905A publication Critical patent/CN104123905A/zh
Application granted granted Critical
Publication of CN104123905B publication Critical patent/CN104123905B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提供一种移位寄存器以及应用该移位寄存器的栅极驱动电路,该移位寄存器包括多个重复单元,每个重复单元包括至少五级移位寄存单元,最后一级移位寄存单元与前几级移位寄存单元的结构不同,其中前几级移位寄存单元结构相同,均包括四个开关单元,最后一级移位寄存单元具有复位功能,其包括五个开关单元。本发明的移位寄存器输出稳定并且结构简单,功耗小,从而应用该移位寄存器的栅极驱动电路的体积小。

Description

移位寄存器以及栅极驱动电路
技术领域
本发明涉及一种移位寄存器,尤其涉及一种适用于显示装置的移位寄存器以及应用该移位寄存器的栅极驱动电路。
背景技术
平面显示装置如液晶显示器、有激发光二极管显示器等,具有轻薄、节能、无辐射等诸多优点,因此被广泛的应用于高清数字电视、电脑、个人数字助理(PDA)、移动电话、数码相机等电子设备中。
平面显示装置通常包括像素电路和驱动电路,其中,像素电路包括多条栅极线与多条数据线以及由栅极线与数据线交叉形成的多个像素单元,驱动电路主要包括栅极驱动电路与源极驱动电路。栅极驱动电路通常具有一个移位寄存器,该移位寄存器具有多个移位寄存单元,每个移位寄存单元对应一条栅极线用于为该栅极线提供扫描信号。随着制造工艺的提高,原本设置于显示面板以外的驱动电路同样可被设置于显示面板的玻璃基板上。
由于移位寄存单元内晶体管中的寄生电容的存在,当其接收的时钟信号在进行高低电平跳变时,一些关键节点会被耦合,如此易造成输出信号的不稳定。目前为了解决输出不稳定的问题,通常是在每个移位寄存单元内增加一个由多个晶体管和电容形成的稳压电路以稳定输出。请参考图8,图8为现有技术中一种移位寄存器的一移位寄存单元的结构示意图。如图8所示,该移位寄存单元20需要由晶体管M4、M5、M6以及电容C2形成的稳压电路31,以稳定节点Q以及输出Gn。
然而,晶体管、电容等元件数量太多会导致移位寄存单元的电路结构复杂,使整个移位寄存器的体积、功耗增大,并且集成到玻璃基板时会导致布线面积增加,不易满足平面显示装置对窄边框和高解析度的发展需求。
发明内容
本发明的目的包括提供一种移位寄存器,以解决现有技术中移位寄存器的输出不稳定、电路结构复杂的问题。
具体地,本发明的实施例所提供的一种移位寄存器包括多个重复单元,其中每个重复单元包括n级移位寄存单元,其中n为自然数且n≧5,该n级移位寄存单元从第一级至第n级移位寄存单元级联连接,并且前一重复单元的第n级移位寄存单元与后一重复单元的第一级移位寄存单元级联连接。每个重复单元的第一级至第(n-1)级移位寄存单元的内部电路结构相同,第一级至第n级移位寄存单元均包括输入端、参考电压接收端、第一时钟信号接收端、第二时钟信号接收端、第三时钟信号接收端、第四时钟信号接收端以及输出端,第n级移位寄存单元进一步包括复位端,该复位端连接至本重复单元的第一级移位寄存单元的输入端。每个重复单元的每一移位寄存单元的内部电路结构包括:第一开关元件,包括第一控制端、第一通路端和第二通路端,该第一控制端连接至该移位寄存单元的第一时钟信号接收端,该第一通路端连接至该移位寄存单元的输入端,该第二通路端连接至该移位寄存单元的一节点;第二开关元件,包括第二控制端、第三通路端和第四通路端,该第二控制端连接至该移位寄存单元的该节点,该第三通路端连接至该移位寄存单元的第二时钟信号接收端,该第四通路端连接至该移位寄存单元的输出端;第三开关元件,包括第三控制端、第五通路端和第六通路端,该第三控制端连接至该移位寄存单元的第四时钟信号接收端,该第五通路端连接至该移位寄存单元的该节点,该第六通路端连接至该移位寄存单元的参考电压接收端;以及第四开关元件,包括第四控制端、第七通路端和第八通路端,该第四控制端连接至该移位寄存单元的第三时钟信号接收端,该第七通路端连接至该移位寄存单元的输出端,该第八通路端连接至该移位寄存单元的参考电压接收端。每个重复单元的第n级移位寄存单元的内部电路结构进一步包括:第五开关元件,包括第五控制端、第九通路端和第十通路端,该第五控制端连接至该第n级移位寄存单元的复位端,该第九通路端连接至该第n级移位寄存单元的该节点,该第十通路端连接至该第n级移位寄存单元的参考电压接收端。
优选地,该移位寄存器接收n个周期相同、脉宽相同的时钟信号与一个参考电压,该n个时钟信号的占空比均为2/n,且该n个时钟信号依次从第一时钟信号至第n时钟信号由低电平转为高电平的间隔时间为T/n,其中T为时钟周期的时间长度。
优选地,每个重复单元的第i级移位寄存单元的输出端用于提供输出信号,输入端接收一起始信号或者上一级移位寄存单元的输出端提供的输出信号,参考电压接收端接收该参考电压,其中i为自然数且1≦i≦n;第一时钟信号接收端接收第i时钟信号;当i+1≦n时,第二时钟信号接收端接收第(i+1)时钟信号,当i+1﹥n时,第二时钟信号接收端接收第(i+1-n)时钟信号;当i+3≦n时,第三时钟信号接收端接收第(i+3)时钟信号,当i+3﹥n时,第三时钟信号接收端接收第(i+3-n)时钟信号;以及当i+4≦n时,第四时钟信号接收端接收第(i+4)时钟信号,当i+4﹥n时,第四时钟信号接收端接收第(i+4-n)时钟信号。
优选地,该参考电压为低电平电压信号。
优选地,每个移位寄存单元的输出端所提供的输出信号对应于该移位寄存单元的第二时钟信号接收端所接收的时钟信号的一个脉冲。
优选地,该第一时钟信号的高低电平转换时间与对应重复单元的第一级移位寄存单元的输入端所接收的输入信号同步。
优选地,该移位寄存器所接收的时钟信号的数量与每个重复单元所包含的移位寄存单元的数量相同。
优选地,n等于6。
本发明的目的还包括提供一种栅极驱动电路,以解决现有技术中栅极驱动电路所采用的移位寄存器的输出不稳定、电路结构复杂的问题。
具体地,本发明的实施例所提供的一种栅极驱动电路包括本发明的实施例所提供的上述移位寄存器。
优选地,该参考电压为栅极低电压信号。
由于本发明的实施例所提供的移位寄存器的移位寄存单元采用不超过五个开关元件,且基本无需电容元件,根据其电路结构以及与各信号之间的配合便可以有效抵消因第二开关元件所接收的时钟信号高低电平跳变时所引起的耦合效应,保证移位寄存器的输出稳定,且电路结构简单,功耗低。从而应用该移位寄存器的栅极驱动电路的体积小,集成到玻璃基板时需要的布线面积也减小,容易满足平面显示装置对窄边框和高解析度的发展需求。
上述说明仅是本发明技术方案的概述,为了能够更清楚了解本发明的技术手段,而可依照说明书的内容予以实施,并且为了让本发明的上述和其他目的、特征和优点能够更明显易懂,以下特举较佳实施例,并配合附图,详细说明如下。
附图说明
图1为本发明的一实施例所提供的一种栅极驱动电路的结构示意图。
图2为图1中的一种移位寄存单元的结构示意图。
图3为图1中的另一种移位寄存单元的结构示意图。
图4为本发明一具体实施例所提供的栅极驱动电路的结构示意图。
图5为如图4所示的六个时钟信号的时序示意图。
图6为如图4中的第一级移位寄存单元的相关信号波形示意图。
图7为如图4中的第一至第六级移位寄存单元的输出信号波形示意图。
图8为现有技术中一种移位寄存器的一移位寄存单元的结构示意图。
具体实施方式
为更进一步阐述本发明为达成预定发明目的所采取的技术手段及功效,以下结合附图及较佳实施例,对依据本发明提出的移位寄存器与栅极驱动电路其具体实施方式、方法、步骤、结构、特征及功效,详细说明如后。
有关本发明的前述及其他技术内容、特点及功效,在以下配合参考图式的较佳实施例详细说明中将可清楚的呈现。通过具体实施方式的说明,当可对本发明为达成预定目的所采取的技术手段及功效得以更加深入且具体的了解,然而所附图式仅是提供参考与说明之用,并非用来对本发明加以限制。
本发明的一实施例所提供的移位寄存器主要用于平面显示装置中的栅极驱动电路,但并不限于此。移位寄存器包括级联连接的多级移位寄存单元,每一级的移位寄存单元分别与显示面板上的一条栅极线对应电性连接,从而使该移位寄存器将扫描信号依序逐次施加到每条栅极线上,移位寄存单元之间的连接关系及工作原理将在下文中作详细阐述。
请参考图1,其为本发明的一实施例所提供的一种栅极驱动电路的结构示意图。该栅极驱动电路10包括信号产生装置11与移位寄存器12,该信号产生装置11提供n个时钟信号CLK1、CLK2、……、CLKn与一个参考电压给该移位寄存器12,其中,n为自然数且n≧5。该n个时钟信号CLK1、CLK2、……、CLKn为周期相同、脉宽相同的脉冲信号,每个时钟信号的占空比均为2/n,且该n个时钟信号依次从第一时钟信号至第n时钟信号由低电平转为高电平的间隔时间为T/n,其中T为时钟周期的时间长度。该参考电压可为低电平电压信号,如栅极低电压信号VGL。
该移位寄存器12包括多个重复单元120,其中每个重复单元包括n级移位寄存单元R1、R2、……、Rn。也就是说,每个重复单元所包含的移位寄存单元的数量与该信号产生装置11所提供的时钟信号的数量相同。该n级移位寄存单元从第一级移位寄存单元R1至第n级移位寄存单元Rn级联连接,并且前一重复单元120的第n级移位寄存单元Rn与后一重复单元120的第一级移位寄存单元R1级联连接。
每个重复单元120的第一级移位寄存单元R1至第(n-1)级移位寄存单元R(n-1)的内部电路结构相同,而第n级移位寄存单元Rn与其他移位寄存单元的结构略有不同,两种结构将在下文作详细描述。第一级移位寄存单元R1至第n级移位寄存单元Rn均包括输入端In、参考电压接收端Ref、第一时钟信号接收端CK1、第二时钟信号接收端CK2、第三时钟信号接收端CK3、第四时钟信号接收端CK4以及输出端Out。第n级移位寄存单元Rn进一步包括复位端Reset,该复位端Reset连接至本重复单元120的第一级移位寄存单元R1的输入端In。
请参考图2,其为图1中的一种移位寄存单元,即每一重复单元120中的第一级移位寄存单元R1至第(n-1)级移位寄存单元R(n-1)中任一级移位寄存单元的结构示意图。以重复单元120中的第一级移位寄存单元R1为例,该移位寄存单元R1包括第一开关元件M1、第二开关元件M2、第三开关元件M3以及第四开关元件M4。
该第一开关元件M1包括第一控制端(未标示)、第一通路端(未标示)和第二通路端(未标示),该第一控制端连接至该移位寄存单元R1的第一时钟信号接收端CK1,该第一通路端连接至该移位寄存单元R1的输入端In,该第二通路端连接至该移位寄存单元R1的一节点Q。
该第二开关元件M2包括第二控制端(未标示)、第三通路端(未标示)和第四通路端(未标示),该第二控制端连接至该移位寄存单元R1的该节点Q,该第三通路端连接至该移位寄存单元R1的第二时钟信号接收端CK2,该第四通路端连接至该移位寄存单元R1的输出端Out。
第三开关元件M3包括第三控制端(未标示)、第五通路端(未标示)和第六通路端(未标示),该第三控制端连接至该移位寄存单元R1的第四时钟信号接收端CK4,该第五通路端连接至该移位寄存单元R1的该节点Q,该第六通路端连接至该移位寄存单元R1的参考电压接收端Ref。
第四开关元件M4包括第四控制端(未标示)、第七通路端(未标示)和第八通路端(未标示),该第四控制端连接至该移位寄存单元R1的第三时钟信号接收端CK3,该第七通路端连接至该移位寄存单元R1的输出端Out,该第八通路端连接至该移位寄存单元R1的参考电压接收端Ref。
请参考图3,其为图1中的另一种移位寄存单元,即每一重复单元120中的第n级移位寄存单元Rn的结构示意图。该移位寄存单元Rn包括与其他移位寄存单元R1-Rn-1相同的第一开关元件M1、第二开关元件M2、第三开关元件M3以及第四开关元件M4,并进一步包括第五开关元件M5。该移位寄存单元Rn的第一开关元件M1、第二开关元件M2、第三开关元件M3以及第四开关元件M4的电路连接关系与其他移位寄存单元R1-Rn-1相同,在此不再赘述。该移位寄存单元Rn中的该第五开关元件M5包括第五控制端(未标示)、第九通路端(未标示)和第十通路端(未标示),该第五控制端连接至该第n级移位寄存单元Rn的复位端Reset,该第九通路端连接至该第n级移位寄存单元Rn的节点Q,该第十通路端连接至该第n级移位寄存单元Rn的参考电压接收端Ref。
上述开关元件M1-M5可为薄膜晶体管结构。
该移位寄存器12的每个重复单元120的第i级移位寄存单元Ri的输出端Out用于提供输出信号Gm给对应的栅极线,输入端In接收上一级移位寄存单元的输出端Out提供的输出信号Gm-1(需要说明的是,若第一级该移位寄存单元位于整个移位寄存器12的第一级,则其输入端In接收一起始信号STV),参考电压接收端Ref接收该参考电压,其中i为自然数且1≦i≦n,n为每个重复单元120中移位寄存单元的数量。第i级移位寄存器Ri的第一时钟信号接收端CK1接收信号产生装置21提供的第i时钟信号CLKi;当i+1≦n时,第二时钟信号接收端CK2接收第(i+1)时钟信号CLKi+1,当i+1﹥n时,第二时钟信号接收端CK2接收第(i+1-n)时钟信号CLKi+1-n;当i+3≦n时,第三时钟信号接收端CK3接收第(i+3)时钟信号CLKi+3,当i+3﹥n时,第三时钟信号接收端CK3接收第(i+3-n)时钟信号CLKi+3-n;以及当i+4≦n时,第四时钟信号接收端CK4接收第(i+4)时钟信号CLKi+4,当i+4﹥n时,第四时钟信号接收端CK4接收第(i+4-n)时钟信号CLKi+4-n。
以下将以n等于六为例进行详细说明。请参考图4,其为本发明一具体实施例所提供的栅极驱动电路的结构示意图。为方便描述,该栅极驱动电路20仅绘示出一个重复单元220,该重复单元220包括六级移位寄存单元R1-R6,其中前五级移位寄存单元R1-R5的内部电路结构相同,第六级移位寄存单元R6还进一步包括一复位端Reset以及一第五开关元件M5,该复位端Reset连接至本重复单元220的第一级移位寄存单元R1的输入端In。
信号产生装置21为重复单元220提供六个时钟信号CLK1-CLK6以及一参考电压VGL。每一移位寄存单元的输入端In接收该起始信号STV(若该移位寄存单元位于整个移位寄存器的第一级)或者上一级移位寄存单元的输出端Out提供的输出信号,输出端Out用于提供输出信号给对应的栅极线,参考电压接收端Ref接收该参考电压VGL。进一步地,第六级移位寄存单元R6的复位端Reset连接第一级移位寄存单元R1的输入端In以接收该起始信号STV(若该第一级移位寄存单元R1位于整个移位寄存器的第一级)或者上一重复单元的第六级移位寄存单元R6的输出端Out所提供的输出信号。
在该重复单元220中,该第一级移位寄存单元R1的第一时钟信号接收端CK1接收第一时钟信号CLK1,第二时钟信号接收端CK2接收第二时钟信号CLK2,第三时钟信号接收端CK3接收第四时钟信号CLK4,以及第四时钟信号接收端CK4接收第五时钟信号CLK5。
该第二级移位寄存单元R2的第一时钟信号接收端CK1接收第二时钟信号CLK2,第二时钟信号接收端CK2接收第三时钟信号CLK3,第三时钟信号接收端CK3接收第五时钟信号CLK5,以及第四时钟信号接收端CK4接收第六时钟信号CLK6。
该第三级移位寄存单元R3的第一时钟信号接收端CK1接收第三时钟信号CLK3,第二时钟信号接收端CK2接收第四时钟信号CLK4,第三时钟信号接收端CK3接收第六时钟信号CLK6,以及第四时钟信号接收端CK4接收第一时钟信号CLK1。
该第四级移位寄存单元R4的第一时钟信号接收端CK1接收第四时钟信号CLK4,第二时钟信号接收端CK2接收第五时钟信号CLK5,第三时钟信号接收端CK3接收第一时钟信号CLK1,以及第四时钟信号接收端CK4接收第二时钟信号CLK2。
该第五级移位寄存单元R5的第一时钟信号接收端CK1接收第五时钟信号CLK6,第二时钟信号接收端CK2接收第六时钟信号CLK6,第三时钟信号接收端CK3接收第二时钟信号CLK2,以及第四时钟信号接收端CK4接收第三时钟信号CLK3。
该第六级移位寄存单元R6的第一时钟信号接收端CK1接收第六时钟信号CLK6,第二时钟信号接收端CK2接收第一时钟信号CLK1,第三时钟信号接收端CK3接收第三时钟信号CLK3,以及第四时钟信号接收端CK4接收第四时钟信号CLK4。
请参考图5,其为该六个时钟信号CLK1-CLK6的时序示意图。如图5所示,该六个时钟信号CLK1-CLK6为周期相同、脉宽相同的脉冲信号,每个时钟信号的占空比均为1/3,且该六个时钟信号CLK1-CLK6依次从第一时钟信号CLK1至第六时钟信号CLK6由低电平转为高电平的间隔时间为T/6,其中T为时钟周期的时间长度。如,在t1时刻,第一时钟信号CLK1由低电平跳变到高电平;经过T/6时间之后,在t2时刻,第二时钟信号CLK2由低电平跳变到高电平;再经过T/6时间之后,在t3时刻,第一时钟信号CLK1由高电平跳变到低电平,而第三时钟信号CLK3由低电平跳变到高电平;又经过T/6时间之后,在t4时刻,第二时钟信号CLK2由高电平跳变到低电平,而第四时钟信号CLK4由低电平跳变到高电平;再经过T/6时间之后,在t5时刻,第三时钟信号CLK3由高电平跳变到低电平,而第五时钟信号CLK5由低电平跳变到高电平;又经过T/6时间之后,在t6时刻,第四时钟信号CLK4由高电平跳变到低电平,而第六时钟信号CLK6由低电平跳变到高电平;再经过T/6时间之后,在t7时刻,第一时钟信号CLK1的下一个时钟周期开始,第一时钟信号CLK1由低电平跳变到高电平,而第五时钟信号CLK5由高电平跳变到低电平;接下来又经过T/6时间之后,在t8时刻,第二时钟信号CLK2的下一个时钟周期开始,第二时钟信号CLK2由低电平跳变到高电平,而第六时钟信号CLK6由高电平跳变到低电平。
此外,该第一时钟信号CLK1高低电平转换时间与对应重复单元220的第一级移位寄存单元R1的输入端In所接收的输入信号同步。比如,整个移位寄存器的第一个重复单元220的第一级移位寄存单元R1的输入端In所接收的输入信号为起始信号STV,而其他重复单元220的第一级移位寄存单元R1的输入端In所接收的输入信号为上一级移位寄存单元,即前一重复单元220的最后一级移位寄存单元Rn的输出端Out所提供的输出信号。
以下将进一步以该栅极驱动电路20为例说明本实施例所提供的栅极驱动电路的工作原理。
请参阅图6,其为该重复单元220的第一级移位寄存单元R1的相关信号波形示意图图。请一并参考图2,该第一级移位寄存单元R1的输入端In接收的输入信号Gm-1为上一级移位寄存单元的输出端Out所提供的输出信号,第一时钟信号接收端CK1接收第一时钟信号CLK1,第二时钟信号接收端CK2接收第二时钟信号CLK2,第三时钟信号接收端CK3接收第四时钟信号CLK4,第四时钟信号接收端CK4接收第五时钟信号CLK5,参考电压端Ref接收一低电平电压信号,以及输出端Out提供一输出信号Vout1。
在t1时刻,输入信号Gm-1与第一时钟信号CLK1均由低电平跳变到高电平,第一开关元件M1导通,节点Q被预充电,并使第二开关元件M2导通。
在t2时刻,第二时钟信号CLK2由低电平跳变到高电平,此时由于第二开关元件M2处于导通状态,输出端Out的输出信号Vout1由低电平跳变到高电平,同时,因为输出端Out的输出信号Vout1跳变为高电平,由于第二开关元件M2的寄生电容耦合效应,节点Q处的电压被进一步拉升,使第二开关元件M2打开更充分。
在t3时刻,输入信号Gm-1与第一时钟信号CLK1均由高电平跳变到低电平,第一开关元件M1关闭。
在t4时刻,第二时钟信号CLK2由高电平跳变到低电平,同时第四时钟信号CLK4由低电平跳变到高电平,第四开关元件M4导通,输出端Out的电压被低电平电压信号拉低,从而使输出信号Vout1由高电平跳变到低电平,同时,因为输出端Out的输出信号Vout1跳变为低电平,由于第二开关元件M2的寄生电容耦合效应,节点Q处的电压在一定程度上被拉低,以使第二开关元件M2关闭。
在t5时刻,第五时钟信号CLK5由低电平跳变到高电平,第三开关元件M3导通,节点Q处的电压被低电平电压信号进一步拉低,由此抵消因第二开关元件M2所接收的时钟信号的高低电平跳变导致节点Q处的电容耦合效应,从而使输出信号Vout1稳定。
由于第二级移位寄存单元R1至第五级移位寄存单元R5与第一级移位寄存单元R1的工作原理类似,在此将不再赘述。
请一并参阅图7,其为该重复单元220的第一级移位寄存单元R1至第六级移位寄存单元R6的输出信号Vout1-Vout6的波形示意图。以下将结合图3与图5以进一步说明第六级移位寄存单元R6的工作原理。该第六级移位寄存单元R6的输入端In接收上一级移位寄存单元R5的输出端Out所提供的输出信号Vout5,复位端Reset连接至本重复单元220的第一级移位寄存单元R1的输入端In以接收其输入信号(如图6所示的输入信号Gm-1),第一时钟信号接收端CK1接收第六时钟信号CLK6,第二时钟信号接收端CK2接收第一时钟信号CLK1,第三时钟信号接收端CK3接收第三时钟信号CLK3,第四时钟信号接收端CK4接收第四时钟信号CLK4,参考电压端Ref接收一低电平电压信号,以及输出端Out提供输出信号Vout6。
在t1时刻,第一时钟信号CLK1与第一级移位寄存单元R1的输入信号Gm-1均由低电平跳变到高电平,此时节点Q处于浮接状态,因为第一时钟信号CLK1跳变为高电平,由于第二开关元件M2的寄生电容耦合效应,节点Q处的电压被拉升,但由于第五开关元件M5导通,节点Q处的电压又被低电平电压信号拉低以抵消节点Q处的耦合效应。
由此可见,对于该重复单元220的第一级移位寄存单元R1而言,第一开关元件M1的第一控制端接收第一时钟信号CLK1,第二开关元件M2的第三通路端接收第二时钟信号CLK2;对第二级移位寄存单元R2而言,第一开关元件M1的第一控制端接收第二时钟信号CLK2,第二开关元件M2的第三通路端接收第三时钟信号CLK3;依次类推,对第六级移位寄存单元R6而言,第一开关元件M1对应的第一控制端接收第六时钟信号CLK6,第二开关元件M2对应的的第三通路端接收第一时钟信号CLK1,从图5可知,第一时钟信号CLK1较第六时钟信号CLK6先启动,在第六级移位寄存单元R6的第一开关元件M1还没有打开时,第二开关元件M2已经因为第一时钟信号CLK1跳变为高电平而被耦合了,因此在第一时钟信号CLK1跳变为高电平之前,节点Q必须被拉低到低电平。而第六级移位寄存单元R6通过设置一复位端Reset以接收第一级移位寄存单元R1的输入信号(如图6所示的输入信号Gm-1),而输入信号Gm-1与第一时钟信号CLK1几乎同时跳变为高电平,使第五开关元件M5处于被打开的状态,因此可以抑制第一时钟信号CLK1跳变时第二开关元件M2对节点Q所造成的耦合。
在t2时刻,第二时钟信号CLK2由低电平跳变到高电平,对该第六级移位寄存单元R1无实质影响。
在t3时刻,输入信号Gm-1与第一时钟信号CLK1均由高电平跳变到低电平,第三时钟信号CLK3由低电平跳变到高电平,第五开关元件M5关闭,第四开关元件M4打开,节点Q处因第一时钟信号CLK1从高电平跳变到低电平所引起的第二开关元件M2的寄生电容耦合效应被低电平电压信号抵消。
在t4时刻,第二时钟信号CLK2由高电平跳变到低电平,同时第四时钟信号CLK4由低电平跳变到高电平,第三开关元件M3打开,以进一步将节点Q稳定在低电平电压信号的低电压。
在t5时刻,第三时钟信号CLK3由高电平跳变到低电平,同时第五时钟信号CLK5由低电平跳变到高电平,第四开关元件M4关闭。
在t6时刻,第四时钟信号CLK4由高电平跳变到低电平,第三开关元件M3关闭,同时第六时钟信号CLK6由低电平跳变到高电平,上一级移位寄存单元R5的输出信号Vout5也由低电平跳变到高电平,第一开关元件M1导通,节点Q被预充电,并使第二开关元件M2导通。此后,节点Q的变化与先前的描述类似,在此将不再赘述。
在t7时刻,第一时钟信号CLK1的下一个时钟周期开始,第一时钟信号CLK1由低电平跳变到高电平,而第五时钟信号CLK5由高电平跳变到低电平,此时由于第二开关元件M2处于导通状态,输出端Out的输出信号Vout6由低电平跳变到高电平。
在t8时刻,第二时钟信号CLK2的下一个时钟周期开始,第二时钟信号CLK2由低电平跳变到高电平,而第六时钟信号CLK6由高电平跳变到低电平,第一开关元件M1关闭。
在t9时刻,第三时钟信号CLK3的下一个时钟周期开始,第三时钟信号CLK3由低电平跳变到高电平,第一时钟信号CLK1又由高电平跳变到低电平,第四开关元件M4导通,输出端Out的输出信号Vout6被低电平电压信号拉低,从而使输出信号Vout6由高电平跳变到低电平。
从上述描述可得知,每一移位寄存单元的输入端In所接收的输入信号与第一时钟信号接收端CK1所接收的时钟信号的对应脉冲的高低电平的转换时间同步。每一移位寄存单元的输出端Out所提供的输出信号对应于该移位寄存单元的第二时钟信号接收端所接收的时钟信号的一个脉冲。
由于本发明的实施例所提供的移位寄存器的移位寄存单元采用不超过五个开关元件,且基本无需电容元件,根据其电路结构以及与各信号之间的配合便可以有效抵消因第二开关元件所接收的时钟信号高低电平跳变时所引起的耦合效应,保证移位寄存器的输出稳定,且电路结构简单,功耗低。从而应用该移位寄存器的栅极驱动电路的体积小,集成到玻璃基板时需要的布线面积也减小,容易满足平面显示装置对窄边框和高解析度的发展需求。
以上所述,仅是本发明的较佳实施例而已,并非对本发明作任何形式上的限制,虽然本发明已以较佳实施例揭露如上,然而并非用以限定本发明,任何熟悉本专业的技术人员,在不脱离本发明技术方案范围内,当可利用上述揭示的技术内容作出些许更动或修饰为等同变化的等效实施例,但凡是未脱离本发明技术方案内容,依据本发明的技术实质对以上实施例所作的任何简单修改、等同变化与修饰,均仍属于本发明技术方案的范围内。

Claims (10)

1.一种移位寄存器,其特征在于,该移位寄存器包括多个重复单元,其中每个重复单元包括n级移位寄存单元,其中n为自然数且n≧5,该n级移位寄存单元从第一级至第n级移位寄存单元级联连接,并且前一重复单元的第n级移位寄存单元与后一重复单元的第一级移位寄存单元级联连接,每个重复单元的第一级至第(n-1)级移位寄存单元的内部电路结构相同,第一级至第n级移位寄存单元均包括输入端、参考电压接收端、第一时钟信号接收端、第二时钟信号接收端、第三时钟信号接收端、第四时钟信号接收端以及输出端,第n级移位寄存单元进一步包括复位端,该复位端连接至本重复单元的第一级移位寄存单元的输入端,每个重复单元的每一移位寄存单元的内部电路结构包括:
第一开关元件,包括第一控制端、第一通路端和第二通路端,该第一控制端连接至该移位寄存单元的第一时钟信号接收端,该第一通路端连接至该移位寄存单元的输入端,该第二通路端连接至该移位寄存单元的一节点;
第二开关元件,包括第二控制端、第三通路端和第四通路端,该第二控制端连接至该移位寄存单元的该节点,该第三通路端连接至该移位寄存单元的第二时钟信号接收端,该第四通路端连接至该移位寄存单元的输出端;
第三开关元件,包括第三控制端、第五通路端和第六通路端,该第三控制端连接至该移位寄存单元的第四时钟信号接收端,该第五通路端连接至该移位寄存单元的该节点,该第六通路端连接至该移位寄存单元的参考电压接收端;以及
第四开关元件,包括第四控制端、第七通路端和第八通路端,该第四控制端连接至该移位寄存单元的第三时钟信号接收端,该第七通路端连接至该移位寄存单元的输出端,该第八通路端连接至该移位寄存单元的参考电压接收端;
每个重复单元的第n级移位寄存单元的内部电路结构进一步包括:
第五开关元件,包括第五控制端、第九通路端和第十通路端,该第五控制端连接至该第n级移位寄存单元的复位端,该第九通路端连接至该第n级移位寄存单元的该节点,该第十通路端连接至该第n级移位寄存单元的参考电压接收端。
2.如权利要求1所述的移位寄存器,其特征在于,该移位寄存器接收n个周期相同、脉宽相同的时钟信号与一个参考电压,该n个时钟信号的占空比均为2/n,且该n个时钟信号依次从第一时钟信号至第n时钟信号由低电平转为高电平的间隔时间为T/n,其中T为时钟周期的时间长度。
3.如权利要求2所述的移位寄存器,其特征在于,每个重复单元的第i级移位寄存单元的输出端用于提供输出信号,输入端接收一起始信号或者上一级移位寄存单元的输出端提供的输出信号,参考电压接收端接收该参考电压,其中i为自然数且1≦i≦n;
第一时钟信号接收端接收第i时钟信号;
当i+1≦n时,第二时钟信号接收端接收第(i+1)时钟信号,当i+1﹥n时,第二时钟信号接收端接收第(i+1-n)时钟信号;
当i+3≦n时,第三时钟信号接收端接收第(i+3)时钟信号,当i+3﹥n时,第三时钟信号接收端接收第(i+3-n)时钟信号;以及
当i+4≦n时,第四时钟信号接收端接收第(i+4)时钟信号,当i+4﹥n时,第四时钟信号接收端接收第(i+4-n)时钟信号。
4.如权利要求2所述的移位寄存器,其特征在于,该参考电压为低电平电压信号。
5.如权利要求3所述的移位寄存器,其特征在于,每个移位寄存单元的输出端所提供的输出信号对应于该移位寄存单元的第二时钟信号接收端所接收的时钟信号的一个脉冲。
6.如权利要求2所述的移位寄存器,其特征在于,该第一时钟信号的高低电平转换时间与对应重复单元的第一级移位寄存单元的输入端所接收的输入信号同步。
7.如权利要求2所述的移位寄存器,其特征在于,该移位寄存器所接收的时钟信号的数量与每个重复单元所包含的移位寄存单元的数量相同。
8.如权利要求7所述的移位寄存器,其特征在于,n等于6。
9.一种栅极驱动电路,其特征在于,该栅极驱动电路包括如权利要求1至8中任一项所述的移位寄存器。
10.如权利要求9所述的栅极驱动电路,其特征在于,该参考电压为栅极低电压信号。
CN201410331982.2A 2014-07-11 2014-07-11 移位寄存器以及栅极驱动电路 Active CN104123905B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410331982.2A CN104123905B (zh) 2014-07-11 2014-07-11 移位寄存器以及栅极驱动电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410331982.2A CN104123905B (zh) 2014-07-11 2014-07-11 移位寄存器以及栅极驱动电路

Publications (2)

Publication Number Publication Date
CN104123905A true CN104123905A (zh) 2014-10-29
CN104123905B CN104123905B (zh) 2016-11-16

Family

ID=51769295

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410331982.2A Active CN104123905B (zh) 2014-07-11 2014-07-11 移位寄存器以及栅极驱动电路

Country Status (1)

Country Link
CN (1) CN104123905B (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104966496A (zh) * 2015-04-15 2015-10-07 昆山龙腾光电有限公司 栅极驱动电路单元及使用其的栅极驱动电路
CN105489245A (zh) * 2015-11-24 2016-04-13 上海天马有机发光显示技术有限公司 移位寄存单元、移位寄存器及其驱动方法和显示装置
CN107045857A (zh) * 2016-02-05 2017-08-15 联咏科技股份有限公司 显示面板的栅极驱动器及其操作方法
CN111243651A (zh) * 2020-02-10 2020-06-05 京东方科技集团股份有限公司 移位寄存器、驱动方法、驱动电路及显示装置
CN111341261A (zh) * 2020-04-14 2020-06-26 合肥京东方显示技术有限公司 移位寄存器及其驱动方法、信号驱动电路及显示装置
CN115083496A (zh) * 2022-07-21 2022-09-20 浙江力积存储科技有限公司 一种数据打散移位寄存结构

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030227433A1 (en) * 2002-06-10 2003-12-11 Seung-Hwan Moon Shift register, liquid crystal display device having the shift register and method of driving scan lines using the same
CN1868003A (zh) * 2002-06-10 2006-11-22 三星电子株式会社 移位寄存器、具有此移位寄存器的液晶显示装置和使用其驱动扫描线的方法
CN101625838A (zh) * 2008-07-08 2010-01-13 三星电子株式会社 栅极驱动器及具有该栅极驱动器的显示设备
CN102354477A (zh) * 2011-08-26 2012-02-15 南京中电熊猫液晶显示科技有限公司 具双向扫描功能的闸极电路
CN101202024B (zh) * 2006-12-11 2012-09-26 三星电子株式会社 补偿栅极驱动信号的延迟的液晶显示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030227433A1 (en) * 2002-06-10 2003-12-11 Seung-Hwan Moon Shift register, liquid crystal display device having the shift register and method of driving scan lines using the same
CN1868003A (zh) * 2002-06-10 2006-11-22 三星电子株式会社 移位寄存器、具有此移位寄存器的液晶显示装置和使用其驱动扫描线的方法
CN101202024B (zh) * 2006-12-11 2012-09-26 三星电子株式会社 补偿栅极驱动信号的延迟的液晶显示装置
CN101625838A (zh) * 2008-07-08 2010-01-13 三星电子株式会社 栅极驱动器及具有该栅极驱动器的显示设备
CN102354477A (zh) * 2011-08-26 2012-02-15 南京中电熊猫液晶显示科技有限公司 具双向扫描功能的闸极电路

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104966496A (zh) * 2015-04-15 2015-10-07 昆山龙腾光电有限公司 栅极驱动电路单元及使用其的栅极驱动电路
CN105489245A (zh) * 2015-11-24 2016-04-13 上海天马有机发光显示技术有限公司 移位寄存单元、移位寄存器及其驱动方法和显示装置
CN107045857A (zh) * 2016-02-05 2017-08-15 联咏科技股份有限公司 显示面板的栅极驱动器及其操作方法
CN111243651A (zh) * 2020-02-10 2020-06-05 京东方科技集团股份有限公司 移位寄存器、驱动方法、驱动电路及显示装置
US11790826B2 (en) 2020-02-10 2023-10-17 Fuzhou Boe Optoelectronics Technology Co., Ltd. Shift register and driving method thereof, drive circuit and display device
CN111341261A (zh) * 2020-04-14 2020-06-26 合肥京东方显示技术有限公司 移位寄存器及其驱动方法、信号驱动电路及显示装置
CN115083496A (zh) * 2022-07-21 2022-09-20 浙江力积存储科技有限公司 一种数据打散移位寄存结构

Also Published As

Publication number Publication date
CN104123905B (zh) 2016-11-16

Similar Documents

Publication Publication Date Title
CN106601190B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
CN105118463B (zh) 一种goa电路及液晶显示器
CN102708779B (zh) 移位寄存器及其驱动方法、栅极驱动装置与显示装置
CN106601177B (zh) 移位寄存器及其驱动方法、驱动电路和显示装置
CN105788555B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN102982777B (zh) 显示装置的栅极驱动电路
CN105632561B (zh) 移位寄存器及其驱动方法、栅极驱动电路以及显示装置
CN104123905A (zh) 移位寄存器以及栅极驱动电路
CN107154234B (zh) 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
CN103971628B (zh) 移位寄存器单元、栅极驱动电路和显示装置
CN103000155B (zh) 移位寄存器单元、阵列基板栅极驱动装置及显示设备
CN103915074B (zh) 一种移位寄存器单元、栅极驱动装置和显示面板
CN103280200A (zh) 移位寄存器单元、栅极驱动电路与显示器件
CN102682727A (zh) 移位寄存器单元、移位寄存器电路、阵列基板及显示器件
CN205564251U (zh) 移位寄存器、栅极驱动电路、阵列基板
CN107564459B (zh) 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
CN107622746B (zh) 移位寄存单元、其驱动方法、显示面板及显示装置
CN105575315A (zh) 移位寄存器单元及其驱动方法、栅极扫描电路和显示装置
CN104658498A (zh) 移位寄存器与栅极驱动电路
CN106531112A (zh) 移位寄存器单元及其驱动方法、移位寄存器以及显示装置
CN108806571A (zh) 栅极驱动电路及其驱动方法、阵列基板及显示装置
CN105321490A (zh) 阵列基板行驱动电路、阵列基板及液晶显示器件
CN101339810B (zh) 移位寄存器和采用该移位寄存器的液晶显示装置
CN104637461A (zh) 一种栅极驱动电路及显示装置
CN103761938A (zh) 移位寄存器单元、移位寄存器、阵列基板和显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CP01 Change in the name or title of a patent holder

Address after: 215301, 1, Longteng Road, Kunshan, Jiangsu, Suzhou

Patentee after: Kunshan Longteng Au Optronics Co

Address before: 215301, 1, Longteng Road, Kunshan, Jiangsu, Suzhou

Patentee before: Kunshan Longteng Optronics Co., Ltd.

CP01 Change in the name or title of a patent holder