CN104115570B - 印刷电路板及其制造方法 - Google Patents

印刷电路板及其制造方法 Download PDF

Info

Publication number
CN104115570B
CN104115570B CN201280069928.4A CN201280069928A CN104115570B CN 104115570 B CN104115570 B CN 104115570B CN 201280069928 A CN201280069928 A CN 201280069928A CN 104115570 B CN104115570 B CN 104115570B
Authority
CN
China
Prior art keywords
pcb
pattern
printed circuit
circuit board
circuit pattern
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201280069928.4A
Other languages
English (en)
Other versions
CN104115570A (zh
Inventor
徐玄锡
全起道
李尚铭
徐英郁
刘昌佑
金秉浩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Innotek Co Ltd
Original Assignee
LG Innotek Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Innotek Co Ltd filed Critical LG Innotek Co Ltd
Publication of CN104115570A publication Critical patent/CN104115570A/zh
Application granted granted Critical
Publication of CN104115570B publication Critical patent/CN104115570B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4644Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0296Conductive pattern lay-out details not covered by sub groups H05K1/02 - H05K1/0295
    • H05K1/0298Multilayer circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/115Via connections; Lands around holes or via connections
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/10Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
    • H05K3/18Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern using precipitation techniques to apply the conductive material
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4644Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
    • H05K3/465Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits by applying an insulating layer having channels for the next circuit layer
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/09Use of materials for the conductive, e.g. metallic pattern
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/03Conductive materials
    • H05K2201/0332Structure of the conductor
    • H05K2201/0364Conductor shape
    • H05K2201/0376Flush conductors, i.e. flush with the surface of the printed circuit
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09654Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
    • H05K2201/09781Dummy conductors, i.e. not used for normal transport of current; Dummy electrodes of components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10204Dummy component, dummy PCB or template, e.g. for monitoring, controlling of processes, comparing, scanning
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/03Metal processing
    • H05K2203/0353Making conductive layer thin, e.g. by etching
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/02Apparatus or processes for manufacturing printed circuits in which the conductive material is applied to the surface of the insulating support and is thereafter removed from such areas of the surface which are not intended for current conducting or shielding
    • H05K3/06Apparatus or processes for manufacturing printed circuits in which the conductive material is applied to the surface of the insulating support and is thereafter removed from such areas of the surface which are not intended for current conducting or shielding the conductive material being removed chemically or electrolytically, e.g. by photo-etch process

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Manufacturing Of Printed Wiring (AREA)
  • Structure Of Printed Boards (AREA)

Abstract

提供了一种印刷电路板,包括:多个掩埋的电路图案,形成在有源区域中;以及多个掩埋的虚设图案,均匀地形成在除所述有源区域之外的虚设区域中。因此,由于当形成所述电路图案时,也均匀地形成了所述虚设图案,所以可以减小镀层的差异。另外,由于虚设图案均匀地形成在虚设区域中,所以可以减小虚设区域与有源区域之间的研磨差异,从而使电路图案能在不发生过度研磨的情况下形成在有源区域中。

Description

印刷电路板及其制造方法
技术领域
本发明涉及一种印刷电路板及其制造方法。
背景技术
通过在具有例如铜的导电材料的电绝缘基板上印刷电路线图案来形成印刷电路板(PCB),并且仅在安装电子元件之前被称为板。也就是说,印刷电路板是指这样一种电路板:在平板上密集地安装许多种类的电子元件,用于安装每个元件的位置是确定的,并且用于连接元件的电路图案印刷在并且固定在平板的表面上。
同时,为了应对近来的高性能和小尺寸电子元件的趋势,使用了在减小印刷电路板的厚度的同时能使板的表面平整的掩埋图案。
图1图示了一般的掩埋型印刷电路板。
如图1所示,掩埋型印刷电路板10被配置为使得掩埋图案沟槽2形成在绝缘基板1的表面上,并且通过使用电镀对掩埋图案沟槽2进行掩埋从而形成电路图案3。
在形成有掩埋图案3的印刷电路板10中,由于基部电路图案的形成结构和接触部分,使得与绝缘部件之间的粘合力变得非常大,并且基部电路图案和接触部分的间距不均匀地且密集地形成。
然而,在使用镀层形成掩埋型电路图案3的情况下,形成有图案沟槽2的区域与该区域的剩余部分之间产生了镀层差异。因此,在施镀后进行蚀刻,无法均匀地进行蚀刻。因此,如同图1,由于在电路图案3的一个区域上未进行蚀刻,相邻的电路图案之间会发生短路,并且由于在另一个区域过度进行蚀刻,会产生了信号传输错误。
发明内容
技术问题
本发明的一方面提供一种具有新结构的印刷电路板及其制造方法。
本发明的另一方面提供一种无镀层厚度差异的印刷电路板及其制造方法。
技术方案
根据本发明的一方面,提供了一种印刷电路板,所述印刷电路板包括:多个掩埋的电路图案,形成在有源区域中;以及多个掩埋的虚设图案,均匀地形成在除所述有源区域之外的虚设区域中。
根据本发明的另一方面,提供了一种印刷电路板的制造方法,包括:制备绝缘基板,所述绝缘基板限定形成有电路图案和器件的有源区域以及除所述有源区域之外的虚设区域;并且形成多个虚设图案,以便在所述有源区域中形成多个电路图案的同时将所述多个虚设图案均匀地设置在所述虚设区域中。
有益效果
根据本发明,由于在形成了电路图案时,也均匀地形成了虚设图案,所以可以减小镀层的差异。
另外,由于虚设图案均匀地形成在虚设区域中,所以可以减小虚设区域与有源区域之间的研磨差异,从而使电路图案能在不发生过度研磨的情况下形成在有源区域中。
附图说明
包含附图以提供对本发明的进一步理解,附图被并入且构成本说明书的一部分。附图示出了本发明的示例性实施例,并且与本说明书一起用于解释本发明的原理。在附图中:
图1是根据传统技术的印刷电路板的截面图;
图2是根据本发明的印刷电路板的截面图;
图3至图9是示出本发明的印刷电路板的制造方法的截面图;
图10是示出图1的印刷电路板的面板的平视图;
图11是示出图1的印刷电路板的每个单元的平视图;
图12是示出根据本发明的各个虚设图案的宽度的研磨特性的曲线图。
具体实施方式
以下将参照附图以本发明所属的技术领域的普通技术人员可以容易地实施本发明的方式详细描述本发明的优选实施例,使得。然而,本发明能够以不同的方式来实施并且不应当被理解为限于本文所述实施例。相反,提供这些实施例使得本公开彻底且完整,并且将本发明的范围完整的向本领域技术人员传播。本文中使用的术语仅仅用于描述特定实施例的目的,并且并非旨在限制示例性实施例。
将进一步理解,当在本说明书中使用术语“包含”和/或“包括”时,指的是存在所述的特征、数值、步骤、操作、要素和/或元件,但是不排除存在或者另外一个或多个其它的特征、数值、步骤、操作、要素、元件和/或它们的组合。
为了清楚地说明本发明,省略了与说明无关的部分,并且为了清楚地表示多个层和区域,放大了它们的厚度。另外,在整个附图的说明中,类似的数字可以指代类似的元件。
当提到例如层、薄膜、区域、板等部分在其它部分“上”时,这包括仅有该部分在另一部分上的情况以及还有一部分在它们中间的情况。相反,当提到一部分刚好在另一部分上时,这意味着它们之间没有其它的一部分。
对于电路图案形成为掩埋型的印刷电路板,本发明通过研磨均匀地形成电路图案来提供防止相邻的电路图案之间短路的方法。
以下将参照图2至图9来说明根据本发明的一个示例性实施例的印刷电路板。
图2是根据本发明的一个示例性实施例的印刷电路板的截面图。
参见图2,根据本发明的印刷电路板100包括:绝缘板110;形成在绝缘板110上的第一电路图案120;绝缘层130;以及多个第二电路图案153。
印刷电路板100包括:有源区域AA,第二电路图案153和用于安装多个器件的焊盘形成在该有源区域中;以及虚设区域DA,包括虚设图案151。
虚设区域DA被定义为在印刷电路板100中除有源区域AA之外的区域。
虚设区域DA可以位于有源区域AA之间。如同图2,虚设区域DA可以形成为包围有源区域AA。
虚设区域DA与有源区域AA电绝缘。
绝缘板110可以是热固性或热塑性聚合物基板、陶瓷基板、有机-无机复合材料基板或玻璃纤维浸渍基板。当绝缘板110包括聚合物树脂时,聚合物树脂时,其可以包括环氧绝缘树脂。与此不同的是,绝缘板110还可以包括聚酰亚胺类树脂。
作为基部电路图案,在绝缘板110上形成有多个第一电路图案120。
第一电路图案120可以由具有高导电率和低电阻的材料形成,并且还可以由作为导电层图案化铜箔层(薄铜层)形成。当第一电路图案120是铜箔层时,并且绝缘板110包括树脂,第一电路图案120和绝缘板110可以是普通覆铜层压板CCL。
同时,绝缘层130形成在绝缘板110上,用于掩埋第一电路图案120。
绝缘层130可以形成为多个绝缘层130,并且每个绝缘层130可以是聚合物树脂等。
在多个绝缘层130中,有源区域AA的绝缘层130包括:通路孔131,第一电路图案120暴露于该通路孔;以及电路图案沟槽135,用于形成多个第二电路图案153。虚设区域DA的绝缘层130包括用于形成虚设图案151的虚设图案沟槽137。
可以相对于虚设区域DA均匀地形成虚设图案沟槽137,并且虚设区域中可以有规律地形成多个虚设图案。
每个虚设图案151的图案宽度d1小于50μm。
同时,电路图案沟槽131的图案宽度可以在3μm至25μm的范围内,并且图案深度可以在3μm至25μm的范围内。此外,通路孔131的凹纹可以满足直径约小于80μm,并且可以满足深度约小于100μm。
金属层140形成在多个通路孔131、多个电路图案沟槽135和多个虚设图案沟槽137的内部。
金属层140是种子层。金属层可以是由Cu、Ni或它们的合金形成的。
第二电路图案153、虚设图案151和用于掩埋电路图案沟槽135、电路图案沟槽137的通路孔150以及通路孔131形成在金属层140上。
第二电路图案153、虚设图案151和通路150可以同时形成在一起,并且可以是由包括Al、Cu、Ag、Pt、Ni和Pd中的至少一种的合金通过以金属层140作为种子层施镀而形成。
如图2所示的印刷电路板100被配置为使得多个虚设图案151形成在同一层作为第二电路图案,并且形成在虚设区域DA以及形成有第二电路图案153和通路150等的有源区域AA中。
这些虚设图案151可以通与第二电路图案153相同的工艺形成。另外,由于虚设图案151与第二电路图案153同时形成,所以没有增加工艺,并且均匀地进行施镀过程和研磨过程,从而防止过度研磨第二电路图案153。
以下,将参照图3至图9来说明图2的印刷电路板100的制造方法。
首先,如同图3,第一电路图案120形成在绝缘板110上。
绝缘板110和第一电路图案120的配置可以通过根据第一电路图案120的设计蚀刻CCL的铜箔层来形成。与此不同的是,这种配置还可以通过将铜箔层层压在陶瓷基板的绝缘板110上并且随后蚀刻该铜箔层来形成。
此时,如图2所示,第一电路图案120还可以包括通过的通路孔131连接到第二电路图案153的图案。
接着,形成图4的绝缘层130以掩埋绝缘板110中的第一电路图案120。
绝缘层130可以通过以下方式形成:以预定厚度将热固性树脂和未完全固化的半固化树脂涂覆在绝缘板110上,并且通过在上面施加热量和压力使其固化。此外,绝缘层130还可以形成为多个层。
接着,如图5所示,通路孔131形成在绝缘层130中,第一电路图案120暴露于通路孔131中。通路孔131可以形成为具有相对于基板的平面倾斜预定角度的侧面,如图5所示。与此不同的是,通路孔131还可以形成为具有相对于基板的平面垂直的侧面。
如图5所示,通过使用的激光来形成通路孔131。此时,激光可以使用UV激光器或CO2激光器。此时,激光可以使用UV激光器或CO2激光器。
另外,通路孔131可以通过物理方法来形成,即,钻孔法,或者还可以通过使用化学方法选择性地蚀刻绝缘层来形成。
接着,如图6所示,用于形成电路图案153和虚设图案151的电路图案沟槽135、电路图案沟槽137形成在绝缘层130中。在图6的情况下,可以通过使用准分子激光器来形成电路图案沟槽135,这种激光器用于发射波长在紫外光区域的激光束。KrF准分子激光器(即,中心波长为248nm的氟化氪激光器)或ArF准分子激光器(即,中心波长为193nm的氟化氩激光器)等可以应用作所述准分子激光器。
在使用准分子激光器来形成电路图案沟槽135的情况下,电路图案沟槽135可以通过以下方式来形成:形成用于同时形成电路图案沟槽135和虚设图案沟槽137的图案掩模300,并且穿过图案掩模200选择性地照射准分子激光。
如图6所示,通过使用激光束照射虚设区域DA从而在虚设区域DA中形成用于形成虚设图案151的虚设图案沟槽137,并且第二电路图案153形成在有源区域AA中。
如图6所示,在虚设区域DA中,通过照射激光来形成用于形成虚设图案151的虚设图案沟槽137。在有源区域中形成有第二电路图案153。
虚设图案沟槽137可以均匀地设置在虚设区域中,并且可以形成为满足宽度小于50μm。
形成有通路孔131的区域形成具有比通路孔131的暴露的上表面大的面积的沟槽,使得通路孔135可以具有层状结构。
在通路孔131形成为层状结构的情况下,通路孔131延展的上表面可以用作安装器件用的焊盘,使得可以确保安装器件用的区域。
接着,如图7所示,金属层140形成在绝缘层130上。
金属层140形成在印刷电路板100的整个表面上,即,整个有源区域AA和虚设区域DA上。
通过以下方式来形成作为导电种子层的金属层140:首先从绝缘层130清除污迹,然后进行除污过程以提供粗糙度,从而提高粘合力。
通过无电镀方法来形成金属层140。
无电镀方法可以按照以下顺序进行:脱脂(degreasing)过程、软化腐蚀(softcorrosion)过程、备用催化剂(spare catalyst)处理过程、催化剂处理过程、激活过程、无电镀过程和用于防止氧化的处理过程。另外,可以通过使用等离子体溅镀金属颗粒来形成金属层140。
金属层140是由包括Cu、Ni、Pd或Cr的合金形成的。
接着,通过使用导电材料以金属层140作为种子层施镀来形成图8的镀层155。
镀层155形成为填满虚设区域DA的虚设图案沟槽137、有源区域AA的电路图案沟槽135以及通路孔131,使得可以均匀地形成镀层155的最上层的高度。
此时,镀层155可以由具有高导电率的Cu形成。
最后,如图9所示,进行化学和物理蚀刻过程以从绝缘层130清除镀层155。
也就是说,参见图9,将印刷电路板100放置在研磨机上,并且使用研磨液在大于pH9的碱性环境中研磨被过度电镀的镀层155,研磨液包含氨水作为主要成分并且添加了少量的双氧水。
研磨机旋转并且引起研磨液和被过度电镀的镀层产生物理蚀刻。
因此,如同图9,通过化学和物理蚀刻过程,对金属层155进行蚀刻,直到暴露出绝缘层130。当没有镀层155留在绝缘层130上时,完成研磨。
研磨机可以具有加热丝,使得热量可以传递到印刷电路板100。
可以同时通过化学和物理蚀刻方法蚀刻长度大于510mm和宽度大于410mm的印刷电路板100,从而能进行清除较大面积的镀层的处理。
如此,进行蚀刻过程直到暴露出绝缘层130并且镀层155仅仅形成在图案沟槽135和通路孔141中。因此,形成第二电路图案153、虚设图案151和通路150,可以保持第二电路图案153的绝缘状态,并且可以绝缘有源区域AA和虚设区域DA。
由于虚设图案沟槽137形成在虚设区域DA中,并且虚设图案151同时形成有第二电路图案153,所以当形成镀层155时,不会产生施镀差异。因此,可以均匀地进行蚀刻,并且可以精确地形成第二电路图案。
以下将参照图10和图11来说明应用本发明的实例。
图10是示出图1的印刷电路板的面板的平视图。
图10图示了包括多个印刷电路板单元的一个面板500,在制造过程中同时对这些印刷电路板单元进行加工。
图10的面板500包括形成有多个印刷电路板单元的有源区域AA和包围有源区域AA的虚设区域DA。
有源区域AA包括彼此分开的多个印刷电路板单元。通过后加工将印刷电路板单元切成单个单元来单独使用印刷电路板单元。
虚设区域DA以预定距离与有源区域AA分隔开,以便与有源区域AA电隔离。另外,虚设区域DA形成在除有源区域AA之外的一部分面板500上。
此时,如图2所示,虚设图案同时且均匀地形成有源区域AA的电路图案,使得在无施镀差异的情况下形成有源区域AA的电路图案,从而防止产生过蚀刻或未蚀刻。
图11是图1的印刷电路板的各个单元的平视图。
图11的一个面板500被切成单个印刷电路板单元,并且图11的印刷电路板单元包括多个有源区域AA和多个虚设区域DA。
此时,虚设区域DA的意思是各个有源区域AA之间的区域或者除有源区域AA之外的区域。
每个印刷电路板单元包括多个虚设区域DA。如图2所示,每个虚设区域DA包括与第二电路图案同时形成的多个虚设图案。
因此,由于在无施镀差异的情况下形成有源区域AA的电路图案,所以可以在不发生过蚀刻或未蚀刻的情况下均匀地形成电路图案。
图12是示出了根据本发明的虚设图案的宽度的研磨特性的曲线图。
参见图12,通过调节虚设图案的宽度观察到第二电路图案的过研磨状态。
参见曲线图,当虚设区域中均匀形成的虚设图案的宽度小于50μm时,可以观察到明显的过研磨特性。
因此,通过控制虚设图案的宽度小于50μm,可以防止电路图案在化学和物理蚀刻过程时被过度研磨,并且可以均匀地形成掩埋的电路图案。
如上所述,在本发明的详细描述中,描述了本发明的详细示例性实施例,应当理解的是,本领域的技术人员可以在不脱离本发明的精神和范围的情况进行多种修改和变化。因此,应当理解,上述是为了说明本发明并且不应当被理解为限制所公开的特定实施例,并且对公开的实施例以及其它实施例的修改有意地被包括在所附权利要求书及其等同形式的范围内。

Claims (10)

1.一种印刷电路板,包括:
绝缘板;
被图案化在所述绝缘板上的第一电路图案;
在所述第一电路图案上的绝缘层;
第二电路图案,所述第二电路图案形成在电路图案沟槽中,所述电路图案沟槽形成在所述绝缘层的表面上;
形成在所述绝缘层中的通路,并且所述通路连接到所述第一电路图案,
其中,所述印刷电路板包括有源区域和被设置为包围所述有源区域的虚设区域,
其中,所述第一电路图案、所述第二电路图案和所述通路形成在所述印刷电路板的有源区域中,
其中,所述印刷电路板进一步包括虚设图案,所述虚设图案形成在虚设图案沟槽内,所述虚设图案沟槽形成在所述绝缘层的所述表面上,
其中,所述虚设图案均匀地形成在所述印刷电路板的虚设区域中,
其中,通过调节所述虚设图案的宽度来防止在进行化学或物理蚀刻处理以暴露所述绝缘层的上表面时所述第二电路图案过蚀刻或未蚀刻,
其中,所述虚设图案的宽度形成为在50μm或更小的范围内。
2.根据权利要求1所述的印刷电路板,其中,所述通路形成在通路孔中,所述通路孔形成在所述绝缘层中。
3.根据权利要求2所述的印刷电路板,进一步包括通过对所述通路孔的表面施镀而形成的金属层,其中,所述通路形成在所述金属层上以掩埋所述通路孔。
4.根据权利要求3所述的印刷电路板,其中,所述金属层含有Cu和Ni中的至少一种。
5.根据权利要求1所述的印刷电路板,其中,所述通路含有Al、Cu、Ag、Pt、Ni和Pd中的至少一种。
6.根据权利要求1所述的印刷电路板,进一步包括通过对所述电路图案沟槽的表面施镀而形成的金属层,其中,所述第二电路图案形成在所述金属层上以掩埋所述电路图案沟槽。
7.根据权利要求1所述的印刷电路板,其中,所述通路和所述第二电路图案由同一种材料制成。
8.根据权利要求1所述的印刷电路板,进一步包括通过对所述虚设图案沟槽施镀而形成的金属层,其中,所述虚设图案形成在所述金属层上以掩埋所述虚设图案沟槽。
9.根据权利要求1所述的印刷电路板,其中,所述通路和所述虚设图案由同一种材料制成。
10.根据权利要求1所述的印刷电路板,其中,所述第一电路图案和所述绝缘板形成覆铜层压板。
CN201280069928.4A 2011-12-15 2012-12-12 印刷电路板及其制造方法 Active CN104115570B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR1020110135962A KR101926560B1 (ko) 2011-12-15 2011-12-15 인쇄회로기판 및 그의 제조 방법
KR10-2011-0135962 2011-12-15
PCT/KR2012/010767 WO2013089418A1 (en) 2011-12-15 2012-12-12 Printed circuit board and method of manufacturing the same

Publications (2)

Publication Number Publication Date
CN104115570A CN104115570A (zh) 2014-10-22
CN104115570B true CN104115570B (zh) 2017-08-04

Family

ID=48612803

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201280069928.4A Active CN104115570B (zh) 2011-12-15 2012-12-12 印刷电路板及其制造方法

Country Status (5)

Country Link
US (1) US9433107B2 (zh)
KR (1) KR101926560B1 (zh)
CN (1) CN104115570B (zh)
TW (1) TW201343015A (zh)
WO (1) WO2013089418A1 (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6932475B2 (ja) * 2015-03-26 2021-09-08 住友ベークライト株式会社 有機樹脂基板の製造方法、有機樹脂基板および半導体装置
TWI701979B (zh) * 2019-05-17 2020-08-11 欣興電子股份有限公司 線路板及其製作方法
CN110489009A (zh) 2019-08-01 2019-11-22 武汉华星光电半导体显示技术有限公司 触控面板及其显示装置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4553466B2 (ja) * 2000-09-05 2010-09-29 パナソニック株式会社 プリント回路基板
KR100396883B1 (ko) 2000-11-23 2003-09-02 삼성전자주식회사 화학기계적 연마용 슬러리 및 이를 이용한 구리 금속배선제조방법
JP2002359452A (ja) 2001-03-29 2002-12-13 Sumitomo Bakelite Co Ltd フレキシブル回路プリント配線板の製造方法
TWI278263B (en) * 2006-02-15 2007-04-01 Phoenix Prec Technology Corp Circuit board structure and method for fabricating the same
KR100761706B1 (ko) * 2006-09-06 2007-09-28 삼성전기주식회사 인쇄회로기판 제조방법
TWI380756B (en) * 2007-01-25 2012-12-21 Unimicron Technology Corp Circuit structure and process thereof
KR100890447B1 (ko) 2007-12-27 2009-03-26 주식회사 코리아써키트 매립형 인쇄회로기판 제조방법
KR20100048278A (ko) 2008-10-30 2010-05-11 엘지이노텍 주식회사 인쇄회로기판 제조방법
KR101067207B1 (ko) 2009-04-16 2011-09-22 삼성전기주식회사 트렌치 기판 및 그 제조방법
KR101109323B1 (ko) 2009-10-20 2012-01-31 삼성전기주식회사 인쇄회로기판의 제조방법
TWI418268B (zh) * 2009-12-10 2013-12-01 Unimicron Technology Corp 內埋式線路板及其製造方法

Also Published As

Publication number Publication date
WO2013089418A1 (en) 2013-06-20
KR20130068658A (ko) 2013-06-26
US9433107B2 (en) 2016-08-30
CN104115570A (zh) 2014-10-22
TW201343015A (zh) 2013-10-16
KR101926560B1 (ko) 2018-12-10
US20140360761A1 (en) 2014-12-11

Similar Documents

Publication Publication Date Title
US9907164B2 (en) Printed circuit board and method for manufacturing the same
TWI487438B (zh) 印刷電路板及其製造方法
CN104115570B (zh) 印刷电路板及其制造方法
US9497853B2 (en) Printed circuit board and method for manufacturing the same
US9549465B2 (en) Printed circuit board and method of manufacturing the same
US9585258B2 (en) Method and device of manufacturing printed circuit board having a solid component
KR101262486B1 (ko) 인쇄회로기판 및 그의 제조 방법
KR101172175B1 (ko) 인쇄회로기판 및 그의 제조 방법
KR101231273B1 (ko) 인쇄회로기판 및 그의 제조 방법
TW201334646A (zh) 印刷電路板及其製造方法
JP4227967B2 (ja) 基板及び電子部品の製造方法
KR101987359B1 (ko) 인쇄회로기판 및 그의 제조 방법
US20220285251A1 (en) Semiconductor package substrate and method of manufacturing the same, and semiconductor package and method of manufacturing the same
KR101144573B1 (ko) 인쇄회로기판 및 그의 제조 방법
TWI574593B (zh) 製造印刷電路板的裝置及方法
JP2007053237A (ja) 配線基板の製造方法
TWI542268B (zh) 印刷電路板的製造方法
TWI686115B (zh) 嵌入跡線
KR20140016569A (ko) 인쇄회로기판 및 그의 제조 방법
KR20140044033A (ko) 인쇄회로기판 및 그의 제조 방법
JP2007335817A (ja) プリント配線板およびその製造方法
KR20140044032A (ko) 인쇄회로기판 및 그의 제조 방법

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant