CN103970959A - 一种电路板布线方法及系统 - Google Patents

一种电路板布线方法及系统 Download PDF

Info

Publication number
CN103970959A
CN103970959A CN201410217906.9A CN201410217906A CN103970959A CN 103970959 A CN103970959 A CN 103970959A CN 201410217906 A CN201410217906 A CN 201410217906A CN 103970959 A CN103970959 A CN 103970959A
Authority
CN
China
Prior art keywords
chip
coordinate
circuit board
cloth line
line template
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201410217906.9A
Other languages
English (en)
Other versions
CN103970959B (zh
Inventor
王波
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
SHENZHEN NAIDIANTE CIRCUIT BOARD Co.,Ltd.
Original Assignee
Shanghai Feixun Data Communication Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Feixun Data Communication Technology Co Ltd filed Critical Shanghai Feixun Data Communication Technology Co Ltd
Priority to CN201410217906.9A priority Critical patent/CN103970959B/zh
Publication of CN103970959A publication Critical patent/CN103970959A/zh
Application granted granted Critical
Publication of CN103970959B publication Critical patent/CN103970959B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Structure Of Printed Boards (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

本发明提供一种电路板布线方法及系统,应用于具有至少两个相同芯片的多个电路板的布线中,所述方法包括:确定多个电路板中预先布线好的电路板作为布线模板,并确定多个电路板中除布线模板之外的一个电路板作为目标电路板;确定目标电路板上其中一个芯片的坐标为基准坐标,依据基准坐标调整其他芯片的坐标,以使目标电路上各芯片之间坐标的相对距离与布线模板中对应的各芯片之间坐标的相对距离相同;导出布线模板中各芯片的信号线走线,生成走线文件;将走线文件导入目标电路板中,并调整走线文件中信号线的坐标,使目标电路板中各芯片的走线与布线模板中各芯片的走线相同。本发明大大减少了电路板布线的工作量,有效提高电路板布线工作的效率。

Description

一种电路板布线方法及系统
技术领域
本发明涉及电路板布线技术领域,特别是涉及一种电路板布线方法及系统。
背景技术
在整个资讯、通讯以及消费性电子产品中,印刷电路板(Printed Circuit Board,PCB)是不可或缺的基本构成要件,印刷电路板能将电子零件连接在一起,提供各电子零件的相互电流连接,而随着电子设备越来越复杂,需要加装在电路板的零件越来越多,电路板上面的线路也趋于密集化,因此,在电路板布线方面产生很大的挑战。
目前,电路板的线路布局(Layout)较为普遍的方法为软件程序自动布线与手工布线相结合的方法,其中利用软件程式自动布线具有完成速度快、准确性高等特点,而手工布线则可对局部不符合设计规则的物件进行修改,以提升布线品质。
在采用软件程序自动布线的过程中,由于走线特别多,往往需要较大的布线工作量,而这些工作量中往往又存在很多重复的布线工作,这无疑降低了电路板布线的效率。
发明内容
鉴于以上所述现有技术的缺点,本发明的目的在于提供一种电路板布线方法及系统,用于解决现有技术中电路板布线中由于需要很多重复的布线的工作带来的布线效率低的问题。
为实现上述目的及其他相关目的,本发明在一方面提供一种电路板布线方法,应用于具有至少两个相同芯片的多个电路板的布线中,所述布线方法包括:确定所述多个电路板中预先布线好的电路板作为布线模板,并确定所述多个电路板中除所述布线模板之外的一个电路板作为目标电路板;确定所述目标电路板上其中一个芯片的坐标为基准坐标,依据所述基准坐标调整该目标电路板上其他芯片的坐标,以使所述目标电路上各芯片之间坐标的相对距离与所述布线模板中对应的各芯片之间坐标的相对距离相同;导出所述布线模板中各芯片的信号线走线,生成走线文件;将所述走线文件导入所述目标电路板中,并调整所述走线文件中信号线的坐标,以使所述目标电路板中各芯片的信号线走线与布线模板中各芯片的信号线走线相同。
优选地,在依据所述基准坐标调整该目标电路板上其他芯片的坐标时,当所述目标电路板上的各芯片之间坐标的相对距离与所述布线模板中对应的各芯片之间坐标的相对距离不能完全相同时,则调整所述目标电路板上布线最为密集的芯片之间坐标的相对距离与所述布线模板中对应的芯片之间坐标的相对距离相同。
优选地,对目标电路板中坐标与所述布线模板中对应的芯片的坐标存在偏移的单独芯片,采用如下方法进行布线:找到所述布线模板中与该单独芯片对应的芯片,并获取该芯片的其中一个引脚坐标;以该引脚坐标为中心坐标,导出该芯片的信号线走线,形成独立芯片走线文件;找到所述单独芯片中对应引脚的坐标,并以该对应引脚的坐标为中心坐标,将所述独立芯片走线文件导入目标电路板中,形成对该单独芯片的信号线走线。
优选地,多个电路板中,任意一个完成电路线布设的电路板均可作为布线模板。
优选地,所述布线模板为一个或一个以上。
本发明在另外一方面提供一种电路板布线系统,应用于具有至少两个相同芯片的多个电路板的布线中,所述布线系统至少包括:布线模板,由所述多个电路板中预先布线好的电路板构成;走线文件模块,与所述布线模板相连,用于导出所述布线模板中各芯片的信号线走线,生成走线文件;布线模块,用于对目标电路板进行布线,所述目标电路板为所述多个电路板中除所述布线模板之外的一个电路板,所述布线模块包括:芯片坐标确定单元,确定所述目标电路板上其中一个芯片的坐标为基准坐标,依据所述基准坐标调整该目标电路板上其他芯片的坐标,以使所述目标电路上各芯片之间坐标的相对距离与所述布线模板中对应的各芯片之间坐标的相对距离相同;走线文件导入调整单元,分别与所述走线文件模块和所述芯片坐标确定单元相连,将所述走线文件导入所述目标电路板中,并调整所述走线文件中信号线的坐标,以使所述目标电路板中各芯片的信号线走线与布线模板中各芯片的信号线走线相同。
优选地,在芯片坐标确定单元中,当所述目标电路板上的各芯片之间坐标的相对距离与所述布线模板中对应的各芯片之间坐标的相对距离不能完全相同时,则调整所述目标电路板上布线最为密集的芯片之间坐标的相对距离与所述布线模板中对应的芯片之间坐标的相对距离相同。
优选地,所述布线模块还包括用于对目标电路板中坐标与所述布线模板中对应的芯片的坐标存在偏移的单独芯片进行布线的独立芯片布线单元。
优选地,多个电路板中,任意一个完成电路线布设的电路板均可作为布线模板。
优选地,所述布线模板为一个或一个以上。
如上所述,本发明的一种电路板布线方法及系统,具有以下有益效果:
在本发明的电路板布线方法及系统中,利用已布线好的电路板作为布线模板,在为新电路板布线时,使新电路板中的各芯片的相对位置与布线模板中各芯片的相对位置保持不变,将布线模板中各芯片的走线导入新电路板中,使得新电路板中的各芯片的走线和布线模板中的各芯片走线完全一样,达到此众多芯片之间的走线重新再利用的目的,从而大大减少了电路板布线的工作量,有效提高电路板布线工作的效率。
附图说明
图1显示为本发明的电路板布线方法的流程示意图。
图2显示为本发明的电路板布线方法及系统中两个芯片的坐标的相对距离调整示意图。
图3显示为本发明的电路板布线方法及系统中三个芯片的坐标的相对距离调整示意图。
图4显示为本发明的电路板布线系统的结构示意图。
图5显示为本发明的电路板布线系统的一种优选结构示意图。
元件标号说明
1 布线系统
11 布线模板
12 走线文件模块
13 布线模块
131 走线文件导入调整单元
132 芯片坐标确定单元
133 独立芯片布线单元
S11~S14 步骤
具体实施方式
以下通过特定的具体实例说明本发明的实施方式,本领域技术人员可由本说明书所揭露的内容轻易地了解本发明的其他优点与功效。本发明还可以通过另外不同的具体实施方式加以实施或应用,本说明书中的各项细节也可以基于不同观点与应用,在没有背离本发明的精神下进行各种修饰或改变。
需要说明的是,本部分所提供的图示仅以示意方式说明本发明的基本构想,遂图式中仅显示与本发明中有关的组件而非按照实际实施时的组件数目、形状及尺寸绘制,其实际实施时各组件的型态、数量及比例可为一种随意的改变,且其组件布局型态也可能更为复杂。
本发明的目的在于提供一种电路板布线方法及系统,用于解决现有技术中电路板布线中由于需要很多重复的布线的工作带来的布线效率低的问题。以下将详细阐述本发明的一种电路板布线方法及系统的原理及实施方式,使本领域技术人员不需要创造性劳动即可理解本发明的一种电路板布线方法及系统。
第一实施例
本实施例提供一种电路板布线方法,应用于具有至少两个相同芯片的多个电路板的布线中,一般同一智能平台的CPU及周边IC的走线都是相同的,所以当布设好一个电路板的布线之后,可以按照本实施例的方法,快速高效地做第二个,第三个等等同一个智能平台的其它电路板的布线。
如图1所示,所述布线方法包括以下步骤:
步骤S11,确定所述多个电路板中预先布线好的电路板作为布线模板,并确定所述多个电路板中除所述布线模板之外的一个电路板作为目标电路板。
步骤S12,确定所述目标电路板上其中一个芯片的坐标为基准坐标,依据所述基准坐标调整该目标电路板上其他芯片的坐标,以使所述目标电路上各芯片之间坐标的相对距离与所述布线模板中对应的各芯片之间坐标的相对距离相同。
步骤S13,导出所述布线模板中各芯片的信号线走线,生成走线文件。
步骤S14,将所述走线文件导入所述目标电路板中,并调整所述走线文件中信号线的坐标,以使所述目标电路板中各芯片的信号线走线与布线模板中各芯片的信号线走线相同。
以下对上述各步骤进行详细说明。
步骤S11,将所述多个电路板中预先布线好的电路板作为布线模板,并确定所述多个电路板中除所述布线模板之外的一个电路板作为目标电路板。其中,在多个电路板中,任意一个完成电路线布设的电路板均可作为布线模板,所述布线模板为一个或一个以上。在已有布线模板和目标电路板之后,接着执行步骤S12。
在步骤S12中,在对所述多个电路板中除布线模板之外的其它电路板作为目标电路板进行布线时,确定所述目标电路板上其中一个芯片的坐标为基准坐标,依据所述基准坐标调整其它芯片的坐标以使所述目标电路上各芯片之间坐标的相对距离与所述布线模板中对应的各芯片之间坐标的相对距离相同,也就是使新电路板中的各芯片的相对位置与布线模板中各芯片的相对位置保持不变,这样才好充分重复利用布线模板中各芯片的走线。
以高通8X10智能平台为例,首先有一个做好布线的电路板作为布线模板,如图2所示,假设新设计的目标电路板中有两个芯片与布线模板相同,CPU芯片比作芯片A,右侧Flash芯片比作芯片B,设置芯片A的坐标保持不变,调整芯片B的坐标,使的芯片A和芯片B两者之间的X轴,Y轴方向的相对距离x1,y1与布线模板中对应芯片的相对距离保持一致,从而达到新电路板和布线模板中芯片A和芯片B的相对位置保持不变的目的。
仍然以高通8X10智能平台为例,首先有一个做好布线的电路板作为布线模板,如图3所示,假设新设计的目标电路板中有三个芯片与布线模板相同,CPU芯片比作芯片A,右侧Flash芯片比作芯片B,电源管理芯片比作芯片C,芯片A和芯片B两者之间坐标的调整方法如上所述,在此不再赘述,采用同样的方法,芯片A坐标保持不变,调整芯片C的坐标,使得芯片A和芯片C两者之间的X轴,Y轴方向的相对距离x2,y2与布线模板中对应芯片的相对距离保持一致,达到新电路板和布线模板中芯片A和芯片C的相对位置保持不变的目的。
此外,在本实施例中,因ID,结构堆叠等因素导致的电路板摆件有所变动,在依据所述基准坐标调整该目标电路板上其他芯片的坐标时,当所述目标电路板上的各芯片之间坐标的相对距离与所述布线模板中对应的各芯片之间坐标的相对距离不能完全相同时,则调整所述目标电路板上布线最为密集的芯片之间坐标的相对距离与所述布线模板中对应的芯片之间坐标的相对距离相同。
例如,假设新设计的目标电路板中有三个芯片与布线模板中的对应芯片相同时,不能同时保证芯片A、芯片B、芯片C与已做好的布线模板中的芯片A、芯片B、芯片C的相对位置保持一致时,通常会优先选择走线最为密集的两个芯片(比如芯片A和芯片B),使走线最为密集的两个芯片的相对位置与布线模板中的同芯片的相对位置保持一致。这样,保证了在拥有密集走线的芯片A和芯片B之间首先减少了工作量,提高的工作效率。
在步骤S13中,导出所述布线模板中各芯片的信号线走线,生成走线文件。在这里,导出信号线走线的各芯片是指与新设计的目标电路板相同的各芯片,也可能是所需的一个或多个芯片。导出的信号线走线可以被重复使用。通常,各布线软件中均有REUSE(走线再使用)功能,所以可通过布线软件中的REUSE功能完成步骤S13。
此外,需要说明的是,步骤S13和步骤S12并没有先后的执行顺序,即可以先执行步骤S13再执行步骤S12,也就是先导出布线模板中各芯片的信号线走线,生成走线文件,再进行目标电路板中芯片的坐标调整。相应地,也可以先执行步骤S12再执行步骤S13,也就是先进行新电路板中芯片的坐标调整,再导出布线模板中各芯片的信号线走线,生成走线文件,这在实际的电路板布线过程中可灵活调整。
接着执行步骤S14,在步骤S14中,将所述走线文件导入上述正在布线的目标电路板中,并调整走线文件中信号线的坐标,以使正在布线的目标电路板中各芯片的信号线走线与布线模板中各芯片的信号线走线相同。这样,正在布线的目标电路板中与布线模板相同的芯片就不用再重复进行走线的工作,减少了布线的工作量,有效提高了布线的工作效率。
在本实施例中,若新设计的目标电路板中有三个芯片或三个以上芯片与布线模板中的对应芯片相同,对坐标与所述布线模板中对应的芯片的坐标存在偏移的单独芯片,采用如下方法进行布线:找到所述布线模板中与该单独芯片对应的芯片,并获取该芯片的其中一个引脚坐标;以该引脚坐标为中心坐标,导出该芯片的信号线走线,形成独立芯片走线文件;找到所述单独芯片中对应引脚的坐标,并以该对应引脚的坐标为中心坐标,将所述独立芯片走线文件导入正在布线的目标电路板中,形成对该独立芯片的信号线走线。
例如,若新设计的目标电路板中有三个芯片与布线模板中的对应芯片相同,CPU芯片比作芯片A,右侧Flash芯片比作芯片B,电源管理芯片比作芯片C,其中,新设计的目标电路板中芯片C的坐标与布线模板中的芯片C的坐标存在偏移,找到所述布线模板中的芯片C,并获取芯片C的其中第一引脚坐标,以该第一引脚坐标为中心坐标,导出芯片C的信号线走线,形成芯片C走线文件,之后找到新设计的目标电路板中芯片C的第一引脚的坐标,并以该第一引脚的坐标为中心坐标,将芯片C走线文件导入新设计的目标电路板中,形成对新设计的目标电路板中芯片C的信号线走线,进而也减少了芯片C的走线工作量。
随后通过手工布线的方式把芯片A,芯片B和芯片C之间的走线调整顺利,这样,既保证了在拥有密集走线的芯片A和B之间首先减少了布线工作量,也保证减少了其它与布线模板中芯片相同的芯片的布线工作量,提高了布线的工作效率。
当我们已经做好多个电路板中两个电路板的布线之后,当进行第三个电路板布线时,根据最新的电路板摆件布局,可以利用已做好的两个电路板中两种方案的芯片A,芯片B,芯片C的走线,导入对应的所需的第三个电路板中,这样第三个电路板的工作量可以减少40%,时间可以节省40%左右,本实施例所提供的方法最大程度的减少了电路板布线的工作量,最大程度的缩短了研发周期,为产品上市赢得很客观的时间冲刺。
例如,对于同一智能平台的智能手机电路板主板的设计,只要做好第一个主板,后续主板皆可使用本实施例的方法来实现提高工作效率、大幅减少工作量的目的。
第二实施例
为实现上述电路板布线方法,本实施例对应提供一种电路板布线系统,请参阅图4,显示为本发明的一种电路板布线系统的结构示意图。如图4和图5所示,本实施例提供一种电路板布线系统,应用于具有至少两个相同芯片的多个电路板的布线中,一般同一智能平台的CPU及周边IC的走线都是相同的,所以当布设好一个电路板的布线之后,可以按照本实施例的布线系统,快速高效地进行第二个,第三个等等同一个智能平台的其它电路板的布线。
如图4所示,本实施例中的电路板布线系统1包括:布线模板11、走线文件模块12以及布线模块13。
布线模板11由所述多个电路板中预先布线好的电路板构成。其中,在多个电路板中,任意一个完成电路线布设的电路板均可作为布线模板11,所述布线模板11为一个或一个以上。
走线文件模块12与所述布线模板11相连,用于导出所述布线模板11中各芯片的信号线走线,生成走线文件。在这里,导出信号线走线的各芯片是指与新设计的目标电路板相同的各芯片,也可能是所需的一个或多个芯片。导出的信号线走线可以被重复使用。通常,各布线软件中均有REUSE(走线再使用)功能,所以可通过布线软件中的REUSE功能完成。
布线模块13用于对目标电路板进行布线,所述目标电路板为所述多个电路板中除所述布线模板11之外的一个电路板,,布线模块13至少包括:走线文件导入调整单元131和芯片坐标确定单元132。
走线文件导入调整单元131分别与所述走线文件模块和所述芯片坐标确定单元132相连,将所述走线文件模块中的走线文件导入上述正在布线的目标电路板中,并调整走线文件中信号线的坐标,以使正在布线的目标电路板中各芯片的信号线走线与布线模板11中各芯片的信号线走线相同。这样,正在布线的目标电路板中与布线模板11相同的芯片就不用再重复进行走线的工作,减少了布线的工作量,有效提高了布线的工作效率。
芯片坐标确定单元132用于确定电路板上其中一个芯片的坐标为基准坐标,依据所述基准坐标调整其它芯片的坐标以使各芯片之间坐标的相对距离与所述布线模板11中对应的各芯片之间坐标的相对距离相同。也就是使新电路板中的各芯片的相对位置与布线模板11中各芯片的相对位置保持不变,这样才好充分重复利用布线模板11中各芯片的走线。
以高通8X10智能平台为例,首先有一个做好布线的电路板作为布线模板11,如图2所示,假设新设计的目标电路板中有两个芯片与布线模板11相同,CPU芯片比作芯片A,右侧Flash芯片比作芯片B,设置芯片A的坐标保持不变,调整芯片B的坐标,使的芯片A和芯片B两者之间的X轴,Y轴方向的相对距离x1,y1与布线模板11中对应芯片的相对距离保持一致,从而达到新电路板和布线模板11中芯片A和芯片B的相对位置保持不变的目的。
仍然以高通8X10智能平台为例,首先有一个做好布线的电路板作为布线模板11,如图3所示,假设新设计的目标电路板中有三个芯片与布线模板11相同,CPU芯片比作芯片A,右侧Flash芯片比作芯片B,电源管理芯片比作芯片C,芯片A和芯片B两者之间坐标的调整方法如上所述,在此不再赘述,采用同样的方法,芯片A坐标保持不变,调整芯片C的坐标,使得芯片A和芯片C两者之间的X轴,Y轴方向的相对距离x2,y2与布线模板11中对应芯片的相对距离保持一致,达到新电路板和布线模板11中芯片A和芯片C的相对位置保持不变的目的。
在芯片坐标确定单元132中,因ID,结构堆叠等因素导致的电路板摆件有所变动,当所述目标电路板上的各芯片之间坐标的相对距离与所述布线模板11中对应的各芯片之间坐标的相对距离不能完全相同时,则调整所述目标电路板上布线最为密集的芯片之间坐标的相对距离与所述布线模板11中对应的芯片之间坐标的相对距离相同。
例如,假设新设计的目标电路板中有三个芯片与布线模板11中的对应芯片相同时,不能同时保证芯片A、芯片B、芯片C与已做好的布线模板11中的芯片A、芯片B、芯片C的相对位置保持一致时,通常会优先选择走线最为密集的两个芯片(比如芯片A和芯片B),使走线最为密集的两个芯片的相对位置与布线模板11中的同芯片的相对位置保持一致。这样,保证了在拥有密集走线的芯片A和芯片B之间首先减少了工作量,提高的工作效率。
如图5所示,所述布线模块13还包括用于对坐标与所述布线模板11中对应的芯片的坐标存在偏移的单独芯片进行布线的独立芯片布线单元133。
所述走线文件模块中包括一个独立芯片走线文件单元,在所述布线模板11中找到所述布线模板11中与该单独芯片对应的芯片,并获取该芯片的其中一个引脚坐标,以该引脚坐标为中心坐标,导出该芯片的信号线走线,形成独立芯片走线文件。
在目标电路板上找到所述单独芯片中对应引脚的坐标,通过独立芯片布线单元133以该对应引脚的坐标为中心坐标,将所述独立芯片走线文件导入正在布线的目标电路板中,形成对该独立芯片的信号线走线。
例如,若新设计的目标电路板中有三个芯片与布线模板11中的对应芯片相同,CPU芯片比作芯片A,右侧Flash芯片比作芯片B,电源管理芯片比作芯片C,其中,新设计的目标电路板中芯片C的坐标与布线模板11中的芯片C的坐标存在偏移,找到所述布线模板11中的芯片C,并获取芯片C的其中第一引脚坐标,以该第一引脚坐标为中心坐标,导出芯片C的信号线走线,形成芯片C走线文件,之后找到新设计的目标电路板中芯片C的第一引脚的坐标,并以该第一引脚的坐标为中心坐标,将芯片C走线文件导入新设计的目标电路板中,形成对新设计的目标电路板中芯片C的信号线走线,进而也减少了芯片C的走线工作量。
随后通过手工布线的方式把芯片A,芯片B和芯片C之间的走线调整顺利,这样,既保证了在拥有密集走线的芯片A和B之间首先减少了布线工作量,也保证减少了其它与布线模板11中芯片相同的芯片的布线工作量,提高了布线的工作效率。
综上所述,在本发明的电路板布线方法及系统中,利用已布线好的电路板作为布线模板,在为新电路板布线时,使新电路板中的各芯片的相对位置与布线模板中各芯片的相对位置保持不变,将布线模板中各芯片的走线导入新电路板中,使得新电路板中的各芯片的走线和布线模板中的各芯片走线完全一样,达到此众多芯片之间的走线重新再利用的目的,从而大大减少了电路板布线的工作量,有效提高电路板布线工作的效率。所以,本发明有效克服了现有技术中的种种缺点而具高度产业利用价值。
上述实施例仅例示性说明本发明的原理及其功效,而非用于限制本发明。任何熟悉此技术的人士皆可在不违背本发明的精神及范畴下,对上述实施例进行修饰或改变。因此,举凡所属技术领域中具有通常知识者在未脱离本发明所揭示的精神与技术思想下所完成的一切等效修饰或改变,仍应由本发明的权利要求所涵盖。

Claims (10)

1.一种电路板布线方法,应用于具有至少两个相同芯片的多个电路板的布线中,其特征在于,所述布线方法包括:
确定所述多个电路板中预先布线好的电路板作为布线模板,并确定所述多个电路板中除所述布线模板之外的一个电路板作为目标电路板;
确定所述目标电路板上其中一个芯片的坐标为基准坐标,依据所述基准坐标调整该目标电路板上其他芯片的坐标,以使所述目标电路上各芯片之间坐标的相对距离与所述布线模板中对应的各芯片之间坐标的相对距离相同;
导出所述布线模板中各芯片的信号线走线,生成走线文件;
将所述走线文件导入所述目标电路板中,并调整所述走线文件中信号线的坐标,以使所述目标电路板中各芯片的信号线走线与布线模板中各芯片的信号线走线相同。
2.根据权利要求1所述的电路板布线方法,其特征在于,在依据所述基准坐标调整该目标电路板上其他芯片的坐标时,当所述目标电路板上的各芯片之间坐标的相对距离与所述布线模板中对应的各芯片之间坐标的相对距离不能完全相同时,则调整所述目标电路板上布线最为密集的芯片之间坐标的相对距离与所述布线模板中对应的芯片之间坐标的相对距离相同。
3.根据权利要求2所述的电路板布线方法,其特征在于,对目标电路板中坐标与所述布线模板中对应的芯片的坐标存在偏移的单独芯片,采用如下方法进行布线:
找到所述布线模板中与该单独芯片对应的芯片,并获取该芯片的其中一个引脚坐标;
以该引脚坐标为中心坐标,导出该芯片的信号线走线,形成独立芯片走线文件;
找到所述单独芯片中对应引脚的坐标,并以该对应引脚的坐标为中心坐标,将所述独立芯片走线文件导入目标电路板中,形成对该单独芯片的信号线走线。
4.根据权利要求1所述的电路板布线方法,其特征在于,多个电路板中,任意一个完成电路线布设的电路板均可作为布线模板。
5.根据权利要求1所述的电路板布线方法,其特征在于,所述布线模板为一个或一个以上。
6.一种电路板布线系统,应用于具有至少两个相同芯片的多个电路板的布线中,其特征在于,所述布线系统至少包括:
布线模板,由所述多个电路板中预先布线好的电路板构成;
走线文件模块,与所述布线模板相连,用于导出所述布线模板中各芯片的信号线走线,生成走线文件;
布线模块,用于对目标电路板进行布线,所述目标电路板为所述多个电路板中除所述布线模板之外的一个电路板,所述布线模块包括:
芯片坐标确定单元,确定所述目标电路板上其中一个芯片的坐标为基准坐标,依据所述基准坐标调整该目标电路板上其他芯片的坐标,以使所述目标电路上各芯片之间坐标的相对距离与所述布线模板中对应的各芯片之间坐标的相对距离相同;
走线文件导入调整单元,分别与所述走线文件模块和所述芯片坐标确定单元相连,将所述走线文件导入所述目标电路板中,并调整所述走线文件中信号线的坐标,以使所述目标电路板中各芯片的信号线走线与布线模板中各芯片的信号线走线相同。
7.根据权利要求6所述的电路板布线系统,其特征在于,在芯片坐标确定单元中,当所述目标电路板上的各芯片之间坐标的相对距离与所述布线模板中对应的各芯片之间坐标的相对距离不能完全相同时,则调整所述目标电路板上布线最为密集的芯片之间坐标的相对距离与所述布线模板中对应的芯片之间坐标的相对距离相同。
8.根据权利要求7所述的电路板布线系统,其特征在于,所述布线模块还包括用于对目标电路板中坐标与所述布线模板中对应的芯片的坐标存在偏移的单独芯片进行布线的独立芯片布线单元。
9.根据权利要求6所述的电路板布线系统,其特征在于,多个电路板中,任意一个完成电路线布设的电路板均可作为布线模板。
10.根据权利要求6所述的电路板布线系统,其特征在于,所述布线模板为一个或一个以上。
CN201410217906.9A 2014-05-21 2014-05-21 一种电路板布线方法及系统 Active CN103970959B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410217906.9A CN103970959B (zh) 2014-05-21 2014-05-21 一种电路板布线方法及系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410217906.9A CN103970959B (zh) 2014-05-21 2014-05-21 一种电路板布线方法及系统

Publications (2)

Publication Number Publication Date
CN103970959A true CN103970959A (zh) 2014-08-06
CN103970959B CN103970959B (zh) 2018-03-02

Family

ID=51240449

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410217906.9A Active CN103970959B (zh) 2014-05-21 2014-05-21 一种电路板布线方法及系统

Country Status (1)

Country Link
CN (1) CN103970959B (zh)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105578772A (zh) * 2016-01-08 2016-05-11 资阳南车电气有限公司 智能布线系统
CN106294905A (zh) * 2015-06-01 2017-01-04 鸿富锦精密电子(郑州)有限公司 印刷电路板布线系统及方法
CN108984992A (zh) * 2018-09-25 2018-12-11 郑州云海信息技术有限公司 一种电路板设计方法和装置
CN109543327A (zh) * 2018-11-30 2019-03-29 郑州云海信息技术有限公司 一种pcb设计中零件摆放方法及装置
CN109902324A (zh) * 2017-12-09 2019-06-18 英业达科技有限公司 依据模板数据在模板上布线的系统及其方法
CN110633480A (zh) * 2018-06-22 2019-12-31 北京比特大陆科技有限公司 一种用于配置芯片连接方式的方法及系统
CN111199133A (zh) * 2019-12-27 2020-05-26 成都锐成芯微科技股份有限公司 一种自动布线绕线的方法
CN113297821A (zh) * 2020-02-21 2021-08-24 株式会社斯库林集团 布线图案生成装置、描画系统、布线图案生成方法以及布线图案生成程序
CN114519329A (zh) * 2020-11-19 2022-05-20 Tcl科技集团股份有限公司 一种集成电路的绘制方法、装置、存储介质及终端设备

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060219427A1 (en) * 2005-03-31 2006-10-05 Anand Haridass System and method for increasing wiring channels/density under dense via fields
CN101110091A (zh) * 2006-07-19 2008-01-23 英业达股份有限公司 辅助布设信号线的系统及方法
CN101320396A (zh) * 2007-06-07 2008-12-10 英业达股份有限公司 印刷电路板布线处理方法及系统
CN101782931A (zh) * 2009-01-20 2010-07-21 英业达股份有限公司 电路板布线的约束区域处理方法及系统

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060219427A1 (en) * 2005-03-31 2006-10-05 Anand Haridass System and method for increasing wiring channels/density under dense via fields
CN101110091A (zh) * 2006-07-19 2008-01-23 英业达股份有限公司 辅助布设信号线的系统及方法
CN101320396A (zh) * 2007-06-07 2008-12-10 英业达股份有限公司 印刷电路板布线处理方法及系统
CN101782931A (zh) * 2009-01-20 2010-07-21 英业达股份有限公司 电路板布线的约束区域处理方法及系统

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
路强 等: "基于DMP算法的故障图平面可视化研究", 《系统仿真学报》 *

Cited By (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106294905A (zh) * 2015-06-01 2017-01-04 鸿富锦精密电子(郑州)有限公司 印刷电路板布线系统及方法
CN106294905B (zh) * 2015-06-01 2021-07-06 鸿富锦精密电子(郑州)有限公司 印刷电路板布线系统及方法
CN105578772B (zh) * 2016-01-08 2018-06-05 资阳中车电气科技有限公司 智能布线系统及其工作方法
CN105578772A (zh) * 2016-01-08 2016-05-11 资阳南车电气有限公司 智能布线系统
CN109902324A (zh) * 2017-12-09 2019-06-18 英业达科技有限公司 依据模板数据在模板上布线的系统及其方法
CN110633480A (zh) * 2018-06-22 2019-12-31 北京比特大陆科技有限公司 一种用于配置芯片连接方式的方法及系统
CN110633480B (zh) * 2018-06-22 2023-04-28 北京比特大陆科技有限公司 一种用于配置芯片连接方式的方法及系统
CN108984992B (zh) * 2018-09-25 2022-03-04 郑州云海信息技术有限公司 一种电路板设计方法和装置
CN108984992A (zh) * 2018-09-25 2018-12-11 郑州云海信息技术有限公司 一种电路板设计方法和装置
CN109543327A (zh) * 2018-11-30 2019-03-29 郑州云海信息技术有限公司 一种pcb设计中零件摆放方法及装置
CN109543327B (zh) * 2018-11-30 2022-03-25 郑州云海信息技术有限公司 一种pcb设计中零件摆放方法及装置
CN111199133A (zh) * 2019-12-27 2020-05-26 成都锐成芯微科技股份有限公司 一种自动布线绕线的方法
CN111199133B (zh) * 2019-12-27 2023-09-15 成都锐成芯微科技股份有限公司 一种自动布线绕线的方法
CN113297821A (zh) * 2020-02-21 2021-08-24 株式会社斯库林集团 布线图案生成装置、描画系统、布线图案生成方法以及布线图案生成程序
CN114519329A (zh) * 2020-11-19 2022-05-20 Tcl科技集团股份有限公司 一种集成电路的绘制方法、装置、存储介质及终端设备
CN114519329B (zh) * 2020-11-19 2023-03-24 Tcl科技集团股份有限公司 一种集成电路的绘制方法、装置、存储介质及终端设备

Also Published As

Publication number Publication date
CN103970959B (zh) 2018-03-02

Similar Documents

Publication Publication Date Title
CN103970959A (zh) 一种电路板布线方法及系统
CN106201943A (zh) 连接不同类型连接端口的通用序列总线之集线装置及方法
CN101320396A (zh) 印刷电路板布线处理方法及系统
CN104797084A (zh) 印制电路板布局的方法及装置
CN101782931B (zh) 电路板布线的约束区域处理方法及系统
US8781783B2 (en) System and method for checking ground vias of a controller chip of a printed circuit board
CN102054053A (zh) 电路板布线方法
CN105159560A (zh) 电路设计软件中元器件对齐方法及系统
CN101539956A (zh) 信号线布设系统及方法
CN205229926U (zh) 一种64路服务器上处理器协同互连板
CN107454703A (zh) 发光装置及其控制方法
CN104765931B (zh) 一种pcb设计方法及系统
CN103747625A (zh) 一种hdi板的gnd孔布图方法及系统
CN101110091A (zh) 辅助布设信号线的系统及方法
CN115587057A (zh) 一种服务器系统中高速信号等长设计方法及系统
CN101303703B (zh) 穿引通孔的开设系统及方法
CN101271481B (zh) 通孔组件辅助布设系统及方法
CN101201866A (zh) 电路布设文件的管理系统及方法
CN105760584A (zh) 一种芯片的内部走线方法及系统
KR101348016B1 (ko) 이미지 테스트에 관한 이미지 데이터를 처리하기 위한 시스템 및 방법
CN103164546A (zh) 一种电路原理图连线的生成方法
CN105365405B (zh) 一种pcb打印装置及方法
CN104346494A (zh) 串扰分析方法
CN101582094A (zh) 通孔布设系统及方法
CN107135604B (zh) 一种pcb单板生成方法及装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20201112

Address after: Room 10242, No. 260, Jiangshu Road, Xixing street, Binjiang District, Hangzhou City, Zhejiang Province

Patentee after: Hangzhou Jiji Intellectual Property Operation Co.,Ltd.

Address before: 201616 Shanghai city Songjiang District Guangfulin road 4855 Lane 20, No. 90

Patentee before: Phicomm (Shanghai) Co.,Ltd.

TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20211124

Address after: 313000 room 1019, Xintiandi commercial office, Yishan street, Wuxing District, Huzhou, Zhejiang, China

Patentee after: Huzhou YingLie Intellectual Property Operation Co.,Ltd.

Address before: Room 10242, No. 260, Jiangshu Road, Xixing street, Binjiang District, Hangzhou City, Zhejiang Province

Patentee before: Hangzhou Jiji Intellectual Property Operation Co.,Ltd.

TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20240117

Address after: 518101 Office Building 101, No. 6 Dadi Road, Shapuwei Community, Songgang Street, Bao'an District, Shenzhen City, Guangdong Province

Patentee after: SHENZHEN NAIDIANTE CIRCUIT BOARD Co.,Ltd.

Address before: 313000 room 1019, Xintiandi commercial office, Yishan street, Wuxing District, Huzhou, Zhejiang, China

Patentee before: Huzhou YingLie Intellectual Property Operation Co.,Ltd.

TR01 Transfer of patent right