CN108984992B - 一种电路板设计方法和装置 - Google Patents
一种电路板设计方法和装置 Download PDFInfo
- Publication number
- CN108984992B CN108984992B CN201811114905.6A CN201811114905A CN108984992B CN 108984992 B CN108984992 B CN 108984992B CN 201811114905 A CN201811114905 A CN 201811114905A CN 108984992 B CN108984992 B CN 108984992B
- Authority
- CN
- China
- Prior art keywords
- component
- circuit board
- design
- determining
- motherboard
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000013461 design Methods 0.000 title claims abstract description 84
- 238000000034 method Methods 0.000 title claims abstract description 41
- 238000012545 processing Methods 0.000 claims description 3
- 238000012938 design process Methods 0.000 abstract description 5
- 238000010586 diagram Methods 0.000 description 13
- 230000006870 function Effects 0.000 description 6
- 238000004590 computer program Methods 0.000 description 3
- 230000008878 coupling Effects 0.000 description 3
- 238000010168 coupling process Methods 0.000 description 3
- 238000005859 coupling reaction Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 238000004891 communication Methods 0.000 description 2
- 238000011161 development Methods 0.000 description 2
- 230000003287 optical effect Effects 0.000 description 2
- 238000013500 data storage Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000000835 fiber Substances 0.000 description 1
- 230000001788 irregular Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/39—Circuit design at the physical level
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Evolutionary Computation (AREA)
- Geometry (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Abstract
本申请公开了一种电路板设计方法,包括:根据元件属性确定第一元件,该第一元件是用于参考主板中的元件;根据该第一元件对应的网络名确定第二元件,该第二元件是用于设计主板中的元件;将第二元件中参数信息与该第一元件相同的元件确定为目标元件。本申请实施例还提供相应的电路板设计装置。本申请技术方案由于在PCB设计过程中,可以选择参考主板中与设计主板中相同的区域上的元件,然后根据参考主板在这个区域上的元件的元件信息自动选择出设计主板在这个区域上的相应元件,可以缩短PCB设计过程中耗费的时间,提高PCB设计效率。
Description
技术领域
本申请涉及电路设计技术领域,具体涉及一种电路板设计方法和装置。
背景技术
目前在市场上有多款印刷电路板(printed circuit board,PCB)设计软件,一些PCB设计软件不仅拥有完善的功能和多款相关软件做支撑,而且提供了开放式的二次开发接口和完善的开发语言库,用户可以根据自身需求进行功能开发,可以提高工作效率。
在设计大型PCB主板的时候,在进行元件摆放的过程中,工程师为了提高设计效率,通常会参考已设计好的主板的元件摆放形式,用于参考的主板和设计中的主板在某些区域上的设计是相同的,在这些相同区域上,参考主板和设计主板在相同位置上的元件以及元件对应的方向、网络名、类型和电特性值均是相同的,但是工程师需要根据设计主板中的元件的网络名,从数量庞大的元件库中手动选择出相应的元件,然后按照参考主板在这些相同区域上的元件位置和方向在设计主板的相同区域上进行元件摆放。
由于元件库数量庞大,需要选择的元件数量很多,需要花费大量的时间和精力,导致PCB设计效率过低。
发明内容
本申请实施例提供了一种电路板设计方法和装置,可以。在PCB板设计过程中,可以选择参考主板中与设计主板中相同的区域上的元件,然后根据参考主板在这个区域上的元件的元件信息自动选择出设计主板在这个区域上的相应元件,可以缩短PCB设计过程中耗费的时间,提高PCB设计效率。
为达到上述目的,本申请实施例提供如下技术方案:
本申请第一方面提供一种电路板设计方法,该方法可以包括:根据元件属性确定第一元件,该第一元件是用于参考主板中的元件,该元件属性可以是元件的引脚信息或元件在主板中的位置信息;根据该第一元件对应的网络名确定第二元件,该第二元件是用于设计主板中的元件;将第二元件中参数信息与该第一元件相同的元件确定为目标元件,该参数信息包括元件类型以及元件电特性。有上述第一方面可知,本方案可以根据参考主板上的第一元件的网络名自动选择出第二元件,然后再自动筛选出第二元件中参数信息与第一元件相同的元件作为目标元件作为设计主板的元件,可以节省PCB板设计过程中,选择元件耗费的时间,可以提高设计效率。
可选地,结合上述第一方面,在第一种可能的实现方式中,将第二元件中具有与第一元件相同的参数信息的元件确定为目标元件之后,该方法还可以包括:按照第一元件的参考主板中的元件位置和元件方向将目标元件以相同的元件位置和元件方向设置在设计主板中。该第一方面第一种可能的实现方式,通过参照第一元件在参考主板中的元件位置和元件方向,可以更加高效地将目标元件设置到设计主板中。
可选地,结合上述第一方面或第一方面第一种可能的实现方式,在第二种可能的实现方式中,参数信息可以包括:元件类型和元件电特性;将第二元件中具有与第一元件相同的参数信息的元件确定为目标元件,可以包括:分别将第二元件的元件类型以及元件电特性与第一元件进行比对,将第二元件中元件类型和元件电特性均与第一元件相同的元件作为目标元件。该第一方面第二种可能的实现方式,通过对第一元件和第二元件的元件类型和元件电特性进行比对,可以筛选出适用于设计主板中的目标元件。
可选地,结合上述第一方面或第一方面第一种可能的实现方式,在第三种可能的实现方式中,在根据元件属性确定第一元件之后,在根据第一元件对应的网络名确定第二元件之前,该方法还可以包括:记录第一元件的网络名、元件类型、元件电特性以及第一元件在参考主板中的元件位置和元件方向。该第一方面第三种可能的实现方式,通过记录第一元件的网络名、元件类型、元件电特性以及所述第一元件在所述参考主板中的元件位置和元件方向,可以方便后续步骤使用这些信息。
本申请第二方面提供一种电路板设计装置,该电路板设计装置具有实现上述第一方面或第一方面任意一种可能实现方式的方法的功能。该功能可以通过硬件实现,也可以通过硬件执行相应的软件实现。该硬件或软件包括一个或多个与上述功能相对应的模块。
本申请第三方面提供一种电路板设计装置,该电路板设计装置包括:输入/输出(I/O)接口、处理器和存储器;该存储器用于存储计算机执行指令,当该装置运行时,该处理器执行该存储器存储的计算机执行指令,以使该电路板设计装置执行如上述第一方面或第一方面任意一种可能实现方式的电路板设计方法。
本申请第四方面提供一种计算机可读存储介质,该计算机可读存储介质中存储有指令,当其在计算机上运行时,使得计算机可以执行上述第一方面或第一方面任意一种可能实现方式的电路板设计方法。
本申请第五方面提供一种包含指令的计算机程序产品,当其在计算机上运行时,使得计算机可以执行上述第一方面或第一方面任意一种可能实现方式的电路板设计方法。
本申请第六方面提供一种芯片系统,该芯片系统包括处理器,用于支持电路板设计装置实现上述第一方面或第一方面任意一种可能的实现方式中所涉及的功能。在一种可能的设计中,芯片系统还包括存储器,该存储器用于保存该电路板设计装置必要的程序指令和数据。该芯片系统,可以由芯片构成,也可以包含芯片和其他分立器件。
其中,第二方面、第三方面、第四方面、第五方面、第六方面中任一种实现方式所带来的技术效果可参见第一方面中不同实现方式所带来的技术效果,此处不再赘述。
本申请实施例提供了一种电路板设计方法和装置,在PCB板设计过程中,可以选择参考主板中与设计主板中相同的区域上的元件,然后根据参考主板在这个区域上的元件的元件信息自动选择出设计主板在这个区域上的相应元件,可以缩短PCB设计过程中耗费的时间,提高PCB设计效率。
附图说明
图1是参考主板与设计主板的对照示意图;
图2是本申请实施例中方案实施示意图;
图3是本申请实施例中电路板设计方法一个实施例示意图;
图4是本申请实施例中电路板设计方法另一实施例示意图;
图5是本申请实施例中电路板设计装置一个实施例示意图;
图6是本申请实施例中电路板设计装置另一实施例示意图。
具体实施方式
下面结合附图,对本申请的实施例进行描述,显然,所描述的实施例仅仅是本申请一部分的实施例,而不是全部的实施例。本领域普通技术人员可知,随着图计算框架的演变和新应用场景的出现,本申请实施例提供的技术方案对于类似的技术问题,同样适用。
本申请实施例提供了一种电路板设计方法和装置,在PCB板设计过程中,可以选择参考主板中与设计主板中相同的区域上的元件,然后根据参考主板在这个区域上的元件的元件信息自动选择出设计主板在这个区域上的相应元件,可以缩短PCB设计过程中耗费的时间,提高设计效率。
本申请的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的实施例能够以除了在这里图示或描述的内容以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或模块的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或模块,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或模块。在本申请中出现的对步骤进行的命名或者编号,并不意味着必须按照命名或者编号所指示的时间/逻辑先后顺序执行方法流程中的步骤,已经命名或者编号的流程步骤可以根据要实现的技术目的变更执行次序,只要能达到相同或者相类似的技术效果即可。本申请中所出现的模块的划分,是一种逻辑上的划分,实际应用中实现时可以有另外的划分方式,例如多个模块可以结合成或集成在另一个系统中,或一些特征可以忽略,或不执行,另外,所显示的或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,模块之间的间接耦合或通信连接可以是电性或其他类似的形式,本申请中均不作限定。并且,作为分离部件说明的模块或子模块可以是也可以不是物理上的分离,可以是也可以不是物理模块,或者可以分布到多个电路模块中,可以根据实际的需要选择其中的部分或全部模块来实现本申请方案的目的。
图1是参考主板与设计主板的对照示意图。
以图1为例,在进行电路板设计时,通过设计原理图可以知道,设计主板与参考主板在一些区域上结构是相同的,在这些区域上参考主板和设计主板的元件在相同位置是对应相同的,在图1中,参考主板上的区域A和设计主板中的区域B是相同的,所以可以根据参考主板在区域A上的元件,选出区域B上对应的元件,但是在现有技术中,只能通过手动操作筛选出区域B上对应的元件,需要耗费大量时间,导致电路板设计效率低下。
需要说明的是,参考主板和设计主板的相同区域可以是规则的形状,也可以是不规则的形状,具体此处不作限定。
图2是本申请实施例中方案实施示意图。
如图2所示,在参考主板中选择出参考主板在与设计主板相同区域上的参考元件,获取这些参考元件的元件信息,这些元件信息包括网络名、元件类型、元件电特性和参考元件在参考主板上的元件位置和元件方向,然后将这些元件信息导入设计主板中,用以查找用于设计主板的元件并且将这些元件设置在相应位置。
可以理解的是,除上述网络名、元件类型、元件电特性和参考元件在参考主板上的元件位置和元件方向以外,元件信息还可以包括更多种可能的类别,具体此处不作限定。
图3是本申请实施例中电路板设计方法一个实施例示意图。
如图3所示,本申请实施例中电路板设计方法一个实施例包括:
301、根据元件属性确定第一元件。
在本实施例中,可以根据元件的属性确定第一元件,比如通过元件的引脚信息或元件在主板中的位置信息等属性,该第一元件是用于参考主板中的元件。
302、根据第一元件对应的网络名确定第二元件。
在本实施例中,第二元件是用于设计主板中的元件,网络名是一个可用于查找元件的元件参数。
303、将第二元件中参数信息与第一元件相同的元件确定为目标元件。
在本实施例中,通过将第二元件与第一元件的参数信息进行比对,将第二元件中参数信息与第一元件相同的元件确定为目标元件。
图4是本申请实施例中电路板设计方法另一实施例示意图。
如图4所示,本申请实施例中电路板设计方法另一实施例包括:
401、根据元件属性确定参考主板中的第一元件。
在本实施例中,可以根据元件的属性确定第一元件,比如通过元件的引脚信息或元件在主板中的位置信息等属性,该第一元件是用于参考主板中的元件。
402、记录第一元件的参数信息。
在本实施例中,第一元件的参数信息包括网络名、元件类型、元件电特性和第一元件在参考主板上的元件位置和元件方向,该参数信息可以以文档的形式记录。
403、将第一元件的参数信息导入设计主板中。
在本申请实施例中,将记录好的第一元件的参数信息导入设计主板中,用以查找用于设计主板中的元件。
404、根据第一元件的网络名查找第二元件。
在本实施例中,第二元件是用于设计主板中的元件。
405、将第二元件中元件类型和元件电特性均与第一元件相同的元件确定为目标元件。
在本实施例中,通过将第二元件与第一元件的元件类型和电特性值进行比对,将第二元件中元件类型和元件电特性均与第一元件相同的元件确定为目标元件。
406、根据第一元件在参考主板上的元件位置和元件方向将目标元件设置在设计主板中。
在本实施例中,根据第一元件在参考主板上的元件位置和元件方向,按照之相同的元件位置和元件方向将目标元件设置在设计主板中。
上面对本申请实施例中的电路板设计方法进行了描述,下面对本申请实施例中的电路板设计装置进行描述。
图5是本申请实施例中电路板设计装置一个实施例示意图。
如图5所示,本申请实施例中电路板设计装置一个实施例包括:
第一确定单元501,用于根据元件属性确定第一元件;
第二确定单元502,用于第一确定单元501确定第一元件后,根据第一元件对应的网络名确定第二元件;
第三确定单元503,用于第二确定单元502确定第二元件后,将第二元件中其参数信息与第一元件相同的元件确定为目标元件。
在本实施例中,本申请实施例中电路板设计装置一个实施例还包括:
设置单元504,用于第三确定单元503确定目标元件后,根据第一元件在参考主板中的元件位置和元件方向将目标元件设置于设计主板中。
在本实施例中,第三确定单元503还可以进一步包括:
比对模块5031,用于将第二元件与第一元件的元件类型以及元件电特性进行比对;
确定模块5032,用于比对模块5031完成比对后,将所述第二元件中所述元件类型以及所述元件电特性均与所述第一元件相同的元件确定为目标元件。
在本实施例中,本申请实施例中电路板设计装置一个实施例还包括:
记录单元505,用于第一确定单元501确定第一元件后,第二确定单元502确定第二元件前,记录第一元件的网络名、元件类型、元件电特性以及第一元件在参考主板中的元件位置和元件方向。
上面从模块化功能实体的角度对本申请实施例中的电路板设计装置进行描述,下面从硬件处理的角度对本申请实施例中的电路板设计装置进行描述。
图6是本申请实施例中电路板设计装置另一实施例示意图。
如图6所示,本申请实施例中电路板设计装置另一实施例包括:
输入接口601、输出接口602、处理器603和存储器604。在本申请的一些实施例中,输入装置601、输出装置602、处理器603和存储器604可通过总线或其它方式连接,其中,图6中以通过总线连接为例。
其中,通过调用存储器604存储的操作指令,处理器603,用于执行本申请实施例中电路板设计装置执行的步骤。
在上述实施例中,可以全部或部分地通过软件、硬件、固件或者其任意组合来实现。当使用软件实现时,可以全部或部分地以计算机程序产品的形式实现。
所述计算机程序产品包括一个或多个计算机指令。在计算机上加载和执行所述计算机程序指令时,全部或部分地产生按照本申请实施例所述的流程或功能。所述计算机可以是通用计算机、专用计算机、计算机网络、或者其他可编程装置。所述计算机指令可以存储在计算机可读存储介质中,或者从一个计算机可读存储介质向另一计算机可读存储介质传输,例如,所述计算机指令可以从一个网站站点、计算机、服务器或数据中心通过有线(例如同轴电缆、光纤、数字用户线(DSL))或无线(例如红外、无线、微波等)方式向另一个网站站点、计算机、服务器或数据中心进行传输。所述计算机可读存储介质可以是计算机能够存储的任何可用介质或者是包含一个或多个可用介质集成的服务器、数据中心等数据存储设备。所述可用介质可以是磁性介质,(例如,软盘、硬盘、磁带)、光介质(例如,DVD)、或者半导体介质(例如固态硬盘Solid State Disk(SSD))等。
本领域普通技术人员可以理解上述实施例的各种方法中的全部或部分步骤是可以通过程序来指令相关的硬件来完成,该程序可以存储于一计算机可读存储介质中,存储介质可以包括:ROM、RAM、磁盘或光盘等。
以上对本申请实施例所提供的电路板设计方法以及电路板设计装置进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的一般技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本申请的限制。
Claims (6)
1.一种电路板设计方法,其特征在于,包括:
根据元件属性确定第一元件,所述第一元件的数量为至少一个,所述第一元件为用于参考主板中的元件;
根据所述第一元件对应的网络名确定第二元件,所述第二元件为用于设计主板中的元件;
将所述第二元件与所述第一元件的元件类型以及元件电特性进行比对;
将所述第二元件中所述元件类型以及所述元件电特性均与所述第一元件相同的元件确定为目标元件;
根据所述第一元件在所述参考主板中的元件位置和元件方向将所述目标元件设置于所述设计主板中。
2.根据权利要求1所述的方法,其特征在于,所述根据元件属性确定第一元件之后,所述根据所述第一元件对应的网络名确定第二元件之前,所述方法还包括:
记录所述第一元件的网络名、元件类型、元件电特性以及所述第一元件在所述参考主板中的元件位置和元件方向。
3.一种电路板设计装置,其特征在于,包括:
第一确定单元,用于根据元件属性确定第一元件,所述第一元件的数量为至少一个,所述第一元件为用于参考主板中的元件;
第二确定单元,用于所述第一确定单元确定所述第一元件后,根据所述第一元件对应的网络名确定第二元件,所述第二元件为用于设计主板中的元件;
第三确定单元,用于将所述第二元件与所述第一元件的元件类型以及元件电特性进行比对;
所述第三确定单元,还用于将所述第二元件中所述元件类型以及所述元件电特性均与所述第一元件相同的元件确定为目标元件;
设置单元,用于所述第三确定单元确定所述目标元件后,根据所述第一元件在所述参考主板中的元件位置和元件方向将所述目标元件设置于所述设计主板中。
4.根据权利要求3所述的电路板设计装置,其特征在于,所述电路板设计装置还包括:
记录单元,用于所述第一确定单元确定所述第一元件后,所述第二确定单元确定所述第二元件前,记录所述第一元件的网络名、元件类型、元件电特性以及所述第一元件在所述参考主板中的元件位置和元件方向。
5.一种电路板设计装置,其特征在于,所述电路板设计装置包括:
处理单元和存储单元,
所述存储单元,用于存储计算机操作指令;
所述处理单元,用于调用所述计算机操作指令,以执行如权利要求1至2中任一项所述的电路板设计方法。
6.一种计算机可读存储介质,其特征在于,包括计算机操作指令,当所述计算机操作指令在计算机上运行时,使得所述计算机执行如权利要求1-2任一项所述的电路板设计方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811114905.6A CN108984992B (zh) | 2018-09-25 | 2018-09-25 | 一种电路板设计方法和装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811114905.6A CN108984992B (zh) | 2018-09-25 | 2018-09-25 | 一种电路板设计方法和装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108984992A CN108984992A (zh) | 2018-12-11 |
CN108984992B true CN108984992B (zh) | 2022-03-04 |
Family
ID=64543848
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201811114905.6A Active CN108984992B (zh) | 2018-09-25 | 2018-09-25 | 一种电路板设计方法和装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN108984992B (zh) |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6594808B1 (en) * | 1998-11-06 | 2003-07-15 | Intel Corporation | Structural regularity extraction and floorplanning in datapath circuits using vectors |
CN1877587A (zh) * | 2005-06-09 | 2006-12-13 | 富士通株式会社 | 印刷电路板设计支持装置、方法和其程序介质 |
CN1968598A (zh) * | 2001-11-13 | 2007-05-23 | 赛博光学公司 | 具有元件布局检查功能的抓取式设备 |
CN103970959A (zh) * | 2014-05-21 | 2014-08-06 | 上海斐讯数据通信技术有限公司 | 一种电路板布线方法及系统 |
CN105426917A (zh) * | 2015-11-23 | 2016-03-23 | 广州视源电子科技股份有限公司 | 一种元件分类方法及装置 |
CN105513046A (zh) * | 2015-11-23 | 2016-04-20 | 广州视源电子科技股份有限公司 | 电子元件极性的识别方法和系统、标注方法和系统 |
CN107533577A (zh) * | 2016-02-25 | 2018-01-02 | 美商新思科技有限公司 | 使用电路模板的生成和实例化的集成电路设计 |
-
2018
- 2018-09-25 CN CN201811114905.6A patent/CN108984992B/zh active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6594808B1 (en) * | 1998-11-06 | 2003-07-15 | Intel Corporation | Structural regularity extraction and floorplanning in datapath circuits using vectors |
CN1968598A (zh) * | 2001-11-13 | 2007-05-23 | 赛博光学公司 | 具有元件布局检查功能的抓取式设备 |
CN1877587A (zh) * | 2005-06-09 | 2006-12-13 | 富士通株式会社 | 印刷电路板设计支持装置、方法和其程序介质 |
CN103970959A (zh) * | 2014-05-21 | 2014-08-06 | 上海斐讯数据通信技术有限公司 | 一种电路板布线方法及系统 |
CN105426917A (zh) * | 2015-11-23 | 2016-03-23 | 广州视源电子科技股份有限公司 | 一种元件分类方法及装置 |
CN105513046A (zh) * | 2015-11-23 | 2016-04-20 | 广州视源电子科技股份有限公司 | 电子元件极性的识别方法和系统、标注方法和系统 |
CN107533577A (zh) * | 2016-02-25 | 2018-01-02 | 美商新思科技有限公司 | 使用电路模板的生成和实例化的集成电路设计 |
Non-Patent Citations (2)
Title |
---|
板级电路系统设计和仿真综合解决方案;王鹏;《CAD/CAM与制造业信息化》;20120717(第07期);46-51 * |
高速印刷电路板的设计技术;李贵山 等;《电子器件》;20030331;34-38 * |
Also Published As
Publication number | Publication date |
---|---|
CN108984992A (zh) | 2018-12-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9921569B2 (en) | Field device commissioning system and method | |
WO2016026328A1 (zh) | 一种信息处理方法、装置及计算机存储介质 | |
CN111414739B (zh) | Excel数据录入组件、录入方法及装置 | |
CN110990048A (zh) | 一种监控Unity项目资源缺失的方法及系统 | |
CN113792008A (zh) | 网络拓扑结构的获取方法、装置、电子设备及存储介质 | |
CN115827436A (zh) | 数据处理方法、装置、设备及存储介质 | |
CN108984992B (zh) | 一种电路板设计方法和装置 | |
US9787552B2 (en) | Operation process creation program, operation process creation method, and information processing device | |
CN107463638A (zh) | 离线虚拟机间文件共享方法和设备 | |
US10809996B2 (en) | Method and device for creating images of different installation and download software units | |
US10305740B2 (en) | System and method for performing mass renaming of list of items at run-time with variable differentiation factor | |
US20090164197A1 (en) | Method for transforming overlapping paths in a logical model to their physical equivalent based on transformation rules and limited traceability | |
CN107766386B (zh) | 一种solr数据迁移方法和装置 | |
CN109359384B (zh) | 一种将丝印标识调入印刷电路板的方法及装置 | |
US20150082215A1 (en) | Operation process creating method and information processing apparatus | |
CN114143235A (zh) | Nfv自动测试方法、装置、设备及存储介质 | |
CN115328816B (zh) | 测试用例管理方法、装置、计算设备及存储介质 | |
CN114615150B (zh) | 一种仿真网络生成方法和装置 | |
CN111966553B (zh) | 一种基于用例池的ssd测试方法、系统、终端及存储介质 | |
CN111459411B (zh) | 数据迁移方法、装置、设备及存储介质 | |
US11036909B1 (en) | Method and apparatus for designing multi-board electrical and electronic circuits | |
US20230315615A1 (en) | Generating user interface (ui) automation test cases for workflow automation platform plugins | |
CN109726053B (zh) | 数据库控制中心的切换方法、装置及计算机设备 | |
CN116578470A (zh) | 一种测试用例的处理方法、装置以及处理系统 | |
CN116149976A (zh) | 自动化测试数据库管理方法、装置、电子设备及存储介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |